TWI324317B - Apparatus and method for updating the function of a monitor - Google Patents

Apparatus and method for updating the function of a monitor Download PDF

Info

Publication number
TWI324317B
TWI324317B TW095137045A TW95137045A TWI324317B TW I324317 B TWI324317 B TW I324317B TW 095137045 A TW095137045 A TW 095137045A TW 95137045 A TW95137045 A TW 95137045A TW I324317 B TWI324317 B TW I324317B
Authority
TW
Taiwan
Prior art keywords
signal
format
control unit
memory
display
Prior art date
Application number
TW095137045A
Other languages
English (en)
Other versions
TW200817996A (en
Inventor
Chih Chiang Chiu
Original Assignee
Mstar Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mstar Semiconductor Inc filed Critical Mstar Semiconductor Inc
Priority to TW095137045A priority Critical patent/TWI324317B/zh
Priority to US11/836,156 priority patent/US8539470B2/en
Publication of TW200817996A publication Critical patent/TW200817996A/zh
Application granted granted Critical
Publication of TWI324317B publication Critical patent/TWI324317B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/08Arrangements within a display terminal for setting, manually or automatically, display parameters of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal

Description

όΠ 九、發明說明: 【發明所屬之技術領域】 本毛月係有關一種更新顯示器功能之盥 一種能同時更新複數個顯示H之功能的裝置與方法 【先前技術】 音Η月。顯閱第第1圖為習知更新顯示器功能的架構示 广顯不,功能更新裝置11〇透過影像圖形陣列(㈣。 3 VGA)說號傳輸線來與縮放控制器120溝 ^ ’來更新料於記憶體13()巾的系 處y控制而非更新程式的狀;= τ卢L仃儲存於錢體13G中的程式來處理VGA影像 後送出控制訊號至顯示驅動裝置14〇’使得透過 ^一=像訊號所_的影像畫面正常賴株顯示屏幕。 暫浐於處於更新系統程式的狀態時,縮放控制器12 0 暫!:=控制訊號給顯示驅動裝置“〇,並且接收來自顯 更新裝置110的燒錄資料與燒錄 貧料與燒錄指令透過㈣積體電路(inter—integ— =?二,I2C)匯流排傳送給縮放控制器120,縮放控制 碼燒^曰令後,將燒錄資料寫入記憶體⑽中的 ^: ^ 成更新系統裎式的程序。然而透過I2C匯 =來傳輸,錄指令與燒錄資料,一次只能更新單一顯示 夕糸、充力月b田待更新的顯示器的數量龐大時,會消耗 許多時間成本。 了曰月托 1324317 【發明内容】 本發明之主要目的在於提供一種更新顯示器功能之裝 置及其方法,可以同時對一個或一個以上的顯示器進行系 統更新。 本發明揭露一種顯示器功能之更新系統,包含有一程式 編程模組、至少一顯示控制電路以及至少一第一連接器。 該程式編程模組包含一第一微控制單元與一第一記憶體, 該第一記憶體耦接於該微控制單元,用來儲存一更新程式 碼。該顯示控制電路包含一縮放控制器與一第二記憶體, 該第二記憶體係耦接於該縮放控制器,儲存該顯示器之一 控制程式碼。該第一連接器用來耦接該程式編程模組之第 一微控制單元與該顯示控制電路之該縮放控制器。在更新 該顯示器功能之前,該第一微控制單元係以一第一格式訊 號發送一編程啟動訊號至該縮放控制器,以指示該縮放控 制器進入程式編程模式,之後該第一微控制單元係藉由一 第二格式訊號來存取該第二記憶體,以將該控制程式碼刪 除,並將該更新程式碼寫入該第二記憶體,以完成系統之 更新。 本發明另揭露一種更新顯示器功能之方法,包含有:耦 接至少一顯示器之一縮放控制器與一記憶體至一微控制單 元;控制該微控制單元以一第一格式訊號發送一編程啟動 訊號至該縮放控制器,以指示該縮放控制器進入程式編程 模式;以及控制該微控制單元藉由一第二格式訊號來存取 該記憶體,以更新儲存於該記憶體中之程式碼,來完成顯 示器功能之更新。 1324317 本發明另揭露一種更新顯示器功能之裝置,包含有一微 控制單元、一記憶體以及至少一第一連接器。該記憶體耦 接於該微控制單元,用來儲存一程式碼。該第一連接器耦 接於該微控制單元,用來耦接一顯示器控制電路。在更新 該顯示器功能之前,該微控制單元係以一第一格式訊號發 送一編程啟動訊號至顯示器控制電路,以指示該顯示器控 制電路進入程式編程模式,之後該微控制單元係讀取該記 憶體之程式碼,並藉由一第二格式訊號來傳送該程式碼至 該顯示器控制電路。 【實施方式】 在說明書及後續的申請專利範圍當中使用了某些詞彙 來指稱特定的元件。所屬領域中具有通常知識者應可理 解,硬體製造商可能會用不同的名詞來稱呼同一個元件。 本說明書及後續的申請專利範圍並不以名稱的差異來作為 區分元件的方式,而是以元件在功能上的差異來作為區分 的準則。在通篇說明書及後續的請求項當中所提及的「包 含」係為一開放式的用語,故應解釋成「包含但不限定於」。 以外,「搞接」一詞在此係包含任何直接及間接的電氣連接 手段。因此,若文中描述一第一裝置耦接於一第二裝置, 則代表該第一裝置可直接電氣連接於該第二裝置,或透過 其他裝置或連接手段間接地電氣連接至該第二裝置。 請參閱第2圖,第2圖為本發明更新顯示器功能之系統 架構圖。顯示控制電路230包含有縮放控制器232以及記 憶體236,其中縮放控制器更包含有微控制單元234。請注 132431/ 意,記憶體236可外接於缩放控制 或是内建於較控制器232,本實施=如第2圖所示)’ 236來做說明,“内 &彳細外接的記憶體 情沉無異。在正常摔作、電路㈣方式與外接的 接器22〇接收^=的情況下,驗控制器现透過連 憶體㈡"==::單_執行儲存於記
不器的驅動電路’將影像 工。〜至...、頁 幕上。連接心〇可以是數位視訊介面(digitaivis_ 打啊DVI )連接器或是影像圖形陣列(Vide〇 Graph丨cs Array,VGA)連接器,或是獨立的四腳位(4 p丄n) 或是六腳位(6—Ρΐη)的連接頭,專Η用來提供更新顯示哭 功能時使用。記憶冑236通常為快閃記憶體⑺灿 memory),更明確地說,記憶體236可以是透過_列周邊介 面(SPI)訊號來存取的SPI快閃記憶體(SPI fiash)。另 一方面,系統内編程(In System Pr0gramming,ISP)模 組210包含有微控制單元212以及記憶體214。記憶體214 儲存有更新程式碼,用來取代記憶體236之中的控制程式 碼,以更新顯示控制電路23〇的功能。ISp模組21〇的微 控制單元212透過連接器220耦接至縮放控制器232。請 同日守參閱苐3圖’第3圖為本發明更新顯示器功能的流裎 圖。更新程序剛開始時,微控制單元212透過I2C匯流排 格式訊號’通知顯示控制電路23〇的微控制單元234進入 編程模式(S310) ’隨後微控制單元234暫停作用、縮放控 制器232進入系統内編程(iSP;)模式,在iSp模式下,訊 1324317 - 號可以直接經由連接器220傳送至記憶體236,也就是縮 . 放控制器232此時呈現旁路(bypass)模式(S320 )。微控 " 制單元212讀取記憶體214中的更新程式碼(S330 ),並且 透過串列周邊介面(SPI)訊號來直接存取顯示控制電路 230的記憶體236,在寫入更新程式碼之前,先清除記憶體 236中原有的控制程式碼(S340 )。微控制單元212判斷記 憶體236中的資料是否已清除完畢(S350 ),如果還沒清除 完畢,則繼續執行步驟S340,直到清除完畢為止;若已清 _ 除完畢,則微控制單元212透過SPI訊號將更新程式碼寫 入記憶體236 (S360 )。寫入資料的同時,微控制單元212 一邊偵測寫入資料的程序是否完成(S370 ),如果寫入資料 尚未完成,則繼續執行步驟S360,直到寫入完成為止;若 - 資料寫入的動作已經完成,則縮放控制器232離開ISP模 . 式,同時微控制單元234重置,因此縮放控制器232結束 旁路模式,回到可以處理影像訊號的正常操作狀態 (S380 )。 • 請回頭參閱第2圖,程式編程模組210的微控制單元更 透過連接器240耦接至一電腦系統250。連接器240可以 是電腦系統中常見的RS-232介面。透過連接器240的連 . 結,電腦系統250可以對記憶體214中的程式作更新,使 得更新程式的步驟更為簡單與便利。 請參閱第4圖,第4圖為本發明之顯示器功能更新系統 同時連接於複數個顯示器的架構示意圖。程式編程模組410 除了微控制單元212與記憶體214之外,還包含了線路分 配模組412。當同時有多個顯示器待更新功能時,線路分 1324317 -*配模組412負責將微控制單元212的輪出或輸入訊號,適 .. 當地連接到到各個連接器220。更明確地說,如前述的步 驟S340,微控制單元212透過SPI訊號來直接存取顯示控 制電路2 3 0的§己憶體2 3 6,熟習此技藝之人士皆了解,sp I 訊號包含有四種訊號,分別是串行時鐘(serial cl〇ck, SCK)、輸入(serial data i叩ut,SDi)、輸出(serial data output,SDO)以及致能訊號(chip enabie,CE)。當同時 鲁 連接夕個顯示态時,這四種訊號必須分開處理。首先,sck 與SDI訊號為顯示器中記憶體的單向輸入訊號,請參閱第 5圖,因此在實作上可以直接將SCK與SDI訊號複製透 過緩衝器(buffer) 510來增加訊號的強度,圖中SDI或 SCK訊號被複製成N個訊號,分別為1〜N以及 -SCK-i〜SCK J ’ N為正整數。SD0訊號為顯示器中記憶體的 ' 輸出訊號,必須加以隔離,以避免互相衝突。請參閱第6 圖’第6圖為用來隔離SD0訊號的解多工养 φ e(de;;multiplexer)。解多工器610的輸人端接收SD。二 號,藉由控制訊號L1〜Ln的選擇,可以將SD〇訊號由輸出 端SD0J〜SDO—N的其中之一輸出。n及N為正整數,且 2 。此外,線路分配模組412中還包括一個選擇電路, . 根據CE訊號以及另一個選擇訊號,選擇電路可以決定裎式 • 編程模組410同時對所有顯示器進行功能更新,或是 一個顯示器進行功能更新。請參閱第7圖,第7圖為/用來 決定更新顯示器之選擇電路。選擇電路71〇包含有—個解 多工器712,用來接收CE訊號,並根據控制訊號[丨〜。 的選擇,由輸出端CE一 1〜CE—N的其t之一輸出,同理 1324317 N為正整數,且2">n。選擇電路710還包含N個NOR邏輯 閘714,各個NOR邏輯閘714的一輸入端分別連接到輸出 端CE_1〜CE_N的其中之一,另一端則一同連接到選擇訊號 SLC。當選擇訊號SLC為高準位時(邏輯值"1" ),CE’ _1 〜CE’ _N為低準位(邏輯值Π0Π ),表示所有顯示器同時進 行功能更新;當選擇訊號SLC為低準位時,則一次只對一 個顯示器進行功能更新,而待更新的顯示器則由控制訊號 L1〜Ln來選擇。 因此,藉由線路分配模組412的控制,本發明的程式編 程模組410可以同時更新多個顯示器的功能,或是一次只 更新一個。此外,程式編程模組410的微控制單元212同 樣可以藉由連接器240耦接至電腦系統,來取得更新程式 碼0 綜上所述,本發明所揭露的顯示器功能更新系統可以透 過VGA或DVI介面來與顯示器連結,並且藉由I2C與SPI 兩種訊號格式來更新顯示器的功能。此外,本發明善用SPI 訊號格式的特性,配合一個線路分配模組,能夠選擇性地 同時對複數個顯示器進行功能更新,或是一次只更新單一 顯示器的功能,使得更新顯示器功能變得更為便利與有效 率。 以上所述僅為本發明之較佳實施例,凡依本發明申請 專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範 圍。 【圖式簡單說明】 1324317 第1圖為習知更新顯示器功能的架構示意圖。 第2圖為本發明更新顯示器功能之系統架構圖。 第3圖為本發明更新顯示器功能的流程圖。 第4圖為本發明之顯示器功能更新系統同時連接於複數個 顯示器的架構示意圖。 第5圖為用來增強SCK與SDI訊號的緩衝器。 第6圖為用來隔離SDO訊號的解多工器。 第7圖為用來決定更新顯示器之選擇電路。 【主要元件符號說明】 110顯示器功能更新裝置 120縮放控制器 130記憶體 210系統内編程模組 214記憶體 230顯示控制電路 234微控制單元 240連接器 410程式編程模組 510緩衝器 710選擇電路 714 NOR邏輯閘 140顯示驅動裝置 212微控制單元 220連接器 232縮放控制器 236記憶體 250電腦系統 412線路分配模組 610解多工器 712解多工器

Claims (1)

  1. 十、申請專利範圍: 1. 一種顯示器功能之更新系統,包含有: 一程式編程模組,包含一第一微控制單元與一第一記憶 體,該第一記憶體耦接於該微控制單元,用來儲存一 更新程式碼, 至少一顯示控制電路,包含一縮放控制器與一第二記憶 體,該第二記憶體係耦接於該縮放控制器,儲存該顯 示器之一控制程式碼;以及 至少一第一連接器,用來耦接該程式編程模組之第一微 控制單元與該顯示控制電路之該縮放控制器;其中 於更新該顯示器功能之前,該第一微控制單元係以一第 一格式訊號發送一編程啟動訊號至該縮放控制器,以 指示該縮放控制器進入程式編程模式,之後該第一微 控制單元係藉由一第二格式訊號來存取該第二記憶 體,以將該控制程式碼刪除,並將該更新程式碼寫入 該第二記憶體,以完成系統之更新。 2. 如申請專利範圍第1項所述之更新系統,其中該第一連 接器係為一數位視訊介面(digital visual interface, DVI)連接器。 3. 如申請專利範圍第1項所述之更新系統,其中該第一連 接器係為一影像圖形陣列(Video Graphics Array, VGA)連接器。 4. 如申請專利範圍第1項所述之更新系統,其中該第一格 式訊號係為一内部積體電路(inter-integrated circuit,I2C)匯流排格式。 13 ^^4317 5. 如申請專利範圍第1項所述之更新系統,其中該第二格 式況號係為串列周邊介面(serial peripheral interface, SPI)格式。 6. 如,請專利範圍第1項所述之更新系統,該縮放控制器 係包含有一第二微控制單元,用來執行儲存於該第二記 憶體的程式碼。 7’如:請專利範圍第6項所述之更新系統,當該第一微控 制單元存取該第二記憶體時,該第二微控制單元係暫停 作用,且該縮放控制器係進入一旁路模式(时卯% mode)。 轉接至該第一連接器的其中之 匕如申請專利範圍第1項所述之更新系統,更包含有·· 解多工益,耦接於該第一微控制單元與該第一連接器 之間’用來將該第二格式訊號之一輪出訊號選擇性地 —〇 .申睛專利範圍第8項所述之更新系統,該第二格式訊 為串列周邊介面(SPI)格式,且該輸出訊號係為 ^串列周邊介面格式訊號之串列資料輸出(奶⑹ data output,SD0)訊號。 认―如申請專利範圍第i項所述之更新系統,更包含有. 一選擇電路’域於該第—難料元與該第—連接号 用來接㈣第二格式職之—致能訊號以及一 二==據該致能訊號與該撰擇訊號來決定同 2新複數個顯示控制電路或僅更新單—顯示控制 电路。 U.如申請專利範圍第1項所述之更新系統,更包含有: 第二連接器,耦接於該程式編程模組,用來耦接該程 式編程模組與一電腦系統,該電腦系統係透過該第二 連接器來存取該第二記憶體。 .、如申請專利範圍S11項所述之更新系統,其中該第二 連接器係提供一 RS-232介面訊號傳輸。 13.—種更新顯示器功能之方法,該方法包含有: 輪接至少-顯示H之—縮放控制器與—記憶體至一微控 制單元; $ 控= 該微控制單元H格式訊號發送—編程啟動訊 旎至該縮放控制器,以指示該縮放控制器進入程式編 程模式;以及 控T微控制單元藉由―第二格式訊號來存取該記憶 以更新儲存於該記憶财絲式碼,來完 益功能之更新。 14·如申請專利範圍第13項所述之方法,更包含有: 顯示 將遠第二格式訊號之一輸出訊號選擇性地傳送至該 盗的其中之一。 15. 传為m 項所述之方法,該第二格式訊號 周邊介面(SPI)格式’且該輸出訊號係為該 串歹】周邊"面格式訊號之串列資料輸出(seriai data output,SDO)訊號。 16.如申請專利範圍第13項所述之方法, 根據^第二格式訊號之一致能訊號以及一選擇訊號’來 决:同時更新減個顯示料僅更新單—顯示器。 Π.如申請專利範圍第13項所述之方法,更 1324317 -a 邛4月7日紐激Γ! ~^ - 將該微控制單元透過連接器耦接至一電腦系統,並透過 該電腦系統提供該微控制單元儲存於該記憶體之程 . 式碼。 18. 如申請專利範圍第13項所述之方法,其中該第一格式 - 訊號係為一内部積體電路(inter-integratedcircuit - =C)匯流排格式,以及該第二格式訊號係為串列周邊 介面(serial peripheral interface,spi)格式。 19. 一種更新顯示器功能之裝置,可用於更新顯示器之記 # 憶體資料,包含有: 一微控制單元; 。己體,耦接於該微控制單元,用來儲存一程式 以及 • 至少一_第一連接器,耦接於該微控制單元,用來耦接一 - 顯示器;其特微在於: 力更_新該顯示器之記憶體資料之前,該微控制單元係以 • 二第二格式訊號發送一編程啟動訊號至該顯示器,以 _ 销進人程式編鋪式,之後賴控制單元 係讀取該記憶體之程式碼,並藉由一 :子取該顯示器之記憶體,以更新該顯示器之二= 料0 、 2〇·=申請專利範圍第19項所述之裝置,其中該第一連接 益係為一數位視訊介面(DVI)連接器。 21. Λ^專利範圍第19項所述之裝置°,其中該第一連接 °。係為一影像圖形陣列(VGA)連接器。 22. 如申請專利範圍第19項所述之裝置。,其中該第一格式 16 1324317 訊號係為一内部積體電路(I2C)匯流排格式。 Ή請專利範圍帛19項所述之裝置,其中該第二格式 5凡號係為串列周邊介面(SPI)格式。 24二如!請ί利範圍第19項所述之裝置,更包含有: 一解多工器,耦接於該微控制單元與該第一連接器之 2用來將該第二格式訊號之一輸出訊號選擇性地福 接至該第一連接器的其中之一。 }格式’且該輪出訊號係為該 J周邊"面格式訊號之串列f料輸出(如 output, SDO)訊號。 26.如申請專利範圍第19項所述之裝置,更包含有. -,擇=姑轉接於該微控制單元與該第一連接器之 =用來接收該第二格式訊號之一致能訊號以及一選 並根據該致能訊號與該選擇訊號來決 系統更新 27二!°中請專利範圍第19項所述之裝置,更包含有: 一第二連接器,耦接於該微控制單元,· ,元與-電腦設備,該電腦設備係===控 器來存取該記憶體。 、° —連接 顯示器之縮放控制器’包含有-微控制單元,, =制早元係耦接至—記憶體,用來執行該記二 私式碼以實現該顯示器之功能 ^的 、係接收—第—格式_’而進人程式編程模式, ]7 28 1324317 叫年f月v日修正 —~~-—J 之後接收一第二格式訊號,以便外部電路可透過該第二 格式訊號更新記憶體所儲存之程式碼。 一 29·如申請專利範圍第28項所述之縮放控制器,該第一格 式訊號係為一内部積體電路(I2C)匯流排格^,以^ 該第二格式訊號係為串列周邊介面(SPI)格式。 3〇.如申請專利範圍第28項所述之縮放控制器,"當該縮放 控制器接收該第二格式訊號時,該微控制單元係暫停作 用’且該縮放控制器係進入一旁路模式(bypass mode ) 〇 3ι. /如申請專利範圍第28項所述之縮放控制器,該記憶體 係内建於該縮放控制器。
TW095137045A 2006-10-05 2006-10-05 Apparatus and method for updating the function of a monitor TWI324317B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW095137045A TWI324317B (en) 2006-10-05 2006-10-05 Apparatus and method for updating the function of a monitor
US11/836,156 US8539470B2 (en) 2006-10-05 2007-08-09 Apparatus and method for updating the function of monitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095137045A TWI324317B (en) 2006-10-05 2006-10-05 Apparatus and method for updating the function of a monitor

Publications (2)

Publication Number Publication Date
TW200817996A TW200817996A (en) 2008-04-16
TWI324317B true TWI324317B (en) 2010-05-01

Family

ID=39275869

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095137045A TWI324317B (en) 2006-10-05 2006-10-05 Apparatus and method for updating the function of a monitor

Country Status (2)

Country Link
US (1) US8539470B2 (zh)
TW (1) TWI324317B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7631232B2 (en) * 2007-09-28 2009-12-08 Inventec Corporation Parallel burning system and method

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6871292B1 (en) * 2000-11-20 2005-03-22 Intersil Americas, Inc. Sequencer and method of selectively inhibiting clock signals to execute reduced instruction sequences in a re-programmable I/O interface
US6492798B2 (en) * 2001-04-27 2002-12-10 Logicvision, Inc. Method and circuit for testing high frequency mixed signal circuits with low frequency signals
US7293169B1 (en) * 2003-02-26 2007-11-06 American Megatrends, Inc. Methods and systems for remotely updating the firmware of multiple computers over a distributed network
US7673301B1 (en) * 2003-02-26 2010-03-02 American Megatrends, Inc. Methods and systems for updating and recovering firmware within a computing device over a distributed network
WO2004091207A1 (ja) * 2003-04-02 2004-10-21 Matsushita Electric Industrial Co., Ltd. データ再生装置、映像表示装置、それらを用いたソフトウェア更新システムおよびソフトウェア更新方法
US7454495B2 (en) * 2003-09-18 2008-11-18 Raritan America, Inc. Intelligent modular server management system for selectively operating and locating a plurality of computers
US7197634B2 (en) * 2004-01-16 2007-03-27 Dell Products L.P. System and method for updating device firmware
US20060015845A1 (en) * 2004-07-13 2006-01-19 Mark Tomchin Method and system for managing measurement operations of testing and analysis devices
US7363480B1 (en) * 2005-06-30 2008-04-22 American Megatrends, Inc. Method, system, and computer-readable medium for updating the firmware of a computing device via a communications network
CN1889162A (zh) * 2005-07-02 2007-01-03 群康科技(深圳)有限公司 液晶显示器韧体更新系统及方法
US7581059B2 (en) * 2005-07-27 2009-08-25 Netlogic Microsystems, Inc. Controlling a searchable range within a network search engine
US20080005733A1 (en) * 2006-06-29 2008-01-03 Balaji Ramachandran Method and apparatus for updating firmware and software
TW200809610A (en) * 2006-08-03 2008-02-16 Realtek Semiconductor Corp Firmware update circuit of display device and the method thereof
US20120072896A1 (en) * 2009-06-05 2012-03-22 Haruhito Watanabe Software updating system, electronic devices, and software updating method

Also Published As

Publication number Publication date
US20080086625A1 (en) 2008-04-10
TW200817996A (en) 2008-04-16
US8539470B2 (en) 2013-09-17

Similar Documents

Publication Publication Date Title
JP4057913B2 (ja) ビデオ信号処理装置の動作を制御する方法
JP3926873B2 (ja) コンピュータシステム
TWI546677B (zh) 利用控制匯流排發現連接
JP5068268B2 (ja) 既存のアーキテクチャに自律的なコントローラを付加する方法及び装置
JP2834330B2 (ja) データストリームモード切換機能を備えたメモリ装置
US8189573B2 (en) Method and apparatus for configuring at least one port in a switch to be an upstream port or a downstream port
JP3782994B2 (ja) コンピュータ・バス・アーキテクチャ
JP2009070255A (ja) カード型周辺装置
TWI534615B (zh) 串列周邊介面控制器、串列周邊介面快閃記憶體及其存取方法和存取控制方法
TW201007436A (en) Host apparatus, USB port module USB and method for managing power thereof
TWI324317B (en) Apparatus and method for updating the function of a monitor
AU4843299A (en) Improved inter-device serial bus protocol
TW200416585A (en) PC card control device, computer system using the PC card control device, and PC card identifying method
JP2010205264A (ja) 複数台のコンピュータ間でファイルを転送できる切替器
US20060010263A1 (en) Direct memory access (DMA) devices, data transfer systems including DMA devices and methods of performing data transfer operations using the same
TW200849267A (en) Apparatus and method to manage external voltage for semiconductor memory testing with serial interface
TWI467433B (zh) 適用於矩陣掃描裝置的驅動系統
US8858426B2 (en) Ultrasound endoscope system and control method of ultrasound endoscope system
JP2008076653A (ja) 表示装置におけるddc回路および液晶プロジェクタ
TW569096B (en) The cache/prefetch frame of serial data system and its method of operation
WO2019239648A1 (ja) 撮像装置及び内視鏡
JP2009295069A (ja) 双方向シリアルバスを内蔵する電子モジュール
CN101165769B (zh) 更新显示器功能的装置与方法
TW200537291A (en) Method of DMA and program DMA controller for card reader
TWI345190B (en) Burning system and method for display

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees
MM4A Annulment or lapse of patent due to non-payment of fees