TWI310214B - A capacitor structure of a semiconducotr memory and a method for preparing the same - Google Patents

A capacitor structure of a semiconducotr memory and a method for preparing the same Download PDF

Info

Publication number
TWI310214B
TWI310214B TW095120136A TW95120136A TWI310214B TW I310214 B TWI310214 B TW I310214B TW 095120136 A TW095120136 A TW 095120136A TW 95120136 A TW95120136 A TW 95120136A TW I310214 B TWI310214 B TW I310214B
Authority
TW
Taiwan
Prior art keywords
layer
opening
semiconductor memory
solid
mask
Prior art date
Application number
TW095120136A
Other languages
English (en)
Other versions
TW200746261A (en
Inventor
Hsiao Che Wu
Original Assignee
Promos Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Promos Technologies Inc filed Critical Promos Technologies Inc
Priority to TW095120136A priority Critical patent/TWI310214B/zh
Priority to US11/498,716 priority patent/US20070284643A1/en
Publication of TW200746261A publication Critical patent/TW200746261A/zh
Application granted granted Critical
Publication of TWI310214B publication Critical patent/TWI310214B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/65Electrodes comprising a noble metal or a noble metal oxide, e.g. platinum (Pt), ruthenium (Ru), ruthenium dioxide (RuO2), iridium (Ir), iridium dioxide (IrO2)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/90Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
    • H01L28/91Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions made by depositing layers, e.g. by depositing alternating conductive and insulating layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)

Description

1310214 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種半導體記憶體之電容器結構及其製備 方法’特別係關於一種可應用於高集積度製程之電容器結 構及其製備方法。 【先前技術】 動態隨機存取記憶體之記憶胞係由一金屬氧化物場效電 晶體(metal oxide semiconductor field effect transistor, MOSFET)與一電容器構成,其中該電晶體之源極係電氣連 接於該電谷器之下電極。電容器可分為堆疊式和深溝渠式 一種型恶。堆疊式電容器係直接在石夕基板表面形成電容器 ’而深溝渠式電容器則是在矽基板内部形成電容器。 圖1及圖2例示一習知之堆疊式電容器22之製備方法,揭 不於美國專利US 5,895,250。該堆疊式電容器22之製備方法 主要係在一基板1〇上先形成一冠狀(semicr〇wn_shape句下 電極20’’再形成一介電層24於該冠狀下電極2〇,之上,其中 該冠狀下電極20,係一中空殼體。之後,形成一上電極%於 該介電層24上而完成該堆疊式電容器22。動態隨機存取記 憶體之集積度隨著半導體製程技術之不斷創新而快速地增 加’而為了達成高集積度之目的,電容器之橫向尺寸必須 予以細]其導致電谷器之表面積降低(即電容值降低)。、 為了維持電容器之電容值(正比於其電極板表面積),甚 至提昇電容器之電容值’研究人員係藉由增加電容器之高 度且縮小橫向尺寸以增加電容器的表面積,亦即藉由增: P26164 109692 0〇538i526 -1310214 電各器之深寬比(aspect rati〇)以 雷宠哭令e a 口應達成兩集積度而縮小 古… _猎由增加電容器之深寬比而達成 回集積度之目的面臨了一個製程 iJ-μ -ΤΓ βι* a ^ A J難喊,亦即中空之冠 狀下電極2〇丨(參考圖υ在製備 古表備過釭中因無足夠的機械強度 又镡而易於傾斜,甚至倒塌。 為了避免前述機械支撐力不足的缺點,咖心等人於 〇4年揭不一種機M強化之儲存節點的製備方法(參考·”α mechanically enhanced storage nod〇 f · u . L ge n〇de for virtually unlimited height (MESH) capacitor aimi lng at sub 70nm DRAMs" » IEDM,〇4,P69_72)。D.H.Kim等人福干夕制供七丄/ 于八揭不之製備方法係藉由氮 化石夕構成之網狀結構而增強該圓柱狀電容器之機械支挣力 【發明内容】 本發明之主要目的係提供—種半導體記憶體之電容器結 構及其製備方法,其藉由一連接複數個柱體之支撐環而增 • ^該複數個柱體之機械支撐力’因而可避免該複數個柱‘ 在該電容器結構之製備過程中傾斜或倒塌,故適合應用於 高集積度之半導體製程。 為達成上述目的,本發明之電容器結構包含複數個柱體 以及一設置於該複數個柱體之間且連接該複數個柱體之局 部外壁的支撐環。該柱體可為一中空圓柱體,該支撐環可 設置於該柱體之上部。該電容器結構可包含複數個支撐環 以及一隔離該複數個支撐環之硬遮罩。該支撐環與該硬遮 -· 罩係由不同材料構成,例如該支撐環之材質可為三氧化二 P26164 109692 0〇538i526 -6- i31Cf214 鋁或氮化矽,而該硬遮罩之材質可為氧化矽或多晶矽。該 電容器結構包含一設置於該中空圓柱體内之第一電極、一 設置該第-電極表面之介電層以及一設置於該介電層表面 之第二電極。 根據上述目的,本發明提出一種電容器結構之製備方法 ,首先形成複數個實心柱體於一堆疊結構之中,該實心柱 體之上端高於該堆疊結構之上端。之後,形成一具有複數 Φ 個第一開口之硬遮罩於該堆疊結構上,該第一開口曝露該 堆璺結構之局部區域與該實心柱體之局部側壁。其次,形 成一支撐環於該硬遮罩之第一開口内,該支撐環連接該複 數個實心柱體之局部側壁。形成一支撐環於該硬遮罩之第 一開口内的方法包含形成一覆蓋該堆疊結構、該實心柱體 及該硬遮罩之支撐層以及進行一非等向性蝕刻製程以局部 去除該支撐層,而保留於該第一開口内之支撐層則形成該 支撐環。 # 形成一具有複數個第一開口之硬遮罩於該堆疊結構上之 方法包含形成一遮罩層於該堆疊結構與該實心柱體之上, 再進行一非等向蝕刻製程以局部去除該堆疊結構上之遮罩 層而形成一曝露該堆疊結構之第二開口。之後,進行一等 向蝕刻製程以局部去除該堆疊結構上之遮罩層,即擴大該 第二開口直到該實心柱體之側壁而形成該硬遮罩。 習知技藝之中空冠狀下電極在製備過程中因無足夠的機 械強度支撐而易於傾斜,甚至於倒塌。相對地,本發明之 . 電容器結構具有一設置於該複數個柱體之間且連接該複數 P26164 109692 005381526 -7- Ϊ310214 個柱體之局部外壁的支撐環,該複數個柱體係藉由該支撐 環相互連接而彼此支撐,因而具有足夠之機械強度支撐, 不會在後續製程中傾斜或倒塌。 【實施方式】 圖3至圖12例示本發明第一實施例之半導體記憶體之電 容器結構100的製備方法,其中圖3(a)及圖3(b)係圖3分別沿 A-A及B-B剖面線之剖示圖(圖4至圖12亦同首先,在一内 ^ 含一接觸插塞104之介電層1〇2上形成一堆疊結構12〇,再利 用微影及蝕刻製程形成複數個圓形開口 3〇於該堆疊結構 120之中,該圓形開口3〇曝露該接觸插塞1〇4。該堆疊結構 120包含一氮化矽層122、一設置於該氮化矽層122上之氧化 矽層124、一設置於該氧化矽層124上之氧化矽層126以及一 设置於該氧化矽層上之氮化矽層n8。該氧化矽層124 之材質可為硼碟石夕玻璃(b〇r〇ph〇Sph〇silicate glass,BPSG) ,而该氧化矽層126之材質可為四乙基正矽酸鹽(tetraethyl t orthosilicate,TE0S)。 參考圖4、圖4(a)及圖4(b),利用一包含磷酸之蝕刻液進 行一等向性座钱刻製程以局部去除該圓形開口 3〇内壁之氮 化矽層128及氮化矽層122,並利用一包含氫氟酸之蝕刻液 進行另一等向性溼蝕刻製程以局部去除該圓形開口 3〇内壁 之氧化矽層126、氧化矽層! 24以及介電層丨02。如此,即可 擴大該圓形開口 30之直徑,亦即增加該接觸插塞1〇4及該圓 形開口 30内壁之曝露面積,以降低該接觸插塞丨〇4的接觸阻 * 值並加大電容的面積。 P26164 109692 005381526 1310214 參考圖5、目5⑷及圖5⑻,進行一沈積製程(例如原子層 沈積製程)形成一氮化鈦層32以及一釕金屬層“於該圓形 開口 30之内壁與該氮化矽層128之表面,再進行另—沈積製 程以形成一填滿該圓形開口 30之介電層38。之後,進行一 平坦化製程(例如化學機械研磨製程)以局部去除該氮化矽 層128表面之氮化鈦層32、釕金屬層34及介電層38。如此, 該圓形開口30内之氮化欽層32、釕金屬層⑽介電層聊 & 形成一實心柱體40。 >參考圖6、圖6⑷及圖6⑻,利用—包切酸之㈣液進 行一溼蝕刻製程以去除該氧化矽層126表面之氮化矽層US ’亦即局部去除該堆疊結構12G之—預定部分,使得該氣化 鈦層32、該釘金屬層34及該介電層38構成之實心柱體侧 上端高於該堆疊結構12G的上端。之後,利用沈積製程形成 一遮罩層42於該堆疊結構m之表面(即該氧化碎層126之 表面)與該實心柱體40之纟面。該遮罩層42之材質可為氧化 >矽或多晶矽。申言之,圖6(b)所示之二實心柱體4〇之間距大 於圖6⑷所示之二實心柱體4〇之間距,亦即該實心柱體4〇 之間距不相同’使得圖6⑻所示之遮罩層42的高度並不均句 ,但圖6(a)所示之遮罩層42則具有均勻的高度。 參考圖7、圖7⑷及圖7(b)’進行一非等向乾姓刻製程, 局部去除該堆疊結構120表面與該實心柱體4〇表面之遮罩 層42。圖6⑷所示之遮罩層42具有均句的高度因而該非等 向乾姓刻製程僅減少該遮罩層42的高度,如圖7⑷所示。相 .對地’圖6⑻所示之遮罩層42的高度並不均勻,因此該非等 P26164 109692 005381526 1310214 :乾钮刻製程可局部去除二實心柱體侧之堆疊結構120 面之遮罩層42,而形成—曝露該堆疊結構12G之開口 44 於二實心柱體40之間,如圖7(b)所示。 立參考圖8、圖8⑷及圖吵),進行—等向㈣刻製程以局 料除該遮罩層42。圖7〇))所示之二實心柱體4Q之間具有一 曝路該堆豐結構12〇之開口 44,因此該溼蝕刻製程之蝕刻液 ° 由》㈣口 44去除二實心柱體4()間之堆疊結構表面
之遮罩層42’因而擴大該開口料之尺寸直到該實心柱體4〇 之側壁暴露,如此即形成—具有複數個開吨,之硬遮罩 於該堆疊結構12G上。特而言之,該開口44,曝露該堆疊結構 12〇之局冑區域與該實心柱體4()之局部側壁1該遮罩層a 之材質為多晶⑦,則該等向祕刻製程可採用氫氧化卸溶 液為蝕刻液’在80。。之溫度下進行。若該遮罩層42之材質 為氧切,職等向㈣刻製程可㈣緩衝氫氟酸溶液為 姓刻液。 參考圖9、圖9⑷及圖9(b),利用沈積製程形成一覆蓋該 堆疊結構120、該實心柱體40及該硬遮罩42,之支撐層牝,其 材質可為氮化♦或三氧化二銘。之後’進行—非等向性钱 刻製程以局部去除該支撐層46,而保留於該開口料,内之支 撐層46則形成複數個彼此不相連之支撐環5〇,,如圖⑺、圖 1〇⑷及圖10(b)所示。特而言之’各支擇環5〇連接複數個實 心柱體40之局部側壁,該複數個支撐環5〇係由該實心柱體 40間之硬遮罩42'予以隔離而彼此不相連接。 參考圖11、圖11(a)及圖11(b),進行一溼蝕刻製程以去除 P26164 109692 005381526 -10- 1310214 該硬遮罩42,、該氧化矽層126、該氧化矽層124及該介電層 38以形成複數個包含該釕金屬層34及該氮化鈦層32之中空 圓柱體52。該複數個支撐環5〇係設置於該複數個中空圓柱 體52之間,且各支撐環5〇連接該複數個(4個)相鄰之中空柱 體52之局部外壁。特而言之,該支撐環5〇係設置於該中空 圓柱體52之上部。 參考圖12、圖12(a)及圖12(b)’利用沈積製程(例如原子 層沈積製程)形成一由高介電值材料構成之介電層54於該 中空圓柱體52之表面、一釕金屬層56於該介電層54之表面 以及一氮化鈦層58於該釕金屬層56之表面,而該介電層54 之材質可為二氧化二鋁(Ai2〇3)、二氧化給(Hf〇2)、二氧化 鈦(Ti〇2)、二氧化鍅(Zr〇2)、鈦酸鋇(BaTi〇3)鈦酸鳃(SrTi〇3) 或鈦酸鏍鋇(BaSrTi〇3)。特而言之,該介電層54覆蓋該中空 圓柱體52之内壁與外壁以及該支撐環5〇。該氮化鈦層32及 該釕金屬層34構成一下電極64,而該氮化鈦層%及該釕金 屬層56則構成一上電極66,且該下電極64、該介電層“及 該上電極66構成一電容器60。之後,利用旋轉塗佈製程或 沈積製程形成一覆蓋該電容器6〇之介電層62以完成該電容 器結構100。 圖13至圖18例示本發明第二實施例之半導體記憶體之電 容器結構70的製備方法,其中圖13(a)及圖13(b)係圖13分別 沿A-A及B-B剖面線之剖示圖(圖14至圖18亦同)。首先,進 行圖3至圖7之製程,再進行一物理氣相沈積製程以形成一 金屬層72於該遮罩層42與該堆疊結構12〇之表面。該金屬層 P26164 109692 005381526 -11 - Ϊ3ΐα214 72之材質可為氮化鈦、鈦或鋁。由於圖7(b)所示之遮罩⑽ 的高度並不均句(亦即具有階梯形貌),且物理氣相沈積製程 之階梯覆蓋性(step coverage)不佳,因而該金屬層72在該實 心柱體40上方之厚度大於在該堆疊結構12()表面之厚度二 參考圖14、圖14⑷及圖14(b),進行一非等向性乾^刻製 程,局部去除該金屬層72以形成—具有一開口74之遮罩層 72’於該料層42上,其中該乾_製較用之㈣氣體可 • 為四亂化坡、氯氣或氯氣及三氣甲燒。圖13(a)所示之金屬 層72具有均句的高度,因而該非等向乾银刻製程僅減少該 金屬層72的高度,如圖14⑷所示。相對地,圖13⑻所示之 金屬層72的高度並不均句(具有楷梯形貌),因此該非等向乾 钱刻製程可去除二實心柱體40間之堆疊結構12〇表面之金 屬層72,而保留於該實心柱體4〇上方之金屬層㈣形成該 遮罩層72,且該遮罩層72,内之開口 74曝露該 之局部區域,如圖14(b)所示。特而言之,該遮罩層二 • 口 74亦曝露該遮罩層42之局部區域。 f考圖15、圖15⑷及圖15(b),進行一等向祕刻製程以 局邛去除該遮罩層42以形成一具有複數個開口 44,之硬遮罩 42’於該堆疊結構12G上。,(b)所示之二實心柱體4〇間之 遮罩層72’具有一曝露該堆疊結構12〇之開口 74,因此該溼蝕 =製程之蝕刻液可經由該開口 74去除二實心柱體4〇間之堆 $結構120表面之遮罩層42,擴大該遮罩層42内之開口 44 • 的尺寸直到該實心柱體40之側壁而形成該硬遮罩42,。特而 言之,該開口 4 4,曝露該堆疊結構丨2 〇之局部區域與該實心柱 P26164 109692 005381526 -12- Ϊ3ΐσ214 Ν η 體4 Ο之局部側壁。 參考圖16、圖16(a)及圖16(b),利用一包含硝酸鈽銨及醋 酸之蝕刻液進行一溼蝕刻製程以完全去除該遮罩層72',並 局部去除該堆疊結構120上之氮化鈦層32。之後,進行圖9 及圖10所示之製程以形成複數個支撐環76於該開口 44,内, 如圖17、圖17(a)及圖17(b)所示。其次,進行圖11及圖12所 不之製程以完成該電容器結構7〇,如圖18、圖18(a)及圖 | 18(b)所示。該氮化鈦層32及該釕金屬層34係作為一下電極 64、該釕金屬層56及該氮化鈦層58則作為一上電極66,,且 該下電極64,、該介電層54及該上電極66,構成一電容器6〇, 〇 圖19至圖26例示本發明第三實施例之半導體記憶體之電 容器結構80的製備方法,其中圖19(a)及圖19(b)係圖19分別 沿A-A及B-B剖面線之剖示圖(圖2〇至圖26亦同)。首先,在 一内含一接觸插塞104之介電層1〇2上形成一堆疊結構9〇, > 再利用微影及蝕刻製程形成複數個圓形開口 3 〇於該堆疊結 構90之中’其中該圓形開口 3〇曝露該接觸插塞1〇4。該堆疊 結構90包含一氮化矽層122、一設置於該氮化矽層 122上之 氧化矽層124、一設置於該氧化矽層i μ上之氧化矽層丨26 、一設置於該氧化矽層126上之多晶矽層92、一設置於該多 曰曰矽層92上之氧化矽層94、一設置於該氧化矽層94上之氮 化矽層128以及一設置於該氮化矽層128上之多晶矽層96。 參考圖20、圖20(a)及圖20(b),利用一包含氫氧化鉀之蝕 刻液進行一等向性蝕刻製程以局部去除該圓形開口 3〇内壁 P26164 109692 005381526 13· 1310(214 之多晶矽層92及多晶矽層96,並利用一包含磷酸之蝕刻液 進行一等向性溼蝕刻製程以局部去除該圓形開口3〇内壁之 氮化矽層128及氮化矽層122,再利用一包含氫氟酸之蝕刻 液進行另一等向性溼蝕刻製程以局部去除該圓形開口 3〇内 壁之氧化矽層94、氧化矽層126、氧化矽層124以及介電層 1〇2。如此,即可擴大該圓形開口3〇之尺寸,亦即增加該接 觸插塞104及該圓形開口 30内壁之曝露面積,以降低該接觸 插塞104的接觸阻值並加大電容的面積。 參考圖21、圖U⑷及圖21(b),利用沈積製程(例如原子 層沈積製程)形成一氮化鈦層32以及—釕金屬層34於該圓 形開口30之内壁與該多晶石夕層96之表面,再利用另一沈積 製程形成一填滿該圓形開口30之介電層38。之後,進行一 平坦化製程(例如化學機械研磨製程)去除該釕金屬層34表 面之介電層38。特而言之,該圓形開口3〇内之氣化敌層32 、对金屬層34及介電層38形成一實心柱體4〇。 參考圖22、圖22⑷及圖22(b),進行一非等向乾㈣製程 以局部去除該介電層38,再使用—包含硝酸賴之钱刻液 進行-等向㈣刻製程以局部去除該氮化鈦層似該舒金 屬層34,使得該氮化鈦層32及軸金屬層34之上端低於該 介電層38之上端。之後,使用一包含氫氧化鉀之姓刻液進 行另一等向溼蝕刻製程以完全去除該氮化矽層128上之多 晶發層96。 參考圖23、圖23⑷及圖23⑻,進行一沈積製程以形成— 覆蓋該氮切層128、钱驗層32、料金屬層34及該介 .1310214 電層3 8之遮罩層98 ’再進行一平坦化製程(例如化學機械研 磨製程)去除該氮化矽層128表面之遮罩層98,該遮罩層98 之材質可為多晶矽。之後,利用一包含磷酸之蝕刻液進行 專向性屋#刻製程以完全去除該氧化石夕層94上之氮化石夕 層128 ’再利用一包含氫氟酸之蝕刻液進行另一等向性溼蝕 刻製程以完全去除該多晶矽層92上之氧化矽層94,亦即去 除該堆疊結構120之一預定部分。如此,該氮化鈦層32、該 釕金屬層34及該介電層38構成之實心柱體40之上端即高於 該堆疊結構120之上端’如圖24、圖24(a)及圖24(b)所示。 參考圖25、圖25(a)及圖25(b),利用沈積製程形成一遮罩 層42於該堆疊結構9〇之表面(即該多晶矽層92之表面)與該 實心柱體40之表面,該遮罩層42之材質可為多晶矽或氧化 石夕°之後’進行一非等向乾蝕刻製程,局部去除該堆疊結 構90表面與該實心柱體40表面之遮罩層42,而形成一曝露 該堆疊結構90之開口 44於二實心柱體40之間。其次,進行 圖13至18之製程以以完成該電容器結構8〇,如圖26、圖26(a) 及圖26(b)所示。 習知技藝之中空冠狀下電極2〇,在製備過程中因無足夠 的機械強度支撐而易於傾斜,甚至於倒塌。相對地,本發 明之電容器結構100 ' 7〇及8〇具有設置於該複數個中空圓柱 體52之間且連接該複數個中空圓柱體52之局部外壁的支撐 核50及76,該複數個中空圓柱體52係藉由該支撐環5〇及76 相互連接而彼此支撐,因而具有足夠之機械強度支撐,不 會在後續製程中傾斜或倒塌。 P26164 109692 005381526 -15· Ϊ310214 本發明之技術内容及技術特點已揭示如上,然而熟悉本 項技術之人士仍可能基於本發明之教示及揭示而作種種不 背離本發明精神之替換及修飾。因此,本發明之保護範圍 應不限於實施例所揭示者,而應包括各種不背離本發明之 替換及修飾,並為以下之申請專利範圍所涵蓋。 【圖式簡要說明】 圖1及圖2例示一習知之堆疊式電容器之製備方法; 圖3至圖12例示本發明第一實施例之半導體記憶體之電 容器結構的製備方法; 圖13至圖18例示本發明第二實施例之半導體記憶體之電 谷結構的製備方法;以及 圖19至圖26例示本發明第三實施例之半導體記憶體 容器結構的製備方法。 & 【主要元件符號說明】 10 基板 20' 冠狀下電極 22 堆疊式電容器 24 介電層 26 上電極 30 圓形開口 32 氮化鈦層 34 釕金屬層 38 介電層 40 實心枉體 42 第一遮罩層 42' 硬遮罩 44 開口 44' 開口 46 支撐層 50 支撐環 52 中空圓柱體 54 介電層 56 釕金屬層 58 氮化鈦層 P^i64 109692 16· °〇538i« 526 1310214 60 電容器 62 介電層 64 下電極 64' 下電極 66 上電極 66' 上電極 70 電容器結構 72 金屬層 72' 第二遮罩層 74 開口 76 支撐環 80 電容器結構 90 堆疊結構 92 多晶矽層 94 氧化矽層 96 多晶破層 98 遮罩層層 100 電容器結構 102 介電層 104 接觸插塞 120 堆疊結構 122 氮化矽層 124 氧化矽層 126 氧化矽層 128 氮化矽層 104 接觸插塞

Claims (1)

1310214 申請專利範圍: ~~~~~~—~__ ,,ίϊ片日修嗓)正替換頁 22512iUp6號專利申請素 申請專利範圍替換頁(97年 —*--1——--— Μ 00<:ΓΡ1 1· 一種半導體記憶體之電容器結構,包含: 複數個柱體;以及 3 ‘ 複數個彼此不連接之Φ於卢 數個柱體之間。 4切環❹置於該複 2. 根據請求項1之半導體記憶體 環係設置於該柱體之上部之電Μ結構,其中該支撐 3. 根據請求項丨之半導體記憶體之 界 係-中空圓柱體。 丨…構,其中該柱體 4. 根據請求項3之半導體記憶體之電容器結構 圓柱體包含該電容器結構之一第—電極。再 5·根據請求項4之半導體記憶體 一入 电备益結構,另包含: 一;丨電層,設置該第一電極之表面;以及 一第二電極,設置於該介電層之表面。 6. 根據請求項5之半導體記憶體之電 包谷态結構,直中該介電 層覆蓋該柱體之内壁與外壁以及該支撐環。/、 其中該支指 7. 根據請求項〗之半導體記憶體之電容器鈐構 環包含三氧化二鋁或氮化石夕。 8. 板據請求項1之半導體記憶體之電 _ 电今斋結構,其另包含- 隔離該複數個支撐環之硬遮罩。 9. 根據請求項8之半導體記憶體之電 电谷為結構,其中該硬纪 罩包3氧化秒或多晶珍。 其中該介 1 〇.根據請求項5之半導體記憶體之電容器於構 層之材料係選自三氧化二鋁、二氧彳卜认 軋化鈴、二氧化鈦、二 化錯、鈦酸鋇、鈦酸鋰或鈦酸锶鋇。
曰修(更)正替換頁 Ί310214 η·-種半導體記憶體之電容器結構的製備方法,包含. 形= 复數個實心柱體於一堆疊結構之中,該實心柱體 之上力而咼於該堆疊結構之上端; 形成一具有複數個第一開口 之硬遮罩於該堆疊結構 上’該第一開口曝露該堆疊結構 稱之局部區域與該複數個實 心柱體之局部側壁;以及 、 形成一支撐環於該硬遮罩之笫一 . L早心弟開口内,該支撐環連 接該複數個實心柱體之局部侧壁。 12. 根據請求項11之半導體記情濟 U體之電容器結構的製備方 法’其中該支撐環包含三氧化-鈕七 包含氧化料Μ切,而該硬遮罩 13. 根據請求項11之半!體記憶體之電容器結構的製備方 步驟: 避罩之弟-開口内包含下列 形成-支撐層,其覆蓋該堆叠結構、該實 硬遮罩;以及 ^篮及遠 進行-非等向性蚀刻製程以局部去除該支撐層 留於該第一開口内之支撐層則形成該支撐環。 ’、 η·根據請求項η之半導體記憶體之電容器結構的 :;上其:形成;::複數個第,之硬遮“ ^ 構上包含下列步驟: & ι、、、α 形成一遮罩層於該堆疊結構與該複數 上; 1固灵心柱體之 進行一非等向蝕刻製程,局部去除該堆聂鈐 罩層而形成一曝露該堆疊結構之第二開口二及上之遮
:1310214 進行一等向蝕刻製程,局部去除該堆疊結構上之遮罩 層以擴大該第二開口直到該實心柱體之側壁而形成該硬 遮罩。. 15·根據請求項11之半導體記憶體之電容器結構的製備方 去,其中形成一具有複數個第一開口之硬遮罩於該堆疊結 構上包含下列步驟: 形成一第一遮罩層於該實心柱體表面與該堆疊結構表 面; 形成一具有一第二開口之第二遮罩層於該第一遮罩層 上該苐一開口曝露該第一遮罩層之局部區域;以及 上進行一等向蝕刻製程,局部去除該第一遮罩層以擴大 该第二開口直到該實心柱體之側壁;以及 其中形成-具有一第二開口之第二遮罩層於該第 罩層上包含下列步驟: 16去除該第二遮罩層,該第一遮罩層形成該硬遮罩。 ’根據請求項15之半導體記憶體之電容器結構的製備方 鲁 遮 進行-物理氣相沈積製程以形成一金屬層於該第一遮 畢層與該堆疊結構表面;以及 之㈣向性㈣製程,局部去除該堆疊結構表面 17 ’屬層以形成該第二開口於該金屬層之中。 據:求項11之半導體記憶體之電容器結構的製備方 ,驟,/、中形成複數個實心柱體於一堆疊結構中包含下列步 形成一開口於該堆疊結構之中; 形成至少一導電層於該開口之内壁 -3- 1310214 形成—填滿該開口之介電層;以及 去除該堆疊結構之—預定 妒古认斗 弋坪分,使得該實心柱俨+ 介電層。 ^ "亥實〜柱體包含該導電層與該 18.根據請求項17之半導體記憶體之電容 法,其中該堆疊結構包含—氧 、〇 、衣備方 声上之减石夕層及-設置於該氧化石夕 峨層,而去除該堆疊結構之-預定部分包含去 19:據/中t項U之半導體記憶體之電容器結構的製備方 二,、中形成複數個實心挺體於-堆疊結構中包含下列步 形成—開口於該堆疊結構之中; 形成至少一導電層於該開口之内壁; 形成一填滿該開口之介電層; 去除該導電層與該介電層之一預定部分; ^成覆蓋該導電層與該介電層之遮罩層;以及 山2除忒堆豐結構之一預定部分,使得該實心柱體之上 二间於°亥堆疊結構之上端,該實心柱體包含該導電層與該 介電層。 ^ 1明求項19之半導體記憶體之電容器結構的製備方 $ 中严堆4結構包含—多晶梦層及—設置於該多晶石夕 ==層’而去除該堆疊結構之-預定部分包含去 -4- .1310214 第095120136號專利申請案 圖式替換頁(97年8月)
TW095120136A 2006-06-07 2006-06-07 A capacitor structure of a semiconducotr memory and a method for preparing the same TWI310214B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW095120136A TWI310214B (en) 2006-06-07 2006-06-07 A capacitor structure of a semiconducotr memory and a method for preparing the same
US11/498,716 US20070284643A1 (en) 2006-06-07 2006-08-04 Capacitor structure of semiconductor memory and method for preparing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095120136A TWI310214B (en) 2006-06-07 2006-06-07 A capacitor structure of a semiconducotr memory and a method for preparing the same

Publications (2)

Publication Number Publication Date
TW200746261A TW200746261A (en) 2007-12-16
TWI310214B true TWI310214B (en) 2009-05-21

Family

ID=38821011

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095120136A TWI310214B (en) 2006-06-07 2006-06-07 A capacitor structure of a semiconducotr memory and a method for preparing the same

Country Status (2)

Country Link
US (1) US20070284643A1 (zh)
TW (1) TWI310214B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI581441B (zh) * 2015-09-08 2017-05-01 力晶科技股份有限公司 多層王冠型金屬-絕緣體-金屬電容器結構及其製作方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100092221A (ko) * 2009-02-12 2010-08-20 삼성전자주식회사 실린더형 커패시터 하부 전극을 포함하는 반도체 메모리 소자
US9691864B1 (en) * 2016-05-13 2017-06-27 Infineon Technologies Americas Corp. Semiconductor device having a cavity and method for manufacturing thereof
CN114171462B (zh) * 2020-09-10 2024-05-14 长鑫存储技术有限公司 电容结构的制备方法及电容器

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5776815A (en) * 1995-09-01 1998-07-07 Micron Technology, Inc. Method for forming a contact intermediate two adjacent electrical components
US5604146A (en) * 1996-06-10 1997-02-18 Vanguard International Semiconductor Corporation Method to fabricate a semiconductor memory device having an E-shaped storage node
US5895250A (en) * 1998-06-11 1999-04-20 Vanguard International Semiconductor Corporation Method of forming semicrown-shaped stacked capacitors for dynamic random access memory
US7247537B2 (en) * 2003-08-18 2007-07-24 Samsung Electronics Co., Ltd. Semiconductor device including an improved capacitor and method for manufacturing the same
KR100553835B1 (ko) * 2004-01-26 2006-02-24 삼성전자주식회사 캐패시터 및 그 제조 방법
KR100568733B1 (ko) * 2004-02-10 2006-04-07 삼성전자주식회사 개선된 구조적 안정성을 갖는 캐패시터와 그 제조 방법 및이를 포함하는 반도체 장치와 그 제조 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI581441B (zh) * 2015-09-08 2017-05-01 力晶科技股份有限公司 多層王冠型金屬-絕緣體-金屬電容器結構及其製作方法

Also Published As

Publication number Publication date
TW200746261A (en) 2007-12-16
US20070284643A1 (en) 2007-12-13

Similar Documents

Publication Publication Date Title
TWI284390B (en) Manufacturing method of charge store device
TW538497B (en) Method to form a bottle-shaped trench
JP2008016688A (ja) 半導体装置の製造方法
TW200841424A (en) Methods of etching into silicon oxide-containing material, methods of forming container capacitors, and methods of forming DRAM arrays
JP2001210804A (ja) キャパシタの電極製造方法
JP2008010866A (ja) 非晶質カーボン層を利用したシリンダー型キャパシターの製造方法
JP2001144265A (ja) 深いトレンチキャパシター蓄積電極の製造方法
TWI310214B (en) A capacitor structure of a semiconducotr memory and a method for preparing the same
TW201115688A (en) Process using SiN supporter for manufacturing a bottom capacity electrode of a semiconductor memory
TW201203518A (en) Method for fabricating bottom electrode of capacitors of DRAM
JP2011142296A (ja) 半導体素子及びその製造方法
KR20130049393A (ko) 반도체 장치 제조방법
TWI231568B (en) Method for forming ruthenium storage node of semiconductor device
JP2010251406A (ja) 半導体装置およびその製造方法
TWI283458B (en) Method for preparing a capacitor structure of a semiconductor memory
TWI358793B (en) Method of fabricating storage node of stack capaci
JP2010129770A (ja) 半導体装置およびその製造方法
TWI306306B (en) Capacitor structure and method for preparing the same
TWI362723B (en) Volatile memory and manufacturing method thereof
TWI234875B (en) Trench storage capacitor and method for fabricating it
US6750147B2 (en) Process for integration of a trench for capacitors and removal of black silicon
KR100655755B1 (ko) 반도체 장치의 제조 방법
TWI336932B (en) Semiconductor device and fabrication method thereof
KR101090470B1 (ko) 실린더형 커패시터 형성 방법
KR100799127B1 (ko) 반구형 그레인이 형성된 기둥 형태의 하부전극을 구비한캐패시터 및 그의 제조 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees