1304218 • 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種半導體記憶裝置;且更特定言之係關 於一種具有低電流消耗的一半導體記憶裝置之資料輸入裝 置。 【先前技術】 通常,資料係同步於一顯示有效資料被施加之資料選通 吼號而輸入至一半導體記憶裝置中。當輸入資料為多位元 _ 時,同步於該 > 料選通訊號之邊緣來施加資料以便彳貞測每 —位元〇 一半導體記憶裝置可經設計以藉由設定一頻寬訊號來支 , 持X4、X8或X16之資料頻寬。因此,根據所設定的頻寬經 • 由特定資料腳位而施加之資料有效,而經由該等特定資料 腳位以外之資料腳位而施加之資料則無效。 因此,半導體記憶裝置之一資料輸入裝置將根據所設定 的頻寬經由資料腳位而選擇性施加的資料進行對準。 鲁 圖1係一半導體記憶裝置之一習知資料輸入裝置的一方 塊圖。 參看圖1,該習知資料輸入裝置包括同步控制部分i 〇、 頻寬訊號輸入部分20、第一至第四資料輸入部分30、40、 50與60,及第五至第八資料輸入部分70、8〇、9〇與95。該 同步控制部分10產生與資料選通訊號DQSJPAD之上升與了 降邊緣同步的第一與第二同步訊號DQSRP與DQSFP。頻寬 訊號輸入部分20接收一頻寬訊號IOX4一PAD以產生一内部 112654.doc 1304218 頻寬訊號X4I。該第一至第四資料輸入部分30、40、50及 60回應該第一與第二同步訊號DQSRP與DQSFP而經由資料 腳位接收資料。第五至第八資料輸入部分70、80、90及95 回應§亥第一與第^一同步訊號DQSRP與DQSFP而經由資料腳 位接收資料。 同步控制部分10包括訊號輸入早元12,用於接收資料選 通訊號DQS一PAD以輸出一内部資料選通訊號dqsi ;及訊 號產生單元14’用於產生與該内部資料選通訊號dqsi之 上升與下降邊緣同步之第一與第二同步訊號DQSRp與 DQSFP 〇 圖2係圖1之訊號產生單元14之一電路圖。 參看圖2,該訊號產生單元14包括第一反相器^,用於 將内部資料選通訊號DQSI反相;傳送閘極tgi,用於傳送 該第一反相器II之一輸出訊號;第二反相器12,用於將第 反相器II之輸出訊號反相;第一單元延遲14Α,用於延 遲該第二反相器12之一輸出訊號;第三反相器13,用於將 該第一單元延遲14Α之一輸出訊號反相以輸出第一同步訊 唬DQSRP ;第二單7C延遲14Β,用於延遲該傳送閘極丁⑴ 之一輸出訊號,及第四反相器14,用於將該第二單元延遲 14B之一輸出訊號反相以輸出第二同步訊號DQSFp。 即,每當施加内部資料選通訊號DQSI時,訊號產生單 兀14便產生與下降及上升邊緣同步的第—及第二同步訊號 DQSRP與 DQSFP 〇 圖3係圖1之第五資料輸入部分7〇之一電路圖。 112654.doc -6 · 1304218 參看圖3,該第五資料輸入部分70包括緩衝器71,用於 回應一寫入資訊訊號WT與内部頻寬訊號X4I而接收一内部 資料DIN ;延遲單元72,用於延遲第一與第二同步訊號 DQSRP與DQSFP ;及閂鎖器73,用於同步於第一與第二延 遲同步訊號DQSRPD與DQSFPD之邊緣而儲存緩衝器71之 輸出訊號(該等輸出訊號為依序輸入的),並輸出4位元平行 資料 ARD1、ARD0、AFD1 與 AFD0。 特定言之,閂鎖器73包括第一閂鎖器73 A,用於回應第 一延遲同步訊號DQSRPD而儲存緩衝器71之正負輸出IN與 INB ;第二閂鎖器73B,用於回應第二延遲同步訊號 DQSFPD而儲存該第一閂鎖器73 A之一輸出資料,並輸出 第一平行資料ARD1 ;第三閂鎖器73C,用於回應第二延遲 同步訊號DQSFPD而儲存緩衝器71之正負輸出IN與INB, 並輸出第二平行資料AFD1 ;第四閂鎖器73D,用於回應第 一延遲同步訊號DQSRPD而儲存該第一平行資料ARD1 ;第 五閂鎖器73E,用於回應第一延遲同步訊號DQSRPD而儲 存該第二平行資料AFD1 ;第六閂鎖器73F,用於回應第二 延遲同步訊號DQSFPD而儲存該第四閂鎖器73D之一輸出 資料,並輸出第三平行資料ARD0 ;及第七閂鎖器73G,用 於回應第二延遲同步訊號DQSFPD而儲存該第五閂鎖器73E 之一輸出資料,並輸出第四平行資料AFD0。 圖4係圖3之延遲單元72之一電路圖。 參看圖4,延遲單元72包括第一反相器15,用於將第一 同步訊號DQSRP反相;第一單元延遲72A,用於將該第一 112654.doc 1304218 反相器15之一輸出訊號延遲一預定時間;第二反相器16, 用於將該第一單元延遲72A之一輸出訊號反相以輸出第一 延遲同步訊號DQSRPD ;第三反相器17,用於將第二同步 訊號DQSFP反相;第二單元延遲72B,用於將該第三反相 器17之一輸出訊號延遲一預定時間;及第四反相器18,用 於將該第二單元延遲72B之一輸出訊號反相以輸出第二延 遲同步訊號DQSFPD。 下文中將描述圖3與圖4中所示之資料輸入部分之操作。 當内部頻寬訊號X4I被撤銷而寫入資訊訊號WT被啟動 時,緩衝器71接收内部資料DIN。延遲單元72將第一與第 二同步訊號DQSRP與DQSFP延遲一預定時間,以輸出第一 與第二延遲同步訊號DQSRPD與DQSFPD。 第一閂鎖器73A回應第一延遲同步訊號DQSRPD之啟動 而閂鎖緩衝器71之正負輸出IN與INB。隨後,第二閂鎖器 73B回應在該第一延遲同步訊號DQSRPD之後啟動的第二 延遲同步訊號DQSFPD,而閂鎖儲存於該第一閂鎖器73 A 中之資料。同樣,第三閂鎖器73C回應第二延遲同步訊號 DQSFPD而閂鎖缓衝器71之正負輸出IN與INB。隨後,第 四與第五閂鎖器73D與73E回應在該第二延遲同步訊號 DQSFPD之後啟動的第一延遲同步訊號DQSRPD,而分別 閂鎖儲存於第二與第三閂鎖器73B與73C中的資料。第一 閂鎖器73A儲存緩衝器71之正負輸出IN與INB。同樣,當 第二延遲同步訊號DQSFPD啟動時,第二與第三閂鎖器 73B與73C分別閂鎖儲存於第一閂鎖器73A中之資料及經由 112654.doc 1304218 - 5§ π 1 之正負輸出IN與ΙΝΒ而施加之資料。第六與第七 1鎖器73F與73G閂鎖儲存於第四與第五閂鎖器73〇與73Ε 中之資料。 ~ 因此田内部頻寬訊號Χ4Ι被撤銷而寫入資訊訊號WT被 啟動時該第五資料輸入部分70回應依序啟動之第一與第 一同步矾唬DQSRP與DQSFP,經由配置成兩列之複數個閂 鎖器而儲存内部資料DIN。以此方式,將儲存於第二至第 七閂鎖器73B至73G中之資料輸出為第一至第四平行資料 _ ARD1、AFD1、ARDG及 AFD0。 ¥内σ卩頻覓訊號X4I啟動時,該第五資料輸入部分7〇之 緩衝器71不被驅動,以使得不施加内部資料。 .第五至第八資料輸入部分與圖3及圖4中之資料輸入部分 .具有相同的電路組態及驅動機制。第一至第四資料輸入部 分不接收内部頻寬訊號Χ4Ι。 因此,當頻寬設定為Χ8時,第一至第八資料輸入部分回 應第一與第二同步訊號而對準經由相應的資料腳位所施加 •之資料,並輸出經對準之資料。 同樣’當頻寬設定為Χ4時,内部頻寬訊號由頻寬訊號產 生單元啟動以使得第五至第八資料輸入部分不接收經由相 應的資料腳位所施加之資料。第一至第四資料輸入部分不 考慮頻寬而對準所施加之資料。 根據頻寬没疋值來控制資料輸入部分之驅動的原因在 於’。頻見δ又疋為Χ4時’經由貢料腳位dQ〇至DQ3施加之 資料有效,而經由資料腳位DQ4至DQ7施加之資料無效。 112654.doc B04218 - 藉由限制接收無效資料之資料輸入部分的驅動,可減小不 必要的電流消耗。 在根據頻寬而限制驅動之第五至第八資料輸入部分中, 緩衝器由内部頻寬訊號關閉以使得不施加内部資料。然 而,由於第一與第二同步訊號仍啟動,因此閂鎖器仍受驅 動,由此造成了電流消耗。 如上文所述,即使當不施加有效資料時,資料輸入裝置 之閂鎖器仍啟動,由此造成了不必要的電流消耗。 • 【發明内容】 因此本發明之一目的係提供一半導體記憶裝置之一資料 輸入裝置,其用於根據頻寬設定來減少所產生之不必要的 . 電流消耗。 . 依據本發明之一態樣,提供一半導體記憶裝置之一資料 輸入裝置,其包括:一頻寬訊號輸入部分,其用於接收一 用於設定一資料頻寬之頻寬訊號以輸出一内部頻寬訊號; 一同步控制部分,其用於同步於一資料選通訊號來產生同 步訊號與限制同步訊號,該等限制同步訊號之一啟動係經 由該内部頻寬訊號而受到限制;一第一資料輸入部分,其 I於回應該等同步訊號以對準資料;及一第二資料輸入部 刀,、用於回應該限制同步訊號及該内部頻寬訊號以對準 該貧料。 根據本發明之另一態樣,提供一半導體記憶裝置之一資 裝置’其包括:―第__同步控制部分,其用於產生 與一資料選通訊號之邊緣同步之同步訊號;_第二同步控 112654.doc 1304218 * 制部分,其用於回應一用於設定一資料頻寬之頻寬訊號而 產生與該資料選通訊號之該等邊緣同步的限制同步訊號; 一第一資料輸入部分,其用於回應該等同步訊號以對準資 料;及一第二資料輸入部分,其用於回應該限制同步訊號 及一内部頻寬訊號以對準該資料。 【實施方式】 現將參考隨附圖式詳細描述依據本發明之例示性實施例 的一半導體記憶裝置之一資料輸入裝置。 • 圖5係依據本發明之一實施例的一半導體記憶裝置之一 資料輸入裝置的一方塊圖。
參看圖5,資料輸入裝置包括同步控制部分100、頻寬訊 .號輸入部分200、複數個資料輸入部分300及資料輸入部分 . 500。該頻寬訊號輸入部分200接收一頻寬訊號IOX4_PAD 以輸出一内部頻寬訊號X4I。該同步控制部分100接收一資 料選通訊號DQS_PAD及該内部頻寬訊號Χ4Γ,以產生限制 同步訊號DQSRP—CT與DQSFP—CT以及同步訊號DQSRP與 ® DQSFP。該複數個資料輸入部分300回應同步訊號DQSRP 與DQSFP而對準資料。該資料輸入部分500回應限制同步 訊號DQSRP^CT與DQSFP—CT及内部頻寬訊號X4I來對準資 料。 該同步控制部分100包括訊號輸入單元120,其用於接收 資料選通訊號DQS_PAD以輸出一内部資料選通訊號 DQSI ;第一訊號產生單元140,其用於產生與該内部資料 選通訊號DQSI之上升與下降邊緣同步之第一與第二同步 112654.doc -11 - 1304218 % * 訊號DQSRP與DQSFP ;及第二訊號產生單元160,其用於 回應内部頻寬訊號X4I而產生與内部資料選通訊號DQSI之 上升與下降邊緣同步之第一與第二限制同步訊號 DQSRP__CT與 DQSFP_CT。 下文中將描述該資料輸入裝置之一操作。 頻寬訊號輸入部分200接收頻寬訊號IOX4JPAD以輸出内 部電壓位準的内部頻寬訊號X4I。 同步控制部分100產生與資料選通訊號DQS_PAD之上升 ® 與下降邊緣同步的同步訊號DQSRP與DQSFP。當内部頻寬 訊號X4I被撤銷時,同步控制部分1〇〇產生與資料選通訊號 DQS一PAD同步之限制同步訊號DQSRP—CT與DQSFP—CT。 相反’當内部頻寬訊號X4I啟動時,該同步控制部分1 〇〇不 .考慮資料選通訊號DQS一PAD之啟動而撤銷該等限制同步訊 號 DQSRP—CT與 DQSFP一CT。 因此,每當同步訊號DQSRP與DQSFP啟動時,用於接收 該等同步訊號DQSRP與DQSFP的該複數個資料輸入部分 ® 300對準所施加之資料。然而,用於接收限制同步訊號 DQSRP一CT與DQSFP—CT的該複數個資料輸入部分5〇〇可根 據内部頻寬訊號X4I之啟動而被驅動或不被驅動。 如上文所述,不考慮頻寬,資料輸入裝置經由訊號輸入 單το 120與第一訊號產生單元ι4〇產生在資料選通訊號 DQS—PAD時啟動所施加之同步訊號dqsrp與DQSFP,以 使得該複數個資料輸入部分3〇〇始終被啟動。同樣,該資 料輸入裝置經由頻寬訊號產生部分200及第二訊號產生單 112654.doc -12- 1304218 元160產生限制同步訊號Dqsrp_CT與DQSFP—CT,該等限 制同步訊號DQSRP—CT與DQSFP_CT根據頻寬設定值啟動 或撤銷。以此方式,資料輸入部分500之驅動依據頻寬而 受到限制。 即’用於驅動資料輸入裝置之訊號分為由頻寬訊號啟動 之限制同步訊號及不考慮頻寬而始終啟動之同步訊號。因 此’用於接收無效資料之該資料輸入裝置500的啟動依據 頻寬設定值而受到限制。 > 圖6係圖5之第二訊號產生單元ι6〇之一電路圖。 參看圖6,該第二訊號產生單元16〇包括「反及」 (NAND)閘極ND1,其用於接收内部資料選通訊號dqsi與 内部頻寬訊號X4I ;第一反相器19,其用於將該NAND閘極 ND1之一輸出訊號反相;第二反相器11(),其用於將該第一 反相器19之一輸出訊號反相;傳送閘極tg2,其用於傳送 第一反相器19之該輸出訊號;第一單元延遲丨62,其用於 將該第二反相器110之一輸出訊號延遲一預定時間;第二 &單元延遲164,其用於將該傳送閘極TG2之一輸出訊號延 遲一預定時間;第三反相器II1,其用於將該第一單元延 遲162之一輸出訊號反相以輸出第一限制同步訊號 DQSRP—CT ;及第四反相器112,其用於將該第二單元延遲 164之一輸出訊號反相以輸出第二限制同步訊號 DQSFP_CT。 在第二訊號產生單元160運作的情況下,當内部頻寬訊 號X4I啟動日rr該弟一訊號產生單元160撤銷第一與第二限 112654.doc -13- 1304218 贄 • 制同步訊號DQSRP_CT與DQSFP_CT。當該内部頻寬訊號 X4I撤銷時,該訊號產生單元160同步於内部資料選通訊號 DQSI之上升與下降邊緣而啟動該第一與第二限制同步訊 號 DQSRP一CT與 DQSFP CT。 用於接收該第一與第二限制同步訊號DQSRP_CT與 DQSFP+CT之該資料輸入部分500將在下文中詳細描述。由 於第五至第八資料輸入部分具有相同之電路組態,因此將 僅描述第五資料輸入部分400。 • 圖7係圖5之第五資料輸入部分400之一電路圖。 參看圖7,該第五資料輸入部分400包括緩衝器420,其 用於回應寫入資訊訊號WT與内部頻寬訊號X4I而接收内部
- 資料DIN ;延遲單元440,其用於回應該内部頻寬訊號X4I • 而延遲第一與第二限制同步訊號DQSRP_CT與 DQSFP一CT ;及閂鎖器單元460,其同步於該第一與第二經 延遲的限制同步訊號DQSRPD_CT與DQSFPD_CT之邊緣而 儲存緩衝器420之輸出訊號(該等輸出訊號係依序輸入的), ® 以輸出4位元平行資料ARD1、ARD0、AFD1與AFD0。 特定言之,該閃鎖器單元460包括第一閂鎖器461,其用 於回應第一經延遲的限制同步訊號DQSRPD_CT而儲存緩 衝器420之正負輸出IN與INB ;第二閂鎖器462,其用於回 應第二經延遲的限制同步訊號DQSFPD^CT而儲存該第一 閂鎖器461之一輸出資料,並輸出第一平行資料ARD1 ;第 三閂鎖器463,其用於回應第二經延遲的限制同步訊號 DQSFPD一CT而儲存緩衝器420之正/負輸出IN與INB,並輸 112654.doc • 14- 1304218 , 出第二平行資料AFD1 ;第四閂鎖器464,其用於回應第一 經延遲的限制同步訊號DQSRPD—CT而儲存該第一平行資 料ARD1 ;第五閂鎖器465,其用於回應第一經延遲的限制 同步訊號DQSRPD-CT而儲存該第二平行資料AFD1 ;第六 閂鎖器466,其用於回應第二經延遲的限制同步訊號 DQSFPD_CT而儲存該第四閂鎖器464之一輸出資料,並輸 出第三平行資料ARD0 ;及第七閂鎖器467,其用於回應該 第二經延遲的限制同步訊號DQSFPD__CT而儲存該第五閂 瞻鎖器465之一輸出資料,並輸出第四平行資料AFD0。 圖8係圖7中所示之延遲單元440之一電路圖。 參看圖8,延遲單元440包括第一反相器113,其用於將 • 内部頻寬訊號X4I反相;第一 NAND閘極ND2,其用於接收 ^ 第一限制同步訊號DQSRP__CT及該第一反相器113之一輸出 訊號;第二NAND閘極ND3,其用於接收該第二限制同步 訊號DQSFP_CT與第一反相器113之該輸出訊號;第一與第 二單元延遲442與444,其分別用於將該第一與第二NAND ® 閘極ND2與ND3之輸出.訊號延遲一預定時間;第二反相器 114,其用於將該第一單元延遲442之一輸出訊號反相以輸 出第一經延遲的限制同步訊號DQSRPD—CT ;及第三反相 器115,其用於將該第二單元延遲444之一輸出訊號反相以 輸出第二經延遲的限制同步訊號DQSFPD_CT。 圖9係圖7之第一閂鎖器461之一電路圖。由於第一至第 七閂鎖器461至467具有相同之電路組態,因此僅將描述該 第一閃鎖器461。 112654.doc -15- 1304218 * 參看圖9,該第一閂鎖器461包括差動放大器461A,其用 於回應第一經延遲的限制同步訊號DQSRPD一CT而接收緩 衝器420之差動正負輸出爪與INB ;驅動器461B,其用於 驅動該差動放大器461A之一輸出訊號;及輸出單元 461C,其用於閂鎖該驅動器461B之一輸出訊號並將所閃 鎖之訊號輸出為該第一閂鎖器461之輸出訊號。 下文中將描述圖7至圖9所說明之第五資料輸入部分4〇〇 之一操作。 • 首先’當内部頻寬訊號X4I被插銷時,緩衝器420接收内 部資料DIN且延遲單元44〇將第一與第二限制同步訊號 DQSRP—CT與DQSFP一CT延遲一預定時間,以輸出第一與 第二經延遲的限制同步訊號DQSRPD_CT與DQSFPD一CT。 ,當該内部頻寬訊號X4I被啟動時,該緩衝器420不接收該 内部資料DIN且該延遲單元440撤銷第一與第二經延遲的限 制同步訊號DQSRPD—CT與DQSFPD CT。 因此,第一至第七閂鎖器461至467藉由撤銷第一與第二 ® 經延遲的限制同步訊號DQSRPD 一 CT與DQSFPD 一 CT而不受 驅動。 上述驅動方法均等地執行於第五至第八資料輸入部分。 即,當頻寬設定為X4且因此有效資料不經由資料腳位 DQ4至DQ7施加時,資料輸入裝置撤銷該等限制同步訊號 DQSRP一CT與DQSFP_CT,以使得閂鎖器關閉。因此,可 能防止即使當習知輸入部分之緩衝器關閉時,同步訊號 DQSRP與DQSFP之啟動仍會導致的閂鎖器驅動,由此減少 112654.doc -16· 1304218 歸因於閂鎖器之不必要驅動造成的電流消耗。 圖1〇係依據本發明之一第二實施例當半導體記憶裝置支 持X8與X16之資料頻寬時,一資料輸入裝置之一方塊圖。 除了資料輸入部分的數量以外,圖10之資料輸入裝置具 有與圖5之資料輸入裝置相同之組態。 依據本發明之該第二實施例的資料輸入裝置包括十六個 資料輸入部分,因為其須接收經由十六個資料墊所施加之 資料。其中,第一至第八資料輸入部分700同步於不考慮 頻寬訊號I〇X4_PAD而始終啟動之第一與第二同步訊號 DQSRP與DQSFP來接收資料。第九至第十六資料輸入部分 800係同步於第一與第二限制同步訊號DQSRP_CT與 DQSFP—CT而驅動,該第一與第二限制同步訊號DQSRP—CT 與DQSFP_CT之啟動受到頻寬訊號IOX4 JPAD之限制。 換言之,當頻寬設定為X16時,頻寬訊號I〇X4__PAD撤銷 以使得該第一與第二同步訊號DQSRP與DQSFP及該第一與 第二限制同步訊號DQSRP一CT與DQSFP_CT均啟動。因 此,第一至第十六資料輸入部分700與800受驅動。然而, 當頻寬設定為X8時,該頻寬訊號l〇X4_PAD啟動以使得僅 該第一與第二同步訊號DQSRP與DQSFP啟動。因此,第九 至第十六資料輸入部分800不受驅動。 因此,由於該等限制同步訊號DQSRP一CT與DQSFP_CT 未啟動,因此用於根據頻寬來接收無效資料之資料輸入部 分的閂鎖器未受驅動,由此減少不必要之電流消耗。 僅是在藉由根據頻寬設定值來判定驅動訊號之啟動以限 112654.doc •17- B04218 • 制資料輸入裝置之閂鎖器的驅動的情況下,在上文中描述 八個或十六個資料輸出部分,然而本發明並不限於該等資 料位元之數目。 本應用案包含2005年9月29日及2006年3月22日於韓國智 慧財產局申請之第2005-26261與2005_91575號韓國專利申請 案中的相關標的物,該案之全文以引用的方式併入本文中。 雖然本發明已相對於某些較佳實施例進行了描述,然而 在不偏離界定於以下申請專利範圍中之本發明之範疇的前 Ϊ 提下可做出多種變更與修改,此對於熟習此項技術者而言 是明顯的。 【圖式簡單說明】 圖1係一半導體記憶裝置之一習知資料輸入裝置的一方 塊圖; 圖2係圖1之一訊號產生單元之一電路圖; 圖3係圖1之一第五資料輸入部分之一電路.圖; 圖4係圖3之一延遲單元之一電路圖; ® 圖5係依據本發明之一實施例的一半導體記憶裝置之一 資料輸入裝置的一方塊圖; 圖6係圖5之一第二訊號產生單元之一電路圖; 圖7係圖5之一弟五資料輸入部分之一電路圖; 圖8係圖7之一延遲單元之一電路圖; 圖9係圖7之一第一閂鎖器的一電路圖;及 圖10係當半導體記憶裝置支持又8與又16之資料頻寬時一 資料輸入裝置之一方塊圖。 112654.doc -18- 1304218 【主要元件符號說明】
10 同步控制部分 12 訊號輸入单元 14 訊號產生單元 14A 第一單元延遲 14B 第二單元延遲 20 頻寬訊號輸入部分 30 第一資料輸入部分 40 第二資料輸入部分 50 第三資料輸入部分 60 第四資料輸入部分 70 第五資料輸入部分 71 緩衝器 72 延遲單元 72A 第一單元延遲 72B 第二單元延遲 73 閂鎖器 73A 第一閂鎖器 73B 第二閂鎖器 73C 第三閂鎖器 73D 第四閂鎖器 73E 第五閂鎖器 73F 第六閂鎖器 73G 第七閂鎖器 112654.doc -19- 1304218
80 第六資料輸入部分 90 第七資料輸入部分 95 第八資料輸入部分 100 同步控制部分 120 訊號輸入單元 140 第一訊號產生單元 160 第二訊號產生單元 162 第一單元延遲 164 第二單元延遲 200 頻寬訊號輸入部分 300 資料輸入部分 400 第五資料輸入部分 420 緩衝器 440 延遲單元 442 第一單元延遲 444 第二單元延遲 460 閂鎖器單元 461 第一閂鎖器 461A 差動放大器 461B 驅動器 461C 輸出單元 462 第二閂鎖器 463 第三閂鎖器 464 第四閂鎖器 112654.doc -20- 9»1304218
465 第五閂鎖器 466 第六閂鎖器 467 第七閂鎖器 500 資料輸入部分 600 頻寬訊號輸入部分 700 第一至第八資料輸入部分 800 第九至第十六資料輸入部分 AFDO 平行資料 AFD1 平行資料 ARDO 平行資料 ARD1 平行資料 DIN 内部資料 DQSJPAD 資料選通訊號 DQSFP 第二同步訊號 DQSFP_CT 第二限制同步訊號 DQSFPD 第二延遲同步訊號 DQSFPD_CT 第二經延遲的限制同步訊號 DQSI 内部資料選通訊號 DQSRP 第一同步訊號 DQSRP_CT 第一限制同步訊號 DQSRPD 第一延遲同步訊號 DQSRPD_CT 第一經延遲的限制同步訊號 11 第一反相器 110 第十反相器 112654.doc -21 - 1304218 111 第十一反相器 112 第十二反相器 113 第十三反相器 114 第十四反相器 115 第十五反相器 12 第二反相器 13 第三反相器 14 第四反相器 15 第五反相器 16 第六反相器 17 第七反相器 18 第八反相器 19 第九反相器 IN 正輸出 INB 負輸出 IOX4_PAD 頻寬訊號 ND1 NAND閘極 ND2 N AND閘極 ND3 N AND閘極 TGI 傳送閘極 TG2 傳送閘極 WT 寫入資訊訊號 X4I 内部頻寬訊號 112654.doc -22-