TWI246294B - Apparatus, system and method for re-timing - Google Patents

Apparatus, system and method for re-timing Download PDF

Info

Publication number
TWI246294B
TWI246294B TW092119542A TW92119542A TWI246294B TW I246294 B TWI246294 B TW I246294B TW 092119542 A TW092119542 A TW 092119542A TW 92119542 A TW92119542 A TW 92119542A TW I246294 B TWI246294 B TW I246294B
Authority
TW
Taiwan
Prior art keywords
phase
signal
clock signal
clock
samples
Prior art date
Application number
TW092119542A
Other languages
English (en)
Other versions
TW200421806A (en
Inventor
Casper Dietrich
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW200421806A publication Critical patent/TW200421806A/zh
Application granted granted Critical
Publication of TWI246294B publication Critical patent/TWI246294B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
    • H04J3/0626Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers plesiochronous multiplexing systems, e.g. plesiochronous digital hierarchy [PDH], jitter attenuators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

1246294 5. —種重新定時設備,包括: 一時脈訊號源,用以提供一時脈訊號及一第一訊號, 其中該第一訊號及時脈訊號包含相似數量之顏動; 一相位恢復益’用以將5玄時脈訊號之一相位與該第一 訊號之一相位大致匹配’其中該相位恢復器係輸出該第 一訊號之樣本並且係輸出一相位調整時脈信號,其中該 相位恢復器包含: 一偵測器’用於比較該第一訊號的一相位與該時 脈訊號的一相位並輸出一比較結果;及 鲁 一延遲鎖定迴路’用以調整該時脈信號之相位, 以依據該比較結果使該時脈訊號之該相位與該第 一訊號之該相位實質匹配, 一儲存裝置’用以依據該相位調整時脈訊號來儲存該 等樣本;及 一時脈放大單元,用以自該儲存裝置轉移該等樣本。 6. 如申請專利範圍第5項之設備,其中該偵測器包括一亞 歷山大(Alexander)型相位偵測器。 參 7·如申請專利範圍第5項之設備,其中該儲存裝置係用以 表示一上溢狀態。 8.如申請專利範圍第5項之設備,其中該儲存裝置係用以 表示一下溢狀態。 9·如申請專利範圍第5項之設備,其中該時脈放大單元係 用以依據一第二時脈訊號來轉移該等樣本。 1〇.如申請專利範圍第5項之設備,還包括_用以自該時脈 86825-980415.doc -2- 1246294 放大單s接收該等樣本之輸出裝置,其中該輸出裝置包 括: 一驅動器,用以放大該等樣本;及 -電轉光轉換ϋ ’用以將料樣本轉換為光格式。 11·如申請專利範圍第5項之設備,其中該時脈訊號源包括 用於執行有關該第一訊號之前向誤差校正的邏輯。 12. 如申請專利範圍第5項之設備’其中該時脈訊號源包括 用於遵照乙太網路來執行有關該第一訊號《媒體存取 控制的邏輯。 13. 如申請專利範圍第5項之設備,其中該時脈訊號源包括 用於遵照ITU G.709來執行有關該第一訊號之組框及包 裝的邏輯。 14· 一種重新定時系統,包括: 一輸入裝置,用以提供一第一訊號,· 一相位恢復器,用以將一時脈訊號之一相位與該第一 訊號之一相位大致匹配,其中該相位恢復器係輪出該第 一訊號之樣本’其中該相位恢復器包含: •f貞測器’用於比較該第一訊號的一相位與該時 脈訊號的一相位並輸出一比較結果;及 一相位匹配器,用於調整該時脈信號之相位,以 依據该比較結果使該時脈訊號之該相位與該第— 訊號之該相位大致匹配,其中該相位匹配器包含— 相位插入器混合器及一濾波器; 一儲存裝置,用以依據該相位調整時脈訊號來儲存該 86825-980415.doc -3 - 1246294 專樣本; 一時脈放大單元’用以將該時脈訊號提供至該相位恢 復器並自該儲存裝置轉移該等樣本,其中該時脈放大單 元根據一第二時脈信號提供該時脈信號,且其中該第二 時脈信號具較該時脈信號為低之頻率;及 一輸出裝置’用以自該時脈放大單元接收該等樣本。 15. 如申請專利範圍第14項之系統,其中該輸入裝置包括用 於執行有關該第一訊號之前向誤差校正的邏輯。 16. 如申請專利範圍第14項之系統,其中該輸入裝置包括遵 照用於遵照乙太網路來執行有關該第一訊號之媒體存 取控制的邏輯。 17. 如申請專利範圍第14項之系統,其中該輸入裝置包括用 於遵照ITU-T G.709乙太網路來執行有關該第一訊號之 媒體存取控制的邏輯。 18. 如申請專利範圍第14項之系統,其中該輸出裝置包括: 一驅動器’用以放大該等樣本;及 一電轉光轉換器,用以將該等樣本轉換為光格式。 H 一種重新定時設備,包括: -相位恢復器,其包括一用以提供第一時脈訊號之第 一單邊帶壓控型振盪器,其中該相位恢復器係用以將該 第一時脈訊號之一相位與一第—訊號之一相位大致匹 配且其中該相位恢復器係輸出該第一訊號之樣本; 儲存裝置,用以依據該相位調整時脈訊號來儲存該 等樣本;及 86825-980415.doc • 4 - 1246294 一時脈放大單元,其包括一用以產生第三時脈訊號之 第二單邊帶壓控型振I器’其中該第-單邊帶壓控型振 盪器及該第二單邊帶壓控型振盪器以不同的中心頻率 運作且其中該時脈放大單元用以依據該第二時脈訊號 以自該儲存裝置轉移該等樣本。 2〇_如申請專利範圍第19項之設備,還包括一輸入裝置,其 中該輸入裝置包括用於執行有關該第一訊號之前向誤 差校正的邏輯。 汝申β專利範圍第19項之設備,還包括一輸入裝置,其 中該輸入裝置包括用於遵照乙太網路來執行有關該第 一訊號之媒體存取控制的邏輯。 22. 如申請專利範圍第19項之設備,還包括一輸入裝置,其 中該輪入裝置包括用於遵照ITU α7〇9來執行有關該第 一訊號之組框及包裝的邏輯。 23. 如申請專利範圍第19項之設備,還包括一用以自該時脈 放大單元接收該等樣本之輸出裝置: 一驅動器,用以放大該等樣本;及 一電轉光轉換器,用以將該等樣本轉換為光袼式。 24. 如申請專利範圍第19項之設備,其中該時脈放大單元係 用以依據一參考時脈訊號來產生該第二時脈訊號。 25· —種重新定時之方法,其包括: 使一時脈訊號的一相位與一輸入訊號的一相位匹 配’其中該匹配包含使用一偵測器以比較該輸入信號之 相位與該時脈信號之相位並提供一比較,並且包含根據 86825-980415.doc 1246294 該比較,使用一相位匹配器以實質地匹配該時脈信號之 該相位及該輸入仏號之該相位,且其中該相位匹配器使 用一相位插入器混合器及一濾波器; 依據該相位相匹配脈訊號來記錄該輸入訊號之樣 本;及 依據該時脈訊號來轉移該的輸入訊號之樣本,其中該 時脈訊號係基於一第二時脈訊號,且該第二時脈訊號具 較該時脈信號為低之頻率。 26·如申請專利範圍第25項之方法,還包括: 虽該等§己錄之樣本超過一臨限值時指示一上溢狀態。 27. 如申請專利範圍第25項之方法’還包括: 當該等記錄之樣本超過一臨限值時指示一下溢狀態。 28. —種重新定時之方法,包括以下動作: 使一時脈訊號之一相位與一輪入訊號之一相位匹 配,其中該時脈m號及@入關包含相似數量之顏動, 其中該匹配包含使用一伯測器以比較該輸入信號之相 位與該時脈信號之㈣並輸出—崎,並仏含根據該 比較’使用-料敎迴配料脈信號之 該相位及該輸入信號之該相位; 依據該相位相匹配脈訊號來記錄該輸入訊號之樣 本;及 依據該時脈訊號來轉移該輸入訊號之樣本。 29.如申請專利範圍第28項之方法,還包括: 當該等記錄之樣本超過一臨限值時指示一上溢狀態。 86825-980415.doc 1246294 3〇,如申請專利範圍第28項之方法,還包括: 當該等記錄之樣本超過一臨限值時指示一下溢狀態。 31. 一種重新定時之方法,其包括: 使一第一時脈訊號之一相位與一輸入訊號之一相位 匹配; 依據該相位相匹配脈訊號來記錄該輸入訊號之樣 本;及 依據該時脈訊號來轉移該輸入訊號之樣本,其中該第 一時脈訊號及該第二時脈訊號係依據來自以不同中心 頻率運作的個別單邊帶壓控型振盪器之時脈訊號。 32. 如申請專利範圍第31項之方法,還包括: 當該等記錄之樣本超過一臨限值時指示一上溢狀態。 33. 如申請專利範圍第31項之方法,還包括: 田該等圮錄的樣本超過一臨限值時指示一下溢狀態。 86825-980415.doc
TW092119542A 2002-07-17 2003-07-17 Apparatus, system and method for re-timing TWI246294B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/198,581 US7151813B2 (en) 2002-07-17 2002-07-17 Techniques to reduce transmitted jitter

Publications (2)

Publication Number Publication Date
TW200421806A TW200421806A (en) 2004-10-16
TWI246294B true TWI246294B (en) 2005-12-21

Family

ID=30443143

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092119542A TWI246294B (en) 2002-07-17 2003-07-17 Apparatus, system and method for re-timing

Country Status (6)

Country Link
US (3) US7151813B2 (zh)
EP (1) EP1547284A1 (zh)
CN (1) CN1682476A (zh)
AU (1) AU2003231934A1 (zh)
TW (1) TWI246294B (zh)
WO (1) WO2004010622A1 (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7460790B2 (en) * 2004-01-30 2008-12-02 Finisar Corporation Non-linear compensation of timing jitter
US7436920B2 (en) * 2004-06-17 2008-10-14 Matisse Networks Burst mode receiver based on charge pump PLL with idle-time loop stabilizer
TWI280002B (en) * 2005-09-15 2007-04-21 Realtek Semiconductor Corp Apparatus and method for calibrating IQ mismatch
US7379382B2 (en) * 2005-10-28 2008-05-27 Micron Technology, Inc. System and method for controlling timing of output signals
US7477850B2 (en) 2005-10-31 2009-01-13 Agere Systems Inc. Optical signal jitter reduction via electrical equalization in optical transmission systems
CN1983881B (zh) * 2005-11-28 2014-09-03 阿尔卡特公司 无源光网络媒体接入控制器辅助的时钟恢复
US8705680B2 (en) * 2006-06-29 2014-04-22 Nippon Telegraph And Telephone Corporation CDR circuit
TWI360964B (en) * 2006-11-08 2012-03-21 Finisar Corp Serialization/deserialization for use in optoelect
US9765084B2 (en) * 2008-04-10 2017-09-19 Iowa Corn Promotion Board Recovery and refining of dianhydrosugars
US9120806B2 (en) * 2008-04-10 2015-09-01 Iowa Corn Promotion Board Dianhydrosugar production process
CN103095289B (zh) * 2011-11-08 2015-03-04 澜起科技(上海)有限公司 一种信号延迟控制电路
US8982938B2 (en) * 2012-12-13 2015-03-17 Intel Corporation Distortion measurement for limiting jitter in PAM transmitters
US9653079B2 (en) * 2015-02-12 2017-05-16 Apple Inc. Clock switching in always-on component
CN111078118B (zh) * 2019-12-03 2023-07-21 北京长峰天通科技有限公司 一种用于对按键进行防抖处理的装置及方法

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3825683A (en) * 1972-11-10 1974-07-23 Gte Automatic Electric Lab Inc Line variation compensation system for synchronized pcm digital switching
US4054747A (en) 1976-05-20 1977-10-18 Gte Automatic Electric Laboratories Incorporated Data buffer
EP0276349B1 (en) * 1987-01-28 1992-03-25 International Business Machines Corporation Apparatus for switching information between channels for synchronous information traffic and asynchronous data packets
US4821297A (en) * 1987-11-19 1989-04-11 American Telephone And Telegraph Company, At&T Bell Laboratories Digital phase locked loop clock recovery scheme
CA2001266C (en) 1989-10-23 1996-08-06 John Robert Long Digital phase aligner and method for its operation
US5276688A (en) * 1990-06-09 1994-01-04 U.S. Philips Corporation Circuit arrangement for bit rate adjustment
US5608357A (en) * 1995-09-12 1997-03-04 Vlsi Technology, Inc. High speed phase aligner with jitter removal
US5864250A (en) 1996-05-21 1999-01-26 Advanced Communications Devices Corporation Non-servo clock and data recovery circuit and method
US6061410A (en) * 1997-02-27 2000-05-09 Advanced Micro Devices Frequency ratio estimation arrangement and method thereof
US6005901A (en) * 1997-02-27 1999-12-21 Advanced Micro Devices Arrangement for asynchronous decimation using a frequency ratio estimator and method thereof
JP3117001B2 (ja) * 1997-06-04 2000-12-11 日本電気株式会社 デジタル信号処理装置
US6324235B1 (en) 1997-11-13 2001-11-27 Creative Technology, Ltd. Asynchronous sample rate tracker
US5952888A (en) 1998-03-25 1999-09-14 Cypress Semiconductor Corp. Roving range control to limit receive PLL frequency of operation
US6347128B1 (en) * 1998-07-20 2002-02-12 Lucent Technologies Inc. Self-aligned clock recovery circuit with proportional phase detector
US6256069B1 (en) * 1998-10-06 2001-07-03 Microsoft Corporation Generation of progressive video from interlaced video
US6351508B1 (en) * 1999-11-17 2002-02-26 Transwitch Corporation Phase/frequency detector for dejitter applications
US6683930B1 (en) * 1999-12-23 2004-01-27 Cypress Semiconductor Corp. Digital phase/frequency detector, and clock generator and data recovery PLL containing the same
US7012983B2 (en) * 2000-04-28 2006-03-14 Broadcom Corporation Timing recovery and phase tracking system and method
CA2307044A1 (en) * 2000-04-28 2001-10-28 Pmc-Sierra Inc. Multi-channel sonet/sdh desynchronizer
US6744787B1 (en) * 2000-10-27 2004-06-01 Pmc-Sierra, Inc. Adaptive phase shift filtration of pointer justification jitter in synchronous-plesiosynchronous signal desynchronization
AU2002235260A1 (en) 2000-12-20 2002-07-01 Primarion, Inc. Pll/dll dual loop data synchronization utilizing a granular fifo fill level indicator
AU2002251700A1 (en) * 2000-12-20 2002-07-30 Primarion, Inc. Pll/dll dual loop data synchronization
KR100571802B1 (ko) * 2001-09-03 2006-04-17 삼성전자주식회사 통신 효율을 높이는 이동통신 시스템 및 그 방법
US7072349B2 (en) * 2001-10-02 2006-07-04 Stmicroelectronics, Inc. Ethernet device and method for extending ethernet FIFO buffer
US6509766B1 (en) * 2001-10-26 2003-01-21 International Business Machines Corporation Adjustable clock multiplier and method
US6925575B2 (en) * 2002-04-05 2005-08-02 Intel Corporation Selectable clocking synchronization of a parallel-to-serial converter and memory

Also Published As

Publication number Publication date
EP1547284A1 (en) 2005-06-29
US20040013216A1 (en) 2004-01-22
US7154977B2 (en) 2006-12-26
TW200421806A (en) 2004-10-16
US20070064853A1 (en) 2007-03-22
AU2003231934A1 (en) 2004-02-09
US7151813B2 (en) 2006-12-19
CN1682476A (zh) 2005-10-12
US7324620B2 (en) 2008-01-29
US20040013217A1 (en) 2004-01-22
WO2004010622A1 (en) 2004-01-29

Similar Documents

Publication Publication Date Title
TWI246294B (en) Apparatus, system and method for re-timing
US7372875B2 (en) Systems and methods for synchronization in asynchronous transport networks
US8861664B2 (en) Communication system and method for synchronizing a plurality of network nodes after a network lock condition occurs
TW200950343A (en) Clock generation circuit, device communicating with a host, communication system and method used to generate output clock signal
US6574225B2 (en) Clock recovery in a packet-based data network
JPWO2008029438A1 (ja) データ再生回路
US20080175344A1 (en) Low Jitter Communication System
JPH11239179A (ja) マルチメディアデータ中継装置及び方法
EP3975456B1 (en) Clock synchronization device, optical transmitter and method
TWI251676B (en) System and method to test transmitted signal integrity
US7773006B2 (en) Systems and methods of parallel to serial conversion
JP4228081B2 (ja) データ変換システム
TW200742262A (en) Phase-locked loop apparatus having aligning unit and method using the same
JP3123511B2 (ja) 位相制御装置
JP2005522799A (ja) 選択可能なクロッキング・アーキテクチャ
EP2262138A3 (en) Communication system for sending and receiving data onto and from a network at a network frame rate using a phase locked loop, sample rate conversion, or synchronizing clocks generated from the network frame rate
US7464285B2 (en) Controlling an accumulation of timing errors in a synchronous system
CN115426565A (zh) 一种相位调整型耳机音频放大器
TWI250721B (en) Method, apparatus, and system to monitor signal quality
JP4015381B2 (ja) Lanコントローラおよびlanコントローラを備えた伝送装置
TW201136306A (en) Dual burst locked oscillator architecture for an analog television receiver
JP2003229770A (ja) 無線通信装置
JP2004274522A (ja) Pll回路
JPH06326696A (ja) 標本化周波数再生方式
KR20060054460A (ko) 데이터 변환 시스템

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees