TWI244832B - Cross-over voltage lock for differential output drivers - Google Patents

Cross-over voltage lock for differential output drivers Download PDF

Info

Publication number
TWI244832B
TWI244832B TW093110832A TW93110832A TWI244832B TW I244832 B TWI244832 B TW I244832B TW 093110832 A TW093110832 A TW 093110832A TW 93110832 A TW93110832 A TW 93110832A TW I244832 B TWI244832 B TW I244832B
Authority
TW
Taiwan
Prior art keywords
voltage
output
transceiver
pull
crossover
Prior art date
Application number
TW093110832A
Other languages
English (en)
Other versions
TW200501608A (en
Inventor
James Patterson
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW200501608A publication Critical patent/TW200501608A/zh
Application granted granted Critical
Publication of TWI244832B publication Critical patent/TWI244832B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • H04L25/0274Arrangements for ensuring balanced coupling
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00323Delay compensation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/08Modifications for reducing interference; Modifications for reducing effects due to line faults ; Receiver end arrangements for detecting or overcoming line faults

Description

1244832 玖、發明說明: L發明戶斤屬之技術領域3 發明領域 現存有許多型式之接線為主的通訊網路以提供在電子 5 式裝置中之通訊。這許多網路經由網路上傳輸一組資料差 動表示。一種差動網路使用具有正和負導體之傳輸電纜 線,正相和反相之資料表示在該導體上被傳送。差動信號 具有允許更快之資料率的優點,因為差動信號比單端信號 穿越過較低之電壓震盪。同時,資料也較不易受到差動信 10 號匯流排中雜訊之影響,因為於傳輸電纜線上被獲得之共 模信號雜訊可利用僅感測在電纜線正和負導體之間的差量 而被消除。 L先前技術3 發明背景 15 差動信號接線為主的網路中之一主要的參數是信號傳 輸器之差動交越電壓。差動交越電壓是正信號傳輸器之輸 出電壓跨越負信號傳輸器輸出電壓之點。為使來自電源供 應雜訊、電磁干擾(EMI)或者信號迴響之通訊誤差最小化, 交越電壓應在輸出的最大和最小電壓之間的等距點。這點 20 通常被稱為中間執。 如果網路是接線為主的串接網路,則收發器被使用以 傳輸和接收相同傳輸電纜線上之信號。接線為主的類比收 發器之傳輸器一般被設計為開迴路差動驅動器。驅動器是 開迴路,因它們不包含一組控制其輸出的回授機構。這些 1244832 傳輸器利用假設傳輸器上輸出之標稱程序偏斜及標稱負載 ,而調整交越電壓至最佳中間執而被設計。調整之一問題 是當該傳輸器以矽被製作時,由於非所需的處理程序變化 或者由於非對稱的寄生晶片外之負載,交越電壓可能從該 5 最佳中間執值偏離。交越電壓自中間軌電壓值的偏離可導 致半導體傳輸器製造的低產量。遮罩反覆可能需要考慮到 非標稱之情況並且重新調整交越電壓至中間軌值。 所需要的是一種具有自身調整交越電壓之差動傳輸 器。 10 【發明内容】 發明概要 本發明係有關於一種裳置,其包含:一組第一差動輸 出驅動器,其反應於一輸入電壓而提供一單端輸出電壓; 一組第二差動輸出驅動器,其反應於該輸入電壓而提供一 15 組單端輸出,其中第一輸出電壓和第二輸出電壓是正相和 反相輸入電壓之表示;以及一組回授電路,其監視該第一 和第二輸出電壓並且施加一組偏壓電壓至該第一和第二輸 出驅動器之至少一組,以便當該輸入電壓從第一位準改變 至第二位準時變化該第一和第二輸出電壓交越之點。 20 圖式簡單說明 圖形中相同號碼代表圖形中之相同構件。 第1圖是交越鎖定回授電路實施例之串接匯流排收發 器的圖形。 第2A圖是展示具有弱拉升電路之收發器之輸出轉移的 1244832 圖形。 第2B圖是展示由於弱拉升電路之接收器輸出轉移的不 對稱圖形。 第3A圖是展示具有弱拉降電路之收發器之輸出轉移的 5 圖形。 第3B圖是展示由於弱拉降電路之接收器輸出轉移的不 對稱圖形。 第4圖是展示用於差動收發器之單端驅動器的圖形。 第5圖是被使用於交越鎖定回授電路中之切換網路之 10 一實施例的圖形。 第6圖是被使用於交越鎖定回授電路中之切換網路之 另一實施例的圖形。 第7A-C圖是展示更正弱拉升之交越鎖定回授電路的圖 形。 15 第8A-C圖是展示更正弱拉降之交越鎖定回授電路110 的圖形。 第9圖是使用差動收發器以經由傳輸電纜線通訊之系 統的圖形。 第10圖是提供差動收發器之中間軌交越電壓之方法的 20 流程圖。 實施方式]1 較佳實施例之詳細說明 於下面詳細說明中,將參考附圖,並且說明本發明可 被實施之特定實施例。應了解,其他實施例亦可被使用並 1244832 杰更谷易感受向軌導體上之雜訊。第3B圖是圖形320 ,其展 示由於弱拉降電路之接收器輸出322、324、326轉移的不對 稱性。圖形32〇展示在正接收器324(RXDp)輸出之前差動接 收态322(RXD)的輸出行程。當d+導體從低轉移至高的相對 5情況時,負接收器326(RXDM)之輸出落後差動接收器 322(RXD)之輸出。 為更正上升和下降時間之不匹配,交越鎖定回授電路 110產生偏壓電壓以更正傳輸器單端輸出驅動器142、144中 之拉降及/或拉升電路的強度。單端輸出驅動器400之一實 10施例展示於第4圖中。PMOS電晶體410閘極上電壓之改變, 改變輸出驅動器400之拉升偏壓電路的電流驅動強度。例如 ,如果閘極之電壓被減少,則PM〇s電晶體41〇之驅動強度 被增加,並且拉升電壓朝向高執(vcc)被偏壓。相反地,如 果閘極電壓被增加,PMOS電晶體410之驅動強度被減少, 15並且拉升電壓離開高軌被偏壓。 改變NMOS電晶體420閘極上之電壓,改變輸出驅動器 400拉降之偏壓。例如,如果閘極之電壓被增加,nm〇s電 晶體420之驅動強度被增加,並且拉降朝向低軌(vss)被偏 壓。相反地’如果閘極電壓被減少,NMOS電晶體420驅動 20強度被減少,並且拉降離開低執被偏壓。因此,一封閉的 迴路系統利用饋回一電壓至閘極而被產生,以將拉升及/或 拉降電壓偏壓調整為可更正驅動強度之不匹配性的數量。 為產生更正電壓,電荷依據相對於單端接收器124之輸 出切換時間之差動接收器122、126的輸出切換時間被產生 1244832 。如果交越電壓是在中間軌,切換是對稱的且沒有淨電荷 被產生。如果交越電壓不是在中間執,則交越電壓自= 位準之偏離導致不對稱的切換,並且此一不對稱產生淨電 何,其被轉換成為輸出驅動器142、144之更正偏壓電壓。 5 第5圖展示產生電荷之切換網路500的實施例。該實施 例包含一組P偏壓補償電路5〇5以補償單端輸出驅動器142 、I44之PMOS拉升電路,以及一組N偏壓補償電路545以補 償單端輸出驅動器142、144之]^]^〇5拉降電路。補償電路 5〇5、545利用調整電容器51〇、55〇上之電荷而產生一組更 10 正偏壓電壓。 於P-偏壓電路505中,組合邏輯515、516引動任一開關 520、525以利用引動電流至或者自電容器51〇而增加電荷至 或者移除電荷自電容、器510。引動電流之切換是差動接收器 (RXD)530和D+單端接收器(RXDP)535輸出狀態之函數。這 15函數可以用RXD和RXDP項之方程式表示為: I ^ F{RXD · RXDP) - G{RXD · RXDP) 如果差動驅動器122之輸出落後D+單端接收器124之 輸出’拉升偏壓是太強。單端輸出驅動器142、144之pM〇S 電晶體410閘極電壓被調整為較高以經由開關520引動電流 20 流動而增加更多電荷至電容器510以減弱該拉升。因此,當 在RXD是低而RXDP是高之時,開關520被引動並且電流被 推至電容器510上。這接收器122、124、126有效的邏輯狀 態之時間持續330展示於第3B圖中。 如果差動驅動器122之輸出領先D+單端驅動器124之 1] 1244832 輪出’則拉升偏壓是太弱。單端輸出驅動器142、144之PM〇s 電晶體410閘極電壓被調整為較低以利用引動開關525減低 電容器510上之電荷而增加該拉升。因此,當在RXD是高而 RXDP是低之時’開關525被引動並且電流從電容器520流出 5 。這接收器122、124、126邏輯狀態是有效的時間持續230 展示於第2B圖中。當RXD和RXDP是在相同狀態時,開關 5 20、5 25兩者都不被引動。 於N偏壓電路545中,組合邏輯555、556引動開關560 、565以藉由允許電流流動至或者流動自電容器55〇而增加 10電荷至或者移除電荷自電容器550。切換以引動電流是依據 差動接收器(RXD)570和D-單端接收器(rxDM)575之輸出 狀態的函數。這函數可以用RXD和RXdm項之方程式表示 為: I ^ F(RXD · RXDM) - G{RXD · MDM) 15 如果差動驅動器122之輸出轉移落後D-單端接收器126 之輸出轉移,則拉降偏壓是太強。單端輸出驅動器142、144 之NMOS電晶體420閘極電壓被調整為較低以利用引動開 關565減低至電容器55〇之電荷而減弱該拉降。因此,於實 施例中,在當RXD是低而RXDM亦是低之時,開關565被引 20動並且電流流出。這時間持續240展示於第2B圖中。 如果差動驅動器122之輸出領先D-單端驅動器126之輸 出,則拉降偏壓是太弱的。單端輪出驅動器142、144之 NMOS電晶體420閘極電壓被調整為較高以利用引動開關 560增加電容器550上之電荷而增加該拉升。因此,於一實 12 1244832 施例中,在當RXD是高且RXDM亦是高之時,開關560被引 動。這時間持續340展示於第3B圖中。當RXD和RXDM是在 相反狀態時,開關560、565兩者都不被引動。 第6圖展示使用傳輸閘、或者傳送閘、開關610之切換 5 網路的實施例。組合邏輯利用引動串接傳送閘開關610而被 製作。例如,第5圖之開關560利用引動具有輸出rxd和 RXDM之二組傳送閘開關而被製作。於其他實施例中,組 合邏輯利用明確的邏輯電路(例如,及閘和反相器)被製作。 熟習本技術者將明白,當讀取和理解這揭示時,各種組合 10邏輯之實施例包含所展示之電路的各種組合以及高和低邏 輯狀態之變化。 15 20
第7 A C圖疋展不更正弱拉升的交越鎖定回授電路I】 之圖形。第7A圖展示於單端收發器驅動器之D+*D•輸出_ 的啟始低交越電壓(大約i伏特)。第7]8圖展示施加一組更」 電壓至傳輸H14G拉升和拉降電路之回授電路11()。第顶 同時也展示,因為電荷利用接收器122、124、126檢測之4 輸電缓線·上之轉移而被產生,故更正電壓根據時脈週] f1而被調整°在大約二十㈣脈週期之後,交越電壓; 導回至中間執(1.5伏特),如第7C圖之展示。 第8A-CD是展示更正弱拉 之圖形。第8關展示啟始低交越電壓是^疋回授電路^ 2伏特)。第8B圖展示施加—組更正電壓至二,軌(大 拉降電路之回授電路11〇。在大約 輪裔140拉升: 越電壓被導回至中間軌(1.5伏特),—如===後, 13 1244832 第9圖是系統900之圖形,其使用一組差動收發器界面 905以經由傳輸電纜線930而通訊。系統900包含接收器920 、驅動器940、處理器960、記憶體970、收發器控制器950 以及交越鎖定回授電路910。接收器920包含單端接收器924 5 、926以及差動接收器922以檢測節點932、934上之信號。 差動驅動器940包含用於節點932之單端驅動器以及用於節 點934之單端驅動器。交越鎖定回授電路91〇更正在傳輸電 纜線930上之交越電壓從驅動器94〇最大和最小輸出電壓間 之等距點的偏離。 10 收發器控制器950利用於驅動器940上傳輸資料且於接 收器920上接收資料而與被連接到節點932、934之其他裝置 通訊。收發器控制器950同時也與微處理機960和記憶體970 通訊。收發器控制器950可是適合與收發器界面9〇5通訊之 任何型式的收發器控制器。例如,收發器控制器95〇可以是 15 一種通用型的串接匯流排、同步光學網路(SONET)、火線 (Firewire)控制器、或者其類似者。 處理器960可是適合系統9〇〇操作之任何型式的處理器 。例如,於系統900之各種實施例中,處理器96〇是一組微 處理機、微控制器或者其類似者。記憶體97〇代表包含機器 20可存取媒體之一物件。例士σ,記憶體97〇可以代表下面任何 -種或者其組合物件··硬碟、軟碟、隨機存取記憶體(ram) 、唯讀記憶體(ROM)、快閃記憶體、CDR〇M或者任何包含 機器可讀取媒體的其他型式物件。 前述圖形代表之系統可以是任何之型式。代表系統之 14 1244832 範例包含電腦(例如,桌上型、膝上型電腦、筆記型電腦、 手提式、伺服器、網絡設備、徑由器,等等),無線通訊裝 置(例如,手提電話、無線電話、攜帶型傳呼器、個人資料 助理、等等),電腦相關週邊裝置(例如,印表機、掃瞄器、 _ 5 監視器、等等),娛樂裝置(例如,電視、無線電設備、立體 音響裝置、磁帶以及小型碟片播放機、視訊卡匣播放機、 數位視訊碟片播放機、攝錄像機、數位攝影機、MP3(移動 圖像專家群,第3音訊層)播放機、視訊遊戲、觀看器,等 等),以及其類似者。 · 10 傳輸電纜線930可以是適合於系統900操作之任何型式 的二導體電纜線。例如,於系統各種實施例中,傳輸電纜 線930是一組同軸電纜、纏繞組對電纜線、以及其類似者。 第10圖是方法1000之流程圖,其提供用於差動收發器 之一組中間執交越電壓。在1010中,其量測在差動信號收 15 發器之第一和第二差動驅動器的輸出電壓之交越點電壓以 及大致地在最大和最小輸出電壓之間的一等距點電壓之間 的差量。於1020中,成比例於交越電壓和等距電壓之間的 書 差量之一組更正偏壓電壓被提供。於1030中,更正偏壓電 壓被施加至差動驅動器以變化第一和第二輸出電壓交越之 * 20 點。 一 雖然特定範例已於此被展示且被說明,熟習本技術者 將明白,任何被計算以達成相同目的之配置可取代所展示 之特定範例。本申請是有意地涵蓋本發明之任何調適或者 變化。因此,本發明僅將受限制於所展示之申請專利範圍 15 1244832 和其等效者。 【圖式簡單說明】 第1圖是交越鎖定回授電路實施例之串接匯流排收發 器的圖形。 _ 5 第2A圖是展示具有弱拉升電路之收發器之輸出轉移的 圖形。 第2B圖是展示由於弱拉升電路之接收器輸出轉移的不 對稱圖形。 第3A圖是展示具有弱拉降電路之收發器之輸出轉移的 · 10 圖形。 第3B圖是展示由於弱拉降電路之接收器輸出轉移的不 對稱圖形。 第4圖是展示用於差動收發器之單端驅動器的圖形。 第5圖是被使用於交越鎖定回授電路中之切換網路之 15 一實施例的圖形。 第6圖是被使用於交越鎖定回授電路中之切換網路之 另一實施例的圖形。 鲁 第7A-C圖是展示更正弱拉升之交越鎖定回授電路的圖形。 第8A-C圖是展示更正弱拉降之交越鎖定回授電路110 · 20 的圖形。 - 第9圖是使用差動收發器以經由傳輸電纜線通訊之系 統的圖形。 第10圖是提供差動收發器之中間軌交越電壓之方法的 流程圖。 16 1244832 【圖式之主要元件代表符號表】 100···串接匯流排收發器 110···交越鎖定回授電路 120···接收器 122···差動接收器 124…D+單端接收器 126···ϋ-單端接收器 130…傳輸電纜線 132···正導體 134···負導體 140··傳輸器 142· “D+輸出驅動器 144··φ-輸出驅動器 212···高至低的信號轉移 214···低至高的信號轉移 216···交越電壓點 222···接收器輪出 224···接收器輸出 226···接收器輪出 230···時間持續 24〇···時間持續 310···弱拉降電路收發器輸出 轉移圖形 312···交越電壓點 314···交越電壓點 316···交越電壓點 320…弱拉降電路接收器輪出 的對稱轉移圖形 322···差動接收器 324…正接收器 326···負接收器 330···時間持續 340···時間持續 400…單端輸出驅動器 410〜pMOS電晶體 420…NMOS電晶體 500···切換網路 505…補償電路 510···調整電容器 515···組合邏輯 516···組合邏輯 520…開關 525…開關 530···差動接收器(rxd) 535…D+單端接收器(rxdp) 545···補償電路 550···調整電容器
17 1244832 555···組合邏輯 922···差動接收器 556···組合邏輯 924···單端接收器 560…開關 926···單端接收器 565···開關 930…傳輸電纜線 570···差動接收器(RXD) 932…節點 575…D-單端接收器(RXDM) 934…節點 600···切換網路 940···驅動器 610···傳送閘開關 950…收發器控制器 900…系統 960…微處理機 905…差動收發器界面 970···記憶體 910···交越鎖定回授電路 1000···方法 920···接收器 1010-1030…流程圖步驟 18

Claims (1)

  1. IS4483^(^x -##Il 10 15 拾、申請專利範圍·· 第931Η)832號申請”請專利範圍修正本1. 一種收發器,其包含·· =差動發射II之_第_輸出驅動器,其反應於一輸 入笔壓而提供-第-單端輪出電壓; ,差動發射器之—第二輸出㈣器,其反應於該輸 供—第二單端輪峨,其中該第-單端輸 ^堡和^單端輸出電愿是正相和反相輸入電麼之 表示;以及 、回授电路,其監視該等第_和第二單端輸出電麼 叙並且施加-組更正偏壓電壓至該等第—和第二輸出驅 中之至少一個,以便當該輪入電壓從第-位準改變至第二位準時,改變該等第_和第二單端輪出電麼 之點。 2·如申請料m圍第i項之收發器,其中該更正偏逐電壓 94.09.07. 參 20 、 ,,…久入』-您電 迫使該等第—和第二單端輸出電壓實質在該第—和 一輸出驅動器的最大和最小輸出電壓之間等距的 父越電壓處發生交越。 3.如申請專利範圍第丄項之收發器,其中該第一和第二 出驅動器被連接以提供正性和負性輸出至一組傳輸 纜線之正性和負、性導體。 4·如申請專利範圍第2項之收發器,其中該回授電路進— 步地包含至少-電容|§ ’並且其中該回授電路把與在兮 專第和第二輸出驅動為之一貫際交越電壓和該等距 第 個 輸 電 ]9
    交越電壓間之一差量成比例的電荷,安置至該電容器上 ,以轉換該電荷成為更正電壓。 5.如申請專利範圍第4項之收發器,其中該至少一電容器 包含第一和第二電容器,其中該回授電路安置成比例於 5 在該實際交越電壓和該等距交越電壓之間差量的電荷
    至該第一和第二電容器上,並且其中該第一電容器供應 更正電壓至該等第一和第二輸出驅動器中之至少一拉 升偏壓電路,且該第二電容器供應更正電壓至該等第一 和第二輸出驅動器中之至少一拉降偏壓電路。 10 6.如申請專利範圍第5項之收發器,其中如果該實際交越 電壓低於該等距交越電壓,則該回授電路應用該更正電 壓以增加該拉升偏壓電路之驅動強度及/或減少該拉降 偏壓電路之驅動強度。 7. 如申請專利範圍第5項之收發器,其中如果該實際交越 15 電壓高於該等距交越電壓,則該回授電路應用該更正電
    壓以減少該拉升偏壓電路之驅動強度及/或增加該拉降 偏壓電路之驅動強度。 8. 如申請專利範圍第5項之收發器,其中該第一電容器提 供更正電壓至該拉升偏壓電路中一個PMOS電晶體之閘 20 極,並且其中該第二電容器提供更正電壓至該拉降偏壓 電路中一個NMOS電晶體之閘極。 9. 如申請專利範圍第5項之收發器,其進一步地包含: 一差動接收器,其用以檢測一差動界面上之交越電 壓轉移,該差動接收器具有一第一輸出; 20 _______ 吖 ^ 緣麵___ __〇从1 . 一 細· ,.. .. ·,»,.如碥 挖4^33!印正替换頁 一組單端接收器,其用以檢測該差動界面之一個正 導體上的執對執轉移,用於該正導體的接收器具有一第 二輸出; 一組單端接收器,其用以檢測該差動界面之一個負 5 導體上之軌對軌轉移,用於該負導體的接收器具有一第 三輸出;並且 其中如果該實際交越電壓低於該等距交越電壓,當 該第一輸出是高且該第二輸出是低時則該第一電容器 上之電荷被減少,及/或當該第一輸出是低且該第三輸 10 出是低時則該第二電容器上之電荷被減少。 10. 如申請專利範圍第9項之收發器,其中如果該實際交越 電壓高於該等距交越電壓,當該第一輸出是低且該第二 輸出是高時則該第一電容器上之電荷被增加,及/或當 該第一輸出是高且該第三輸出是高時則該第二電容器 15 上之電荷被增加。 11. 如申請專利範圍第9項之收發器,其中該等第一、第二 和第三輸出引動開關以施加一高電壓位準至該第一和 第二電容器而增加電荷,並且施加一低電壓位準至該第 一和第二電容器以減少電荷。 20 12.如申請專利範圍第11項之收發器,其中該開關包含傳輸 -閘開關。 13. 如申請專利範圍第11項之收發器,其中該收發器是接至 通用串接匯流排(USB)之一界面。 14. 一種為差動收發器提供中間軌交越電壓之方法,其包含 21
    量測在一差動信號收發器之第一和第二輸出驅動 器的輸出電壓信號交越之一實際交越電壓、以及在最大 和最小輸出電壓之間實質等距之一交越電壓二者之間 的差量; 提供一更正偏壓電壓,其成比例於在該實際交越電 壓和該等距交越電壓之間的差量;並且 施加該更正偏壓電壓至該等第一與第二輸出驅動 器,以改變該實際交越電壓。 10 15. 如申請專利範圍第14項之方法,其中提供一組更正偏壓 電壓包含: 成比例於在該交越電壓和該等距電壓之間的差量 ,於至少一電容器上產生淨電荷;並且 轉換該電荷成為更正偏壓電壓。 15 16. 如申請專利範圍第14項之方法,其中施加該更正偏壓電 壓至該等第一與第二輸出驅動器之步驟,包含饋回該更 正電壓至該等第一與第二輸出驅動器,以調整拉升和拉 降偏壓電路之一驅動強度。 20 17. 如申請專利範圍第16項之方法,其中調整該拉升和拉降 電路偏壓之驅動強度的步驟包含: 如果該實際交越電壓低於該等距交越電壓,則增加 該拉升偏壓電路之驅動強度及/或減少該拉降偏壓電路 之驅動強度;並且 如果該實際交越電壓高於該等距交越電壓,則減少 22
    該拉升偏壓電路之驅動強度及/或增加該拉降偏壓電路 之驅動強度。 18. 如申請專利範圍第17項之方法,其中: 增加該拉升偏壓電路之驅動強度包含減少一個 5 PMOS電晶體上之閘極電壓, 減少該拉升偏壓電路之驅動強度包含增加該PMOS 電晶體上之閘極電壓,
    增加該拉降偏壓電路之驅動強度包含增加一個 NMOS電晶體上之閘極電壓,並且 10 減少該拉降偏壓電路之驅動強度包含減少該 NMOS電晶體上之閘極電壓。 19. 如申請專利範圍第15項之方法,其中當該實際交越電壓 匹配該等距交越電壓時,所產生之淨電荷是零。 20. 如申請專利範圍第15項之方法,其中該至少一電容器包 15 含第一和第二電容器,並且於電容器上產生一電荷包含 切換一電源供應執至該第一和第二電容器上。
    21. 如申請專利範圍第20項之方法,其中施加該更正偏壓電 壓至該等第一與第二輸出驅動器之步驟,包括藉由施加 一更正電壓於該第一電容器上以調整一拉升偏壓電壓 20 來調整一拉升電路偏壓,以及藉由施加一更正電壓於該 第二電容器上以調整一拉降電容器電壓來調整一拉降 電路偏壓。 22. 如申請專利範圍第15項之方法,其中該量測進一步地包 含: 23
    以差動信號收發器量測一傳輸電纜線之正和負導 體上的一組交越轉移; 量測該傳輸電纜線正導體上之一組執對執轉移; 量測該傳輸電纜線負導體上之一組執對軌轉移;並且 5 其中產生淨電荷包含,當轉移時間有不匹配時則切 換電荷至該電容器上。 23. 如申請專利範圍第22項之方法,其中量測進一步地包含:
    反應於該交越轉移而提供一單端輸出轉移於一差 動接收器上; 10 反應於該正導體上超出一第一電壓臨限之轉移而提 供一單端輸出轉移於第一單端接收器之一輸出上;並且 反應於該負導體上超出一第二電壓臨限之轉移而 提供一單端輸出轉移於一第二單端接收器之一輸出上。 24. 如申請專利範圍第23項之方法,其中該至少一電容器包 15 含一第一與第二電容器,其中提供該差動接收器之單端
    輸出轉移包含提供緊隨於該正導體上的轉移之後的一 組轉移,並且其中該切換包含: a)當該差動接收器之一輸出是在高電壓且該第一 單端接收器之一輸出是在低電壓時,則切換一組低電源 20 供應器至該第一電容器上; b) 當該差動接收器之該輸出是在低電壓且該第一 單端接收器之該輸出是在高電壓時,則切換一組高電源 供應器至該第一電容器上; c) 當該差動接收器之該輸出是在低電壓且該第二 24 1244832 年月3丨'|\氣,正秦决負j -- t.lriu- . '1.11 - —n·」. ..-m’fwniw 一 wiL-M-a— —| | _ _n 單端接收器之一輸出是在低電壓時,則切換一組低電源 供應器至該第二電容器上;並且 d)當該差動接收器之該輸出是在高電壓且該第二 單端接收器之該輸出是在高電壓時,則切換一組高電源 5 供應器至該第二電容器上。 25. —種通訊系統,其包含: 耦合至一差動通訊匯流排之一收發器界面,該收發 器界面具有在高和低收發器輸出電壓之間的振幅之差 動交越電壓; 10 一收發器控制器,其與該收發器界面通訊;以及 一交越鎖定回授電路,其用以更正從該收發器最大 和最小輸出電壓間之等距電壓點的交越電壓之偏離。 26. 如申請專利範圍第25項之系統,其中該收發器界面進一 步地包含至少一組被耦合至該交越鎖定回授電路之收 15 發器驅動器,該驅動器具有拉升和拉降電路;並且其中 該回授電路饋回一組更正電壓至該驅動器以調整該驅 動器之拉升及/或拉降而更正該交越電壓。 27. 如申請專利範圍第26項之系統,其中該交越鎖定回授電 路成比例於該交越電壓與該等距電壓之差量以產生一 20 組電荷而提供該更正電壓。 28. 如申請專利範圍第27項之系統,其中該收發器界面進一 步地包含: 一差動接收器; 一組單端接收器,其被耦合至該差動通訊匯流排上 一組單端接收器,其被耦合至該差動通訊匯流排上 之一負節點,其中當該交越電壓不同於該等距電壓時, 該回授電路依據在接收器輸出之切換時間的不對稱性 而產生一電荷。 29. —種通訊系統,其包含: 一收發器界面,其被耦合至一差動通訊匯流排,該 收發器界面具有在高和低收發器輸出電壓之間的振幅 之差動交越電壓; 一收發器控制器,其與該收發器界面通訊;以及 一交越鎖定回授電路,其更正在該收發器最大和最 小輸出電壓間之電壓等距點的交越電壓之偏離; 一處理器,其與該收發器控制器連通;以及 一動態隨機存取記憶體(DRAM),其與該處理器連 通。 30. 如申請專利範圍第29項之系統,其中該收發器界面進一 步地包含至少一組被耦合至該交越鎖定回授電路之收 發器驅動器,該驅動器具有拉升和拉降電路;並且其中 該回授電路饋回一組更正電壓至該驅動器以調整該驅 動器之拉升及/或拉降而更正該交越電壓。 31. 如申請專利範圍第30項之系統,其中該交越鎖定回授電 路成比例於該交越電壓與該等距電壓之差量而產生一 組電荷以提供該更正電壓。
    /(\ §3 換 \g /> 铖/ H 厂 L
    0 _ro 10M(n6>88
    _— Λ , νγ\ i 61/ ο ΙΟΜ016>88
TW093110832A 2003-06-30 2004-04-19 Cross-over voltage lock for differential output drivers TWI244832B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/612,290 US7298837B2 (en) 2003-06-30 2003-06-30 Cross-over voltage lock for differential output drivers

Publications (2)

Publication Number Publication Date
TW200501608A TW200501608A (en) 2005-01-01
TWI244832B true TWI244832B (en) 2005-12-01

Family

ID=33541393

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093110832A TWI244832B (en) 2003-06-30 2004-04-19 Cross-over voltage lock for differential output drivers

Country Status (6)

Country Link
US (1) US7298837B2 (zh)
EP (1) EP1642432A1 (zh)
KR (1) KR100737074B1 (zh)
CN (1) CN1813452B (zh)
TW (1) TWI244832B (zh)
WO (1) WO2005011218A1 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7298837B2 (en) 2003-06-30 2007-11-20 Intel Corporation Cross-over voltage lock for differential output drivers
US7430240B2 (en) * 2003-10-29 2008-09-30 Broadcom Corporation Apparatus and method for automatic polarity swap in a communications system
KR20080016731A (ko) * 2005-06-09 2008-02-21 엔엑스피 비 브이 트랜시버
JP2008022329A (ja) * 2006-07-13 2008-01-31 Matsushita Electric Ind Co Ltd 出力制御回路
US7925005B2 (en) * 2006-10-23 2011-04-12 Silicon Laboratories, Inc. Longitudinal balance calibration for a subscriber line interface circuit
US7592830B2 (en) * 2007-08-03 2009-09-22 Qimonda Ag Integrated circuit device for receiving differential and single-ended signals
CN101420223B (zh) * 2007-10-23 2012-05-23 三星电子株式会社 差分发送器
US7956688B2 (en) * 2009-10-07 2011-06-07 International Business Machines Corporation Common mode cancellation in differential networks
US8138806B2 (en) * 2010-01-20 2012-03-20 Texas Instruments Incorporated Driver circuit for high voltage differential signaling
JP5421304B2 (ja) * 2011-02-15 2014-02-19 株式会社日本自動車部品総合研究所 送信ドライバ回路
MY169838A (en) * 2011-12-28 2019-05-16 Intel Corp Power management for data ports
US9582454B2 (en) 2014-03-18 2017-02-28 Intel Corporation Reconfigurable transmitter
US9601916B2 (en) 2014-09-11 2017-03-21 Intel Corporation Back power protection circuit
US9780783B1 (en) 2016-03-31 2017-10-03 Intel Corporation Voltage tolerant termination presence detection
CN108919728B (zh) * 2018-08-23 2023-09-26 深圳和而泰智能控制股份有限公司 一种控制电路

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5166635A (en) * 1991-03-27 1992-11-24 Level One Communications, Inc. Digital data line driver
US5825777A (en) * 1995-05-05 1998-10-20 Creative Integrated Systems, Inc. Home and small business phone system for operation on a single internal twisted pair line and methodology for operating the same
US5724361A (en) * 1996-03-12 1998-03-03 Lsi Logic Corporation High performance n:1 multiplexer with overlap control of multi-phase clocks
PL343258A1 (en) * 1998-03-16 2001-07-30 Jazio High speed signaling for interfacing vlsi cmos circuits
US6160423A (en) * 1998-03-16 2000-12-12 Jazio, Inc. High speed source synchronous signaling for interfacing VLSI CMOS circuits to transmission lines
US6617892B2 (en) * 1998-09-18 2003-09-09 Intel Corporation Single ended interconnect systems
DE10048823C1 (de) 2000-09-29 2002-05-23 Melexis Gmbh Treiberschaltung für PC-Bus
US6566926B1 (en) 2002-06-25 2003-05-20 Intel Corporation Hysteretic self-biased amplifier
US6583656B1 (en) * 2002-08-21 2003-06-24 Pericom Semiconductor Corp. Differential clock driver with transmission-gate feedback to reduce voltage-crossing sensitivity to input skew
US6946904B1 (en) * 2002-10-11 2005-09-20 National Semiconductor Corporation USB with over-voltage and short-circuit protection
US7298837B2 (en) 2003-06-30 2007-11-20 Intel Corporation Cross-over voltage lock for differential output drivers

Also Published As

Publication number Publication date
CN1813452B (zh) 2012-06-20
US20040263214A1 (en) 2004-12-30
CN1813452A (zh) 2006-08-02
TW200501608A (en) 2005-01-01
EP1642432A1 (en) 2006-04-05
KR100737074B1 (ko) 2007-07-06
KR20060029637A (ko) 2006-04-06
WO2005011218A1 (en) 2005-02-03
US7298837B2 (en) 2007-11-20

Similar Documents

Publication Publication Date Title
TWI244832B (en) Cross-over voltage lock for differential output drivers
US10216680B2 (en) Reconfigurable transmitter
US7154289B2 (en) Input buffer with automatic switching point adjustment circuitry, and synchronous dram device including same
US6898724B2 (en) System for latching an output signal generated by comparing complimentary strobe signals and a data signal in response to a comparison of the complimentary strobe signals
US5977819A (en) CMOS gigabit serial link differential transmitter and receiver
US20110248745A1 (en) Staged predriver for high speed differential transmitter
US7825691B2 (en) Transmission circuit and related method
US20200358590A1 (en) Signal receiving circuit, semiconductor apparatus and semiconductor system including the signal receiving circuit and semiconductor apparatus
Lee et al. An 80 mV-swing single-ended duobinary transceiver with a TIA RX termination for the point-to-point DRAM interface
TW594787B (en) Methods and apparatus for adaptively adjusting a data receiver
US11349445B2 (en) Compensation of common mode voltage drop of sensing amplifier output due to decision feedback equalizer (DFE) taps
US6766155B2 (en) Fixed termination scheme for differential receiver that compensates for process, voltage, and temperature variations
JP3433707B2 (ja) 差動入力回路
JP3721069B2 (ja) 入出力インタフェース回路、入出力インタフェース、および入出力インタフェース回路を有する半導体装置
Chae et al. A 12.8-Gb/s quarter-rate transmitter using a 4: 1 overlapped multiplexing driver combined with an adaptive clock phase aligner
JP2022501851A (ja) デュアル・パワーi/o送信機
KR100881457B1 (ko) 반도체 장치의 레벨 쉬프터 및 이 장치의 듀티비 제어 방법
Kaviani et al. A 6.4 Gb/s near-ground single-ended transceiver for dual-rank DIMM memory interface systems
US8994403B2 (en) Apparatus and method for signal transmission over a channel
TWI827704B (zh) 校準電路以及包括其的半導體裝置
US7558980B2 (en) Systems and methods for the distribution of differential clock signals to a plurality of low impedance receivers
CN107925639A (zh) 脉冲决策反馈均衡电路
US5633602A (en) Low voltage CMOS to low voltage PECL converter
Yoo et al. A low-power post-LPDDR4 interface using AC termination at RX and an active inductor at TX
Choi et al. A 21-Gb/s PAM-3 Driver Using ZQ Calibration with Middle-Level Calibration to Improve Level Separation Mismatch Ratio

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees