TWI241783B - Digital baseband receiver with DC discharge and gain control circuits - Google Patents
Digital baseband receiver with DC discharge and gain control circuitsInfo
- Publication number
- TWI241783B TWI241783B TW093112980A TW93112980A TWI241783B TW I241783 B TWI241783 B TW I241783B TW 093112980 A TW093112980 A TW 093112980A TW 93112980 A TW93112980 A TW 93112980A TW I241783 B TWI241783 B TW I241783B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- signal
- communication
- hpf
- imaginary
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
- H04B1/30—Circuits for homodyne or synchrodyne receivers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D3/00—Demodulation of angle-, frequency- or phase- modulated oscillations
- H03D3/007—Demodulation of angle-, frequency- or phase- modulated oscillations by converting the oscillations into two quadrature related signals
- H03D3/008—Compensating DC offsets
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Circuits Of Receivers In General (AREA)
Description
1241783 五、發明說明(1) 發明範疇 本發明大體上關於無線通信系統内的 内之直流(DC)偏置 的數位信號處理(DSP)技術 言之,本發明關於用來調整且用來補收器設計。更特定 收器處理而介入實部和虛部信號分量貝鉍一類比無線電接 發明背景 ί = 一類比增益控制器(AGC)迴路被用來 換器(接收到的瞬時功率以及平 均功率。依據δ亥平均力率,類比雷 ^ 頰比電路之增益被調整為使得 對ADC之輸入會留在豆預定動能笳囹 叫& μ^丄,、預疋動〜、乾圍内。在此等習知接收 器円’增盈係由一及德浪政你制,r> ..^ ^ ,汉饋迴路徑制,该反饋迴路在調整增益 時會造成一不想要的延遲。 ί Ϊ i圖所^不,一習知射頻(Μ)接收器1 0 0包含一類比無 、、电,收器102、至少一類比數位轉換器(ADC) 1〇4、及 -測量瞬時功率和平均功率的類比增益控制迴㉟。該類比 增盈控制迴路包含一功率估計器1〇6、一迴路濾波器ι〇8 例如一 LPF)、一加法器110、一查閱表(LUT) 112、一 ,位類比轉換器(DAC) 1 1 4及一增益控制電路1 1 6。加法 裔1 1〇將一#具有一預定值之參考信號-Pref加到迴路濾波器 之輸出。當平均輸入功率達到P r e f之值時,加法器1 1 〇之 輸出端的誤差電壓變成零。 類比…、線電接收器1 〇 2係一直接轉換接收器,其包含一用 來接收一無線通信信號的天線1 2 5、一帶通濾波器1 3 0、一
1241783 五、發明說明(2) 低雜訊放大器(LNA) 1 3 5、一任選性第二濾波器1 4 0 (例 如帶通濾波器)、一具有二個輸出1 5 0,1 5 5的解調變器 1 4 5、一鎖相迴路(PLL) 1 6 0、一類比實部信號路徑低通 濾波器(LPF) 165A、一類比虛部信號路徑LPF 165B、至 少一實部信號路徑放大器1 70 A、至少一虛部信號路徑放大 器1 7 0B、至少一類比實部信號路徑高通濾波器(HPF)電 路175A、以及至少一類比虛部信號路徑HPF電路175B。每 一放大器170A,170 B包含一隸屬於RF接收器1〇〇之類比域的 高增益級。 P L L 1 6 0產生一本地振盪器(L 0)信號以控制解調變器1 4 5 之二個輸出150,155。輸出150是用來輸出無線通信信號之 一實部信號分量的解調變器145同相(I)輸出。輸出155 是用來輸出無線通信信號之一虛部信號分量的解調變器 14 5正交(卩)輸出。類比1^?165八,1658分別控制1和卩輪 出150和15 5的帶寬選擇性。然後類比LPF 165 A,16 5B的輪 出分別經放大器170Α,Π0Β放大。 因為高增益要求,類比HPF電路175A,175B被包容在類比無 ,電接收器102内以在每一放大器170A,170B之後提供電、、 容’藉此使放大器170A,170B被AC耗合且使任何殘餘直流 電(Dc)被移除以防止DC偏置。每一類比HPF電路 5A’ 1 75B具有一信號輸入端、一信號輸出端、連接該信 #u輸入端至該信號輸出端之至少一電容器C 1,C 2、以及將 该電容器之輸出接地的至少一電阻器R丨,r2,從而形成〜 R — c渡波器。該等類比HPF電路175A, 175B改變與實部和虛
1241783 五、發明說明(3) 部信號分量相關之頻域響應之較低頻部分(例如低於5 〇 kHz)的頻譜形狀(亦即降低能量)。 在第1圖的習知RF接收器1 00,ADC 1 04連接於類比HPF電路 175A,175B之輸出端。類比hpf電路175A,175B被用來確保 經由天線1 25接收到的無線通信信號在被ADC 1 04取樣之前 的頻譜形狀。ADC 1 0 4對功率估計器1 〇 6輸出數位I和Q輸出 1 80, 1 85,該功率估計器譬如執行一計算I2 + q2的函數。 在RF接收器1〇〇内,調整放大器ι7〇Α,17〇3之增益以回應天 線1 2 5所接收信號之增益之巨大改變所需要的反應時間相 當可觀。放大器170A,170 B之增益調整係以一反饋迴路為 基礎,該反饋迴路包含一功率估計器i 〇 6、一迴路濾波器 1 0 8、一加法器1 1 0、查閱表(LUT) 1 1 2、一數位類比轉換 器(DAC) 1 1 4及一增益控制電路1 1 6。該迴路濾波器之輸 出在加法器110減去一參考功率(PREF)值而產生一誤差 信號1 1 8。依據誤差信號1丨8,LUT 1 1 2將DAC 1 1 4設定於一 預定設定值’使得增益控制電路1 1 6據此調整放大器 1 7 0 A,1 7 0 B的增盈。此外,由於在類比無線電接收器1 〇 2之 天線1 25收到之輸入信號變異的潛在範圍可能非常大(例 如一 7 5 d B動怨範圍),必須有一大電容且昂貴的a d c 1 〇 4 (例如有1 3位元’藉此提供每位元6 d B的動態範 圍)。A D C 1 〇 4也會消耗相當可觀的功率。 吾人期望提出一種解決DC偏置抵銷和增益控制問題而沒有 上述缺點的方法。
1241783 五、發明說明(4) 發明概述 本發明為一種用來接收並處理一無線通信信號之數位基頻 (DBB)接收器。該DBB接收器包含至少一低雜訊放大器 (LNA)、至少一解調變器、一直流(DC)放電電路以及 一 LNA控制電路。該LNA選擇性地放大該通信信號。該解調 變器回應於從該LNA接收該通信信號而分別在實部和虛部 信號路徑輸出類比實部和虛部信號分量。該DC放電電路選 擇性地放掉積累在該等實部和虛部信號路徑當中至少一路 徑上的DC。該LNA控制電路將該LNA切換為通路或斷路。 該DBB接收器可更包含一與該實部信號路徑通信之第一高 通濾波器(HPF)電路及一與該虛部信號路徑通信之第二 HPF電路。每一第一和第二HPF電路可包含至少一電容器、 至少一電阻器以及與該電阻器並聯之至少一電晶體。每一 電晶體可經該DC放電電路控制以選擇性地將來自相應電容 器之累積DC沖入地。 另一選擇,每一第一和第二HPF電路可包含至少一電容 器、至少一電阻器以及與該電阻器並聯之至少一開關。每 一開關可經該DC放電電路控制以選擇性地將來自相應電容 器之累積DC沖入地。 該DBB接收器可更包含一有一與該第一 HPF電路通信之輸入 端的第一數位增益控制電路、及一有一與該第二HPF電路 通信之輸入端的第二數位增益控制電路。該DBB接收器可 更包含一 DC偏置及規範化補償模組,該模組與該等第一和 第二數位增益電路之相應輸出端、一通往該D C放電電路之
第10頁 1241783 五、發明說明(5) 輸入端及一通往該LNA控制電路之輪入端通信。該^偏置 ί規模組可被規劃為將該DB腿收器之輸出維持 在一恆定輸出功率位準。 較佳實施例詳細說明 較佳來說,本發明所揭示之方法和系統係體現在一盔 射/接收單元(WTRU)内。在下文中,一 WTR_侷限性γ ::使用備、—移動式基地台、一固接式或用 戶早兀、呼叫器、或是能夠在一無線環境中運作的任 他類型裝置。本發明之特徵可被體現在一積體電路(I /、 内或被規劃在一包含大量互連組件之電路内。 本發明可應用於採用分時雙工(TDD)、分時多向近接 (TDMA)、分頻雙工(FDD)、劃碼多向近接(CDMA)、 CDMA 2 0 0 0、分時同步CDMA( TDSCDMA)、正交分頻多工产 理(OFDM)的通信系統。然可想見本發明同樣可應用於^ 他類型的通信系統。 〜 ' 八 第2A、2B、2C和2D圖全部繪出一依據本發明較佳實施例運 作之數位基頻(DBB)接收器2 0 0的總體架構。採用一映射 方式使輸入規範化。接收器20 〇包含一類比無線電接收器 2 0 2 (見第2 A圖)、一實部信號路徑數位增益控制電路 2 0 5 A、一虛部信號路徑數位增益控制電路2 〇 5β、相應的 LPF 245A和245B、一數位直流(DC)偏置及規範化^償模 組3 0 0、一 DC放電旗標電路2 5 0以及一 LNA控制電路275 (見 第2B圖)。DC放電旗標電路2 5 0係用來在積累於實部和虛 部信號分量路徑内之DC超過一預定閾值時沖掉該累積D^。
1241783 五、發明說明(6)
I 此外,若是對類比無線電接收器2 0 2之輸入功率非常低, L N A控制電路2 7 5使L N A 1 3 5通路,且如果對類比無線電接 收器2 0 2之輸入功率非常高,LNA控制電路2 7 5使LNA 135斷 路。 在接收器2 0 0内,利用一規範化程序而非採用譬如第1圖所 示習知系統1 0 0所用之DAC來提供全動態範圍。 如第2 A圖所示,類比無線電接收器2 0 2係一直接轉換接收 器,其包含一用來接收一無線通信信號之天線1 2 5、一帶 通濾波器1 3 0、一 L N A 1 3 5、一任選性第二濾波器1 4 0 (例 如帶通濾波器)、一具有二個輸出1 5 〇,1 5 5的解調變器 145、一 PLL 160、一類比實部信號路徑LPF 165A、一類比 虛部信號路徑LPF 1 65B、至少一實部信號路徑放大器 1 7 0 A、至少一虛部信號路徑放大器1 7 0 B、至少一類比實部 信號路徑面通濾波器(Η P F)電路1 7 5 A、以及至少一類比 虛部信號路徑HPF電路175B。每一放大器170A,170B包含一 隸屬於類比無線電接收器2 0 2之類比域的高增益級。每一 類比HPF電路175A, 175 B含至少一電容器ci,C2、至少一電 阻器R1,R 2、及至少一電晶體τ 1,T 2,該電晶體選擇性地使 相應電谷器C 1,C 2之輸出接地以減輕積累的d c偏置。另一 選擇’可利用一或多個開關將HPF電路1 75A,1 75B之電容器 Cl, C2的輸出短接到地。 如第2B圖所示,數位DC偏置及規範化補償模組3〇〇有一經 由L P F 2 4 5 A連接至實部信號路徑數位增益控制電路2 〇 5 A的 實部信號輸入3 0 5及一經由LPF 245^4接至虛部信號路徑
第12頁 1241783 五、發明說明(7) 數位增益控制電路2 Ο 5B的虛部信號輸入3 1 0。數位DC偏置 及規範化補償模組3 0 0更包含實部和虛部補償信號輸出 380,390。數位D C偏置及規範化補償模組3 0 0亦輸出一針對 實部信號路徑3 0 5的D C估計信號3 9 2、一針對虛部信號路徑 3 1 0的DC估計信號3 9 4、及一強度估計信號3 9 6。DC估計信 號3 9 2, 3 94係由DC放電旗標電路2 5 0接收,該DC放電旗標電 路隨後在經判斷應使第2 A圖所示類比無線電接收器2 0 2内 之C1和C2上的DC發散時輸出一控制信號。強度估計信號 3 9 6係由LNA控制電路2 75接收,該LNA控制電路隨後輸出一
控制信號使第2A圖所示類比無線電接收器20 2内之LNA 1 35 通路或斷路。 參照第2 B圖,每一數位增益控制電路2 〇 5 A,2 0 5 B包含一對 數放大器21 0A,21 0B、或是具備已知壓縮特性用來將從類 比無線電接收器2 0 2收到的輸入類比信號從一較寬大動態 範圍壓縮成一較小動態範圍的其他放大器。換句話說,對 數放大器210A,210B依據類比實部(I)和虛部(q)信號 分量之振幅對該等信號分量施加一特定放大水準。每一數
位增益控制電路2 0 5A,2 0 5B更包含一 ADC 215A,215B、一查 閱表(LUT) 2 2 0A,2 2 0B、及一組合器 2 2 5A,2 2 5B。LUT 2 2 0 A,2 2 0 B提供一用來依據先前捕捉到的壓縮曲線數據來 解壓縮已轉換的數位信號之反對數函數。ADC 21 5A,21 5B 使對數放大器2 1 0 A,2 1 0 B之輸出數位化,且對L U T或反對數 函數2 2 0 A,2 2 0 B提供此等數位化輸出以便解譯該等類比實 部和虛部信號分量的數位域。ADC 21 5A,21 5B之輸出經由
第13頁 1241783
產生(2*n-l)位元信號的方式轉換成一線性標度 (1 inear scale)。倘若既有增益不足以促成飽和,可能 有必要在每一對數放大器2 1 0 A,2 1 Ο B之前添加一或多個額 外的增益級。組合器2 2 5A,2 2 5B將LUT 2 2 0A,2 2 0B之數位化 輸出與對數放大器21 0A, 21 0B所提供之飽和輸出合併以產 生一數位實部信號分量2 3 5及一數位虛部信號分量2 4 0。正 負號位元2 3 0 A,2 3 Ο B係分別由對數放大器2 1 0 A, 2 1 Ο B之飽和 輸出產生。 數位增益控制電路205A,205 B係被用來補償頻道損失變異 並且支援進入信號之一大動態範圍(例如從一 1 〇〇 dBm到- _ 25 dBm)。數位增益控制電路2 0 5A,2 0 5B亦被用來使操作 ADC 215A,215B所需之位元數最小化,且被設計為以一迅 速方式有效地補償頻道損失變異而不扭曲信號包絡。數位 增益控制電路2 0 5A,2 0 5B具有一線性響應(單位是dB/伏 特)。在一閉迴路系統中,數位增益控制電路2 〇 5 A,2 0 5 B 係被用來維持諸如安定性、穩定時間、過衝量等功能。 第2C圖繪出數位DC偏置及規範化補償模組3 0 0的架構。數 位DC偏置及規範化補償模組3 0 0包含實部和虛部信號分量 輸入305,310、加法器315,320,325,330、乘法器 塵 335, 340、延遲單元345,350、DC估計器355,360、絕對功 率估計器3 6 5、強度估計器3 7 0以及反函數單元3 7 5。實部 (I)信號分量輸入3 0 5被連接到延遲單元3 4 5、D C估計器 3 5 5及加法器3 1 5之一輸入端。虛部(Q)信號分.量輸入3 1 〇 被連接到延遲單元3 5 0、D C估計器3 6 0及加法器3 2 0之一輸
第14頁 1241783 五、發明說明(9) 入端。 DC估計器3 5 5對加法器3丨5,3 2 5之一輸入端且對D(^電旗標 電路2 5 0輸出一信號3 9 2。加法器3 2 5以延遲單元3 4 5輸出之 一延遲實部信號分量348減信號3 92並且輸出一沒有Dc偏置 的合成實部信號328。DC估計器3 6 0對加法器32 0, 33 0之一 輸入端且對DC放電旗標電路25〇輸出一信號3 94。加法器 3 3 0以延遲單元3 5 0輸出之一已延遲虛部信號分量3 5 2減信 號3 94並且輸出一沒有1)(:偏置的合成虛部信號332。每一1)(: 估計器3 5 5,3 6 0花費相當的時間來會合。因此延遲單元 345, 35 0被用來補償在產生實部和虛部信號分量輸入 3 0 5,3 1 0之DC位準估計值的過程中的延遲。 當信號3 9 2指示出實部(υ或虛部(q)信號分量輸入 3 0 5, 3 1 0的DC位準超過一預定值,該DC放電旗標電路導致 類比無線電接收器2 〇 2内之電晶體T丨,T2放掉儲存在電容 C 1,C 2内的任何j)C。 ° 在一實施例中,可能用開關取代類比無線電接收器2 〇 2内 使用的電晶體Tl,T2,藉此選擇性地使儲存在電容器C1,C2 内的任何DC放電到地。在另一實施例中,當本發明係被用 在一有時槽系統(例如TDD、TDMA),電容器Cl,C2的放電 只有在一出現在時檜之間的保護週期内發生,使 輸不會受到干擾。 胃 # 依舊參照第2C圖,經由加法器31 5以實部(I)信號分量輸 入3 0 5減DC估計器35.5之輸出,該加法器對絕對功率估計器 3 6 5輸出一結果3丨8。經由加法器3 2 〇以虛部(q)信號分量
第15頁 1241783 五、發明說明(10) -----— 輸入3 1 0減DC估訃器3 6 0之輸出3 6 8,該加法器對絕 估計器3 6 5輸出一結果3 2 2,該絕對功率估計器以^果; 和3 2 2為基礎執行一函數(例如Jj2 _^p2 )。兮Λ \ 8 、V ^ 场絕對功率 估計器之輸出被送到強度估計器,該強度估計器對L 制電路2 7 5且對反函數單元3 7 5輸出一平均強度估工 3 9 6〔例如該反函數單元決定估計:= 數〔例如1/ 〕使得輸出功率被維持在一恆 準。反函數單元375對乘法器335, 340之相應輸入端輸出 數功率估計信號376, 378。乘法器3 35將合成信號328乘上 信號3 7 6以提供一已補償實部信號分量輸出3 8 〇。乘法界 340將合成信號3 3 2乘上信號3 78以提供一已補償虛部信% 分量輸出390。 第2D圖繪出DC放電旗標電路2 5 0之架構。DC放電旗標電路 2 5 0包含實部和虛部強度偵測器2 5 5,2 6 〇、一 Dc功率估計器 2 6 5及一以該DC功率估計器之輸出與一預定閾值κ丨做比較^ 的比較器2 7 0。在該d c功率估計器之輸出超過該預定間值 Κ 1時,比較器2 7 0選擇性地輸出一控制信號使得類比無 電接收器2 0 2内的開關31和32閉合。 '' 儘管已參照較佳實施例特別用文字和圖式說明,熟習此 藝者明顯可知可不脫離以上所述本發明範圍就形式技 做出多樣變化。 、^節
1241783
圖式簡單說明 第1圖為一包含一類比無線電接收器之習知RF接收器的方 塊圖;且 第2A、2B、2C和2D圖全部係一依據一本發明較佳實施例規 』之具備一數位DC偏置及規範化補償模組的DBB RF接收器 的方塊圖。 元件符號說明: 1 0 2 ’ 2 0 2類比無線電接收器 11 4數位類比轉換器 I 0 6功率估計器 1 〇 8迴路濾波器1 〇 〇接收器 1 1 8誤差信號 170A,170B放大器 1 4 5解調變器 1 6 5 B信號路徑 2 6 5DC功率估計器 210B對數放大器 22 5A, 2 2 5B組合器 2 3 5數位實部信號分量 245A, 245B低通濾波器 2 5 5, 2 6 0強度偵測器 3 1 8,3 2 2結果 3 0 5 ’ 3 1 〇實部信號路徑 II 0加法器 11 2查閱表 1 1 6增益控制電路 1 2 5天線 175A,175B電路 130帶通濾波器
1 4 0任選性第二濾波器 1 6 5 A 170A,170B放大器 2 0 0接收器
210A 175A,175B類比HPF電路 2 2 0A,22 0BLUT反對數函數 230A, 230 B正負號位元 2 4 0數位虛部信號分量 250DC放電旗標電路 2 75 LNA控制電路 2 7 0比較器 3 1 5,3 2 0,3 2 5,3 3 0加法器 3 28,3 3 2合成信號 335,340乘法器 3 68輸出 3 0 0 DC偏置及規範化補償模組 348延遲實部信號分量 3 5 2延遲虛部信號分量 392,394,376,37 8信號
第17頁 1241783 圖式簡單說明 3 9 0補償虛部信號分量輸出 3 6 5絕對功率估計器 396強度估計值 345, 350延遲單元 3 5 5, 3 6 0 DC估計器 3 7 0強度估計器 3 7 5反·函數單元
第18頁
Claims (1)
1241783 六、申請專利範圍 1 · 一種數位基頻(DBB)接收器,其包括: (a) 用來放大一進入信號的構件; (b) 基於該進入信號以產生實部和虛部類比信號分量的 構件; (c) 用來數位化該等信號分量的構件; (d) 用來提供隸屬於每一數位化分量之一直流電(DC) 估計值的構件; (e) 用以自每一各自數位化信號分量減去該DC估計值以 提供一已調整實部信號分量和一已調整虛部信號分量的構 件; (f) 用來提供該等已調整信號分量之絕對功率和強度之 估計值的構件;及 (g) 基於該絕對功率和強度估計值以致能或禁能該放大 構件的構件。 2. —種於數位基頻(DBB)接收器中接收與處理一進入 信號的方法,其包括: (a) 基於該進入信號以產生實部和虛部類比信號分量; (b) 使該等信號分量數位化; (c) 提供隸屬於每一數位化分量之一直流電(DC)估計 值; (d) 自每一各自數位化信號分量減去該DC估計值以提供 一已調整實部信號分量和一已調整虛部信號分量; (e) 提供該等已調整信號分量之絕對功率和強度之估計 值;及
第19頁 1241783 六、申請專利範圍 (〇以該絕對功率和強度估計值為基礎選擇性地放大該 進入信號。 3. —種用來接收並處理一進入信號的數位基頻(DBB) 接收器,該接收器包括: (a) 基於該進入信號以產生實部和虛部類比信號分量的 構件, (b) 用來數位化該等信號分量的構件; (c) 用來提供隸屬於每一數位化分量之一直流電(DC) 估計值的構件; (d) 用來比較該DC功率估計值與一預定值的構件;及 (e) 基於該DC功率估計值與該預定值之間的差異以選擇 性地從該等數位化分量排放DC的構件。 4. 一種於數位基頻(DBB)接收器中接收與處理一進入 信號的方法,該方法包括: (a) 基於該進入信號以產生實部和虛部類比信號分量; (b) 數位化該等信號分量; (c) 提供隸屬於每一數位化分量之一直流電(DC)估計 值; (d) 比較該DC功率估計值與一預定值;及 (e) 基於該DC功率估計值與該預定值之間的差異以選擇 性地從該等數位化分量排放DC。 5. —種無線發射/接收單元(WTRU),其包括: (a) 用來放大一進入信號的構件; (b) 基於該進入信號以產生實部和虛部類比信號分量的
第20頁 1241783 六、申請專利範圍 構件; (C)用來數位化該等信號分量的構件; (d) 用來提供隸屬於每一數位化分量之一直流電(DC) 估計值的構件; (e) 用以自每一各自數位化信號分量減去該DC估計值以 提供一已調整實部信號分量和一已調整虛部信號分量的構 件; (0用來提供該等已調整信號分量之絕對功率和強度之 估計值的構件;及 (g)基於該絕對功率和強度估計值以致能或禁能該放大 構件的構件。 6. —種用來接收與處理一進入信號的無線發射/接收單 元(WTRU),該WTRU包括: (a) 基於該進入信號以產生實部和虛部類比信號分量的 構件, (b) 用來數位化該等信號分量的構件; (c) 用來提供隸屬於每一數位化分量之一直流電(DC) 估計值的構件; (d) 用來比較該DC功率估計值與一預定值的構件;及 (e) 基於該DC功率估計值與該預定值之間的差異以選擇 性地從該等數位化分量排放DC的構件。 7. —種積體電路(1C),其包括: (a) 用來放大一進入信號的構件; (b) 基於該進入信號以產生實部和虛部類比信號分量的
第21頁 1241783 六、申請專利範圍 構件; y 〇用來數位化該等信號分量的構 (d)用來提供隸屬於备一 ^ 估計值的構件; 、 为量之一直流電(DC) 自數位化信號分量減去該DC估計值以 5 6 周整貫部信號分量和-已調整虛部信號分量的構 上〇用來提供該等已調整信號分 估計值的構件;及 里之絕對功羊和強度之 (g)基於該絕對功率和強度估舛 構件的構件。 不強度估计值以致能或禁能該放大 8· —種用來接收與處理一推 該IC包括: 、处理進入4就的積體電路(K), ϋ基於該進入信號以產生實部和虛部類比信號分量的 (b) 用來數位化該等信號分量的構件; (c) 用來提供隸屬於每一數位化分 估計值的構件; ^ i - t ( DC) (d) 用來比較該DC功率估計值與一預定值的構件;及 (e) 基於該DC功率估計值與該預定值之間以 性地從該等數位化分量排放DC的構件。 ^ # 9 · 一種用來接收與處理一無線通信信號之數位基頻 (DBB)接收器,該DBB接收器包括: (a)至少一低雜訊放大器(LNA),其選擇性地放大該通
第22頁 1241783 六、申請專利範圍 信信號; (b) 至少一解調變器,其回應於從該LNA收到該通信信號 而分別在實部和虛部信號路徑上輸出類比實部和虛部信號 分量; (c) 一直流(DC)放電電路,其用來選擇性地排放累積 在該等實部和虛部信號路徑至少其一上的直流電;及 (d) — LNA控制電路,用以使該LNA通路或斷路。 1 0.如申請專利範圍第9項之DBB接收器,其更包括: (e) —與該實部信號路徑通信之第一高通濾波器(HPF) 電路;及 (f) 一與該虛部信號路徑通信之第二HPF電路,其中每一 第一和第二HPF電路包含至少一電容器以及與該電容器並 聯之至少一開關,該等開關係由該DC放電電路所控制以從 該等電容器選擇性地沖掉累積的DC。 1 1.如申請專利範圍第1 0項之DB滕收器,其更包括: (g) —第一數位增益控制電路,其具有一與該第一 HPF電 路通信的輸入端; (h) —第二數位增益控制電路,其具有一與該第二HPF電 路通信的輸入端;及 (i) 一 DC偏置及規範化補償模組,其與該等第一和第二 數位增益電路之相應輸出端、一通往該DC放電電路之輸入 端及一通往該LNA控制電路之輸入端通信,其中該DC偏置 及規範化補償模組將該DBB接收器之輸出維持在一恆定輸 出功率位準。
1241783 六、申請專利範圍 1 2.如申請專利範圍第9項之DBB接收器,其更包括: (e) —與該實部信號路徑通信之第一高通濾波器(HPF) 電路;及 (〇 —與該虛部信號路徑通信之第二HPF電路,其中每一 第一和第二HPF電路包含至少一電容器以及與該電容器並 聯之至少一電晶體,該等電晶體被該DC放電電路控制以從 該等電容器選擇性地沖掉累積的DC。 1 3 ·如申請專利範圍第1 2項之DBBi妾收器,其更包括: (g) —第一數位增益控制電路,其具有一與該第一 HPF電 路通信的輸入端; (h) —第二數位增益控制電路,其具有一與該第二HPF電 路通信的輸入端;及 (i) 一 DC偏置及規範化補償模組,其與該等第一和第二 數位增益電路之相應輸出端、一通往該D C放電電路之輸入 端及一通往該LNA控制電路之輸入端通信,其中該DC偏置 及規範化補償模組將該DBB接收器之輸出維持在一恆定位 準。 1 4. 一種用來接收並處理一無線通信信號之數位基頻 (DBB)接收器,該DBB接收器包括: (a) 至少一解調變器,其回應於接收該通信信號而分別 在實部和虛部信號路徑上輸出類比實部和虛部信號分量; 及 (b) —直流(DC)放電電路,其用來選擇性地排放累積 在該等實部和虛部信號路徑當中至少一路徑上的直流電。
第24頁 1241783 六、申請專利範圍 1 5 .如申請專利範圍第1 4項之DBBi妾收器,其更包括: (c) 一與該實部信號路徑通信之第一高通濾波器(HPF) 電路;及 (d) —與該虛部信號路徑通信之第二HPF電路,其中每一 第一和第二HP F電路包含至少一電容器以及與該電容器並 聯之至少一開關,該等開關係由該DC放電電路所控制以從 該等電容器選擇性地沖掉累積的DC。 16.如申請專利範圍第15項之DBB^收器,其更包括: (e) —第一數位增益控制電路,其具有一與該第一 HPF電 路通信的輸入端; (f) 一第二數位增益控制電路,其具有一與該第二HPF電 路通信的輸入端;及 (g) — DC偏置及規範化補償模組,其與該等第一和第二 數位增益電路之相應輸出端及一通往該D C放電電路之輸入 端通信,其中該DC偏置及規範化補償模組將該DBB接收器 之輸出維持在一恒定輸出功率位準。 1 7.如申請專利範圍第1 4項之DBB^妾收器,其更包括: (c) 一與該實部信號路徑通信之第一高通濾波器(HPF) 電路;及 (d) —與該虛部信號路徑通信之第二HPF電路,其中每一 第一和第二HPF電路包含至少一電容器以及與該電容器並 聯之至少一電晶體,該等電晶體係由該D C放電電路所控制 以從該等電容器選擇性地沖掉累積的DC。 1 8.如申請專利範圍第1 7項之DBBi妾收器,其更包括:
第25頁 1241783 六、申請專利範圍 (e) —第一數位增益控制電路,其具有一與該第一 HPF電 路通信的輸入端; (0 —第二數位增益控制電路,其具有一與該第二HPF電 路通信的輸入端;及 (g) — DC偏置及規範化補償模組,其與該等第一和第二 數位增益電路之相應輸出端及一通往該DC放電電路之輸入 端通信,其中該DC偏置及規範化補償模組將該DBB接收器 之輸出維持在一怪定位準。 1 9. 一種用來接收與處理一無線通信信號之無線發射/接 收單元(WTRU),該WTRU包括: (a) 至少一低雜訊放大器(LNA),其選擇性地放大該通 信信號; (b) 至少一解調變器,其回應於接收自該LNA之該通信信 號而分別在實部和虛部信號路徑上輸出類比實部和虛部信 號分量; (c) 一直流(DC)放電電路,其用來選擇性地排放累積 在該等實部和虛部信號路徑當中至少一路徑上的直流電; 及 (d) — LNA控制電路,其用於使該LNA通路或斷路。 2 0.如申請專利範圍第19項之WTRU,其更包括: (e) —與該實部信號路徑通信之第一高通濾波器(HPF) 電路;及 (f) 一與該虛部信號路徑通信之第二HPF電路,其中每一 第一和第二HPF電路包含至少一電容器以及與該電容器並
第26頁 1241783 六、申請專利範圍 聯之至少一開關,該等開關係由該DC放電電路所控制以從 該等電容器選擇性地沖掉累積的DC。 21. 如申請專利範圍第20項之WTRU,其更包括: (g) —第一數位增益控制電路,其具有一與該第一 HPF電 路通信的輸入端; (h) —第二數位增益控制電路,其具有一與該第二HPF電 路通信的輸入端;及 (i) 一 DC偏置及規範化補償模組,其與該等第一和第二 數位增益電路之相應輸出端、一通往該DC放電電路之輸入 端及一通往該LNA控制電路之輸入端通信,其中該DC偏置 及規範化補償模組將該WTRU之輸出維持在一恆定輸出功率 位準。 22. 如申請專利範圍第19項之WTRU,其更包括: (e) —與該實部信號路徑通信之第一高通濾波器(HPF) 電路;及 (Ο —與該虛部信號路徑通信之第二HPF電路,其中每一 第一和第二HPF電路包含至少一電容器以及與該電容器並 聯之至少一電晶體,該等電晶體係由該DC放電電路所控制 以從該等電容器選擇性地沖掉累積的DC。 23. 如申請專利範圍第22項之WTRU,其更包括: (g) —第一數位增益控制電路,其具有一與該第一 HPF電 路通信的輸入端; (h) —第二數位增益控制電路,其具有一與該第二HPF電 路通信的輸入端;及
第27頁 1241783 六、申請專利範圍 (i) 一 DC偏置及規範化補償模組,其與該等第一和第二 數位增益電路之相應輸出端、一通往該D C放電電路之輸入 端及一通往該LNA控制電路之輸入端通信,其中該DC偏置 及規範化補償模組將該WTRU之輸出維持在一恆定位準。 2 4. —種用來接收與處理一無線通信信號之無線發射/接 收單元(WTRU),該WTRU包括: (a) 至少一解調變器,其回應於接收該通信信號而分別 在實部和虛部信號路徑上輸出類比實部和虛部信號分量; 及 (b) —直流(DC)放電電路,其用來選擇性地排放累積 在該等實部和虛部信號路徑當中至少一路徑上的直流電。 2 5.如申請專利範圍第24項之WTRU,其更包括: (c) 一與該實部信號路徑通信之第一高通濾波器(HPF) 電路;及 (d) —與該虛部信號路徑通信之第二HPF電路,其中每一 第一和第二HP F電路包含至少一電容器以及與該電容器並 聯之至少一開關,該等開關係由該DC放電電路所控制以從 該等電容器選擇性地沖掉累積的DC。 2 6.如申請專利範圍第25項之WTRU,其更包括: (e) —第一數位增益控制電路,其具有一與該第一 HPF電 路通信的輸入端; (0 —第二數位增益控制電路,其具有一與該第二HPF電 路通信的輸入端;及 (g) — DC偏置及規範化補償模組,其與該等第一和第二
第28頁 1241783 六、申請專利範圍 數位增益電路之相應輸出端及一通往該D C放電電路之輸入 端通信,其中該DC偏置及規範化補償模組將該WTRU之輸出 維持在一恆定輸出功率位準。 2 7.如申請專利範圍第24項之WTRU,其更包括: (c) 一與該實部信號路徑通信之第一高通濾波器(HPF) 電路;及
(d) —與該虛部信號路徑通信之第二HPF電路,其中每一 第一和第二HPF電路包含至少一電容器以及與該電容器並 聯之至少一電晶體,該等電晶體係由該D C放電電路所控制 以從該等電容器選擇性地沖掉累積的DC。 2 8.如申請專利範圍第27項之WTRU,其更包括: (e) —第一數位增益控制電路,其具有一與該第一 HPF電 路通信的輸入端; (f) 一第二數位增益控制電路,其具有一與該第二HPF電 路通信的輸入端;及
(g) — DC偏置及規範化補償模組,其與該等第一和第二 數位增益電路之相應輸出端及一通往該D C放電電路之輸入 端通信,其中該DC偏置及規範化補償模組將該WTRU之輸出 維持在一恆定位準。 2 9. —種用來接收與處理一無線通信信號之積體電路 (1C),該1C包括: (a) 至少一低雜訊放大器(LNA),其選擇性地放大該通 信信號; (b) 至少一解調變器,其回應於從該LNA接收該通信信號
第29頁 1241783 六、申請專利範圍 而分別在實部和虛部信號路徑上輸出類比實部和虛部信號 分量; (c) 一直流(DC)放電電路,其用來選擇性地排放累積 在該等實部和虛部信號路徑當中至少一路徑上的直流電; 及 (d) — LNA控制電路,其用於使該LNA通路或斷路。 3 0 .如申請專利範圍第2 9項之I C,其更包括: (e) —與該實部信號路徑通信之第一高通濾波器(HPF) 電路;及 (0 —與該虛部信號路徑通信之第二HPF電路,其中每一 第一和第二HPF電路包含至少一電容器以及與該電容器並 聯之至少一開關,該等開關係由該DC放電電路所控制以從 該等電容器選擇性地沖掉累積的DC。 3 1.如申請專利範圍第3 0項之I C,其更包括: (g) —第一數位增益控制電路,其具有一與該第一 HPF電 路通信的輸入端; (h) —第二數位增益控制電路,其具有一與該第二HPF電 路通信的輸入端;及 (i) 一 DC偏置及規範化補償模組,其與該等第一和第二 數位增益電路之相應輸出端、一通往該D C放電電路之輸入 端及一通往該L N A控制電路之輸入端通信,其中該D C偏置 及規範化補償模組將該I C之輸出維持在一恆定輸出功率位 準。 3 2 .如申請專利範圍第2 9項之I C,其更包括:
第30頁 1241783 六、申請專利範圍 (c) 一與該實部信號路徑通信之第一高通濾波器(HPF) 電路;及 (d) —與該虛部信號路徑通信之第二HPF電路,其中每一 第一和第二HPF電路包含至少一電容器以及與該電容器並 聯之至少一電晶體,該等電晶體被該DC放電電路控制以從 該等電容器選擇性地沖掉累積的DC。 3 3 .如申請專利範圍第3 2項之I C,其更包括: (e) —第一數位增益控制電路,其具有一與該第一 HPF電 路通信的輸入端; (0 —第二數位增益控制電路,其具有一與該第二HPF電 路通信的輸入端;及 (g) — DC偏置及規範化補償模組,其與該等第一和第二 數位增益電路之相應輸出端、一通往該D C放電電路之輸入 端及一通往該L N A控制電路之輸入端通信,其中該D C偏置 及規範化補償模組將該I C之輸出維持在一恆定位準。 3 4. —種用來接收與處理一無線通信信號之積體電路 (1C),該1C包括: (a) 至少一解調變器,其回應於接收該通信信號而分別 在實部和虛部信號路徑上輸出類比實部和虛部信號分量; 及 (b) —直流(DC)放電電路,其用來選擇性地排放累積 在該等實部和虛部信號路徑當中至少一路徑上的直流電。 3 5 .如申請專利範圍第3 4項之I C,其更包括: (c) 一與該實部信號路徑通信之第一高通濾波器(HPF)
第31頁 1241783 六、申請專利範圍 電路;及 (d) —與該虛部信號路徑通信之第二HPF電路,其中每一 第一和第二HPF電路包含至少一電容器以及與該電容器並 聯之至少一開關,該等開關係由該DC放電電路所控制以從 該等電容器選擇性地沖掉累積的DC。 3 6 .如申請專利範圍第3 5項之I C,其更包括: (e) —第一數位增益控制電路,其具有一與該第一 HPF電 路通信的輸入端; (〇 —第二數位增益控制電路,其具有一與該第二HPF電 路通信的輸入端;及 (g) — DC偏置及規範化補償模組,其與該等第一和第二 數位增益電路之相應輸出端及一通往該D C放電電路之輸入 端通信,其中該DC偏置及規範化補償模組將該I C之輸出維 持在一恒定輸出功率位準。 3 7.如申請專利範圍第34項之1C,其更包括: (c) 一與該實部信號路徑通信之第一高通濾波器(HPF) 電路;及 (d) —與該虛部信號路徑通信之第二HPF電路,其中每一 第一和第二HPF電路包含至少一電容器以及與該電容器並 聯之至少一電晶體,該等電晶體被該D C放電電路控制以從 該等電容器選擇性地沖掉累積的DC。 3 8 .如申請專利範圍第3 7項之I C,其更包括: (e) —第一數位增益控制電路,其具有一與該第一 HPF電 路通信的輸入端;
第32頁 1241783 六、申請專利範圍 (〇 —第二數位增益控制電路,其具有一與該第二HPF電 路通信的輸入端;及 (g) — DC偏置及規範化補償模組,其與該等第一和第二 數位增益電路之相應輸出端及一通往該D C放電電路之輸入 端通信,其中該DC偏置及規範化補償模組將該I C之輸出維 持在一恒定位準。
第33頁
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US47659303P | 2003-06-06 | 2003-06-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200501603A TW200501603A (en) | 2005-01-01 |
TWI241783B true TWI241783B (en) | 2005-10-11 |
Family
ID=33551620
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW093112980A TWI241783B (en) | 2003-06-06 | 2004-05-07 | Digital baseband receiver with DC discharge and gain control circuits |
TW093136653A TW200531458A (en) | 2003-06-06 | 2004-05-07 | Digital baseband receiver with DC discharge and gain control circuits |
TW096116192A TW200818727A (en) | 2003-06-06 | 2004-05-07 | Digital baseband receiver with DC discharge and gain control circuits |
Family Applications After (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW093136653A TW200531458A (en) | 2003-06-06 | 2004-05-07 | Digital baseband receiver with DC discharge and gain control circuits |
TW096116192A TW200818727A (en) | 2003-06-06 | 2004-05-07 | Digital baseband receiver with DC discharge and gain control circuits |
Country Status (11)
Country | Link |
---|---|
US (2) | US7280812B2 (zh) |
EP (1) | EP1632039A4 (zh) |
JP (1) | JP2006527536A (zh) |
KR (3) | KR100749505B1 (zh) |
CN (1) | CN1802799A (zh) |
AR (1) | AR044593A1 (zh) |
CA (1) | CA2528339A1 (zh) |
MX (1) | MXPA05013197A (zh) |
NO (1) | NO20060057L (zh) |
TW (3) | TWI241783B (zh) |
WO (1) | WO2005002082A1 (zh) |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7376200B2 (en) * | 2003-06-06 | 2008-05-20 | Interdigital Technology Corporation | Method and apparatus for suppressing carrier leakage |
US7280812B2 (en) * | 2003-06-06 | 2007-10-09 | Interdigital Technology Corporation | Digital baseband receiver with DC discharge and gain control circuits |
US7228120B2 (en) * | 2004-11-18 | 2007-06-05 | Freescale Semiconductor, Inc. | Circuit and method for reducing direct current biases |
GB2439866A (en) * | 2005-04-06 | 2008-01-09 | Siano Mobile Silicon Ltd | A method for improving the performance of OFDM receiver and a receiver using the method |
KR100735919B1 (ko) * | 2005-05-04 | 2007-07-06 | 삼성전자주식회사 | 영상신호 수신장치 및 그 제어방법 |
US7697614B2 (en) * | 2005-09-30 | 2010-04-13 | Freescale Semiconductor, Inc. | System and method for calibrating an analog signal path during operation in an ultra wideband receiver |
TWI327864B (en) * | 2006-11-28 | 2010-07-21 | Mstar Semiconductor Inc | Video automatic gain controlling circuit and related method of which |
US7693237B2 (en) * | 2007-02-14 | 2010-04-06 | Wilinx Corporation | Systems and methods for synchronizing wireless communication systems |
FR2916538B1 (fr) * | 2007-05-25 | 2010-09-10 | Thales Sa | Traitement des interferences d'un signal radiofrequence par inversion de puissance |
US8704654B1 (en) * | 2007-06-07 | 2014-04-22 | The United States Of America As Represented By The Administrator Of National Aeronautics And Space Administration | Circuit for communication over DC power line using high temperature electronics |
AU2009267130B2 (en) * | 2008-06-30 | 2013-05-30 | Viasat, Inc. | Method and apparatus for identifying and selecting proper cable connections |
KR20100096324A (ko) * | 2009-02-24 | 2010-09-02 | 삼성전자주식회사 | 무선통신 시스템에서 디지털 알에프 수신기 구조 및 동작 방법 |
AU2010339464B2 (en) | 2009-12-31 | 2014-10-09 | Ventana Medical Systems, Inc. | Methods for producing uniquely specific nucleic acid probes |
TWI427984B (zh) * | 2010-07-20 | 2014-02-21 | Ind Tech Res Inst | 電流式類比基頻裝置 |
AU2012228424B2 (en) | 2011-03-14 | 2015-05-07 | Ventana Medical Systems, Inc. | A method of analyzing chromosomal translocations and a system therefore |
KR101826036B1 (ko) | 2011-11-07 | 2018-02-07 | 삼성전자주식회사 | 랜덤화된 제어 펄스를 이용하는 직류 오프셋 제거 장치 및 방법 |
KR20130055247A (ko) * | 2011-11-18 | 2013-05-28 | 한국전자통신연구원 | 자동 이득 제어 장치,그 장치를 이용한 고차 직교 진폭 변조 기법을 사용하는 직교 주파수 분할 다중화 수신기,및 그 장치의 제조 방법 |
US8836424B2 (en) * | 2012-07-16 | 2014-09-16 | Intel Mobile Communications GmbH | Amplifier circuit, method and mobile communication device |
WO2017060397A1 (en) | 2015-10-09 | 2017-04-13 | INSERM (Institut National de la Santé et de la Recherche Médicale) | Methods for predicting the survival time of subjects suffering from melanoma metastases |
US9847760B1 (en) * | 2016-06-13 | 2017-12-19 | Texas Instruments Incorporated | Switched capacitor gain stage |
EP3554556B1 (en) | 2016-12-19 | 2022-03-09 | Ventana Medical Systems, Inc. | Peptide nucleic acid conjugates |
CN110771034B (zh) * | 2017-06-30 | 2023-11-10 | 上海诺基亚贝尔股份有限公司 | 一种用于时分双工模式的功率放大电路 |
EP3727470A1 (en) | 2017-12-18 | 2020-10-28 | Ventana Medical Systems, Inc. | Peptide nucleic acid conjugates |
CN111404624A (zh) * | 2019-01-02 | 2020-07-10 | 全一电子股份有限公司 | 无线讯号强度侦测装置 |
CN111030713A (zh) * | 2019-10-30 | 2020-04-17 | 创达特(苏州)科技有限责任公司 | 一种抗瞬态脉冲干扰装置及方法 |
WO2023280790A1 (en) | 2021-07-05 | 2023-01-12 | INSERM (Institut National de la Santé et de la Recherche Médicale) | Gene signatures for predicting survival time in patients suffering from renal cell carcinoma |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5265792A (en) * | 1992-08-20 | 1993-11-30 | Hewlett-Packard Company | Light source and technique for mounting light emitting diodes |
DE69228816T2 (de) | 1992-10-28 | 1999-08-19 | Cit Alcatel | Offsetgleichspannungskorrektur für Direktmisch-TDMA-Empfänger |
ZA95605B (en) | 1994-04-28 | 1995-12-20 | Qualcomm Inc | Method and apparatus for automatic gain control and dc offset cancellation in quadrature receiver |
US5640698A (en) * | 1995-06-06 | 1997-06-17 | Stanford University | Radio frequency signal reception using frequency shifting by discrete-time sub-sampling down-conversion |
US5675287A (en) * | 1996-02-12 | 1997-10-07 | Motorola, Inc. | Digital DC correction circuit for a linear transmitter |
US7228109B2 (en) * | 2001-01-12 | 2007-06-05 | Silicon Laboratories Inc. | DC offset reduction in radio-frequency apparatus and associated methods |
WO2000072441A1 (en) | 1999-05-24 | 2000-11-30 | Level One Communications, Inc. | Automatic gain control and offset correction |
US6449465B1 (en) * | 1999-12-20 | 2002-09-10 | Motorola, Inc. | Method and apparatus for linear amplification of a radio frequency signal |
US6560448B1 (en) * | 2000-10-02 | 2003-05-06 | Intersil Americas Inc. | DC compensation system for a wireless communication device configured in a zero intermediate frequency architecture |
US6694129B2 (en) * | 2001-01-12 | 2004-02-17 | Qualcomm, Incorporated | Direct conversion digital domain control |
US7076225B2 (en) * | 2001-02-16 | 2006-07-11 | Qualcomm Incorporated | Variable gain selection in direct conversion receiver |
US6700514B2 (en) * | 2002-03-14 | 2004-03-02 | Nec Corporation | Feed-forward DC-offset canceller for direct conversion receiver |
US6985711B2 (en) * | 2002-04-09 | 2006-01-10 | Qualcomm, Incorporated | Direct current offset cancellation for mobile station modems using direct conversion |
US7280812B2 (en) * | 2003-06-06 | 2007-10-09 | Interdigital Technology Corporation | Digital baseband receiver with DC discharge and gain control circuits |
-
2004
- 2004-04-27 US US10/832,594 patent/US7280812B2/en not_active Expired - Fee Related
- 2004-05-06 KR KR1020057023413A patent/KR100749505B1/ko not_active IP Right Cessation
- 2004-05-06 KR KR1020077020354A patent/KR20070094868A/ko not_active Application Discontinuation
- 2004-05-06 EP EP04751475A patent/EP1632039A4/en not_active Withdrawn
- 2004-05-06 WO PCT/US2004/014108 patent/WO2005002082A1/en active Application Filing
- 2004-05-06 KR KR1020067002233A patent/KR20060064611A/ko not_active Application Discontinuation
- 2004-05-06 MX MXPA05013197A patent/MXPA05013197A/es not_active Application Discontinuation
- 2004-05-06 CN CNA2004800156550A patent/CN1802799A/zh active Pending
- 2004-05-06 CA CA002528339A patent/CA2528339A1/en not_active Abandoned
- 2004-05-06 JP JP2006514303A patent/JP2006527536A/ja not_active Withdrawn
- 2004-05-07 TW TW093112980A patent/TWI241783B/zh not_active IP Right Cessation
- 2004-05-07 TW TW093136653A patent/TW200531458A/zh unknown
- 2004-05-07 TW TW096116192A patent/TW200818727A/zh unknown
- 2004-06-03 AR ARP040101911A patent/AR044593A1/es active IP Right Grant
-
2006
- 2006-01-05 NO NO20060057A patent/NO20060057L/no unknown
-
2007
- 2007-09-25 US US11/904,063 patent/US20080020725A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
AR044593A1 (es) | 2005-09-21 |
TW200531458A (en) | 2005-09-16 |
TW200501603A (en) | 2005-01-01 |
KR20060064567A (ko) | 2006-06-13 |
CN1802799A (zh) | 2006-07-12 |
EP1632039A4 (en) | 2006-11-02 |
NO20060057L (no) | 2006-02-01 |
KR20070094868A (ko) | 2007-09-21 |
JP2006527536A (ja) | 2006-11-30 |
KR100749505B1 (ko) | 2007-08-17 |
KR20060064611A (ko) | 2006-06-13 |
US7280812B2 (en) | 2007-10-09 |
MXPA05013197A (es) | 2006-03-09 |
US20050003777A1 (en) | 2005-01-06 |
US20070010223A9 (en) | 2007-01-11 |
US20080020725A1 (en) | 2008-01-24 |
TW200818727A (en) | 2008-04-16 |
CA2528339A1 (en) | 2005-01-06 |
EP1632039A1 (en) | 2006-03-08 |
WO2005002082A1 (en) | 2005-01-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI241783B (en) | Digital baseband receiver with DC discharge and gain control circuits | |
KR101158311B1 (ko) | 송수신기에서 전력 소비를 감소시키기 위한 전력 증폭기 제어 | |
US6941112B2 (en) | Gain control amplification circuit and terminal equipment having the same | |
US8948322B2 (en) | Circuits, systems, and methods for managing automatic gain control in quadrature signal paths of a receiver | |
CN107809258B (zh) | 一种无线通信接收机的自动增益控制方法和电路 | |
TWI323557B (en) | Method and apparatus of gain control and computer readable media embodying the same | |
TWI236236B (en) | Direct conversion receiver with DC offset compensation and method thereof | |
TWI309527B (en) | Dc offset cancellation in a zero if receiver | |
TW200307400A (en) | Transmitter and wireless communication apparatus using the transmitter | |
US7787853B2 (en) | Method and device for the reduction of the DC component of a signal transposed into baseband, in particular in a receiver of the direct conversion type | |
US20050078768A1 (en) | Adaptive phase controller, method of controlling a phase and transmitter employing the same | |
CN115021685A (zh) | 多尔蒂功率放大电路和射频前端模组 | |
KR101069781B1 (ko) | 전송 신호를 생성하는 방법 | |
JP3953969B2 (ja) | デジタル変調送信装置および方法 | |
Wrana et al. | Investigation of the Influence of LO Leakage in an E-Band Quadrature Transmitter | |
US20030045248A1 (en) | Direct modulation transmitter utilizing signals squaring | |
JP4135542B2 (ja) | 無線通信機 | |
JP2005086673A (ja) | 電力増幅器 | |
JP4758696B2 (ja) | 伝送装置 | |
EP1014591A2 (en) | Linearizing circuit for a transmitter | |
NASKAS et al. | POWER AMPLIFIER LINEARISATION TECHNIQUES: AN OVERVIEW | |
JP2013507031A (ja) | アナログ基底帯域信号を処理するための受信装置 | |
JP2007028420A (ja) | 高周波電力増幅器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |