TWI223742B - Method and apparatus to implement the ACPI (advanced configuration and power interface) C3 state in a RDRAM based system - Google Patents

Method and apparatus to implement the ACPI (advanced configuration and power interface) C3 state in a RDRAM based system Download PDF

Info

Publication number
TWI223742B
TWI223742B TW090106975A TW90106975A TWI223742B TW I223742 B TWI223742 B TW I223742B TW 090106975 A TW090106975 A TW 090106975A TW 90106975 A TW90106975 A TW 90106975A TW I223742 B TWI223742 B TW I223742B
Authority
TW
Taiwan
Prior art keywords
power consumption
state
processor
clock
enter
Prior art date
Application number
TW090106975A
Other languages
English (en)
Inventor
Satchit Jain
Siripong Sritanyaratana
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Application granted granted Critical
Publication of TWI223742B publication Critical patent/TWI223742B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices
    • G06F1/3225Monitoring of peripheral devices of memory devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3243Power saving in microcontroller unit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3275Power saving in memory, e.g. RAM, cache
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Description

B7 五、發明說明( 背景 愛範躊 本發明通常係有關於 發明係有關在一電腦手::!、.'无的項域。更明確而言,本 %月句系統中節省電力消耗。 技麗技藝之説1 ‘ 當更多的系統變成可播 的電源供絲上^ 増信任將必然在可攜式 電、、也本八换 n ,特別是電池。當工業轉移到最大的 要:::在靜 操作成太。、…、死中,過度的電力消耗可轉換成較高 ::夕’逐漸嚴格控制需求與周圍標準可減少在 %恥系統中消耗電力的影響。 增加::力此1=::器產生的時脈頻率,當時脈的速度 器 要 的 器消耗大量=力ΓΓΤ更:增加,,當-處理 加 ·處理器的/皿度便會增加。當處理 度增加時,處理器的可信度便會減少。此外,爲了 =率處理器的輸出最佳化,例如記憶體控制中握 :::協同處理器亦可採用。結果’使用快速處理器的 面效率系統典型可消耗大量電力。 經濟部智慧財產局員工消費合作社印制衣 南 力 池 例如,許多文字處理器應用不需要系統以整個 J 2因爲—典型的文字處理器不能使用提供一典型 倒梏一 ^斋的所有資源或電力。因此,不需要以整個電 I人一向效率系統,因爲以整個電力執行不僅會減少電 奇叩時間,而且會影響到整個系統可信度。 來 在過去,先進架構與電力介面(”ACPin)的一方法可用 -4- 本紙張尺度翻 ^®iii?^NS)A4 (21〇~297 ^ )" 1223742
五、發明說明(2 ) 經濟部智慧財產局員工消費合作社印制衣 減少一系統的電力消耗。然而,ACPI從未應用在使用 RDRAM的一系統或類似以DRAM爲基礎之系統。 圖式之簡單説明 本發明可從下面的詳細描述及本發明的各種不同具體實 施例附圖可芫全了解,然而,此並未對本發明的特殊具體 實施例限制,而是説明及了解。 圖1係描述電力消耗狀態的一具體實施例狀態圖。 圖2係描述具有4個狀態的電力消耗狀態的一具體實施 例狀態圖。 圖3係描述具有一 RDRAM的系統之一具體實施例方塊 圖。 圖4係描述從一 c 3狀態切換成一 c 〇狀態的一處理具體 實施例流程圖。 圖5係描述從一 C 3狀態切換成一 c 〇狀態的一處理具體 實施例流程圖。 、 圖6係為述進入一低電力消耗狀態的一處理具體實施例 流程圖。 圖7係描述進入一南電力消耗狀態的一處理具體實施例 流程圖。 圖8係根據本發明的説明而描述一系統的具體實施例。 圖9、1 〇、和1 1係描述本發明所執行的切換序列時序 圖。 圖式之詳細説明 現將描述節省系統電力消耗之方法及裝置。 -5- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 裝 訂· _線· B7 五、發明說明(3 爲了説明的目的,古π τ 節,爲了要提供對本恭Τ列描述中,發表許多的特殊細 技者而ft 的完全了解。然而,對於熟諳此 例中,iβ可不用這些特殊細節實施❶在其他的範 ^ 的結構與裝置是以方塊s形式顯示,爲了 要避免對本發明模翔。 - 一些部分的詳細描述是從在-電腦記憶體内的資料位元 以 在 盾 =作,法與符號表示的觀點提供。這些演釋法描述 與表示疋透過在資料處理技藝中的技術所使用的裝置, 及 便將他們J1作的實體有效傳達給在技藝中熟諳此技者。 此的-演繹法通常可認爲導致—想要結果的—不自相矛 的連續步驟。該等步驟需要實際量的實際處理。通常, 然不必^,這些量是採用可儲存、轉輸、组合、比較、 其他處理的電或磁信號形式。此於將這些信號當作位元 値、元件、符號、字元、項目、數字、或類似等的一般使 用已證明具有方便性。 經濟部智慧財產局員工消費合作社印制衣 内 統 裝 旦然而,應記住,所有的這些及類似項目是與適當的實際 量有關,而且只是爲了方便的標籤運用在這些量。除非在 下面的討論中明確描述‘,一般可了解到利用例如,,處理·, 或”計算”或,,估計”或”決定”或”顯示”術語的本發明討論 可視爲一電腦、系統、或類似電子計算裝置的動作與處 理。即是,一裝置可處理及轉換表示在電腦系統暫存器 的實際(電子)量的資料,並且記憶在同樣表示在電腦系 記憶體、或暫存器、或其他此資訊儲存、傳輸、或顯示 置内實際量的資料。 6- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1223742
本發明亦有關於執行在此操作的一装置。此裝置是特別 構成供需要的目的使用,或它可包含透過在電腦儲存的— 電腦程式所選擇性啓動或重新建構的一般目的電腦。此— 電腦程式可儲存在電腦可讀儲存媒體,例如(但是未局限 於),包括軟碟機、光碟、CD_R0MS、及磁光碟機的任何 類型磁碟機、唯讀記憶體(R〇Ms )、隨機存取記憶㈣ (RAM)、EPROMs、EEPROMs、磁或光學卡、或可用於: 存電子指令的任何類型媒體,而且每個是耦合到一電腦系 統匯流排。 μ 在此所提出的演繹法與顯示並非本質有關何特殊電腦或 其他裝置。各種不同的一般目的系統可根據在此説明而與 程式使用,或它可證明方便建構一更特殊化的裝置,以執 行需要的方法步驟。這些各種系統的所需結構將可從下面 描述提供。此外,本發明並未描述有關任何特別的程式誶 言。可了解到多#程式語言可用纟實施如在此描述 ^ 明説明。 發明概述 經濟部智慧財產局員工消費合作社印製 現將揭露透過使用多重電力消耗而用以節省電力消耗之 方法及裝1狀態。在-具體實施例中,具有多重 動態隨機存取記憶體("RDRAMs,,)的一系統可實施先進架 構與電力介面(,,ACPI,,)C3狀態,此亦已知爲熟睡狀態, 二以節省電力消耗。在此具體實施例中,透過—時脈:成 咨所產生的各種不同時脈頻率可分配給包括中央處理器單 元單元("CPU”)與RDRAMS的各種不同元件,用以節省電 -7- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1223742 A7 B7 五、發明說明(5 力消耗。 請 先 閱 讀 背 面 之 注 意 事 項 再 填 寫 本 頁 在一另一具體實施例中,一系統包括一處理器、一記憶 體、及一記憶體控制中樞(,,MCH,,),其中記憶體與M C Η 是轉合到處理器。在此具體實施例中,M C Η可在電力消 耗最佳化的至少兩電力消耗狀態之間切換。在另一具體實 施例中’ 一處理器可於節省電力消耗而關閉。例如,時脈 合成器可暫停關閉處理器的C ρ υ時脈信號。 圖1係描述電力消耗狀態的一具體實施例的狀態圖 1 〇 〇。狀毖圖1 〇 〇包含一高電力狀態i 〇 2及一低電力狀態 1 0 4。鬲電力狀態丨〇2係表示高時脈頻率及高工作電壓, 而低電力狀態1 〇 4係表示低時脈頻率及低工作電壓。例 如,高電力狀態102能以1.8伏特(v)工作電壓而在7〇〇百 萬赫(MHz)上操作,而低電力狀態丨〇4能以丨3v工作電壓 而在400 MHZ操作。若要節省電力消耗,在一具體實施例 中,一系統或一中央處理器單元可根據應用程式所需的計 算私力而在鬲電力狀態1 〇 2與較低電力狀態1 〇 4之間動態 轉移。 ^ 經濟部智慧財產局員工消費合作社印製 在另一具體實施例中‘,一系統可在高電力狀態i 〇 2與低 弘力狀悲1 0 4之間動態切換,而無需使用者介入。例如, 在向電力狀態1 0 2與低電力狀態! 〇 4之間的多重轉移可在 按鍵敲擊之間發生。在高電力狀態i 〇 2期間,在一具體實 施例中,中央處理器單元可消耗整個電力,並且可執行整 個功能。然而,在低電力狀態i 〇4期間,在一具體實施例 中,中央處理器單元可消耗較低電力,而且只可執行一些 -8- 經濟部智慧財產局員工消費合作社印制衣 1223742 A7 B7 五、發明說明(6 ) 功能。注意,高電力狀態1 0 2可消耗高於低電力狀態1 0 4 兩倍或三倍的電力量。 電力消耗可從電壓與頻率的觀點計算。電力消耗的數學 方程式如下列所示。 p 〇c CV2f 其中P表示電力,而且C表示一常數。而且,V表示電 壓,而f表示頻率。例如,如果高電力狀態1 0 2是在700 MHz上以1·8ν工作,高電力狀態PH的電力消耗將是 PH 〇c CV2f = C x (1.8)2 x 700 = 2268C 如果低電力狀態104是在400 MHz以1.3v工作,低電力狀 態PL的電力消耗將會是 PL 〇c CV2f = C x (1.3)2 x 400 = 676C 因此,PH將比PL消耗多三倍的電力。 圖2係描述具有4狀態的電力消耗狀態之一具體實施例 的狀態圖2 0 0。狀態圖2 0 0包含C0 202、C1 204、C2 206 、及C3 208狀態。額外狀態可增力口,但是對於了解本發明 是不重要。 在一具體實施例中,‘C0 202狀態是一主動電力消耗狀 態,其中一中央處理器單元可執行整個範圍的功能,並且 消耗整個電力。在C0 202狀態期間,節省電力的電力管理 不能採用。在一具體實施例中,C1 204狀態是一自動停止 電力節省狀態,其中節省電力的先進電力管理(π ΑΡΜΠ )可 執行。在Cl 204狀態上執行的一中央處理器單元普遍能比 在C0 202狀態上執行的中央處理器單元消耗更少的電力。 -9- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) r裝 訂---------線』 1223742 A7 B7 五、發明說明( 例如,在C1 204狀態期間,指令普遍不會執行,而且指令 快取記憶體普遍是空白的。 在一具體實施例中,C2 206狀態是一停止-允許電力消 耗狀態,其中在C2 206狀態比在C0 202狀態或C1 204狀態 消耗較少的電力。例如,在C2 206狀態期間,中央處理器 單元的時脈信號可停止。在另一具體實施例中,中央處理 器單元可部分關閉。例如,當中央處理器單元的探測部分 仍然在監督前端位置匯流排時,中央處理器單元的主要部 分便會關閉。 在一具體實施例中,C3 208狀態已知爲深睡狀態,其中 包括中央處理器單元的一系統的某些元件可關閉。在此具 體實施例中,中央處理器單元可整個關閉,所以時脈頻率 可在C3 208狀態切換。若要進入C3 208狀態,在一具體實 施例中,中央處理器單元可在進入C3 208狀態之前,建構 成C2 206狀態。在另一具體實施例中,中央處理器單元可 從C0 202狀態直接切換成C3 208狀態。在一具體實施例 中,C0 302、C1 304、C2 306、及 C3 308 皆是 ACPI ("先 進建構與電力介面π )狀態。 圖3係描述具有一 RDRAM的數位處理系統之一具體實施 例的方塊圖3 0 0。方塊圖3 0 0包括一時脈合成器3 0 4、一 中央處理器單元302、一 MCH 310、一先進繪圖處理器 (,,AGPn) 330、一 ICH 340、及至少一 RDRAM 350。時脈合 成器304可進一步包括時脈306及一直接RambusTM時脈產 生器(nDRCG··) 308。MCH 310亦包括一主機介面316、一 -10- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 請 先 閱 讀 背 之 注 意 事 項 f裝 尽 頁 訂 線 經濟部智慧財產局員工消費合作社印製 1223742 A7 五、發明說明(9 ) 或一向電力消耗狀態期間以700矹112的速率時脈計時,而 且時脈信號360在暫停狀態或_低電力消耗狀態期間亦能 以400 MHz的速率時脈計時。 在一具體實施例中,:^鬼圖3 〇 〇可實施如圖2所示的 ^ 1 及C3狀悲,其中C3亦已知爲高度睡眠狀 悲。在-具體實施例中,時脈信號36()和3 62可在c3狀態 期間暫停或停止。在一另一具體實施例中,當時脈信號 W2在C3狀態期間持續時脈計時,時脈信號3 6〇便會暫 停0 二在-具體實施例中,中央處理器單元3G2可可響應時脈 信號3 6 0而從時脈合成器3〇4接收時脈信號36〇,並且執 行指令。在此具體實施例中,當時脈信號36〇停止時脈計 時,中央處理器單元3 02便可關閉。當時脈信號36〇停止 時脈計時,例如,中央處理器單元3 02可暫停指令執行。 在一具體實施例中,只要中央處理器單元3 〇 2關閉或暫 停,當時脈信號3 6 0重新開始時脈計時,中央處理單元 3〇2便可隨後重新開始執行,其具有的時脈頻率是不同於 在中央處理器單元3 0 2暫停前的時脈頻率。當例如一中央 經濟部智慧財產局員工消費合作社印製 處理器單元3 〇 2的處理器以較低時脈速度或頻率執行時, 可消耗較少的電力。 在一具體實施例中,MCH 310包含一主機介面3丨6、 PLL 312、AGP介面 3 2 0、Pll 314、一中樞介面318 及一 邏輯方塊3 2 0及一 RMC316。主機介面316是負責在mch 3 10與中央處理器單元3 02之間的溝通。AGp介面32〇是 -12- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1223742 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(ίο ) 負責在MCH 3 10與AGP 330之間的溝通。中樞介面3 18是 負責在MCH 310與ICH 340之間的介面,而且RMC 316是 負責在MCH 3 10與RDRAM 3 50之間的介面。 在一具體實施例中,當時脈信號3 6 2暫停時,MCH 3 10 可在C 3狀態期間關閉。在此具體實施例中,中樞介面 318與AGP介面320仍然是主動的,因爲他們是透過來自 PLL 314的時脈信號而時脈計時。因此,如果MCH 310的 一實質部分關閉,在A GP與I C Η之間的介面可於監督輸 入/輸出命令時保持主動。在一具體實施例中,RMC 316 可進一步包含一相位對準器318,其可用來同步在來自 PLL· M2的時脈信號與時脈信號3 ό 8之間的時脈信號。 在一具體實施例中,RDRAM 350可包含多重記憶體底 座,並且能以4個不同狀態操作,即是,主動狀態、備用 狀態、小睡狀態、及電源關閉狀態。主動狀態能消耗大量 的電力,而電力關閉狀態消耗最少量的電力。可了解到 RDRAM S是高效率記憶體裝置,而且他們可透過類似的高 效率DRAMS取替,而無需切換上述的功能。此外,在一 具體實施例中,RDRAM可透過一高效率SRAM取代。在 一具體實施例中,AGP 330可在主動狀態或C 0狀態期間存 取RDRAM 350,而無需中央處理器單元302的介入。 AGP 330可控制繪圖實施。ICH 340可控制在例如主要記 憶體、輸入裝置、與系統匯流排的外部裝置的處理器單元 之間的輸入/輸出介面。在另一具體實施例中,ICH 340可 控制多重匯流排仲裁器,該等匯流排仲裁器可連接多重外 -13- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 請 先 閱 讀 背 之 注 意 事 項 寫 本 頁 訂 線 1223742 A7 B7____— 五、發明說明(11 ) 部匯流排。 圖4係描述從一 C 0狀態切換成一 C 3狀態之一處理具體 實施例的流程圖4 0 0。一處理是在開始方塊開始,並且進 行方塊402。在方塊402,第三層指令可拾取及執行。在 方塊402後,處理可進行方塊404。在方塊404,處理可 停止中央處理器單元執行。在方塊404後,處理可進行方 塊406,其中處理允許中央處理器單元進入C2狀態。在 方塊406後,處理可進行方塊408。在方塊408,處理可 準備使系統進入C 3狀態。系統進入c 3狀態的準備包括關 閉A GP仲裁器、要求内部佇列、輸出緩衝器内容、執行 溫度與電流校準、廣播電源關閉訊息等。在方塊4 〇 8後, 處理可進行方塊4 1 0,其中c 3狀態確認的一信號可送 出。在方塊410後,處理可進行方塊412。在方塊412, 處理器時脈可暫停’並且進入C3狀態。在方塊412後, 處理便結束。 圖5係描述從C 3狀態切換成c 〇狀態之一處理具體實施 例的流程圖5 0 0。一處理可在開始方塊開始,並且進行方 塊5 0 2。在方塊5 0 2,處理可接收一啓動c 〇信號。在方塊 502後’處理可進行方塊504,其中該處理允許中央處理 器單元進入C 0狀態。在方塊5 〇 4後,處理可進行方塊 5 0 6。在方塊5 0 6,處理可準備使系統進入c〇狀態。一系 統進入C0狀態的準備包括(但是未局限)通知系統準備進 入C0狀態的RCG。而且,rAC的狀態可從一非主動狀態 轉移到一主動狀態,而且RDRAM的狀態可從電源關閉狀 -14- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) -裝--------訂---------線 « 經濟部智慧財產局員工消費合作社印制衣 1223742 A7 B7 五、發明說明(12 ) 態轉移成備用狀態或小睡狀態。此外,M C Η可送出一溫 度/電流校準,而且記憶體應該更新。在AGP處理後,處 理便可從方塊5 0 6進行到方塊5 〇 8。在方塊5 〇 8,處理可 進入C 0狀態,並且重新開始執行。在方塊5 〇 8後,處理 便結束。 圖6係描述用以進入一低電力消耗狀態之一處理具體實 施例的流程圖6 0 0。一處理可在方塊6 〇 2上開始,其中該 處理可接收一訊息,用以準備進入一低電力消耗狀態。在 方塊602後’該處理可進行方塊604。在方塊604,處理 可準備使RDRAM進入一低記憶體電力消耗狀態。在一具 體實施例中,例如RDRAM的一記憶體裝置在低記憶體電 力消耗狀態期間只可執行一更新功能。在方塊6〇4後,處 理可進行方塊6 0 6。在方塊6 0 6,處理可停止供中央處理 器單元時脈計時的一時脈信號。在方塊6 〇 6後,處理便移 到方塊6 0 8。在方塊6 0 8,處理可進入低電力消耗狀態。 在方塊6 0 8後,處理便結束。 圖7係描述進入一高電力消耗狀態處理之一具體實施例 的流程圖7 0 0。該處理是在方塊7 〇 2開始,其中該處理可 接收一訊息,用以進入一較高電力消耗狀態。在方塊7 〇 2 後,處理可進行方塊7 0 4。在方塊7 0 4,處理可準備使 RDRAM進入一高記憶體電力消耗狀態。在一具體實施例 中,一記憶體裝置可在高記憶體電力消耗狀態期間執行整 個記憶體功能。在方塊7 0 4後,處理可進行方塊7 〇 6。在 方塊7 0 6,該處理可重新開始時脈信號,用以中央處理器 -15- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 請 先 閱 讀 背 之 注 意 事 項 1½1 I裝 頁 訂 線 經濟部智慧財產局員工消費合作社印製 1223742 A7 --—__ B7 五、發明說明(13 單元的時脈計時。在方塊706後,該處理可進行方塊 7 〇 8。在方塊7 〇 8,該處理可進入高電力消耗狀態。在方 塊7 0 8後,處理便結束。 圖8係根據本發明的説明而描述一系統8 〇 〇的具體實施 例。電腦系統8 0 〇包括一處理器8 i 2、一時脈8 3 〇、〆記 憶體8 04、一記憶體控制器8 5 0、一繪圖控制器8 5 2、及 一輸入和輸出(,,1/0,,)控制器8 4 0。繪圖控制器8 5 2耦合到 一顯示器8 2 1。輸入/輸出控制器8 4 〇是耦合到一键盤 8 2 2、—硬拷貝裝置8 2 4、及一游標控制裝置8 2 3。 處理器8 1 2包括(但是未局限於)一微處理機,例如透過 美國加州Santa Clara市的英代爾公司所製造的一英代爾結 構微處理器,其已轉讓爲本發明。處理器81 2亦可以是例 如PowerpCTM、AlphaTM等的另一處理器。 在一具體實施例中,記憶體控制器8 5 〇可控制記憶體 8 〇 4,而且圮憶體8 〇 4可以是一隨機存取記憶體(及八% )或 其他動態儲存裝置,用以儲存資訊與指令。記憶體8〇4亦 可在處理器8 1 2執行指令期間用於儲存暫時變數或其他中 間的資訊。電腦系統8 00亦包含一唯讀記憶體(r〇m)及/ 經濟部智慧財產局員工消費合作社印製 或其他靜態儲存裝置,用以儲存處理器812的靜態資訊盥 指令。 〃 繪圖控制器8 5 2可控制顯示器821,例如陰極射線管 (CRT)或液晶顯示器(LCD),$以將資訊顯示給一電腦使 用者。在一具體實施例中,輸入/輸出控制器8 4 〇是唾由 記憶體控制器8 5 0而耦合到處理器812。輸入/輸出= -16* 1223742 A7
1223742 五、發明說明(15) (·· Stop—Grant··)而執行一停止允許週期910。 M C Η隨後可將stop—grant信號91〇轉送給μη,其可觸 發C 2狀態9 0 4。I C Η然後將一訊息傳回給μ C H,以表示 準備到C3狀態90 6。MCH可關閉AGP仲裁器,使所有内 邵仔列玄白’並且將緩衝器内容輸出。然後,M C Η可將 自我更心與電流校準命令送出給所有RDRAM排列。當 M C Η關閉所有頁,並且將RDRAM設定成備用狀態,它便 可在一通道上廣播一電力關閉命令。在一具體實施例中, RDRAM是在電力關閉自我更新模式。從c 2狀態9 〇 4轉移 到C 3狀態9 0 6會發生。 在C3狀怨906 , RAC是放置在小睡模式,其中rac; DLL更新可被執行。MCH隨後可將一確認訊息傳送給 I C Η ’以表示轉移到c 3狀態9 0 8。在I c Η接收確認訊息 後’ i便可提供STP-CPU信號以減少中央處理器單元電 力。從C 2狀態9 0 4的轉移到C 3狀態9 0 6會發生。在c 3狀 態9 0 6期間,]^(:^可透過提供81[〇1>]8而控制〇1^〇時脈產 生器。 圖1 〇係描述從C 3轉移到C 0狀態的一時序圖。當I C η偵 測到中斷事件9 2 0時,它便不提供STP一CPU信號。在一具 體實施例中,C 3狀態是在一中斷事件9 2 0上結束。I C Η 可將一訊息傳送給M C Η,以要求轉移到C 0狀態1002。在 MCH不將ST0PB信號提供DRCG後,RAC便可從小睡模 式轉移到主動模式。只要DRCG相位重新獲得,RDRAM 裝置便可從電力關閉狀態轉移到備用或主動狀態,然後轉 -18- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ----1--.L-----裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1223742 ΚΙ 一 "~^__ 五、發明說明(16) 移到小睡狀態。其次,MCH可送出溫度與電流校準,並 且更新記憶體排列。在A G P仲裁器恢復後,I c Η便不提 供STPCLK信號。從C 3轉移到c 0便完成。 圖1 1係描述在用以節省電力的電力消耗狀態之間轉變 的一時序圖1100。在I C Η偵測到中斷事件1120後,I c U便 不提供STP一CPU信號。在一具體實施例中,STP一CPU信號 不會在主動與非主動之間轉移。既然STP-CPIJ信號是連接 到DRCG的STOPB接腳,所以它可使DRCG從停止時脈模 式轉移到正常模式。然後,ICH可將一訊息傳送給 M C Η,以表示準備轉移到c 〇狀態。 在M C Η接收訊息後,它便可通知r a c從電力關閉狀態 轉移到主動狀態。只要溫度與電流校準達成,相位對準器 的輸出便不會受到閘控。然後,時脈與時脈產生器可對 準。RDRAM裝置隨後可從電力關閉狀態轉移到備用/主動 狀悲’然後轉移到小睡狀態。M C Η然後可送出記憶體更 新與杈準命令。當AGP仲裁器恢復或啓動時,ICH便不 提供停止時脈信號。從C 3狀態轉移到C 〇狀態便可達成。 經濟部智慧財產局員工消費合作社印製 在另一具體實施例中·,從C 〇轉移到c 3狀態可在I C Η中 關閉仲裁器的一步驟開始。在中央處理器單元讀取可開始 轉移的第3層暫存器之後,ich便提供STPCLK信號,以 停止中央處理器單元指令流。只要提供STPCLK,中央處 理器單兀便可在CPU FSB上透過送出一 st〇p_grant信號 1110而執行一停止允許週期。 MCH隨後可將停止允許週期轉送給1(:11,其可觸發C2 -19- 本紙張尺度適用中國國家標準(CNS)A4規格(21G x 297公爱)

Claims (1)

1223742 第090106975號專利申請案 A8 ; ϋ Q 卜ί 中文申請專利範圍替換本(92年7月) S ,一二 D8 ( 六、申請專利範圍 1. 一種用以節省電力消耗之系統,其包含: 一處理器; 一記憶體,其是耦合到該處理器;及 一記憶體控制中樞(f’MCHn),其是耦合到該處理器, 而且被配置為可在用以節省電力消耗的至少兩電力消耗 模式之間切換。 2. 如申請專利範圍第1項之系統,其中該記憶體是 1^111131^1^是直接隨機存取記憶體("RDRAM”),其能以 超過一電力消耗模式操作。 3. 如申請專利範圍第1項之系統,其進一步包含一輸入與 輸出控制器中樞('’ICH”),其是耦合到該M C Η,而且被 配置為可允許該處理器在至少兩電力消耗模式之間切 換。 4. 如申請專利範圍第1項之系統,其進一步包含一 AGP (,’ 先進繪圖處理器),其是耦合到該M C Η,而且被配置為 可將資料轉移給該記憶體。 5. 如申請專利範圍第1項之系統,其進一步包含一時脈合 成器,其是耦合到該處理器,而且被配置為可產生用以 節省電力消耗的多重時脈信號,其中該時脈合成器可進 一步包括一 RambusTM時脈產生器,該Rambus™時脈產生 器具有一時脈停止模式。 6. 如申請專利範圍第1項之系統,其中該M C Η可進一步包 括一 Rambus™記憶體控制器及一 Rambus™ ASIC單元 (nRAC,,)。 O:\69\69159-920711.DOC\ 5 - 1 _ 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1223742 A8 B8 C8 _______D8 六、申請專利範圍 7.如申請專利範圍第1項之系統,其中該處理器可在一高 時脈頻率及一低時脈頻率之間切換,用以節省電力消 耗。 如申請專利範圍第1項之系統,其中該MCH可從一高時 脈頻率切換成一低時脈頻率,用以節省電力消耗。 9·如申請專利範圍第1項之系統,其中該μ c Η可進一步執 行電流與溫度校準,其中該電流與溫度校準可使該處理 為可在電力消耗位準之間切換。 10. —種用以節省電力消耗之方法,其包含: 接收一訊息,用以準備進入一低電力消耗狀態; 準備RambusTM動態隨機存取記憶體(,,RDRAM,,),用以 進入一低記憶體電力消耗狀態; 暫停一時脈信號,用以時脈計時一中央處理器單元 ('’CPU”);及 進入該低電力消耗狀態。 1L如申请專利範圍第1 〇項之方法,其進一步包含: 接收一訊息,用以進入一較高電力消耗狀態; 準備RDRAM,用以進入一較高記憶體電力消耗狀態; 恢復該時脈信號,用以將該中央處理器單元時脈計 時;及 進入該較高電力消耗狀態。 12.如申凊專利範圍第1 〇項之方法,其中該接收一訊息可進 一步包括: 謂取第3層指令,用以準備進入一 C 3電力消耗模式; -2- O:\69\69159-920711 ,DOC\ 本紙張尺度適用中國國家標準(CNS) A4規格(21〇x 297公釐) 1223742 A8 B8 C8 ---------D8 六、申請專利範圍 -- 提供一停止時脈信號(,,STPCLK”),以停止中央處理哭 單元執行;及 w 進入一 C 2電力消耗模式。 13, 如申請專利範圍第10項之方法’其中該準備RDRAM進 一步包括: 關閉先進緣圖處理器(,,AGP”); 幸則出在該RDRAM内的緩衝該内容; 執行電流與溫度校準;及 除了自我更新之外,將RDRAM置於電力關閉狀態。 14. 如申請專利範圍第1〇項之方法,其中該暫停一時^信號 可進一步包括: 將一停止中央處理器單元信號提供給一時脈合成器;及 暫停從該時脈合成器到該中央處理器單元的一處理器 時脈信號輸出。 15· —種用以節省電力消耗之系統,其包含: 一處理器; 口己肖豆,其疋搞合到该處理器,而且被配置為可響 應時脈信號而在至少兩電力消耗狀態之間切換;及 一記憶體控制中樞(”MCH”),其是耦合到該處理器, 而且被配置為可在一低電力消耗狀態上操作,用以節省 電力消耗。 16_如申請專利範圍第丨5項之系統,其中該記憶體是 Rambus™直接隨機存取記憶體(”RDram”),其可在超過 一電力消耗狀態上操作。 O:\69\69159-920711.DOC\ 5 - 3 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 六、申請專利範園 17.如申請專利範圍第1 5項之萃結r . 示貝乏糸統,其進一步包含一輸入與 輸出控制器中樞(”ICH") ’其是耦合到該mch,而且被 配置為可允許該處理器在至少兩電力消耗模式之間切 換0 18•如申請專利範圍第15項之系統,其中該處理器可在一在 南時脈頻率與一低時脈頻率之間切換,用以節省電力消 耗。 19. 如申請專利範圍第15項之系統,其中該MCH可在一高 電壓及一低電壓上操作,用來節省電力消耗。 20, 種用以在供電力節省的一數位處理系統中使用之一製 造物,該製造物包括一數位處理系統可用媒體,其具有 在媒體中具體實施的可讀程式碼,該程式碼包含: 接收Λ息,用以準備進入一低電力消耗狀態; 準備RambusTM動態隨機存取記憶體(,,rdram。,用以 進入一低記憶體電力消耗狀態; 暫停-時脈信號’用以時脈計時一中央處理器單元 (丨丨CPU”);及 進入該低電力消耗狀態。 21.如申請專利範圍第20項之製造物,該程式碼進一步包 含·· 接收一訊息,用以進入一較高電力消耗狀態; 準備RDRAM,用以進入-較高記憶體電力消耗狀態; 恢復該時脈信號,用以時脈計時該中央處理器單元;及 O:\69\69159-920711.DOC\ 5 1223742 A8 B8 C8 D8 六、申請專利範圍 進入該較高電力消耗狀態。 22. 如申請專利範圍第2 0項之製造物,其中該接收一訊息的 該程式碼是進一步包括: 讀取第3層指令,用以準備進入一 C 3電力消耗模式; 提供一停止時脈信號(,’STPCLKn),以停止中央處理器 單元執行;及 進入一 C 2電力消耗模式。 23. 如申請專利範圍第2 0項之製造物,其中該準備RDRAM 的該程式碼是進一步包括: 關閉先進繪圖處理器(nAGPn); 將在該RDRAM内的緩衝器内容輸出; 執行電流與溫度校準;及 除了自我更新之外,將RDRAM置於電力關閉狀態。 24. —種用以節省電力消耗之系統,其包含: 一處理器; 一記憶體控制中樞(),其是耦合到該處理器, 而且可進入一第一低電力消耗模式;及 一記憶體,其是耦合到該記憶體控制中樞,具有在其 儲存的一組指令;當透過該處理器執行時,該等指令便 可使該處理器執行: 停止中央處理器單元(” C P U ’’)執行; 允許該中央處理器單元進入一 C 2模式; 準備各種不同元件以進入一 C 3狀態; 從準備進入該C 3狀態的各種不同元件確認;及 O:\69\69159-920711.DOC\ 5 ~ 5 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1223742
停止C P U時脈,用以減少電力消耗。 25·如申請專利範圍第2 4項之系統,其進一步包含一先進繪 圖處理器(’’AGP”),其是耦合到該“(:11,用以在該第二 低電力消耗模式期間可將資料在記憶體之間來回轉移。 26.如申請專利範圍第2 4項之系統,其進一步包含: 一第一時脈匯流排,其是耦合到該處理器及該時脈合 成器,而且被配置為可於不同的電力消耗模式傳送不同 的時脈信號;及 一第二時脈匯流排,其是耦合到該M C η及該時脈合成 器,而且被配置為可於不同的電力消耗模式傳送不同的 時脈信號。 27·如申請專利範圍第2 4項之系統,其中該C 3狀態是一先 進架構與電力介面(nACPIn) C3狀態。 -6 - O:\69\69159-92071 l.DOC\ 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1223742 第090106975號專利申請案 中文圖式替換頁(92年7月)
2
^ . €S^ <7S Π3 01 4δ5 > Is DunG i u>
TW090106975A 2000-03-24 2001-04-09 Method and apparatus to implement the ACPI (advanced configuration and power interface) C3 state in a RDRAM based system TWI223742B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/534,193 US6633987B2 (en) 2000-03-24 2000-03-24 Method and apparatus to implement the ACPI(advanced configuration and power interface) C3 state in a RDRAM based system

Publications (1)

Publication Number Publication Date
TWI223742B true TWI223742B (en) 2004-11-11

Family

ID=24129061

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090106975A TWI223742B (en) 2000-03-24 2001-04-09 Method and apparatus to implement the ACPI (advanced configuration and power interface) C3 state in a RDRAM based system

Country Status (8)

Country Link
US (1) US6633987B2 (zh)
EP (1) EP1269291A2 (zh)
CN (1) CN1229710C (zh)
AU (1) AU2001245485A1 (zh)
BR (1) BR0109414A (zh)
HK (1) HK1049531A1 (zh)
TW (1) TWI223742B (zh)
WO (1) WO2001073529A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI465034B (zh) * 2007-08-03 2014-12-11 Wolfson Microelectronics Plc 放大器電路及放大器電路中放大訊號之方法

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6633987B2 (en) 2000-03-24 2003-10-14 Intel Corporation Method and apparatus to implement the ACPI(advanced configuration and power interface) C3 state in a RDRAM based system
EP1204017B1 (en) * 2000-11-03 2007-04-11 STMicroelectronics S.r.l. Device and method for selectively powering down integrated circuit blocks
EP1204016B1 (en) * 2000-11-03 2007-04-11 STMicroelectronics S.r.l. Power down protocol for integrated circuits
US6988214B1 (en) * 2000-11-06 2006-01-17 Dell Products L.P. Processor power state transistions using separate logic control
US20030163745A1 (en) * 2002-02-27 2003-08-28 Kardach James P. Method to reduce power in a computer system with bus master devices
US7155618B2 (en) * 2002-03-08 2006-12-26 Freescale Semiconductor, Inc. Low power system and method for a data processing system
US7149909B2 (en) 2002-05-09 2006-12-12 Intel Corporation Power management for an integrated graphics device
US7028200B2 (en) * 2002-05-15 2006-04-11 Broadcom Corporation Method and apparatus for adaptive power management of memory subsystem
US7200711B2 (en) * 2002-08-15 2007-04-03 Network Appliance, Inc. Apparatus and method for placing memory into self-refresh state
TWI224728B (en) * 2002-10-03 2004-12-01 Via Tech Inc Method and related apparatus for maintaining stored data of a dynamic random access memory
US6971034B2 (en) * 2003-01-09 2005-11-29 Intel Corporation Power/performance optimized memory controller considering processor power states
US7206959B1 (en) * 2003-01-24 2007-04-17 National Semiconductor Corporation Closed-loop, supply-adjusted ROM memory circuit
US7069461B1 (en) * 2003-01-24 2006-06-27 National Semiconductor Corporation Closed-loop, supply-adjusted RAM memory circuit
US7287173B2 (en) * 2003-12-19 2007-10-23 Intel Corporation Method for computing power consumption levels of instruction and recompiling the program to reduce the excess power consumption
US7698575B2 (en) 2004-03-30 2010-04-13 Intel Corporation Managing power consumption by requesting an adjustment to an operating point of a processor
US7343502B2 (en) * 2004-07-26 2008-03-11 Intel Corporation Method and apparatus for dynamic DLL powerdown and memory self-refresh
US7664970B2 (en) 2005-12-30 2010-02-16 Intel Corporation Method and apparatus for a zero voltage processor sleep state
US7363523B2 (en) * 2004-08-31 2008-04-22 Intel Corporation Method and apparatus for controlling power management state transitions
US7277990B2 (en) 2004-09-30 2007-10-02 Sanjeev Jain Method and apparatus providing efficient queue descriptor memory access
US7275123B2 (en) * 2004-12-06 2007-09-25 Nvidia Corporation Method and apparatus for providing peer-to-peer data transfer within a computing environment
US7451259B2 (en) * 2004-12-06 2008-11-11 Nvidia Corporation Method and apparatus for providing peer-to-peer data transfer within a computing environment
US7555630B2 (en) 2004-12-21 2009-06-30 Intel Corporation Method and apparatus to provide efficient communication between multi-threaded processing elements in a processor unit
US7418543B2 (en) 2004-12-21 2008-08-26 Intel Corporation Processor having content addressable memory with command ordering
US7467256B2 (en) 2004-12-28 2008-12-16 Intel Corporation Processor having content addressable memory for block-based queue structures
US7529955B2 (en) * 2005-06-30 2009-05-05 Intel Corporation Dynamic bus parking
TW200727127A (en) * 2006-01-12 2007-07-16 Via Tech Inc Central processing unit power saving method and system
KR101163812B1 (ko) * 2006-02-02 2012-07-09 엘지전자 주식회사 휴대용컴퓨터의 절전 제어 장치 및 방법
CN100380282C (zh) * 2006-03-02 2008-04-09 威盛电子股份有限公司 中央处理单元的节省电源方法及系统
JP2007264953A (ja) * 2006-03-28 2007-10-11 Toshiba Corp 情報処理装置および動作制御方法
US8314806B2 (en) * 2006-04-13 2012-11-20 Intel Corporation Low power display mode
US7689849B2 (en) * 2006-08-28 2010-03-30 Ati Technologies Ulc Reduction of power consumption by throttling processor requests
US8214665B2 (en) * 2009-03-12 2012-07-03 Broadcom Corporation Method and system for transmit queue management for energy efficient networking
WO2011011015A1 (en) 2009-07-24 2011-01-27 Hewlett-Packard Development Company, L.P. Power supply having low quiescent consumption
WO2012115839A1 (en) 2011-02-23 2012-08-30 Rambus Inc. Protocol for memory power-mode control
US10817043B2 (en) 2011-07-26 2020-10-27 Nvidia Corporation System and method for entering and exiting sleep mode in a graphics subsystem
US8862924B2 (en) 2011-11-15 2014-10-14 Advanced Micro Devices, Inc. Processor with power control via instruction issuance
CN103369643B (zh) * 2012-04-10 2018-01-23 中兴通讯股份有限公司 移动终端降低系统功耗的方法和装置
US9207747B2 (en) * 2012-10-24 2015-12-08 Insyde Software Corp. Method and device for advanced configuration and power interface (ACPI) sleep-state support using CPU-only reset
US9575543B2 (en) * 2012-11-27 2017-02-21 Intel Corporation Providing an inter-arrival access timer in a processor
US20140240328A1 (en) * 2013-02-26 2014-08-28 Prasoonkumar Surti Techniques for low energy computation in graphics processing
JP6030987B2 (ja) * 2013-04-02 2016-11-24 ルネサスエレクトロニクス株式会社 メモリ制御回路
CN104133546A (zh) * 2014-08-13 2014-11-05 珠海全志科技股份有限公司 一种降低嵌入式系统功耗的方法
US9176636B1 (en) 2014-10-22 2015-11-03 Cypress Semiconductor Corporation Low power capacitive sensor button

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5832286A (en) 1991-12-04 1998-11-03 Sharp Kabushiki Kaisha Power control apparatus for digital electronic device
US5446695A (en) * 1994-03-22 1995-08-29 International Business Machines Corporation Memory device with programmable self-refreshing and testing methods therefore
US5815693A (en) 1995-12-15 1998-09-29 National Semiconductor Corporation Processor having a frequency modulated core clock based on the criticality of program activity
US5740454A (en) * 1995-12-20 1998-04-14 Compaq Computer Corporation Circuit for setting computer system bus signals to predetermined states in low power mode
US5692202A (en) * 1995-12-29 1997-11-25 Intel Corporation System, apparatus, and method for managing power in a computer system
TW329487B (en) 1996-10-29 1998-04-11 Mitsubishi Electric Corp Device for processing data and method therefor
US6125450A (en) * 1996-12-19 2000-09-26 Intel Corporation Stop clock throttling in a computer processor through disabling bus masters
DE19882269T1 (de) 1997-03-31 2000-05-11 Intel Corp Automatisches Übergehen zwischen ACPI-C3- und -C2-Zuständen
US6128746A (en) * 1997-08-26 2000-10-03 International Business Machines Corporation Continuously powered mainstore for large memory subsystems
JP3177207B2 (ja) * 1998-01-27 2001-06-18 インターナショナル・ビジネス・マシーンズ・コーポレ−ション リフレッシュ間隔制御装置及び方法、並びにコンピュータ
US6209088B1 (en) * 1998-09-21 2001-03-27 Microsoft Corporation Computer hibernation implemented by a computer operating system
US6378081B1 (en) * 1998-10-01 2002-04-23 Gateway, Inc. Power conservation without performance reduction in a power-managed system
US6230274B1 (en) * 1998-11-03 2001-05-08 Intel Corporation Method and apparatus for restoring a memory device channel when exiting a low power state
US6442698B2 (en) * 1998-11-04 2002-08-27 Intel Corporation Method and apparatus for power management in a memory subsystem
US6480965B1 (en) * 1999-10-07 2002-11-12 Intel Corporation Power management method for a computer system having a hub interface architecture
US6571333B1 (en) 1999-11-05 2003-05-27 Intel Corporation Initializing a memory controller by executing software in second memory to wakeup a system
US6442697B1 (en) * 2000-03-24 2002-08-27 Intel Corporation Method and apparatus to control processor power and performance for single phase lock loop (PLL) processor systems
US6633987B2 (en) 2000-03-24 2003-10-14 Intel Corporation Method and apparatus to implement the ACPI(advanced configuration and power interface) C3 state in a RDRAM based system
US6396324B1 (en) * 2000-05-08 2002-05-28 International Business Machines Corporation Clock system for an embedded semiconductor memory unit
KR100374641B1 (ko) * 2000-11-24 2003-03-04 삼성전자주식회사 스탠바이 모드에서 지연동기 루프회로의 전력소모를감소시키기 위한 제어회로를 구비하는 반도체 메모리장치및 이의 파우워 다운 제어방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI465034B (zh) * 2007-08-03 2014-12-11 Wolfson Microelectronics Plc 放大器電路及放大器電路中放大訊號之方法

Also Published As

Publication number Publication date
HK1049531A1 (zh) 2003-05-16
AU2001245485A1 (en) 2001-10-08
US6633987B2 (en) 2003-10-14
CN1229710C (zh) 2005-11-30
US20030101361A1 (en) 2003-05-29
CN1419666A (zh) 2003-05-21
EP1269291A2 (en) 2003-01-02
WO2001073529A2 (en) 2001-10-04
WO2001073529A3 (en) 2002-06-20
BR0109414A (pt) 2002-12-10

Similar Documents

Publication Publication Date Title
TWI223742B (en) Method and apparatus to implement the ACPI (advanced configuration and power interface) C3 state in a RDRAM based system
KR101235854B1 (ko) 화상형성장치, SoC 유닛 및 그 구동 방법
US8458503B1 (en) Connected standby sleep state
US5539681A (en) Circuitry and method for reducing power consumption within an electronic circuit
TW498194B (en) Sleep state transitioning
AU2012251164B2 (en) Image forming apparatus and method for controlling the same
JP5410109B2 (ja) 電力制御システム及び電力制御方法
US8766919B1 (en) Fast awake from low power mode
CN109074146B (zh) 用于通用串行总线(usb)系统的功率节省系统和方法
US20050132239A1 (en) Almost-symmetric multiprocessor that supports high-performance and energy-efficient execution
CN101495958A (zh) 用于控制处理器低功率状态的系统和方法
US6694442B2 (en) Method for saving power in a computer by idling system controller and reducing frequency of host clock signal used by system controller
MX2012011619A (es) Transiciones de estado de rendimiento automatico de hardware en el sistema en eventos de reposo y activacion del procesador.
US8452995B1 (en) Universal serial bus low power idle mode
JP2004500717A (ja) 種々の動作モードを具備する集積回路およびそのための方法
US20040215989A1 (en) Information processor, program, storage medium, and control method
JP2005038427A (ja) ダイナミック周波数スケーリングキャッシュメモリの休止時間を利用する方法、回路及びシステム
Culbert Low power hardware for a high performance PDA
US20160219525A1 (en) System and method for soc idle power state control based on i/o operation characterization
JP2013037697A (ja) 電子装置及びマイクロコントローラ並びにそれらの制御方法
TW482954B (en) Internal operation method of chip set to reduce the power consumption
JP4018167B2 (ja) プリンタクロック制御装置
KR20240125595A (ko) 전력 차단 진입 및 종료 지연시간을 줄이기 위한 시스템 및 방법
JP2000357023A (ja) クロック制御システム
JP2003195971A (ja) コンピュータ用の電力節約方法およびシステム

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees