TWI220569B - Encoding and erasing operation method of nonvolatile memory - Google Patents
Encoding and erasing operation method of nonvolatile memory Download PDFInfo
- Publication number
- TWI220569B TWI220569B TW92109862A TW92109862A TWI220569B TW I220569 B TWI220569 B TW I220569B TW 92109862 A TW92109862 A TW 92109862A TW 92109862 A TW92109862 A TW 92109862A TW I220569 B TWI220569 B TW I220569B
- Authority
- TW
- Taiwan
- Prior art keywords
- ion well
- voltage
- erasing
- encoding
- shallow
- Prior art date
Links
Landscapes
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
- Read Only Memory (AREA)
Description
1220569 玖、發明說明 〜 ,八 、一 Λ 【發明所屬之技術領域】 本發明係關於一種非揮發性記憶體之編碼及抹除操作 方法,尤指一種可顯著提升導通性並有效避免干擾的快閃 記憶體多重狀態(Multi-States)操作方法。 【先前技術】 一般快閃記憶體係分別利用通道熱電子(channel hot electron, CHE)及福樂諾漢穿隧(Fowler-Nordheim tunneling, FN tunneling)來進行編碼(programming)及抹除(erasing)的操 作。然而,當快閃記憶體經由通道熱電子執行編碼操作時 有熱能消耗過高的問題。而目前業界已開發出一種可以f氏 功率消耗之NAND型快閃記憶體: 如第一圖即揭示一種習知NAND型快閃記憶胞70之剖 面構造,該NAND型快閃記憶胞70包含: 一 P 型井(well)72 ; 一 N型源極(SOUrce)74,係形成於前述P型井72上; 一 N型汲極(drain)76,仍形成於前述p型井72上,並 相對於N型源極74 ; 一堆疊閘(Stacked gate)80,係形成於p型井72表面, 並介於N型汲極(drain)76與N型源極74之間;其中·· g亥堆疊閘80由上至下分別爲:一控制閘(control gate) 78、依序由氧化矽/氮化矽/氧化矽等構成之絕緣層82/84 /86及一浮置閘^^丨丨!^ gate)88。 4 1220569 惟前述NAND型快閃記憶胞70仍有其缺點: 如第二圖所示,爲習知NAND型快閃記憶胞70之記憶 胞陣列700的剖面示意圖,又第三圖爲習知NAND型快閃 記憶胞70之陣列700的等效電路圖。如第二、三圖所示, 所有的NAND型快閃記憶胞70都是形成在同一 P型井72 上,而P型井72上的其中一擴散區域(N型源極74或N 型汲極76)則與一位元線BL(Bit Line)連接。 在進行編碼操作時,爲誘發一福樂諾漢穿隧機制以便 對一選定的記憶胞70a執行編碼操作,係在選定之位元線 BL’上施加一位元線電壓Vbl (bit line voltage),同時在選定 的字元線WL’上施加一字元線電壓Vwl (word line voltage)。 由於被選定記憶胞70a與未被選定記憶胞70b均形成在同 一 P型井72上,故原本針對選定記憶胞70a施加的電壓也 將造成同一字元線WL’下所有未被選定記憶胞70b亦誘發 該福樂諾漢穿隧。因而使未選定記憶胞70b對選定記憶胞 70a之操作造成嚴重干擾,進而造成該快閃記憶體失去其編 碼選擇性(programming selectivity),並導致該快閃記憶體之 效能大幅下降。 基於前述問題,申請人先前提出第90128377號「一種 可隨機編碼之非揮發半導體記憶體」發明專利申請案,以 尋求解決之道。其中一實施例係如其圖四所示(請參閱附 件公報影本所示),其包括: 一 P型基底32 ; 複數的N型深離子井34,係形成在前述P型基底32 5 1220569 上; 複數的P型淺離子井36,係形成前述N型深離子井34 內; 複數的記憶串區塊B,係設於前述的P型淺離子井36 上; 複數的淺溝絕緣層(STI layer)38,係形成在P型基底32 上,並介於各P型淺離子井36之間,使其間的記憶串區塊 B相互隔離; 複數的位元線BL,其位於P型基底32上方,並透過 插塞(plug)40延伸至淺離子井36。 在前述架構下的快閃記憶體係由P型淺離子井36構成 一記憶串區塊B的共通電極,由於P型淺離子井36係透過 插塞40與位元線BL電連接,故等同一埋入式位元線 (Buried bit line)設計。在此狀況下,欲進行一編碼操作時, 係施加一 5V的正電壓在位元線BL上,另在選定記憶胞的 字元線WL上施加一 10V的負電壓,即可產生福樂諾漢穿 隧機制以完成編碼操作。由於相鄰記憶串區塊B係由淺溝 絕緣層38相互隔離,故同一字元線下未被選定的記憶胞因 位在隔離的其他P型淺離子井內,故不虞誘發福樂諾漢穿 隧機制,從而可有效解決由NAND型快閃記憶體之缺點。 由於前述快閃記憶體設計極具進步性,乃獲核准公告(公 告第五二三九一七號)。 在前述專利案除揭露一創新的快閃記憶體構造外,亦 提出一特殊的工作模式,如第四圖所示’其係在選定記憶 1220569 胞的字元線上施加負電壓,執行編碼(PGM)操作。而在選定 記憶胞的字元線上施加正電壓,執行抹除(ERS)操作。此與 傳統快閃記憶體之編碼/抹除操作的電壓形式適爲相反( 如第五圖所示,編碼以正電壓操作,抹除以負電壓操作) 。經進一步探討快閃記憶體的操作特性,可發現前述專利 案的工作模式運用在多重狀態儲存(multi-level storage)操作 時,將可進一步提升其導通性(conductivity)及有效避免因干 擾產生的誤動作: 如第六圖所示,係傳統快閃記憶體記憶胞的臨界電壓 (Vth,threshold voltages)分佈示意圖,其揭示抹除操作是位在 負的電壓範圍,多重狀態儲存則在正的電壓範圍操作,就 多重狀態儲存而言,如其電壓範圍係在1〜3伏特,則意味 著每一種資料狀態分配到電壓範圍將會很窄,在此狀況下 ,即必須放大多重狀態儲存的電壓範圍,例如拉開到1〜5 伏特,但拉開臨界電壓範圍的結果是必須加大導通電壓 (VPass),方能產生足夠的電壓差以誘發福樂諾漢穿隨,而加 大導通電壓的結果勢必增加熱能消耗,並違背快閃記憶體 期望在低工作電壓下操作的趨勢。而根據申請人先前提申 且核准公告第五二三九一七號發明專利案之操作方法,則 可有效解決前述陷於兩難的問題。 再者,由於臨界電壓有隨時間增長而遞增的趨勢,故 前述專利案雖令抹除動作操作在正電壓範圍,仍須對前述 趨勢加以抑制,以避免臨界電壓提高造成導通電壓必須同 時提高的狀況。 7 1220569 【發明內容】 因此,本發明主要目的在提供一種可提高快閃記憶體 在多重狀態儲存操作時之導通性並有效避免干擾的操作方 法。 爲達成前述目的採取的主要技術手段係令快閃記憶體 的抹除操作在正値的臨界電壓範圍,又令多重狀態儲存操 作在負値的臨界電壓範圍;由於多重狀態儲存係操作在負 電壓範圍,其拉大電壓範圍時,將臨界電壓之負値愈大, 與導通電壓間的電壓差即愈大,故可獲致理想的導通性 (conductivity)及避免干擾產生; 又在正電壓範圍執行的抹除操作係進一步配合一自我 收歛手段,可有效避免其臨界電壓隨時間增長而提高。 前述快閃記憶體包含有: 一第一導電型基底; 複數的第二導電型深離子井,係形成在前述第一導電 型基底上; 複數的第一導電型淺離子井,係形成前述第二導電型 深離子井內; 複數的記憶串區塊,係設於前述的第一導電型淺離子 井上; 複數的淺溝絕緣層(STI layer),係形成在第一導電型基 底上,並介於各淺離子井之間使其相互隔離; 複數的位元線,其位於第一導電型基底上方,並透過 8 1220569 插塞(plug)延伸至淺離子井;其中: 每一記憶串區塊係由複數的記憶胞串接構成,其一端 連接有一選擇電晶體; 又每一記憶胞包括相對形成在第一導電型淺離子井上 的擴散汲極與擴散源極、一設於第一導電型淺離子井表面 且介於前述汲極/源極間的浮置閘、一設於浮置閘上端的 控制閘;該控制閘又與一字元線連接。 以前述之記憶體構造’在編碼操作模式下係施加一負 電壓予字元線,又施加一正電壓予位元線,由位元線透過 插塞送至淺離子井使其構成一共通電極,藉以在淺離子井 與被選定記憶胞的浮置閘間誘發福樂諾漢穿隧,使浮置閘 上的電子注入淺離子井中,以完成編碼動作。 又在抹除操作模式下係施加一正電壓予字元線,在選 擇電晶體的源極線上施加一負電壓,並令位元線浮置(float) ,藉以誘發福樂諾漢穿隧使淺離子井中的電子注入浮置閘 中,以完成抹除動作。 前述抹除操作之自我收歛手段係在字元線上施加一正 電位脈波信號後,緊接著施加一負電位脈波信號,而在源 極線施加一負電位脈波信號後,緊接著在位元線上施加一 正電位脈波信號,以形成逆放(discharge)而令浮置閘中釋回 少數電子,以有效抑制記憶胞之臨界電壓不隨時間增長而 遞升。 前述自我收歛手段因施加逆放電壓高低與脈波寬度的 差異而產生不同的收歛速度。 1220569 【實施方式】 本發明主要係令快閃記憶體的抹除操作執行在正値的 臨界電壓範圍,令多重狀態儲存執行在負値的臨界電壓範 圍(如第七圖所示),並使抹除操作同時具備自我收歛功 能,以抑制臨界電壓隨時間增長而遞升。爲便於瞭解其具 體技術手段與工作原理,謹配合一具體的記憶胞陣列說明 如后: 首先如第八圖所示,該記憶胞陣列包含: 一第一導電型基底10 ; 複數的第二導電型深離子井12,係形成在前述第一導 電型基底10上; 複數的第一導電型淺離子井14,係形成前述第二導電 型深離子井12內; 複數的記憶串區塊Μ,係設於前述的第一導電型淺離 子井14上; 複數的淺溝絕緣層(STI layer)16,係形成在第一導電型 基底12上,並介於各淺離子井14之間使其相互隔離(請 配合參閱第九圖所示); 複數的位元線BL,其位於第一導電型基底1〇上方, 並透過插塞(plug)18延伸至淺離子井14 ;其中··於本實施 例中,前述第一導電型係爲P型,第二導電型係爲N型。 又每一記憶胞20包括由相對形成在淺離子井14上的 擴散區域所構成之汲極22與源極24、一設於淺離子井η 10 1220569 表面且介於前述汲極22/源極24間的浮置閘26、一設於 浮置閘26上端的控制閘28 ;其中,浮置閘26可由ON〇結 構構成,該控制閘28又與一對應的字元線WL (請配合參 閱第十圖所示)連接。 第十圖所示者係前述記憶胞陣列的等效電路圖,該記 憶串區塊Μ的複數記憶胞20係相互串聯,該記憶串之一端 連接一選擇電晶體Τ。 利用前述記憶胞陣列可使抹除操作在正値的臨界電壓 範圍執行,多重狀態儲存則在負値的臨界電壓範圍執行, 具體的操作方法係如以下所述: 在編碼操作模式下,係施加一負電壓予選定的字元線 WL,又施加一正電壓予選定的位元線BL,由位元線BL透 過插塞18送至淺離子井14使其構成一共通電極,在此狀 況下,將在淺離子井14與被選定字元線WL上的浮置閘26 間誘發福樂諾漢穿隧,使浮置閘26上的電子注入淺離子井 14中,使得記憶胞具有負値的臨界電壓,以完成編碼動作 。前述施加予字元線WL與位元線BL上正/負電壓値可爲 第十一圖所示數値。 由於多重狀態儲存係如前述編碼操作模式在負値的臨 界電壓範圍執行,故每一狀態可分別到較寬的電壓範圍, 且其電壓範圍愈大,表示其負値愈大,而與導通電壓間的 電壓差即相對愈大,故可獲致理想的導通性。 又在抹除操作模式下,係施加一正電壓予字元線WL, 在選擇電晶體Τ的源極線SL上施加一負電壓,並令位元線 1220569 BL浮置(float),藉以誘發福樂諾漢穿隧,使淺離子井14中 的電子注入浮置閘26中,以完成抹除動作。 前述抹除操作係在正値的臨界電壓範圍內執行,由於 其爲單一狀態,並無編碼模式因多重狀態儲存而須加大工 作電壓範圍以致造成臨界電壓與導通電壓同時提高的問題 ,但由於抹除操作之臨界電壓高低仍與時間長短呈正比( 如第十二圖之實線所示),換言之,抹除操作時間愈長, 臨界電壓即相對愈高,爲有效抑制此種趨勢,本發明在執 行抹除操作時將同時進行一自我收歛手段,其係在福樂諾 漢穿隧誘發完成後產生一適長時間的逆放(discharge)動作, 使臨界電壓收歛在一特定値,以有效防止其隨時間增長而 遞升。 ! 前述自我收歛手段之具體方式請參閱第十三圖所示, 係於抹除操作時,在字元線WL上施加一正電位脈波信號 ,在源極線SL施加一負電位脈波信號,在此狀態下將誘發 福樂諾漢穿隧,其後再產生一逆放信號SP,其係在字元線 WL上施加一負電位脈波信號,在位元線BL上施加一正電 位脈波信號,並使源極線SL轉爲浮置,在此狀態下將由浮 置閘26釋回少數電子至淺離子井14,而使臨界電壓略微拉 回,藉以抑制記憶胞之臨界電壓不隨時間增長而遞升。 前述自我收歛手段因施加逆放信號SP的電位高低與脈 波寬度W的差異而產生不同的收歛速度。在第十二圖中揭 示不同條件下呈現的臨界電壓收歛狀況,其中,由▲符號 構成的曲線表示逆放信號SP中的字元線WL電位爲-8V, 12 1220569 位元線電位爲7V,其寬度w爲14 us。又,由•符號構成 的曲線表示逆放信號SP中的字元線WL電位爲-7V,位元 線電位爲7V,其寬度W爲80 us。由符號構成的曲線表 示逆放信號SP中的字元線WL電位爲-6V,位元線電位爲 7V,其寬度W爲600 us。前述三種狀況僅爲表示逆放信號 sp的電場強度/時間不同,反應在收歛速度上的差異。 由上述說明可知,本發明係令快閃記憶體的抹除操作 在正値的臨界電壓範圍內執行,又令多重狀態儲存操作在 負値的臨界電壓範圍執行;由於多重狀態儲存係操作在負 電壓範圍,其拉大電壓範圍時,將臨界電壓之負値愈大7 與導通電壓間的電壓差即愈大,故可獲致理想的導通性 (conductivity)及避免干擾產生;又在抹除操作方面則進一步 配合一自我收歛手段,使臨界電壓收歛在一設定値,藉以 避免臨界電壓隨時間增長而提高,影響記憶胞陣列操作時 的導通性。以該等方法確已具備顯著的實用性與進步性, 並符合發明專利要件,爰依法提起申請。 【圖式簡單說明】 (一)圖式部分 第一圖:係習用快閃記憶體之記憶胞示意圖。 第二圖:係習用NAND型記憶胞陣列之剖面示意圖。 第三圖:係習知NAND型快閃記憶胞陣列的等效電路圖。 第四圖:係公告第523917號專利案之記億胞臨界電壓分佈 示意圖。 13 1220569 第£圖:係傳統記憶胞臨界電壓分佈示意圖。 UAH:係傳統記憶胞多重狀態儲存之臨界電壓分佈示意 圖。 第七圖:係本發明多重狀態儲存之臨界電壓分佈示意圖。 第八圖··係本發明一記憶胞陣列剖面圖。 第九圖:係本發明又一記憶胞陣列剖面圖。 第十圖:係本發明記憶胞陣列之等效電路圖。 第十一圖:係本發明之工作電壓數値表。 第十二圖:係本發明之臨界電壓收歛特性曲線圖。 第十三圖:係本發明逆放信號之波形示意圖。 附 件:公告第五二三九一七號專利公報影本。 12深離子井 16淺溝絕緣層 20記憶胞 24源極 28控制閘 Τ選擇電晶體 WL字元線 (二)元件代表符號 10基底 14淺離子井 18插塞 22汲極 26浮置閘 Μ記憶串區塊 BL位元線 14
Claims (1)
1220569 办年又料日丨,二 補无j 拾、申請專利範圍 1 ·一種非揮發性記憶體之編碼及抹除操作方法,係 令快閃記憶胞陣列的抹除操作在正値的臨界電壓範圍,又 令多重狀態儲存操作在負値的臨界電壓範圍;其中,在正 電壓範圍執行的抹除操作係進一步執行一自我收歛手段, _ 該自我收歛手段係在字元線上施加一正電位脈波信號後, _ 緊接著施加一負電位脈波信號,而在源極線施加一負電位 脈波信號後,緊接著在位元線上施加一正電位脈波信號, 又使源極線轉爲浮置,以形成逆放(discharge)而令浮置閘中 _ 釋回少數電子,藉此令臨界電壓値收歛於一設定値,以有 效避免臨界電壓隨時間增長而提高。 - 2·如申請專利範圍第1項所述非揮發性記憶體之編 碼及抹除操作方法,該記憶胞陣列包含有: 一第一導電型基底; 至少一第二導電型深離子井,係形成在前述第一導電 型基底上; 至少一第一導電型淺離子井,係形成前述第二導電型 鲁 深離子井內; 至少一記憶串區塊,係設於前述的第一導電型淺離子 井上; 複數的淺溝絕緣層(STI layer) ’係形成在第一導電型基 、 底上,並介於各淺離子井之間使其相互隔離; 複數的位元線,其位於第一導電型基底上方,並透過 插塞(plug)延伸至淺離子井;其中: 15 1220569
每一記憶串區塊係由複數的記憶胞串接構成,其一端 連接有一選擇電晶體; 又每一記憶胞包括相對形成在第一導電型淺離子井上 的擴散汲極與擴散源極、一設於第一導電型淺離子井表面 且介於前述汲極/源極間的浮置閘、一設於浮置閘上端的 控制閘;該控制閘又與一字元線連接。 3 ·如申請專利範圍第1或2項所述非揮發性記憶體 之編碼及抹除操作方法,該抹除操作模式下係施加一正電 壓予字元線,在選擇電晶體的源極線上施加一負電壓,並 令位元線浮置(float),藉以誘發福樂諾漢穿隧使淺離子井中 的電子注入浮置閘中,以完成抹除動作。 4·如申請專利範圍第3項所述非揮發性記憶體之編 碼及抹除操作方法,該自我收歛手段因施加逆放電壓高低 與脈波寬度的差異而產生不同的收歛速度。 5 ·如申請專利範圍第2項所述非揮發性記憶體之編 碼及抹除操作方法,第一導電型爲P型,第二導電型爲N 型。 6·如申請專利範圍第2項所述非揮發性記憶體之編 碼及抹除操作方法,該浮置閘係由一 0N0結構構成。 拾壹、圖式 如次頁 16
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW92109862A TWI220569B (en) | 2003-04-28 | 2003-04-28 | Encoding and erasing operation method of nonvolatile memory |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW92109862A TWI220569B (en) | 2003-04-28 | 2003-04-28 | Encoding and erasing operation method of nonvolatile memory |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI220569B true TWI220569B (en) | 2004-08-21 |
TW200423387A TW200423387A (en) | 2004-11-01 |
Family
ID=34076126
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW92109862A TWI220569B (en) | 2003-04-28 | 2003-04-28 | Encoding and erasing operation method of nonvolatile memory |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI220569B (zh) |
-
2003
- 2003-04-28 TW TW92109862A patent/TWI220569B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
TW200423387A (en) | 2004-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI391935B (zh) | 用於程式化非揮發性電荷儲存記憶體單元之基板電子注入技術 | |
US9036421B2 (en) | Strings of memory cells having string select gates, memory devices incorporating such strings, and methods of accessing and forming the same | |
US8792280B2 (en) | Strings of memory cells having string select gates, memory devices incorporating such strings, and methods of accessing and forming the same | |
US8488387B2 (en) | Thermally assisted dielectric charge trapping flash | |
JP4040534B2 (ja) | 半導体記憶装置 | |
TWI717759B (zh) | 半導體記憶裝置 | |
US20040232473A1 (en) | [flash memory cell, flash memory cell array and manufacturing method thereof] | |
JP2008160113A (ja) | 不揮発性メモリ素子及びその動作方法 | |
JP2006093695A (ja) | 不揮発性メモリ素子及びその形成方法 | |
US7057940B2 (en) | Flash memory cell, flash memory cell array and manufacturing method thereof | |
WO2008007730A1 (fr) | Mémoire à semiconducteur non volatile et procédé d'entraînement associé | |
TWI390709B (zh) | 用於抹除記憶體裝置之方法以及多階程式化記憶體裝置 | |
JP2009532911A (ja) | メモリデバイスを消去、書き込みする方法 | |
US7974136B2 (en) | Method for erasing a flash memory cell or an array of such cells having improved erase coupling ratio | |
WO2008007731A1 (en) | Nonvolatile semiconductor memory and its drive method | |
US9356105B1 (en) | Ring gate transistor design for flash memory | |
JP2005236139A (ja) | 不揮発性半導体記憶装置およびその駆動方法並びに不揮発性半導体記憶装置の製造方法 | |
KR100762262B1 (ko) | 비휘발성 메모리 소자 및 그 형성방법 | |
TWI220569B (en) | Encoding and erasing operation method of nonvolatile memory | |
WO2008041536A1 (fr) | Dispositif de stockage à semi-conducteurs non volatile et son procédé de fonctionnement | |
US6839284B1 (en) | Method of programming and erasing a non-volatile semiconductor memory | |
JP3420132B2 (ja) | 不揮発性半導体記憶装置 | |
US20080316831A1 (en) | Nonvolatile semiconductor device, system including the same, and associated methods | |
US20100008143A1 (en) | Nonvolatile semiconductor memory device and control method thereof | |
TWI281249B (en) | NAND-type non-volatile memory |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |