TW589568B - Serial ATA control circuit capable of automatically switching the connection path - Google Patents

Serial ATA control circuit capable of automatically switching the connection path Download PDF

Info

Publication number
TW589568B
TW589568B TW091132453A TW91132453A TW589568B TW 589568 B TW589568 B TW 589568B TW 091132453 A TW091132453 A TW 091132453A TW 91132453 A TW91132453 A TW 91132453A TW 589568 B TW589568 B TW 589568B
Authority
TW
Taiwan
Prior art keywords
control circuit
switch
circuit
controller
switching
Prior art date
Application number
TW091132453A
Other languages
English (en)
Other versions
TW200407767A (en
Inventor
Jin-Yi Jiang
Tze-Shian Wang
Original Assignee
Via Tech Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Tech Inc filed Critical Via Tech Inc
Priority to TW091132453A priority Critical patent/TW589568B/zh
Priority to US10/638,414 priority patent/US7085861B2/en
Publication of TW200407767A publication Critical patent/TW200407767A/zh
Application granted granted Critical
Publication of TW589568B publication Critical patent/TW589568B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network

Description

589568 五、發明說明(1) *勒=ί明係有關於一種串列ATA控制電路,尤指一種可 自動刀換路之串列ATA 、 切換萝罟舫人 具王箦係利用稷數個 盥串mTA二:切換裝置控制器,可自動切換璋控制電路 料:取” ΐ制器中收發器之連接路徑,冑以使系統之資 抖存取效能達到最高者。 心貝 訊產ίίί及:業的高度發展以及人們對資 力於久錄@ ^傳輪速度的要未日益增加,使得業者不斷致 ,種傳輸介面規格的開發。就介面 :::斷的嘗試開發,終於有串列(seria
:::聿使傳輸速率一舉提昇到每秒以Gigab U 傅輸速率,貫是業界一重大突破。 示。Π要細控制電路係如第1圖所 /、王要構造係包含有_篦—由 . 第二串列ΑΤΑ控制器i 4 ,J:中第电u技制器1 2及一 古一 具中弟一串列ΑΤΑ控制哭1 9辞 有一弟一記憶體存取控制器丄2丄、_ ^ :;1 2 及-第二收發器i 2 5 ;第1歹丨ATA f -收發器1 2 3 有-第二記憶體存取控制:τΠΙΑ、ΤΑ_;制= 及-第四收發器1 4 5。各收發哭可八幻:收每為1 4 3 7、第二璋"9、第三璋過第—璋12 串列式ΑΤΑ裝置。 四埠1 4 9而連接 由於一般電腦所設置供#用I^ 接器之外觀都一樣/使用者無法由連接^八^裝置之連 個連接器是連接到#個串列ΑΤΑ控制哭卜硯分辨那/ 控制器""…組收發器,若插接。兩個 第5頁 589568 五、發明說明(2) 而其所連接之i皇说^ # A控制器時,將^ j 之兩組收發器剛好屬於同一串列AT 而另一自$ίΛ 、 列八丁人裝置成為主裝置(肋^61·), 法同時進行資A料裝广置則^為副裝置(31^),兩裝置將無 個串列ΑΤΑ控制哭子的V"熱輪動作°如此將無法有效利用兩 .^ , 制即的優勢,而造成系統資源的浪費。 ’如何針對上述習用控制電路的缺 時所發生的問題楹屮一插虹味^电格扪袱站U及使用 有效利用資源的=構;計出-種可 一亩g蚀田i費且可大幅提高整體傳輸效率,長久以來 ί 用者殷切盼望及本發明人欲行解決之困難點所在 及銷t:士基於多年從事於資訊產業的相關研究、開發 務經驗,75思及改良之意念,經多方設計 t讨二试作樣品及改良後,終於研究出一種可自動切換 徨之串列ΑΤΑ控制電路,以解決上述之問題。爰是,、 本叙明之主要目的,在於提供一種可自動切換路秤 串列ΑΤΑ控制電路,其主要係利用複數個切換 ς 與各璋…,可切換控制路徑而使傳輸^ 本發明之次要目的,在於提供一種可自動切換路秤 串列ΑΤΑ控制電路,其各切換裝置尚可配合一切換 制器’藉以偵列ΑΤΑ裝置之插接狀況而決定各蜂: 電路與各收發器之填接路徑者。 工 本發明之又一 |的,在於提供一種可自動切換路, 串列ΑΤΑ控制電路,其切換裝置係可包含有複數個開關器 589568 五、發明說明(3) ’措由各開 本發明 串列ΑΤΑ控 換埠控制電 茲為使 之功效有進 配合詳細之 請參閱 。以兩個串 串列A Τ Α控 2 2 1、一 收發器分別 控制電路2 路2 6 5及 第二串 取控制器2 4 各收 第一埠控制 控制電路2 另設有 連接各埠控 I置。該切 電路所對應 由各輸出端 關器之開 之又一目 制電路, 路與收發 貴審查 一步之瞭 說明,說 第2圖, 列A Τ A控 制器2 2 第一收發 透過一切 6 1、第 第四埠控 列ΑΤΑ控 4 1、一 發器分別 電路2 6 6 5及第 一切換裝 制電路, 換裝置控 連接器\ 發出訊號 啟與關閉而改變控 的,在於提供一種 其切換裝置係可為 器之連接路徑者。 委員對本發明之特 解與認識,謹佐以 明如後: 係本發 制器之 中至少 器2 2 換裝置 二埠控 制電路 制器2 第三收 透過切 1、第 四埠控 置控制 而其複 制器2 未顯示 控制各 明一較佳實 糸統為例, 設有一第一 3及一第二 2 8 1 與 2 制電路2 6 2 6 7° 4亦至少設 發器2 4 3 換裝置2 8 二埠控制電 制電路2 6 器2 9 ,其 數個輪出端 9可由各偵 )之串列AT A 切換裝置, 制路徑者。 可自動切換路徑之 多工器’措以切 徵、結構及所達成 較佳之實施圖例及 施例之電路方塊圖 如圖所示,其第一 吕己憶體存取控制器 收發器2 2 5。各 8 3連接到第一埠 3 、第三埠控制電 有一 記憶體存 及一第四收發器2 5與2 8 7連接到 路2 6 3、第三埠7。 複數個偵測端分別 則分別連接各切換 測端偵測各埠控制 裝置插接情形,而 藉以切換各埠控制
第7頁 五、發明說明(4) ^例2制,锉,而使系統之資料傳輸效率達到最高。 第一埠控制:—第一串列ATA裝置(未顯示)插接到對應於 制器都尚未、卓=f 6 1之連接器上時,由於各串列ATA控 切換裝置將ί ΐ ί列ATA褒置,故切換裝置控制器控制各 制器(如第一由土控制電路2 6 1連接到任一串列ΑΤΑ控 器2 2 3 ) 列ΑΤΑ控制器2 2 )之收發器(如第一收發 方式動作。,都可使該串列ΑΤΑ裝置以主裝置(master·)之 蟑控:列?裝置(未顯示)插接到對應於任-於第:苐二埠控制電路2 6 3 )之連接哭時,由 %弟一串列ΑΤΑ控制哭? ? ^ 史伐口口时Φ 換控制器2…二人 接串列m裝置,故切 埠控制電換裝置2 8 5或287將第二 2 4 5,!連接到第三收發器2 4 3或第四收發器 #由弟—串列ΑΤΑ控制器2 4來控制。 於久他的串列ΑΤΑ裝置插接於剩餘之連接哭,由 置ur將其有…^ 器,作為一副穿置G '制電路連接到任-剩餘之收發 』衣置(slave )使用。 =,,,第二串列ATA裝置亦可為一主 亦即第一串列ΑΤΑ梦詈盥错 士 I ^master; 而使資料傳輸之;ί以數個串列ΑΤ…器的優點, 連接器所屬之串列hA 用者也無需費心辨識各 任-連接器,由二t:是那一個,❿可隨意插接於 连接的_切換1置控制器29自㈣#
五、發明說明(5) 接路徑。 丄处貫施例中,々 關器2 8 Θ ,各開關器 切換裝置係包含有複數個開 控制電路,藉由切換裝 9之輸入端分別連接對應之璋 之開啟與關閉來改變各:制器2 9控制各開關器2 8 9 。又,各切換襄I 匕制電路與各收發器之連接路@ 該切換裝置ίΠΓ工器來提供同樣的切換效 或於作業系統中之 Μ ^ =之切換規則可於Β I os中設定, 2 9中藉手動控制^,叹定控制,亦可於切換裝置控制器 •綜上所述,卷4關’而由硬體自動偵測指定者。 路,尤指一種可:J本發明係有關於-種串列ΑΤΑ控制電 要係利用複數個切換::::之串列ΑΤΑ ·制電路,其主 切換埠控制電路鱼二二配5 -切換裝置控制器,可自動 藉以使系統之資;^列人控制器中收發器之連接路徑, 富有新穎性、進牛:取效忐達到最南|。故本發明實為-制由抹i μ 進步性,及可供產業利用功效者,應符合專 = 牛無疑,爰依法提請發明專利申請,懇請貴審 一委貝早日賜予本發明專利,實感德便。 隹以上所述者,僅為本發明之一較佳實施例而已,並 非用來限定本發明實施之範圍,即凡依本發明申請專利範 圍所述之形狀、構造、特徵及精神所為之均等變化與修飾 ’均應包括於本發明之申請專利範圍内。
589568 五、發明說明(6) 圖號簡單說明: 12 第一串 121 第一記 12 3 第一收發器 125 1 2 7 第一埠 129 14 第二串列ΑΤΑ控制器 14 1 第二記憶體存取控制器 14 3 第三收發器 145 1 4 7 第三埠 149 2 2 第一串列ΑΤΑ控制器 2 2 1 第一記憶體存取控制器 2 2 3 第一收發器 2 2 4 第二串列ΑΤΑ控制器 2 4 1 第二記憶體存取控制器 列ΑΤΑ控制器 憶體存取控制 發器 器 第二收發器 第二琿 第四收發器 第四璋 2 5 第二收發器 2 4 3 第 二 收 發 器 2 4 5 第 四 收 發 器 2 6 1 第 — 埠 控 制 電 路 2 6 3 第 二 埠 控 制 電 路 2 6 5 第 —— 埠 控 制 電 路 2 6 7 第 四 璋 控 制 電 路 2 8 1 第 -^ 切 換 裝 置 2 8 3 第 - 切 換 裝 置 2 8 5 第 二 切 換 裝 置 2 8 7 第 四 切 換 裝 置 2 8 9 開 關 器 2 9 切 換 裝 置 控 制 器
第10頁 589568
第11頁

Claims (1)

  1. 589568 六 申請專利範圍 •一種可自動切換路徑之串列ATA控制電路,其主要構 造係包含有·· 複數個串列ΑΤΑ控制器,各串列ATA控制器至少包含有 一記憶體存取控制器及二收發器; 冷复數個埠控制電路,可用以連接串列裝置;及 複,個切換裝置,各切換裝置包含有複數個輸入端及 一,出端,其輸出端分別連接對應之收發器,而輸 2 連接於各埠控制電路,可切換各埠控制 安路所連接之收發器者。 如申凊專利範圍第1項所述之 裝置係白入古、—去 二 電路’其中该切換 、查杻 有稷數開關器,各開關哭之鈐入媸八,丨 連接對應之埠栌制雷敗 ^ , 卿如之輸入為分別 .如申請專利範:第2項所二端則連接至收發器。 切換裝置控制器,其複數$ 電路,尚包含有一 電路,輸出端則連接各切換裝2^分別連接各埠控制 埠控制電路連接串列ΑΤΑ裝置’可由偵測端偵測各 出訊號至各切換裝置以切二=狀況,而由輸出端發 4 之連接路徑。 、σ 控制電路與各收發器 如申請專利範圍第3項所‘ 衣置控制裔係發出訊號控吿 制電路,其中該切換 如申-J利:換控制路徑者。 “之開 〒巧專利也圍第丄項所 $ 衣置係可為—多工器者。^钇制電路,其中該切換 如申請專利範圍第3項、 技制電路,其中該切換 第12頁 六、申請專利範圍 7 裝置控制器係可程式控制者。 種 自動切換 y各 ^ τ; Ϊ A Τ Α fi- t 造係包含有: k之串列ATA控制電路,其主要構 複數個串列ATA控制器,各串列ata ,記憶體存取控制器及二收發器;至…有 制電路’可用以連接串列m裝置;及 c置,分別連接各埠控制電路與各收 8 4;專:蟑控制電路所連接之收發器者。 ::π專利视圍弟7項所述 切換控制裝置包含有: 电略具中3路仕 複數個切換裝置,各 接各埠控制電路,Α Ϊ衣 稷數個輸入端分別連 及 ,'輪出端則連接對應之收發器; -切換裝置控制器’可 制電路與各收發哭 j各切換衣置以改變各埠控 如申請專利範圍“;2路f者。 10 裝置係包含有複數個ί之控制電路,其中該切換 連接對應之埠控制c ’各開關器之輸入端分別 如申請專利範圍第9項所?出端則連接至收發器。 11 裳置控制器係發出訊號;路,其中該切換 啟與關閉,藉以切換控…各開關器之開 如申請專利範圍第8項 二者。 裝置係可為一,多工器。、述之控制電路,其中該切換 如申請專利範圍第7項 、斤4之控制電路,其中該路徑 12 589568
    第14頁
TW091132453A 2002-11-04 2002-11-04 Serial ATA control circuit capable of automatically switching the connection path TW589568B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW091132453A TW589568B (en) 2002-11-04 2002-11-04 Serial ATA control circuit capable of automatically switching the connection path
US10/638,414 US7085861B2 (en) 2002-11-04 2003-08-12 Serial ATA control circuit for automatically switching connection path

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW091132453A TW589568B (en) 2002-11-04 2002-11-04 Serial ATA control circuit capable of automatically switching the connection path

Publications (2)

Publication Number Publication Date
TW200407767A TW200407767A (en) 2004-05-16
TW589568B true TW589568B (en) 2004-06-01

Family

ID=32173887

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091132453A TW589568B (en) 2002-11-04 2002-11-04 Serial ATA control circuit capable of automatically switching the connection path

Country Status (2)

Country Link
US (1) US7085861B2 (zh)
TW (1) TW589568B (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7346135B1 (en) 2002-02-13 2008-03-18 Marvell International, Ltd. Compensation for residual frequency offset, phase noise and sampling phase offset in wireless networks
US7263153B2 (en) * 2002-10-09 2007-08-28 Marvell International, Ltd. Clock offset compensator
US7319705B1 (en) 2002-10-22 2008-01-15 Marvell International Ltd. Programmable pre-emphasis circuit for serial ATA
US7246192B1 (en) 2003-01-10 2007-07-17 Marvell International Ltd. Serial/parallel ATA controller and converter
US8930583B1 (en) 2003-09-18 2015-01-06 Marvell Israel (M.I.S.L) Ltd. Method and apparatus for controlling data transfer in a serial-ATA system
US7590776B1 (en) * 2003-12-24 2009-09-15 Emc Corporation Data storage techniques utilizing host-side multiplexers
US7111158B1 (en) * 2003-12-24 2006-09-19 Emc Corporation Techniques for transitioning control of a serial ATA device among multiple hosts using sleep and wake commands
US7958292B2 (en) 2004-06-23 2011-06-07 Marvell World Trade Ltd. Disk drive system on chip with integrated buffer memory and support for host memory access
JP2006101177A (ja) * 2004-09-29 2006-04-13 Fujitsu Ltd データ転送装置
TWI265427B (en) * 2004-12-16 2006-11-01 Rdc Semiconductor Co Ltd Selectively switchable bus connecting device for chip device
JP4404023B2 (ja) * 2005-06-30 2010-01-27 セイコーエプソン株式会社 データ転送制御装置及び電子機器
JP4442523B2 (ja) * 2005-06-30 2010-03-31 セイコーエプソン株式会社 データ転送制御装置及び電子機器
JP4337783B2 (ja) * 2005-06-30 2009-09-30 セイコーエプソン株式会社 データ転送制御装置及び電子機器
US8516190B1 (en) * 2008-09-26 2013-08-20 Nvidia Corporation Reporting logical sector alignment for ATA mass storage devices
US9846665B2 (en) * 2014-11-05 2017-12-19 Stmicroelectronics Asia Pacific Pte Ltd Chip synchronization by a master-slave circuit
EP3229437A1 (en) * 2016-04-07 2017-10-11 Walter Steven Rosenbaum Communication device and method for protecting a communication system against applying unauthorized code

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3279248B2 (ja) * 1998-02-27 2002-04-30 日本電気株式会社 スイッチ機構およびこれを有するディスクアレイ装置およびコンピュータシステム
US6854045B2 (en) * 2001-06-29 2005-02-08 Intel Corporation Hardware emulation of parallel ATA drives with serial ATA interface
US6845420B2 (en) * 2001-10-11 2005-01-18 International Business Machines Corporation System for supporting both serial and parallel storage devices on a connector
US7281063B2 (en) * 2003-07-22 2007-10-09 Hewlett-Packard Development Company, L.P. Signal routing circuit board coupling controller and storage array circuit board for storage system

Also Published As

Publication number Publication date
US7085861B2 (en) 2006-08-01
TW200407767A (en) 2004-05-16
US20040088441A1 (en) 2004-05-06

Similar Documents

Publication Publication Date Title
TW589568B (en) Serial ATA control circuit capable of automatically switching the connection path
CN108140001A (zh) 通用串行总线(usb)分叉电缆
CN108369567A (zh) 通用串行总线(usb)电缆中增加的数据流
CN101281421B (zh) Usb接口转接装置
US11860805B2 (en) Terminal device, adapter, and charging method
US10380049B2 (en) Multi-host supported universal serial bus hub and automobile head unit using the same
CN104461992B (zh) 电子装置
JP2012226457A (ja) インターフェイス装置、配線基板、及び情報処理装置
CN109062846B (zh) 通用串行总线装置及其操作方法
CN107544653A (zh) 一种USB Type‑C接口及移动设备
CN204155267U (zh) 一种otg usb接口电路
CN204835056U (zh) 一种usb传输设备
CN102298562A (zh) 一种线与仲裁总线互联的方法、装置和系统
TWM471621U (zh) 電腦裝置及其中之識別裝置
JPH01205222A (ja) コネクタ共用化装置
CN112988636B (zh) 用于数据加速处理的系统、板卡和电子设备
CN202205908U (zh) 音频连接器之插头、插座及其组合构造
TWI275000B (en) Dynamic switching method and system of media transfer protocol and mass storage class for portable multimedia device
CN104346302B (zh) 切换开关及电子装置
CN211019184U (zh) 一种基于数据接口的数据线兼容电路
CN108197056A (zh) C型通用串行总线传输线及传输装置
CN111260044B (zh) 数据比较器、数据处理方法、芯片及电子设备
TWI665555B (zh) 用於圖形處理器的儲存裝置以及組態設定調整方法
CN206932324U (zh) 一种数模兼容的网络硬盘录像机
TWI317483B (en) Computer system, docking station, and computer connected to a network

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent