TW559922B - Low-force electrochemical mechanical processing method and apparatus - Google Patents

Low-force electrochemical mechanical processing method and apparatus Download PDF

Info

Publication number
TW559922B
TW559922B TW091122401A TW91122401A TW559922B TW 559922 B TW559922 B TW 559922B TW 091122401 A TW091122401 A TW 091122401A TW 91122401 A TW91122401 A TW 91122401A TW 559922 B TW559922 B TW 559922B
Authority
TW
Taiwan
Prior art keywords
workpiece
layer
wsid
scope
low pressure
Prior art date
Application number
TW091122401A
Other languages
English (en)
Inventor
Bulent M Basol
Cyprian E Uzoh
Jeffrey A Bogart
Original Assignee
Nutool Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nutool Inc filed Critical Nutool Inc
Application granted granted Critical
Publication of TW559922B publication Critical patent/TW559922B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/11Lapping tools
    • B24B37/20Lapping pads for working plane surfaces
    • B24B37/26Lapping pads for working plane surfaces characterised by the shape of the lapping pad surface, e.g. grooved
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23HWORKING OF METAL BY THE ACTION OF A HIGH CONCENTRATION OF ELECTRIC CURRENT ON A WORKPIECE USING AN ELECTRODE WHICH TAKES THE PLACE OF A TOOL; SUCH WORKING COMBINED WITH OTHER FORMS OF WORKING OF METAL
    • B23H5/00Combined machining
    • B23H5/06Electrochemical machining combined with mechanical working, e.g. grinding or honing
    • B23H5/08Electrolytic grinding
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/04Lapping machines or devices; Accessories designed for working plane surfaces
    • B24B37/046Lapping machines or devices; Accessories designed for working plane surfaces using electric current
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/11Lapping tools
    • B24B37/20Lapping pads for working plane surfaces
    • B24B37/22Lapping pads for working plane surfaces characterised by a multi-layered structure
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B49/00Measuring or gauging equipment for controlling the feed movement of the grinding tool or work; Arrangements of indicating or measuring equipment, e.g. for indicating the start of the grinding operation
    • B24B49/16Measuring or gauging equipment for controlling the feed movement of the grinding tool or work; Arrangements of indicating or measuring equipment, e.g. for indicating the start of the grinding operation taking regard of the load
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D5/00Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
    • C25D5/22Electroplating combined with mechanical treatment during the deposition
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D7/00Electroplating characterised by the article coated
    • C25D7/12Semiconductors
    • C25D7/123Semiconductors first coated with a seed layer or a conductive layer

Description

559922 A7 I ----------- 丨___B7 __ 五、發明説明(l ) ^ 一 本發明概有關於半導體積體電路技術,尤係關於電處 S或電化、予I置和處理技術,包括例如電鑛等材料沈積方 法,及材料去除技術例如施加於工件表面的拋光技術等。 傳統的半導體元件例如積體電路(1C)通常皆會包含一 I V·體基材般係為;^基材,及—些按序製成而會被絕 、緣材料層分開的導電材料層等0導電材料層或互接物等將 切成該1C的佈線結構。—佈線結構會藉著絕緣層或層間 介電層來與相鄰的佈線結構隔離。一般使用於矽ICS的一種 介電材料係為二氧切,雖然目前的趨勢係以低晴電材料 來取代在1C結構中的至少一些標準稠度的二氧化矽材料。 此等替代在兩性能ICS中乃是必要的,因其Rc時間常數必 須被減少以增加該電路的速度。為減少電容,在互接結構 中的面介電常數材料必須被以低k材料來取代。 以往曾有各種不同的低k材料被使用於該產業中。它 們係為有機的、無機的、旋塗的及CVD材料等。有些低K 材料係為多孔的,而具有3 〇以下的良好介電常數。如所公 知,使用低k介電質會出現許多製造上的挑戰。例如,它們 | 的低機械強度及/或對基材的不良黏性皆會在半導體產業 中造成一些問題。 1C互接物係以一金屬化製程將一導體例如銅填注於 被蝕入介電中間層的構造或凹穴中而來形成。鋼會變成該 互接用途的較佳導體,因為其具有較低的電阻及所需的電 遷移特性。目前,電鍍係為可行銅金屬化的較佳方法。 在典型的1C中,會有多層的互接結構相對於基材表面 本紙張尺度適^國國家標準(CNS) A4規格(210X297公釐)"—7~7----
•、\t— (請先閲讀背面之注意事項再填寫本頁) 559922 A7 ____ B7 ^__ 五、發明説明(2 ) 呈側向地延伸。設在各層中的互接物則可使用各種構造諸 如通孔或觸點等來被電連接。在一典型的互接物製程中, 一絕緣層會首先被設在該半導體基材上。嗣會進行圖案化 及餘刻處理’而在該絕緣層中製成例如溝槽 '孔道或接塾 等構造或腔穴。嗣,銅會被電鍍來填滿該等構造。在該等 電鍍過程中,其工件或晶圓(於此該等名詞係可互換使用) 會被置放在一晶圓載具上,且相對於一電極的陰性(一)電 壓會在當電解質或電解溶液濕化該晶圓表面與該電極時, 施加於該晶圓表面上。 當該電鍍程序完成後,一材料去除步驟例如化學機械 拋光(CMP)處理將會被進行,俾由該晶圓的頂面(亦稱為場 區)除掉過量的銅層(亦稱為銅贅物),而僅在該等小構造中 留下銅。嗣又會進行另一材料去除步驟來除掉其它的導電 層,例如在該場區上的障壁/黏接層等。在此方式中,於該 等構造内沈積銅,以及互相電隔離皆為物理性的。請注意, 該等材料去除方法乃非限制性地包括CMp、電蝕刻,及蝕 刻處理等。且,能在一步驟中由該場區來同時除掉銅和障 壁/黏接層的方法亦可被使用。 s在CMP時,被電鍍的晶圓表面會被壓著於一移動拋 光墊或拋光帶上,並在該晶圓被旋轉時來平坦化。如前所 述,此程序將會使被沈積在一特定互接平面上之各小構造 中的銅互相電隔離。在重複該等程序數次之後,多層的互 接結構將可被製成,其中在各通孔或觸接構造内的銅,將 會電連接不同的互接層面。但是,該CMp處理對低]^介電 本紙張尺度適财關家辟(CNS) A4規格⑵0><297公复)
------------------------裝----- (請先閲讀背面之注意事項再填窝本頁) ,、一-7— :線丨 559922 A7 B7 五、發明説明(3 ^ 質將會造成一些問題,此係因在處理時施加於晶圓表面上 的機械力所致。例如,當CMP時,該等低k材料可能被重 壓致將會由於低機械強度或低黏著力而造成剝離或其它的 瑕疵。該CP處理的時間愈長,則該等問題會變得愈顯著。 因此,最好能減少該CMP的時間及施加於晶圓上的力,特 別是使用低k絕緣體等。 曾有各種努力企圖來減少在CMP處理時所施之力或 壓力。亦曾有使用蝕刻或電蝕刻技術來取代CMP而由電鍍 基材的場區中除掉銅贅物者。 該CMP的不良作用乃可使用一種平面式銅沈積法來 減至最低或加以克服,其係可在該工件表面上提供一平坦 的銅薄層。一種該平面沈積技術係為電化學機械沈積 (ECMD)法。在該ECMD之一態樣中,一工件表面影響裝置 (WSID)例如一罩、塾、或一掠掃件,於至少部份的電沈積 過程中將會被使用,其時在該工件表面與該WSID之間會有 物理性接觸及相對運動。各種平面沈積方法及裝置的說 明,將可見於以下各專利案及申請案中,其皆為本發明之 文讓人所共同擁有··美國專利第6,176,992號,名稱為“電 化學機械沈積之方法及裝置,,;美國專利申請案第 09/740701號,名稱為“使用外部影響力使設於一工件的頂 部表面和空穴表面上的添加物之間造成差異的電鍍方法及 裝置乃申请於2001年12月18日;及美國專利申請案第 09/961193號’名稱為“在_工件的預定部份上控制沈積的 電鍍方法及裝置”係申請於2〇〇1年9月2〇日。在該等專利/ 6 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公楚) 五、發明説明(4 ) 申請案中所揭的方法,乃可被用來以平坦方式在一工件的 凹穴部份中或其上沈積材料。 使用ECMD方法,該工件表面會被電解液所濕化,並 相對於一亦會被該電解液濕化的電極,來作為陰極。此將 能在該工件表面上造成材料的沈積。此等技術亦可被用來 作為電蝕刻或電拋光,只要倒反所施電壓的極性,並相對 於該電極而將該工件表面作為陽極來處理。施加正性電壓 於工件表面亦可被使用於一 CMP的場合。藉著使用一 ECMD技術首先沈積一平面層,然後在同一電解液中,或 在一特定的電蝕刻或電拋光溶液中,藉倒反所施電壓來電 餘刻該平面膜層,將可獲得一非常薄的平坦沈積物。以此 方法,該沈積層的厚度能夠被以平坦方式來減少。事實上, 此蝕刻過程能夠一直持續進行,直到該場區上之全部或大 邛伤的金屬被除去為止。請注意當在電蝕刻過程中。一 WSID可被使用亦可木被使用,因為該平坦蝕刻能藉該 WSID或不使用該WSID來達成。 更詳g之,於該ECMD中,當該工件表面被WSID所掠 掃時,該工件表面會被壓抵於該WSID的表面,或反向而 為,而歷經至少一部份時間。故亦最好能減少該掠掃件表 面施加於工件表面的力,尤其是針對結構脆弱的低k材料工 件時。但是,當該力減少時,該工件表面與掠掃件表面之 間仍需保有接觸整體性。換言之,此物理性接觸必須是均 勻且可重複的,才能造成最佳的結果。因此,乃需要一種 改良的ECMD方法及裝置,俾可在平面金屬沈積或電_ 559922 五、發明説明(5 ) 時能儘量減少施加於基材表面之力,# 兀问時將該力保持均 勻地分佈在整個掠掃面積上。 > g 本發明係揭露一種可將所施之力於 々岣勻分佈於工件表 面的電化學機械處理系統。該系統包含— ° δ工件載具可供定 位或固持該工件表面及一工件表面影響裝置⑽^該 WSID係可用來將所施之力均勻地分佈於該工 " 人 Μ表面’而在 一貫施例中係包含一撓性頂層,一硬質, 、^ ’及一可壓縮 的中間層設於該頂層與底層之間。該挽性頂層會鱼工件接 觸。該撓性頂層可為-單層或複合層。該複合層可更包含 一研磨上層及一下層。 3 在另-實施例中,本發明係揭露一種系統,其包含一 WSID乃具有一第一可壓縮層及一第二可壓縮層,一硬質支 樓層設在該第-與第二可壓縮層之間,及一撓性層貼附於 第一可壓縮層,其中該撓性層會與工件表面接觸。 本發明所揭之其它實施例,包括使用本發明的方法 等,將更詳細說明於後。 圖式之簡單說明 本發明之上述及其它的目的和優點等,將可由以下各 較佳實施例之詳細說明並參閱所附圖式,而更清楚且容易 地瞭解,其中: 第1A圖示出一習知的電化學機械處理系統; 第1B圖示出一晶圓觸接一習知掠掃結構的截面; 第1C圖示出一晶圓觸接本發明之掠掃結構的截面; 第2 A圖示出一傳統晶圓表面的詳細截面·, 本紙張尺度適用中國國家標準(_) M規格(2]〇χ297公釐) 559922 A7 B7 五、發明説明 第2B圖示出第2A圖的晶圓表面具有一平坦銅層沈積 其上; 第3A圖示出本發明之一工件表面影響裝置(WSID); 第3B圖示出本發明之該WSID的立體圖; 第3C圖示出本發明之該WSID的操作示意圖; 第3D圖示出本發明之該WSID的複合層結構之一例; 第3E圖示出本發明之另一例的晶圓載具; 第4圖示出本發明之另一例的WSID ; 第5圖示出本發明之又另一例的WSID ; 第6圖示出本發明之再另一例的WSID ; 第7A與7B圖示出本發明之又再另一例的WSID ; 第7C圖示出本發明之WSID的頂層結構之一例; 第7D及7E圖係分別示出第7圖之頂層結構的上膜和下 膜; 第8A〜8C圖示出使用一習知WSID在一基材上形成一 不均句層之例;及 第8D與8E圖示出使用本發明的WSID在一基材上形成 一均勻層之例。 本發明現將被更詳細地描述,俾使能對本發明的較佳 實施例更為暸解。除了於此所揭述者外,該各實施例之不 同變化和替代亦可能依據所述之原理和内容來完成。 本發明之較佳實施例等將參照第1〜8圖來描述,在各 圖式中,相同的構件、結構物、膜層等會以相同的標號來 表示。且,於此所提供之特定參數,係僅供說明之用而非 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再填窝本頁) 訂— :線 559922 A7 B7 五、發明説明(7 ) 作為限制。 該等較佳實施例將使用製造積體電路的互接物之例 來說明。應請瞭解本發明可被用來填滿任何工件上的凹 部,或空穴等,而該工件可能有各種不同的電鍍材料,例 如 Au、Ag、Ni、Pt、Pd、Fe、Sn、Cr、Pb、Zn、Co,等 及其合金。該等空穴可被填滿上述之材料,且各種不同的 器材,諸如封裝體、平板顯示器、磁頭等皆可使用本發明。 在本發明之一實施例中,一平坦的導電層會被以一使 用一新穎的工件表面影響裝置(WSID)結構之低力度ECMD 製法來設在一晶圓表面上,其會施加均勻且較小之力於晶 圓表面上。其它的結構物亦可使用該低力度電化學機械蝕 刻(ECME)製法來被形成。在以下說明中,該ECMD及ECME 製法兩者皆被稱為化學機械處理(ECMPR),因為該二種方 法皆包含電化學處理和機械操作。 第1A圖係示出一習知的電化學機械處理系統,其可配 合本發明來使用。該ECMPR系統10包含一傳統的 WSID12,其具有開孔15等設在靠近於工件或晶圓16之處。 一支撐板13係可為多孔的,乃撐持著該WSID12,而含有小 孔14等。在本例中係示出ECMD的狀況,該晶圓16為一矽 晶圓,其會被鍍以一導電金屬,例如銅或銅合金。一晶圓 載具18會固持該晶圓16,而使該晶圓的正面20置抵於該 W SID12的頂面2 2上。該等開孔15係用來確保銅能由一電解 溶液24中均勻地沈積在該正面20上。若為電蝕刻,或進行 ECME,則可使用一沈積溶液或電解溶液,或一蝕刻溶液 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐) 10 (請先閲讀背面之注意事項再填窝本頁) 、τ· #- 559922 A7 B7 五、發明説明( 或電解溶液,來由該正面20產生均勻的電蝕刻。該WSID12 面對該晶圓正面20的頂面22係被用來作為掠掃件,而該 WSID12本身可確立流入該正面20的溶液和電場,俾供全面 性且均一地沈積或姓刻。 該ECMPR系統10亦包含一電極26,其係浸在溶液24 中。該溶液24會經由該WSID12中的開孔15等,來導通該電 極26及晶圓的正面20。若為銅之沈積,則該電極26典型係 為一銅材料。該電極26亦可為一惰性電極,例如由塗覆Ti 的Pt所製成者。一銅電解溶液之例為具有添加物例如加速 劑、抑制劑、均整劑、氯化物等之硫酸銅溶液,該等添加 劑係普遍使用於該產業中者。 當操作時,該WSID12的頂面22會掠掃該晶圓正面20, 至少在其部份的製程時間内。請注意該WSID12並不需要在 該ECMPR的全部時間内來形成接觸。要沈積平坦膜層例如 銅時,該晶圓正面20會相對於該電極26來形成陰極(負 性),而該電極26則成為陽極。當要電蝕刻時,則該晶圓表 面20會被設成比該電極26更為陽性。 該WSID12可包括一頂層28,一中間層30及一底層32。 該頂層28可由一研磨材料製成,例如由3M公司所供應的固 定式研磨膜,或任何其它使用於CMP用途的磨墊材料,如 Rodel公司所供應的聚合性IC-1000材料。該頂層28的厚度 典型係在0」〜2.0mm的範圍内。其次,該中間層30係為該 頂層28的固裝層。該中間層30典型係由一硬塑膠材料製 成,例如聚石炭酸醋,而具有1.0〜3.0mm的厚度。最後,該 11 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 559922 A7 -------」7 ____ 五、發贱明(9 ) "—~ 底層32係作為整體結構的壓縮層。該底層”一般係由聚合 物發泡材料製成,例如聚胺酯或聚丙烯等,而具有典型= 壓縮強度係須要約10〜20psi的壓力來使其發泡體變形原 來厚度的約25%,其厚度典型約為2 〇〜5 〇mn^在2〇〇1年9 月20日申請之第09/960236號美國專利申請案,名稱為“覆 罩電鍍設計”,亦係被讓渡給本發明的受讓人者,其中乃揭 露各種不同的WSID實施例。 如前於背景部份所述,雖薄導體層的平面沈積,例如 薄銅層,對低k介電質之應用具有吸引力,但是含有低匕材 料的基材不能施以高應力。該習知的WSI〇12因能藉減少該 晶圓表面迫抵於該WSID12的壓力,而可被用來處理具有低 k介電質的晶圓。故,壓力將可被減少而不致損壞該等低匕 材料。但是,若在該ECMPR系統1〇中的總壓力能被減少, 則將可不必消除在該晶圓16上之高局部壓力點的可能性。 該WSID12係為一整體撓性結構,惟其具有該底層32係為一 較硬的發泡體,但其並不一定要局部地可撓曲,因為具有 該中間層30。假使有一較厚的頂層(比〇·5ιηιη更厚),則該 WSID的整體剛性將會增加。在第ία圖中所示的WSID12固 能在其表面與晶圓正面2〇之間,來形成整體而一致的接 觸。但是’在局部的情況可能會不相同。若該WSID12及該 晶圓正面20的平坦度並非完全平坦,或該二表面並不完全 平^亍’則该晶圓16上的部份表面在加工時將會比其它部份 的表面承受更大的壓力,尤其是在該晶圓表面初始與 WSID 12的表面接觸時。又若例如,其並非絕對平行,則當 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公楚) 12 (請先閱讀背面之注意事项再填寫本頁) •訂— 559922 五、發明説明(10 ) 晶圓表面降至該掠掃件表面時,該晶圓表面的某—部份將 會首先接觸該掠掃件表面。故該晶圓的此部份表面^承 受較高的壓力’因為所施之力係為固定的,且該掠掃二係 為硬質的。
㈣圖乃示出-晶圓的—部份與―習知的掠掃構件 接觸的狀態。在第1B圖中,該晶圓16舉例的部份係與掠掃 構件16A觸接。如所示,該晶圓16可能具有一不平坦的頂 面20。該頂面2G可能包含—場區,而該場區内可能含有凹 槽或空穴等。該頂面可能含有或未含有已被沈積的導電 層。此不平坦表面可能由多的因素所造成,包括該晶圓的 凹曲或當其被以-載具所固持時被施以其它的應力,在該 掠掃構件16A與晶圓16之間缺之平行度,或該場區的不平 坦構造等等。 當該習知的掠掃構件16A被用來處理該晶圓16時,則 該晶圓表面20的某些部份與該掠掃件表面之間的接觸並不 均句,故其屋力並不均一。具言之,在_的部份,有一 間隙會存在於該晶圓表面20與掠掃件表面丨以之間,而施加 於晶圓表面的壓力在該區域部份並不存在。此將會使整個 晶圓表面造成不一致的掠掃效率,而在該晶圓表面與掠掃 件表回接觸的部份產生高壓點。此外,亦可能出現撓曲變 形。在晶圓表面上施加局部的高壓力,亦可能造成應力及 剝離區域,尤其是當該晶圓表面具有機械性脆弱層諸如低k 材料時。 第1C圖乃示出一晶圓的一部份接觸本發明之掠掃構 559922 A7 -----^______B7 五、發明( 11) "" " - 件的狀况。本發明的掠掃構件16AA係比習知的掠掃構件更 軟且更可曲撓。使用該掠掃構件16aa,將能與晶圓表面形 成更均勻且更全面性的接觸。換言之,其掠掃效率會均一 二其壓力會均勻分佈。故當使用—低壓力,典型約為l.Opsi 或更小者,且最好小於〇·5ρ—更低時,將能在該掠掃構 件16AA與晶圓表面之間產生全面接觸,而不論該晶_ 有否平i—即如该晶圓凹曲或在被一載具固持時有其它應 力施加於戎晶圓,或在該掠掃件與晶圓之間不夠平行,或 由於場區的不平坦構造廓形所造成者。 第2A圖係不出一傳統晶圓表面的詳細截面圖。該晶圓 基材300包含有一圖案化層3〇2,最好為一絕緣層,設在一 晶圓103上(見第3A圖)。該圖案化層3〇2可包含一絕緣體, 例如一低k介電材料,而可使用習知的圖案化及蝕刻技術, 依據金屬互接物設計規則來製成。該圖案化層3〇2可包含空 穴或間隙,即如第一空穴306和第二空穴3〇8等,而在一場 區中互相分開。該等空穴可被製成使該第一空穴3〇6形成一 孔道,而第二空穴308形成一具有第二孔道3〇9的凹槽。孔 道306係由底壁312a和側壁314a等所構成。而凹槽3〇8係由 一底壁312b及側壁314b等所形成,並具有該第二孔道3〇9 係由底壁3 12c和側壁3 14c等所構成。 一或更多薄層的障壁或黏合層317,乃具有例如Ta、 TaN、Ti、TiN或WN等材料,而被塗覆在該等空穴及基材 300的頂面上。有一薄層銅膜318會被當作晶種層來塗設在 該障壁層317頂上’以供後續來電鑛銅層。該銅晶種層η $ 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐) -14
559922 A7 B7 五、發明説明(l2 可形成一能供後續沈積物產生成核作用及成長的基礎。 弟圖乃不出第2A圖中的晶圓表面,並有一平坦的銅 層沈積其上。一平坦的銅層320可被沈積於該等空穴306, 308,309中及場區310上。該沈積過程係使用於後所詳述的 本發明來進行。 第3Α圖係示出本發明之一工件表面影響裝置 (WSID)。該WSID 100係設在一被晶圓載具105所固持的晶 圓103附近。該晶圓載具105係可繞一 Ζ軸旋轉,並沿X及y 方向來橫向地移動該晶圓103。在本實施例中,該晶圓載具 105係被穩定化而使其在製程中不能萬向移動(斜傾變 向)。當操作時,該晶圓103的正面104係垂直於該Z軸。又, 第2A圖乃示出該晶圓103之正面104的詳圖。本發明的 WSID 100及該晶圓載具105係可被應用於傳統的ECMPR系 統10中。 第3B圖乃示出本發明之該WSID的立體圖。該WSID 100包含一頂層100a,一中間層100b,及一底層100c。在本 實施例中,該頂層100a係可為一薄撓性膜而固接於中間層 100b。該頂層100a亦可為一單層或複合層(即多於一層)。 例如,若該頂層100a包含一層以上,則該各層可為不同尺 寸。但,該等複合層的總厚度應要小於0.5mm,且最好小 於0.2mm。例如,第3D圖示出該WSID的複合層結構170。 該複合層結構170包含一上層172與一下層174。在本例中, 最好該上層172係為研磨性的。 第3C圖係示出本發明之該WSID在操作時的狀況。請 15 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS) A4规格(210X297公釐) 559922 A7 -------— B7___ 五、發明説明(I3 ) 參閱第3A〜3C圖,該中間層1〇〇b係可壓縮且為軟性的,而 被固接於該底層100c的頂部。該底層1〇〇c為一支撐層,其 具有足夠剛性來支撐該中間層1〇〇b和頂層1〇〇a。該底層 100c可為一多孔板,而包含開孔1〇7等,以容電解溶液和電 場能自由地流向基材表面。在有些實施例中,該底層1〇〇c 亦可為一電極。當操作時,一電解溶液1〇8乃含有要被沈積 的金屬離子及可供形成高品質薄膜的添加物,將會與該電 極和晶圓表面104接觸。 該頂層100a係為一撓性層,其厚度係小於或等於 〇.5mm ’且最好小於或等於約〇 2mm。該頂層l〇〇a可具有較 平坦的表面,例如含有〇·〇5〜0.5微米大小研磨顆粒(可由例 如Buehler或3M公司購得),或具有平坦頂面的小直徑柱桿 或角錐柱體等之拋光膜,該等柱體係如3M公司所提供之固 定研磨墊中所使用者。該頂層l〇〇a的表面較好係有研磨性 的’俾能有效率地掠掃該晶圓的表面。該頂層l〇〇a的可撓 性十分重要。換言之,該頂層l〇〇a應具有撓性而足以完全 地順應匹配該晶圓表面,即使該晶圓表面並非絕對平坦時 如第1C圖所示。 該頂層100a亦含有開孔或通道116等,其可具有任何形 狀或大小以供銅沈積在該晶圓103上。該等開孔116可具有 任何形狀,只要能供流體穿過該WSID 100來流通於晶圓 103與電極(未示出)之間即可。雖在第3A與3B圖中所示的 WSID 100係呈長方形,但其亦可被成型為許多其它幾何形 狀,例如在2001年9月20日所申請之第09/961,193號美國專 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -16 -
、η— (請先閲讀背面之注意事項再填寫本頁) 559922 五、發明説明(Μ 利申請案中所揭的小面積拮播 田償琼知件,該案名稱為“ 預定部份上之沈積的電鑛方法及展置”,=明 的文讓人所共同擁有者。 該令間層祕係由-發泡體或凝膠式 Γ易在外力下㈣縮,惟-旦該外力消失即又會=錢 狀。該等材料之例係可為聚氨醋、聚丙烯、聚乙烯、 橡膠、醋酸乙蝉醋、聚氯乙埽、聚乙稀醇、_ene propylene diene methy卜及其化合物等。該中間層忉扑可包含許多互 相連接的開放細孔網路’而可容電解f沿箭號⑽的方向穿 過它們。在本實施例中,該中間層觸含有一開放性細孔 結構。該中間層l〇〇b的壓縮強度應能在一約丨〜⑺^丨的測 試力下使該層100b可被壓縮約25%,該測試力將會高於本 發明在操作時所用的低壓力。 當在操作時,該中間層i〇〇b應被以一小於2mm的量來 壓縮,但最好小於lmrn,俾使當該晶圓載具以\或乂方向來 移動時’該晶圓的邊緣不會損及該頂層1〇〇a。因此,該中 間層100b的厚度應據此來選擇。例如,當操作時的壓縮量 為1mm,若選用具有1 psi之壓縮強度(有25%變形)的發泡 體’則該中間層100b的厚度應為約4mm,假使需要1 psi的 壓力。但,因在低力度ECMD製法中通常需要更低的壓力, 故該發泡體的厚度典型會較大(在本例中可為1〇〜 2〇mm),或者該發泡體通常會被選擇具有較低壓縮強度 者。由該中間層l〇〇b施加於晶圓表面的力與壓縮量(如第3C 圖中所示之“d”)之間的關係係幾呈線性的,即針對一特定 17 本紙張尺度適用中國國家標準(CNS) Μ規格(210X297公釐) 559922 A7 ---— —___B7_ 五、發明說明(l5 ) 的發泡體該力會隨著壓縮程度而線性地逐增,雖然其亦可 為非線性的。
如前所述,該舉例的ECMPR系統1〇係能夠進行平面或 非平面的電鍍’以及平面或非平面的電餘刻。因此,若要 作非平面的處理,則晶圓表面1〇4可被帶至接近該WSID 1〇〇頂層100a處,但最好不要觸接,而使非平面金屬沈積能 夠產生。 又若需要平面處理時,則當該晶圓表面1〇4與該頂層 l〇〇a之間形成相對運動時,該二者會互相接觸。至於該溶 液’如箭頭108所示,其會流經該中間層100b的開放細孔, 以及貫穿頂層100a的通道116等,而在該晶圓表面1〇4與該 頂層100a接觸時,該晶圓1〇3會移動,即旋轉及/或侧向移 動。在該晶圓1 〇3與一電極之間施以一電壓,並有溶液流經 該WSID 100的情況下,例如銅等之金屬將會被電鍍於該晶 圓表面104上,或由其上被蝕掉,乃視施加於該晶圓表面與 電極之間的電壓極性而定。當該頂層1〇〇a與晶圓1〇3觸接 時’該頂層100a將會順應貼合於該晶圓表面104,而來提供 均勻的接觸和壓力。 如前所述,該等低k介電質機械性並不穩定,且在處 理日守可成不能承受高壓縮力例如1 psi以上。由於該WSID 100具可麼縮性,故當在銅層的平面沈積時,較低的壓力將 此以均勻的方式來施加於該等k中介層上。如第3c圖所 不’若該晶圓103被帶至接觸該頂層100a,則施於晶圓1〇3 上之力乃可藉朝向該底層1〇〇c壓縮該中間層1〇〇b而來控 本紙張尺度適用中國國家標準(CNS〉M規格(21〇χ297公釐) 18 (請先閲讀背面之注意事项再填寫本頁) •、可! 559922 A7 B7 五、發明說明(丨6 ) 制。如前所述,施於晶圓表面之力將會隨著“d”的增加而增 加。由於該頂層100a具可撓性,且支撐該頂層i〇〇a的中間 層100b具可壓縮性,故該WSID 100會全面性及局部地可曲 挽。此結構將能供該晶圓正面與該挽性頂層1 〇〇a之間作局 部及整體均勻且低壓力的接觸。該WSID 100與晶圓103之 間的整體及局部接觸的階段亦可同時發生。 請參閱第3C圖,當該晶圓載具105朝向WSID 100降低 時,該WSID 100首先會被向下移動的載具1〇5所壓縮。該 晶圓載具105會撓曲該頂層100a並壓縮該中間層i〇〇b。此 時,一短暫的均勻全面性接觸會形成於該頂層1 〇〇a之間。 嗣,因該中間層100b會企圖回復其原狀,故該中間層i〇〇b 會透過頂層l〇〇a來對該晶圓103施以一抗力。由於處於該二 反向作用力之間,故當在此過程中,該頂層100a會順應匹 配或局部地接觸該晶圓表面104。 為了清楚起見故將上述過程分為兩個階段。惟應可暸 解在晶圓表面104與該頂層100a之間的局部接觸,係能在當 該晶圓載具105壓向WSID 100時同時來形成。又,至於該 製法的低壓力狀況,當該晶圓1〇3被帶至接觸該WSID 100 時,由該晶圓103所施之力,會使該WSID 100被壓縮一 “d” 之量。因為該晶圓載具105被穩定化,故當其移動,即在 WSID 100上旋轉及側向移動時,該“d”並不會改變。若“d” 較小,則被該WSID 100施於晶圓表面上的力亦會狹小。若 “d”增加,則該力將會愈來愈大。藉著選擇該中間層1 〇〇b 的壓縮強度,及該晶圓壓入於頂層10〇a上的距離“d”,則任 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 19 (請先閲讀背面之注意事項再填寫本頁) 訂— :線 559922 A7 _____B7_ 五、發明説明(17 ) * 何在0.01〜1 psi之範圍内或更高的壓力量,皆可被以均勻 的方式來施加於該晶圓表面。如前所述,該“d”的較佳值係 小於1mm,因若“d”太大而如第3C圖所示的晶圓被以橫向 來移送時,則該晶圓的邊緣將會壓抵著撓性層100a的表面 來移動,恐最後會造成損壞。因此,最好係將該可壓縮層 100b的可壓縮值選成,當一所需的壓力或力量施於晶圓表 面時,會產生小於2mm的該距離“d”。 使用於本例中的晶圓載具105係被穩定化,故當在處 理時不會斜傾變向。使用一斜傾變向(萬向)頭結構,例如 在1999年12月27曰申請之第〇9/472,522號美國專利申請 案,其名稱為“可供電鍍或拋光之工件載具頭,,中所述者, 本發明亦可被實施,即將一晶圓裝在該萬向頭上,並施一 預疋壓力於固持該晶圓的吸盤面上而來操作。該晶圓明會 朝該WSID 100降低,並壓抵該頂層1〇〇a,直到該斜傾變向 功能開始運作。在本例中,作用於晶圓表面之力係由該晶 圓載具105施加於該萬向吸盤上的壓力而來決定。該wsid 1〇〇之可撓及可壓縮性,乃能供施加0·01〜i psi範圍内的低 壓力,而不會喪失該晶圓表面與頂層1〇〇a之間的均勻接觸。 第3E圖係示出本實施例之晶圓載具的另一例。該晶圓 載具605係類似於前述之晶圓載具1〇5,惟其更包含一線圈 機構610。該線圈機構610可確保一固定及所需的低壓力被 施加於該晶圓。舉例而言,當該WSID6〇〇較為剛硬時,該 具有線圈機構610的晶圓載具6〇5將能確保一固定且所需的 低壓力被施加於該晶圓。又,使用該晶圓載具6〇5時,該 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公 20 1 (請先閲讀背面之注意事項再填窝本頁) 、\ir— 559922 A7 B7 五、發明説明(I8 ) WSID 600亦會順應於晶圓表面,如前所述。又例如,若該 WSID 600(即墊)被設為1〜2psi,則被設為小於0.5psi的線圈 機構610將可被使用,而使一亦小於0.5psi的低力量移轉至 該載具頭605。該線圈機構610應可容該載具頭605主要沿垂 直方向(Z方向)來移動。 第4圖乃示出本發明之另一例的WSID。該WSID亦可構 成不同的形式和造型。例如,一 WSID 150乃包含一第一可 壓縮層152及一第二可壓縮層154。該等可壓縮層152、154 係可由具有開放細孔結構的海綿狀材料所製成。在本實施 例中,一具有開孔155a等之硬質支撐層155會介設於第一與 第二可壓縮層152、154之間。該等開孔155a可容一電解溶 液由該等二可壓縮層154流至第一可壓縮層152。該支撐層 155會支撐該WSID 150,並在晶圓壓抵它時,可使它均勻 地塌陷。如同前述實施例,該WSID 150亦包一撓性頂層 156,係固接於第一可壓縮層150的頂部。當在電鍍處理時, 該可撓層156會掠掃晶圓表面。在該頂層156中的開孔158 等,乃可容電解質由第一可壓縮層152流向該晶圓。請注意 二或更多的壓縮層及一或更多的支撐層亦可被使用。當該 結構變得愈來愈厚時,其將會變得愈軟。換言之,當該晶 圓以一固定距離“d”來壓抵該WSID 150時,一特定類型之 可壓縮層的較厚疊層將會在晶圓表面上產生較低的壓力。 第5A與5B乃示出本發明又另一例的WSID。該WSID 201包含一可壓縮層200具有通道202等由其頂面203延伸至 底面204。雖在本實施例中,該可壓縮層200亦較好係由一封 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 21 裝------------------、町------------------線 (請先閱讀背面之注意事項再塡寫本頁) 559922 A7 B7 五、發明説明(19 ) 閉的多孔海綿狀材料來製成,而使一電解質能流經該等通 道202,但其亦可由開放性的多孔海綿狀材料來製成。一撓 性層206會被固設於該可壓縮層200的頂面203上,而有一支 撐板208會固設於其底面204。該等通道202會連續地穿過該 撓性層206及支撐板208。該撓性層206可包括一撓性的固定 研磨層。該撓性層206之可撓性及該可壓縮層200之可壓縮 性的組合,將可使該晶圓與該WSID 201來形成均句的整體 性及局部接觸。 當操作時,如第5B圖所示,該載具頭會降低晶圓103 來壓抵該WSID 201。由該晶圓103所施之壓力會使該WSID 201凹沈一距離“d”。如同前述實施例,若該“d”增加,或該 WSID 201繼績下壓,則晶圓表面上的壓力將會增加。該等 通道202係用來確保能在該晶圓表面均勻地沈積或由其上 均勻地餘刻。又,如同前述實施例’該挽性層2 〇 6亦可為二 或多層的複合層。 該WSID 201亦可製成不同的形式或造型。例如,第6 圖示出本發明之再另一例的WSID。該WSID 220乃包含一 第一可壓縮層222及一第二可壓縮層224。該等可壓縮層 222、224係可由具有封閉細孔結構的海錦狀材料製成。在 本實施例中,有一硬質支撐板226會介設於該第一與第二可 壓縮層222、224之間。有一撓性層228,最好為一可撓研磨 層,被固設於該第一可壓縮層222頂面上。通道230等會被 設成貫穿該各層226、224、222、228 ’而可容一電解溶液 流經該WSID 220。該支撐板226會支撐該WSID 220,並容 22 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS〉A4規格(210X297公嫠) 559922 A7 _ __B7_ 五、發明説明(2〇 ) 許該WSID 220在被晶圓壓抵時能均勻地縮陷。更多層的可 壓縮材料及支撐材料亦可被使用於該結構中。 第7A與7B圖乃示出本發明又再另一例的WSID。該 WSID 300係被晶圓載具105固持於該工作103或晶圓附 近’該載具105具有類似於上述的特性。該WSID 300包含 一頂層306其具有一上膜308和一下膜3 10;並包含一中間層 312 ’及一底層314。在本實施例中,該上膜308和下膜310 係由薄撓性材料層製成。具有一頂面315的上膜308會被固 設於該下膜3 10的頂面317上,該下膜3 10則會固接於中間層 312的頂部。而該中間層312係置設於底層314上。 該頂層306的上膜308最好係為一可撓研磨膜(具有研 磨性表面),俾能有效率地掠掃該晶圓表面。因此,該上膜 308乃形如一 ECMPR的掠掃件。該上膜308可具有0.05〜 5 mm的厚度,最好為〇1〜imm,並可為一具有較平坦表面 的膜層’例如含有0.05〜0.5微米大小之研磨顆粒(可由例如 Buehler或3M公司購得)的拋光膜,或具有平坦頂部之小直 徑柱桿或角錐柱體,例如在3M公司所提供之固定研磨墊中 所使用者。該下膜3 10係可為由Mylar或聚碳酸酯材料所製 成的薄膜。該下膜310的厚度可為0.01〜2mm,乃視所需的 可挽性而定。該上膜3〇8的可撓性及所固接之下膜31〇的可 撓性,對本發明的實施應用是很重要的。在一實施例中, 該頂層306係可曲撓而足以完全順應該晶圓表面,即使該平 面並非絕對地平坦。 該中間層312係為一可壓縮層,而具有開孔或通道321 本紙張尺度適用中國國家標準(CNS) A4規格(2】〇χ297公釐) -23 ·
559922 A7 ___ B7__ _ 五、發明説明(21 ) 等由該底層3H延伸至頂層306。該等通道可供處理溶液流 經該WSID 300,並溼化該晶圓的表面Q在本實施例中,該 専通道3 21係被製成該可壓縮層312的各部段319之間的隙 縫。或者,該可壓縮層3 12亦得有一開放的細孔結構以容流 體 經該頂層306與底層3 14之間。而該底層3 14係為一支撐 層,其係為硬質而足以支撐該可壓縮層312及整個組合體。 該下膜310含有多數的開孔或通道32〇。在本實施例 中,該等通道320係被製成該下膜3 1〇之各條帶322之間的平 行隙缝。該下膜3 10的通道圖案最好是相同於該可壓縮層 312的通道圖案。該上膜3〇8亦含有通道324等,最好係被製 成該上膜308之各條帶326之間的隙縫。該上膜308之通道或 隙縫324係可大於在下膜310中的隙縫32〇。該上膜3〇8的條 帶326係以交叉或網狀結構來固設於下膜3 1〇的條帶322上。 该父又結構在當該頂層306與晶圓1〇3接觸時,可使該 頂層306更為硬挺及穩定,並能以所述之低壓力技術或不以 該低壓力技術來使用。換言之,當該上膜3〇8叉交下膜3 1〇 的通道320時,將能形成更為硬質的頂層3〇6。否則,若該 上膜308未與下膜310的通道320交叉,則該等薄膜所構成的 頂層306在與晶圓1〇3接觸時將會被扭曲變形。 該交叉結構之另一優點係,一具有交叉結構的膜層將 有助於均勻分佈該溶液於整個晶圓表面。該溶液會流經可 壓縮層3 12,並填滿下膜3 1 〇中的通道320等,再填滿上膜3〇8 中的通道324等。該處理溶液會很快且持續地被容納於該等 通運内,並對晶圓提供有效率且均勻分佈的溶液供應。斜向 本紙張尺度適用中國國家標準(CNS) A4規格(2]〇χ297公赘) _ 24 - (請先閲讀背面之注意事項再填寫本頁) .訂· ·- 559922 A7 B7 五、發明説明(22 交叉且垂直堆疊的通道網路將可使處理溶液沒有限制地流 通於該WSID 300的表面上。 第7C圖係示出本發明之WSID的頂層結構之一例。一 頂層500包含一上膜(亦示於第7D圖中)502及一下膜504(亦 示於第7E圖中)。第7D及7E圖係分別示出第7C圖之頂層結 構的上膜及下膜。詳言之,該上膜502乃包含有斜向條帶506 及直向條帶508等。而該等直向條帶508係被設在該上膜502 之二不相鄰的邊角510A和510B處。藉在該等邊角處510A 與5 10B處的直向條帶,該設計乃可避免任何正切於晶圓載 具105邊緣的條帶,在當橫移時側向地卡抵於該載具105的 前緣。該下膜504亦包含直向條帶與斜向條帶,而形成該雙 層的交叉結構。第7E圖亦為該可壓縮層的頂視圖。 第8A〜8C圖係示出使用習知的WSID來設在一基材上 的不均勻層之例。第8A圖示出一基材400具有各小構造402 等設在一絕緣層404中。該基材400具有一不平坦表面406, 乃含有上凸區408及下凹區410等。此等不平坦係會由各種 不同因素所造成,包括在該銅沈積步驟之前進行不理想的 處理狀況等。其表面亦可能具有會造成該不平坦的瑕疵。 且,一小缺點或輕微的不平坦亦可能在連續的處理步驟 中,包括各膜層的沈積時來被加重,而造成嚴重的不平坦 問題。又,該表面406可能為一已接受至少一層互接結構的 表面。該不平坦性亦可能因該晶圓載具的相關問題所致, 例如不良的吸盤面、0形環、真空系統等問題或機械性問 題。舉例而言,置放該基材的吸盤面可能有瑕疵,或該基 25 (請先閲讀背面之注意事項再填寫本頁) 、可| .線- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 五、發明説明(23 ) 材可能被置於一不良的0形環上而造成該不平坦面。 嗣,第8B圖係示出一習知的WSID 412在當ECMD鋼沈 積時與該不平坦表面406接觸。如圖所示,雖該上凸區4〇8 觸接該裝置412,但該下凹區410並不能接觸該裝置412,故 會在該下凹區410與該裝置412之間留下一間隙414。如第 8C圖所示,若該製程完成後,則該間隙414會使該銅膜416 形成不均一的厚度。 第8D與8E圖係示出使用本發明的WSID而在一基材上 製成一均勻層之例。如第8D圖所示,本發明的WSID 418 會在處理時順應匹配該下凹區410及上凸區4〇8等,而來完 全地接觸該表面406。在第8E圖中,於該等情況下,鋼會 沈積於該基材表面上而形成一均勻層420。 本發明的WSID亦可被用來钱刻例如半導體晶圓之工 作的導電表面,而並不施加任何電壓於該導電的工作表 面,即作化學蝕刻。當該等蝕刻處理時,一由該WSID施加 於工作表面上之均勻低壓力,亦會改善其處理成果,例如 能均勻地去除材料。一蝕刻溶液可被用來進行钱刻製程。 該蝕刻溶液之例乃可為一種銅溶液而包含一氧化劑例如過 氧化氫,及一酸性蝕刻劑例如硫酸。當該蝕刻處理時,蝕 刻劑會流經該W SID的開孔等來接觸所要蝕刻的導電性表 面,且在工作表面與該貿81]3頂層之間將會形成物理性接觸 及相對運動。結果,材料會以均勻的方式面由工作表面被 除掉,且不必施加任何電壓。又,該以低力度來觸接工作 的WSID之頂面將會除去該晶圓表面的任何瑕疵,並有利地 559922 A7 _B7_ 五、發明説明(24 ) * 形成該去除的均一性。 雖各種較佳實施例已詳述如上,惟專業人士應可瞭解 該等實施例能有許多變化修正,而不超出本發明的新穎實 質和優點。 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 27 裝------------------、可------------------線 (請先閱讀背面之注意事項再填寫本頁) 559922 A7 _B7_ 五、發明説明(% ) 元件標號對照 10…ECMPR系統 170…複合層結構 12,412 …WSID 172 …上層 13,208,226…支撐板 174…下層 14…小孔 15…開孔 16,103…晶圓 18,105,605…晶圓載具 20,104,406···晶圓正面 22…WSID頂面 24,108…電解溶液 26…電極 28…頂層 30…中間層 32…底層 100,600,150,201,220,300,418
•••WSID 100a,306,500 …頂層 100b,312…中間層 100c,314…底層 107,116,115&,158〜開孔 152,154···可壓縮層 155···支撐層 156,206,228···撓性層 200,222,224···可壓縮層 202,230,320,321,324."通道 300,400···晶圓基材 302···圖案化層 306,308···空穴 308,502···上膜 309…孔道 310…場區 310,504···下膜 317…障壁層 318…銅膜 320,420···銅層 322,326,506,508."條帶 402…基材小構造 404…絕緣層 408···上凸區 410···下凹區 414…間隙 610···線圈機構 (請先閲讀背面之注意事項再填寫本頁) ·、1Γ— 28 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)

Claims (1)

  1. 559922 AB c D
    申請專利範圍 第091122401號專利申請案申請專利範圍修正本 1. 修正日期:92年09月 一種在加工工件表面期間將一所施加之低壓力均勻地 分佈的系統,該工件表面之加工係使用將一加工溶液施 用在該工件表面並於一電極與該工件表面間有一電位 差的電化學機械製程,該系統包含: 一工件載具可在當該電化學機械處理時將該工件 固持於定位;及 一工件表面影響裝置(WSID)可將所施之低壓力均 勻地分佈於該工件的導電頂面上,該WSID包含一可壓 縮材料能使該WSID的頂面,在當與該工件的導電頂面 接觸並產生相對運動時,會順應匹配於該工件的導電頂 面0 2·如申清專利範圍第1項之在加工工件表面期間將一所施 加之低壓力均勻地分佈的系統,其中該Wsid乃包含: 一撓性頂層形成該頂面; 一硬質底層;及 一可壓縮的中間層含有可壓縮材料而被設在該橈 性頂層與硬質底層之間。 3·如申請專利範圍第2項之在加工工件表面期間將一所施 加之低壓力均勻地分佈的系統,其中該工件載具係可在 處理時來旋轉該工件。 4·如申請專利範圍第3項之在加工工件表面期間將一所施 加之低壓力均勻地分佈的系統,其中該工件載具係可在 29 559922 A BCD π、申請專利範圍 處理時來側向移動該工件,且該所施之低壓力係小 Psi(磅/平方寸)。 •如申明專利範圍第2項之在加工工件表面期間將一所施 加之低壓力均勻地分佈的系統,其中該等硬質底層,可 壓縮層及撓性頂層皆各各含有多數開孔可供處堙溶液 由之流通穿過。 6·如申凊專利範圍第2項之在加工工件表面期間將一所施 加之低壓力均勻地分佈的系統,其中該硬質底層包含該 電極。 7·如申請專利範圍第2項之在加工工件表面期間將一所施 加之低壓力均勻地分佈的系統,其中該可壓縮材料包含 一發泡體或凝膠。 8. 如申請專利範圍第2項之在加工工件表面期間將一所施 加之低壓力均勻地分佈的系統,其中該可壓縮的中間層 係可被壓縮小於2mm。 9. 如申請專利範圍第1項之在加工工件表面期間將一所施 加之低壓力均勻地分佈的系統,其中該WSID乃包含·· 至少二可壓縮層,而其中至少一可壓縮層含有該可 壓縮材料; 至少一硬質支撐層被設在該至少二可壓縮層之 間;及 一撓性層固接於一可壓縮層,而能與該工件表面接 觸。 10·如申請專利範圍第9項之在加工工件表面期間將一所施 30 559922 A B c D 六、申請專利範圍 加之低壓力均勻地分佈的系統,其中該硬質支撐層會支 撐該撓性頂層及可壓縮的中間層,而該所施之低壓力係 小於1 psi。 11 ·如申請專利範圍第9項之在加工工件表面期間將一所施 加之低壓力均勻地分佈的系統,其中該等硬質支撐層, 該至少二可壓縮層、及撓性層皆各含有多數開孔可供處 理溶液由之流通穿過。 12.如申請專利範圍第1項之在加工工件表面期間將一所施 加之低壓力均句地分佈的系統,其中該處理溶液包含電 鍍溶液或拋光溶液中之一者。 U·如申請專利範圍第1項之在加工工件表面期間將一所施 加之低壓力均勻地分佈的系統,其中該所施壓力係小於 1 psi 〇 14·如申請專利範圍第1項之在加工工件表面期間將一所施 加之低壓力均勻地分佈的系統,其中該工件載具含有一 線圈機構。 15·如申請專利範圍第1項之在加工工件表面期間將一所施 加之低壓力均勻地分佈的系統,其中該WSID的頂面具 有一表面積,乃大致能覆蓋整個工件除了邊緣區域以 外。 16.如申請專利範圍第i項之在加工工件表面期間將一所施 加之低壓力均句地分佈的系統’其中該wsm的頂面具 有-表面積’係大致小於該工件之導電頂面的表面積, 並更包含-機構可在該wsm與工件之間形成相對運 本仪乐尺度適用中a IS S糅準(CNS ) A4视格(23 0X297^>i )~' --- -31 - 559922
    六、申請專利範圍 動,而使該WSID掃過整個工件表面。 17. —種工件表面影響裝置(WSID),其可用來將所施加之 力均勻地分佈於一工件導電頂面,其包含: 一撓性層係可在與該工件的導電頂面之間接觸並 產生相對運動時,順應匹配該工件的導電頂面; 一可壓縮層係可吸收該所施之力,並協助將該所施 之力均勻地提供於被該撓性層所接觸之該工件的整個 導電頂面上;及 一硬質層係可支撐該撓性層和可壓縮層,且該各撓 性層、可壓縮層和硬質層會形成一結構能將該所施之力 均勻地分佈於該工件的導電頂面上。 18. 如申請專利範圍第17項之WSID,其中該撓性層包含一 研磨物設於其内。 19. 如申請專利範圍第18項之WSID,其中該撓性層包含一 複合層乃包括-上層及-下層,其各含有多數的通道而 呈交叉結構來列設。 2〇·如申請專利範圍第17項之WSID,其中該可壓縮層、挽 性層、及硬質層乃各皆含有開孔等可容_溶液流通穿 過。 &如中請專利範圍第20項之WSID,其中在該可M縮層中 的開孔等乃形成多數的通道。 22·如申請專利範圍第21項之WSID,其中至少有一些該等 多數通道係互相平行。 23·如申請專利範圍第22項之WSID,其中該撓性層亦包含 氏 5' …中國國家標準(CNS ) A^0 X297) ~〜- ________ 32 559922 A B c D 申w專利範圍 多數的通道,且至少有一些該等通道會呈交叉結構來與 前述的至少一些通道相交。 24·如申請專利範圍第23項之WSID ,其中: 該撓性層包含一上膜及一下臈,而該上膜含有一研 磨物設於其内: 有多數的通道被設在該上膜中;及 亦有多數的通道設在該下膜中。 25·如申請專利範圍第24項之WSID ,其中在該下膜中的通 道等係與在該可壓縮層中的通道等互相對齊排列。 26·如申請專利範圍第18項之WSID,其中該可壓縮材料包 含一發泡體或凝膠。 27·如申請專利範圍第17項之WSID,其中該硬質層包含一 電極。 28·如申請專利範圍第17項之WSID ’其中該撓性層含有研 磨顆粒設於其内。 29·如申請專利範圍第17項之WSID,其中該可壓縮層係包 含多數的可壓縮層。 3〇.如申請專利範圍第29項之WSID,其中該撓性層係包含 多數的撓性層。 M•如申請專利範圍第30項之WSID ,其中該硬質層係包含 多數的硬質層。 32·如申請專利範圍第29項之WSID,其中該硬質層係包含 多數的硬質層。 Β·如申請專利範圍第17項之WSID ,其中該可壓縮層含有
    33 559922
    申請專利範圍 開放細孔網路可容一溶液通過。 如申印專利範圍第17項之WSID,其中該可壓縮層在被 施以1〜lOpsi的測試力時,將會壓縮約25〇/〇。 35·如申請專利範圍第17項之WSID,其中該可壓縮層係可 被壓縮小於2mm。 36·如申凊專利範圍第24項之WSID,其中該上膜與下膜係 以一交又結構來互相固接。 裝 37· 一種將所施加之低壓力均勻地分佈於一具有導電頂面 工件的方法,其在處理一工件的導電頂面期間,使用一 工件載具及一工件表面影響裝置(WSID),該方法包含: 撐持該工件載具上的工件,而使該導電頂面能被處 訂 理; 當在處理時,使該工件載具與該WSID相對移動, 並使該工件的導電頂面與該WSID的頂面接觸;及 線 在上述步驟發生時,使用該WSID將該低壓力施加 於工件的導電頂面上,而使該WSID的頂面順應匹配於 該工件的導電頂面。 38. 如申請專利範圍第37項之將所施加之低壓力均勻地分 佈於一具有導電頂面工件的方法,更包含經由該WSID 使一處理溶液流向該工件表面。 39. 如申請專利範圍第38項之將所施加之低壓力均勻地分 佈於一具有導電頂面工件的方法,其中該處理溶液包含 電鍍溶液或拋光溶液中之一者。 40. 如申請專利範圍第37項之將所施加之低壓力均勻地分 本纸張尺度適用中0國家標準(CNS ) 規格(2] 0X297公.¾ ) 34 559922 A B c D 申請專利範圍 佈於一具有導電頂面工件的方法,其中該所施低壓力係 可將該WSID壓縮小於2mm。 41·如申請專利範圍第37項之將所施加之低壓力均勻地分 佈於一具有導電頂面工件的方法,其中該所施低壓力係 小於1 psi。 42.如申請專利範圍第37項之將所施加之低壓力均勻地分 佈於一具有導電頂面工件的方法,其中有一電位差會被 施加於該導電頂面與一電極之間。 裝 訂 線 本纸張尺度適用中國g家:il準(CMS ) A 4规格(2 ] Ο X 297公茇) 35 _
TW091122401A 2001-09-28 2002-09-27 Low-force electrochemical mechanical processing method and apparatus TW559922B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US32608701P 2001-09-28 2001-09-28
US10/155,828 US7238092B2 (en) 2001-09-28 2002-05-23 Low-force electrochemical mechanical processing method and apparatus

Publications (1)

Publication Number Publication Date
TW559922B true TW559922B (en) 2003-11-01

Family

ID=26852634

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091122401A TW559922B (en) 2001-09-28 2002-09-27 Low-force electrochemical mechanical processing method and apparatus

Country Status (8)

Country Link
US (1) US7238092B2 (zh)
EP (1) EP1520281A2 (zh)
JP (1) JP2005511888A (zh)
KR (1) KR20040048909A (zh)
CN (1) CN1701136B (zh)
AU (1) AU2002343455A1 (zh)
TW (1) TW559922B (zh)
WO (1) WO2003028048A2 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8197659B2 (en) 2004-09-24 2012-06-12 Ibiden Co., Ltd. Plating apparatus, plating method and multilayer printed circuit board
US8679576B2 (en) 2006-02-22 2014-03-25 Ibiden Co., Ltd. Plating apparatus and method of plating
US8721863B2 (en) 2006-01-30 2014-05-13 Ibiden Co., Ltd. Plating apparatus and plating method

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7097755B2 (en) 1998-12-01 2006-08-29 Asm Nutool, Inc. Electrochemical mechanical processing with advancible sweeper
US7204917B2 (en) * 1998-12-01 2007-04-17 Novellus Systems, Inc. Workpiece surface influencing device designs for electrochemical mechanical processing and method of using the same
US7094131B2 (en) * 2000-08-30 2006-08-22 Micron Technology, Inc. Microelectronic substrate having conductive material with blunt cornered apertures, and associated methods for removing conductive material
US7134934B2 (en) * 2000-08-30 2006-11-14 Micron Technology, Inc. Methods and apparatus for electrically detecting characteristics of a microelectronic substrate and/or polishing medium
US7129160B2 (en) * 2002-08-29 2006-10-31 Micron Technology, Inc. Method for simultaneously removing multiple conductive materials from microelectronic substrates
US7153410B2 (en) * 2000-08-30 2006-12-26 Micron Technology, Inc. Methods and apparatus for electrochemical-mechanical processing of microelectronic workpieces
US7078308B2 (en) 2002-08-29 2006-07-18 Micron Technology, Inc. Method and apparatus for removing adjacent conductive and nonconductive materials of a microelectronic substrate
US7112121B2 (en) * 2000-08-30 2006-09-26 Micron Technology, Inc. Methods and apparatus for electrical, mechanical and/or chemical removal of conductive material from a microelectronic substrate
US7192335B2 (en) * 2002-08-29 2007-03-20 Micron Technology, Inc. Method and apparatus for chemically, mechanically, and/or electrolytically removing material from microelectronic substrates
US7220166B2 (en) * 2000-08-30 2007-05-22 Micron Technology, Inc. Methods and apparatus for electromechanically and/or electrochemically-mechanically removing conductive material from a microelectronic substrate
US7153195B2 (en) * 2000-08-30 2006-12-26 Micron Technology, Inc. Methods and apparatus for selectively removing conductive material from a microelectronic substrate
US7160176B2 (en) * 2000-08-30 2007-01-09 Micron Technology, Inc. Methods and apparatus for electrically and/or chemically-mechanically removing conductive material from a microelectronic substrate
US6838149B2 (en) * 2001-12-13 2005-01-04 3M Innovative Properties Company Abrasive article for the deposition and polishing of a conductive material
US6864181B2 (en) * 2003-03-27 2005-03-08 Lam Research Corporation Method and apparatus to form a planarized Cu interconnect layer using electroless membrane deposition
US7112122B2 (en) * 2003-09-17 2006-09-26 Micron Technology, Inc. Methods and apparatus for removing conductive material from a microelectronic substrate
JP4540981B2 (ja) * 2003-12-25 2010-09-08 株式会社荏原製作所 めっき方法
US7153777B2 (en) * 2004-02-20 2006-12-26 Micron Technology, Inc. Methods and apparatuses for electrochemical-mechanical polishing
US7648622B2 (en) 2004-02-27 2010-01-19 Novellus Systems, Inc. System and method for electrochemical mechanical polishing
US20060043534A1 (en) * 2004-08-26 2006-03-02 Kirby Kyle K Microfeature dies with porous regions, and associated methods and systems
US7566391B2 (en) * 2004-09-01 2009-07-28 Micron Technology, Inc. Methods and systems for removing materials from microfeature workpieces with organic and/or non-aqueous electrolytic media
US7732329B2 (en) * 2006-08-30 2010-06-08 Ipgrip, Llc Method and apparatus for workpiece surface modification for selective material deposition
JP2008062324A (ja) * 2006-09-06 2008-03-21 Nitta Haas Inc 研磨用パッドおよびメッキ用パッド
US9102030B2 (en) * 2010-07-09 2015-08-11 Corning Incorporated Edge finishing apparatus
JP6068791B2 (ja) * 2011-11-25 2017-01-25 株式会社フジミインコーポレーテッド 研磨用組成物
CN102601470A (zh) * 2012-03-21 2012-07-25 南京航空航天大学 一种管电极电解加工过程稳定性提高方法
JP6279309B2 (ja) * 2013-12-20 2018-02-14 スリーエム イノベイティブ プロパティズ カンパニー 研磨用クッション、研磨装置、研磨方法、及び当該研磨方法により研磨された対象物を含む物品
USD866892S1 (en) * 2017-07-28 2019-11-12 3M Innovative Properties Company Scouring pad
USD850041S1 (en) * 2017-07-31 2019-05-28 3M Innovative Properties Company Scouring pad
CN111805028B (zh) * 2020-07-14 2022-05-24 南京农业大学 一种浮动工具电解车磨一体化加工方法及实现装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3779887A (en) * 1972-03-14 1973-12-18 Sifco Ind Inc Vibratory applicator for electroplating solutions
JPS5819170Y2 (ja) * 1980-08-16 1983-04-19 征一郎 相合 半導体ウェハ−のめっき装置
US4609450A (en) * 1985-03-26 1986-09-02 Agency Of Industrial Science And Technology Combined electrolytic-abrasive polishing apparatus
US4631220A (en) * 1985-05-14 1986-12-23 Minnesota Mining And Manufacturing Company Coated abrasive back-up pad with metal reinforcing plate
US5938504A (en) * 1993-11-16 1999-08-17 Applied Materials, Inc. Substrate polishing apparatus
US5762544A (en) * 1995-10-27 1998-06-09 Applied Materials, Inc. Carrier head design for a chemical mechanical polishing apparatus
JP2830907B2 (ja) * 1995-12-06 1998-12-02 日本電気株式会社 半導体基板研磨装置
US5807165A (en) * 1997-03-26 1998-09-15 International Business Machines Corporation Method of electrochemical mechanical planarization
US6196896B1 (en) 1997-10-31 2001-03-06 Obsidian, Inc. Chemical mechanical polisher
US5993293A (en) * 1998-06-17 1999-11-30 Speedram Corporation Method and apparatus for improved semiconductor wafer polishing
US6176992B1 (en) 1998-11-03 2001-01-23 Nutool, Inc. Method and apparatus for electro-chemical mechanical deposition
US6409904B1 (en) 1998-12-01 2002-06-25 Nutool, Inc. Method and apparatus for depositing and controlling the texture of a thin film
US7097755B2 (en) * 1998-12-01 2006-08-29 Asm Nutool, Inc. Electrochemical mechanical processing with advancible sweeper
US6217418B1 (en) * 1999-04-14 2001-04-17 Advanced Micro Devices, Inc. Polishing pad and method for polishing porous materials
WO2000077278A1 (en) 1999-06-14 2000-12-21 Cvc Products, Inc. Method and apparatus for electroplating depressions of a substrate simultaneously preventing plating on the substrate surface using a membrane cover
US6241585B1 (en) * 1999-06-25 2001-06-05 Applied Materials, Inc. Apparatus and method for chemical mechanical polishing
US6406363B1 (en) * 1999-08-31 2002-06-18 Lam Research Corporation Unsupported chemical mechanical polishing belt
US6609961B2 (en) * 2001-01-09 2003-08-26 Lam Research Corporation Chemical mechanical planarization belt assembly and method of assembly
US7201829B2 (en) 2001-03-01 2007-04-10 Novellus Systems, Inc. Mask plate design

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8197659B2 (en) 2004-09-24 2012-06-12 Ibiden Co., Ltd. Plating apparatus, plating method and multilayer printed circuit board
US8383956B2 (en) 2004-09-24 2013-02-26 Ibiden Co., Ltd. Plating apparatus, plating method and multilayer printed circuit board
TWI391539B (zh) * 2004-09-24 2013-04-01 Ibiden Company Ltd Electroplating method and electroplating device
US8721863B2 (en) 2006-01-30 2014-05-13 Ibiden Co., Ltd. Plating apparatus and plating method
US8679576B2 (en) 2006-02-22 2014-03-25 Ibiden Co., Ltd. Plating apparatus and method of plating

Also Published As

Publication number Publication date
CN1701136A (zh) 2005-11-23
US7238092B2 (en) 2007-07-03
JP2005511888A (ja) 2005-04-28
US20030064669A1 (en) 2003-04-03
AU2002343455A1 (en) 2003-04-07
EP1520281A2 (en) 2005-04-06
CN1701136B (zh) 2010-07-14
KR20040048909A (ko) 2004-06-10
WO2003028048A2 (en) 2003-04-03
WO2003028048A3 (en) 2005-02-03

Similar Documents

Publication Publication Date Title
TW559922B (en) Low-force electrochemical mechanical processing method and apparatus
KR100770464B1 (ko) 금속도금중에 반도체 공작물 표면에 전기접점을 제공하는장치
TW536450B (en) Conductive polishing article for electrochemical mechanical polishing
TW590846B (en) Planarization of substrates using electrochemical mechanical polishing
TW412799B (en) Method and apparatus for non-contact metal plating of semiconductor wafers using a bipolar electrode assembly
US6402925B2 (en) Method and apparatus for electrochemical mechanical deposition
US6756307B1 (en) Apparatus for electrically planarizing semiconductor wafers
US6837979B2 (en) Method and apparatus for depositing and controlling the texture of a thin film
US20040007478A1 (en) Electroetching system and process
US7427337B2 (en) System for electropolishing and electrochemical mechanical polishing
JP3507678B2 (ja) 研磨スラリー、基板の研磨装置及び基板の研磨方法
US7211174B2 (en) Method and system to provide electrical contacts for electrotreating processes
US7211186B2 (en) Method and system to provide electrical contacts for electrotreating processes
US20070131563A1 (en) Means to improve center to edge uniformity of electrochemical mechanical processing of workpiece surface
US7141146B2 (en) Means to improve center to edge uniformity of electrochemical mechanical processing of workpiece surface
US20080277787A1 (en) Method and pad design for the removal of barrier material by electrochemical mechanical processing
TWI289086B (en) Polishing method, polishing apparatus, and method for producing semiconductor device
US7244347B2 (en) Method and system to provide electrical contacts for electrotreating processes
US20060131177A1 (en) Means to eliminate bubble entrapment during electrochemical processing of workpiece surface
TW593787B (en) Electrochemical mechanical processing with advancible sweeper
US20030106807A1 (en) Electrochemical mechanical processing with advancible sweeper
WO2003090965A1 (fr) Procede de polissage, dispositif de polissage, et procede de fabrication d'equipement a semi-conducteurs
US7391086B1 (en) Conductive contacts and methods for fabricating conductive contacts for elctrochemical planarization of a work piece
JP2003347243A (ja) 研磨方法、研磨装置及び半導体装置の製造方法
JP2006332526A (ja) 半導体装置の製造方法、電解研磨方法および研磨パッド

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees