TW517352B - Capacitively coupled DTMOS on SOI for multiple devices - Google Patents
Capacitively coupled DTMOS on SOI for multiple devices Download PDFInfo
- Publication number
- TW517352B TW517352B TW090117508A TW90117508A TW517352B TW 517352 B TW517352 B TW 517352B TW 090117508 A TW090117508 A TW 090117508A TW 90117508 A TW90117508 A TW 90117508A TW 517352 B TW517352 B TW 517352B
- Authority
- TW
- Taiwan
- Prior art keywords
- region
- source
- drain
- regions
- gate
- Prior art date
Links
- 210000000746 body region Anatomy 0.000 claims abstract description 20
- 230000008878 coupling Effects 0.000 claims abstract description 16
- 238000010168 coupling process Methods 0.000 claims abstract description 16
- 238000005859 coupling reaction Methods 0.000 claims abstract description 16
- 229910052710 silicon Inorganic materials 0.000 claims description 54
- 239000010703 silicon Substances 0.000 claims description 54
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 53
- 239000000758 substrate Substances 0.000 claims description 23
- 238000000034 method Methods 0.000 claims description 20
- 239000003990 capacitor Substances 0.000 claims description 18
- 230000002079 cooperative effect Effects 0.000 claims description 12
- 230000015572 biosynthetic process Effects 0.000 claims description 7
- 230000000875 corresponding effect Effects 0.000 claims description 5
- 230000003647 oxidation Effects 0.000 claims description 3
- 238000007254 oxidation reaction Methods 0.000 claims description 3
- 239000002019 doping agent Substances 0.000 claims description 2
- 238000002513 implantation Methods 0.000 description 30
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 22
- 239000000463 material Substances 0.000 description 21
- 238000002955 isolation Methods 0.000 description 18
- 125000006850 spacer group Chemical group 0.000 description 14
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 13
- 230000000694 effects Effects 0.000 description 12
- 238000005516 engineering process Methods 0.000 description 11
- 238000004519 manufacturing process Methods 0.000 description 11
- 229910052757 nitrogen Inorganic materials 0.000 description 11
- 108091006146 Channels Proteins 0.000 description 10
- 238000005468 ion implantation Methods 0.000 description 9
- 230000005669 field effect Effects 0.000 description 8
- 238000007667 floating Methods 0.000 description 8
- 239000007943 implant Substances 0.000 description 7
- 150000004767 nitrides Chemical class 0.000 description 7
- 125000004429 atom Chemical group 0.000 description 6
- 230000003071 parasitic effect Effects 0.000 description 6
- 229910052814 silicon oxide Inorganic materials 0.000 description 6
- 229910052796 boron Inorganic materials 0.000 description 5
- 239000012212 insulator Substances 0.000 description 5
- 150000002500 ions Chemical class 0.000 description 5
- 230000008569 process Effects 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 5
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 4
- 229910052785 arsenic Inorganic materials 0.000 description 4
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 4
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 4
- 239000004020 conductor Substances 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 239000001301 oxygen Substances 0.000 description 4
- 229910052760 oxygen Inorganic materials 0.000 description 4
- 238000012545 processing Methods 0.000 description 4
- 239000000126 substance Substances 0.000 description 4
- 238000000137 annealing Methods 0.000 description 3
- 238000000151 deposition Methods 0.000 description 3
- 238000013467 fragmentation Methods 0.000 description 3
- 238000006062 fragmentation reaction Methods 0.000 description 3
- 238000010438 heat treatment Methods 0.000 description 3
- 235000012054 meals Nutrition 0.000 description 3
- 229910044991 metal oxide Inorganic materials 0.000 description 3
- 150000004706 metal oxides Chemical class 0.000 description 3
- 239000007787 solid Substances 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 239000000969 carrier Substances 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 229910052681 coesite Inorganic materials 0.000 description 2
- 230000001276 controlling effect Effects 0.000 description 2
- 229910052906 cristobalite Inorganic materials 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 230000036039 immunity Effects 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 125000004430 oxygen atom Chemical group O* 0.000 description 2
- 230000035515 penetration Effects 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 235000012239 silicon dioxide Nutrition 0.000 description 2
- 239000000377 silicon dioxide Substances 0.000 description 2
- 229910052682 stishovite Inorganic materials 0.000 description 2
- 229910052905 tridymite Inorganic materials 0.000 description 2
- -1 Boron ion Chemical class 0.000 description 1
- 102000004129 N-Type Calcium Channels Human genes 0.000 description 1
- 108090000699 N-Type Calcium Channels Proteins 0.000 description 1
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 1
- 229910052769 Ytterbium Inorganic materials 0.000 description 1
- 239000000370 acceptor Substances 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 238000003339 best practice Methods 0.000 description 1
- 238000011109 contamination Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000001627 detrimental effect Effects 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- 238000002649 immunization Methods 0.000 description 1
- 230000003053 immunization Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 230000009545 invasion Effects 0.000 description 1
- 230000000116 mitigating effect Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 238000012856 packing Methods 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 230000035939 shock Effects 0.000 description 1
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 239000004575 stone Substances 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
- 239000012808 vapor phase Substances 0.000 description 1
- NAWDYIZEMPQZHO-UHFFFAOYSA-N ytterbium Chemical compound [Yb] NAWDYIZEMPQZHO-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78696—Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/84—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/07—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common
- H01L27/0705—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common comprising components of the field effect type
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1203—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1025—Channel region of field-effect devices
- H01L29/1029—Channel region of field-effect devices of field-effect transistors
- H01L29/1033—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
- H01L29/1041—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7831—Field effect transistors with field effect produced by an insulated gate with multiple gate structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7841—Field effect transistors with field effect produced by an insulated gate with floating body, e.g. programmable transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
- H01L29/78612—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device for preventing the kink- or the snapback effect, e.g. discharging the minority carriers of the channel region for preventing bipolar effect
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
- H01L29/78618—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
- H01L29/78621—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78645—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Thin Film Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
517352 A7 B7 五、發明說明(i ) [技術領域] 本發明係關於場效電晶體(FET)之設計,且尤甚者,係 關於具有建構成作為動態門限金屬氧化矽(DTMOS)結構 操作之多重金屬氧化矽(MOS)電晶,體結構之裝置,此裝置 可用於協助減緩與傳統DTMOS電晶體結構相關之操作電 壓限制。 [背景技藝] 如在此技藝中眾所周知的,在如磊晶層之半導體主體 的隔離區中已經形成於如金屬氧化矽(M〇s)電晶體等之電 曰曰體’此蠢晶層本身是形成於半導體上,此半導體通常為 表體石夕(bulK sidcon),也就是基體(substrate)。就n_通道 MOS場效電晶體(FET)而言,其主體為卜型導體且在卜型 導體之主體上形成源極和汲極區作為N+型導電區。就p_ 通道MOSFET而言,其主體或磊晶層為型導體且在此n_ iV體之主體上形成源極和沒極區作為p +型導電區。建議 此半導體主體或層是形成於絕緣基體上,或位於半導體基 體之絕緣層上。此種技術有時候稱為矽絕緣體(S0I)技術。 與基體矽MOS電晶體相比,矽絕緣體M〇s技術具有許多 優點。這些優點包含有·減少源極/汲極電容且因此可改善 高頻操作之速度性能,·減少N+至P +之間隔且因為隔離容易 故具有較高的包裝密度·,和對“軟體錯誤”所造成的混亂 有較高的免役性(例,對α粒子的入侵作用免役)。 矽絕緣體(SOI)技術的特性為藉由薄矽層之形成可在 如氧化物等之絕緣層上形成主動裝置中此絕緣層是开 ^紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公f )一 (修正頁)91869 (請先閱讀背面之注音?事項再填寫本頁} 訂---------線! 經 濟 部 智 慧 財 產 局 員 工 消 費 合 作 社 印 製 -ϋ ϋ ϋ ϋ ϋ ϋ n H ϋ I 1 ! I ϋ ϋ I n ϋ if n · 517352 A7 五、發明說明(2 ) 成於基體上。舉例而言,在汲極内之電晶體源極是藉由對 矽層之植入而形成的,而電晶體閘極則是藉由形成圖樣化 氧化物和導體(例,金屬)層結構而形成的。此種結構因為 具有較低的寄生電容(因為絕緣層)和較高之汲極電流而提 供較好的增益性能,其中所增加之汲極電流是導因於浮動 主體之充電效應(因為沒有與通道區進行連接且浮動主體 之充電提供對主要載子之存取,此動態地降低門限電壓, 故可增加汲極電流)。可是,浮動主體可能在此種電晶體之 操作上會產生動態的不穩定。 SOI場效電晶體包含兩種通常是藉由植入而形成之不 同免役群,其構成之電晶體之源極和汲極間,此電晶體在 源極和汲極間具有覆蓋一薄閘極絕緣體和導電閘極之共用 區(裝置主體)。通常與通道區無電氣連接故此主體是電氣 浮置。因為源極和汲極區通常是整個延伸至薄矽層,所以 主體之電位是遵守克西荷夫電流定律,其中流進此主體之 電流總和等於流出此主體之電流總和。因為通道電位是由 主體電壓決定,所以裝置的門限電壓是隨著主體電壓而 動。 在通道區與源極和汲極之各邊界間分別形成接面,通 常是反向偏壓。通道區之傳導通常發生在此區域内的閘極 絕緣體正下方,其中空乏區是受閘極電壓控制。可是,在 源極和汲極邊界之接面上亦形成寄生的橫向雙載子電晶 體,其有時候實際上是存在於場效電晶體之下方且可補充 所需通道電流。另一方面,寄生的雙載子裝置是不受控制 1本紙張尺度適用中關家標準(CNS)A4規格(21G X 297公餐) -2--91^69^- -----------Aw I --- (請先閱讀背面之注音?事項再填寫本頁) - 經濟部智慧財產局員工消費合作社印製 517352 A7 五、發明說明(3 ) 的且在某些偏壓條件下,當通道電流是不受期望時,有時 此寄生的雙載子裝置之操作可能會暫時主宰場效電晶體之 操作’且實際上明顯地佔有整個矽層。 (請先閱讀背面之注音?事項再填寫本頁) 田裝置切換時,主體是耦合至裝置之各接頭,因為在 =體和閘極、主體和源極、及主體和汲極之間分別有電容。 當在各接頭之電壓改變,則主體電壓會隨時間而改變,其 轉而影響裝置之門限電壓。在某些例子中,此關係可能對 裝置(例,反相器)有害。舉例而言,當啟通反相器之閘極 時,汲極會放電(汲極通常為反相器之輸出),因此當閘極 啟通時,汲極電壓會下降。因為汲極和主體是電容耦合, 所以當汲極電壓下降時主體電壓亦下降。主體電壓和門限 電壓之間具有反相關係。對NMOS裝置而言,當主體電壓 下降時,裝置門限電壓增加。當主體電壓增加時門限電壓 下降。因此,汲極和主體之間的電容耦合導致於裝置在切 換時會喪失驅動電流。 在SOI電晶體内缺乏m〇S電晶體之表體矽或主體接 觸。在某些裝置内,希望能將在n_通道M〇SFET例子中之 經P•型導電主體或在P-通道MOSFET例子中之N-型導電主
产I |體連接至固定的電位。此可避免各種因為使主體電位相對 |接地為“浮置,,而導致之磁滯效應。就具有表體砍之 I MOSFET而言,上述關係是相當容易造成的,因為表體矽 孟之底部可以很容易即連接至固定的電位。 費丨 异 s 〇 I裝置亦因為撞激游離作用而產生扭結效應。當以
社I !相當大之汲極至源極電壓操作SOI MOSFET時,具有足夠 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 3 91869 517352 A7 B7 IE、發明說明(4 ) 能量之通道電子在通道靠近通道之汲極端會產生撞激游離 作用。在裝置主體内所產生之電洞增加,因此提高主體位 能。所增加之主體位能降低MOSFET之門陂電壓。此會使 MOSFET電流增加且在S0I MOSFET的電流對電壓(ΙΛ〇 曲線上產生所謂的“扭結”。 有關此橫向雙載子作用,假如撞激游離作用可導致於 大量的電洞,則能夠將主體偏屋提高以致於使源極和主體 間之ΡΝ接面正向偏壓。此導致於少數載子注入主體因而 導致在源極、主體和沒極間之寄生ηρη雙載子電晶體導 通’所以喪失用於MOSFET電流之閘極控制。 已知用於控制浮置主體效應和門限電壓之解決方法為 動門限金屬氧化物場效電晶體(DTMOS)。當MOSFET之 閘極和主體是電氣耦合時可對一般MOSFET進行最大改 良。這些裝置除了提供降低之門限電壓和較快之切換時 間,亦提供功率消耗之改善。為801裝置將這些優點增強, 在此因為其具有非常小之接面區所以其偏壓電流和電容已 明顯降低。可是,這些裝置僅限於操作在大約〇 6至〇 8 伏特之二極體電壓降。假如電壓提昇至高於二極體 降’則主體至源極和主體至汲極之寄生二極體會導通且會 喪失閘極控制。此將在源極至汲極間產生非常高之電流, 其甚至會導致裝置破壞。 有鑑於上述問題,很明顯地在此技藝中需要能夠減緩 上述與DTMOS SOI裝置之缺點有關之負面效應的裝置。 [發明概論] 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 91869 ____________AWI ^--------^---------. (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 517352 A7 _ B7 五、發明說明(5 ) 本發明提供用於製造DTMOS之多重DTMOS結構和 方法。本發明之裝置可減緩前述與DTMOS裝置有關之某 些問題。本發明之裝置包含有没極和源極區及輕度摻雜之 源極和没極區(LDD區)。此裝置亦包含有在汲極和源極區 及LDD區旁邊之重度摻雜區。重度摻雜區是由多重 DTMOS結構共用且提供DTM0S結構之閘極和主體的電容 耦合。電容耦合和結構之接面電容一起形成在汲極和主體 間之電容電壓分壓器。此使得DTMOS結構具有操作在高 於〇·6至0.8伏特電壓之能力,故可增加其切換速度。除 此之外,在由具較低門限電壓之結構切換期間,電容耦合 可減緩主體電位之下降。主體電壓和門限電位是相關連 的’藉由控制主體電壓可減緩切換期間主體電位之下降, 並因而減緩門限電壓之變動。 多重DTMOS系統是藉由使用相鄰接電晶體之共用重 度推雜區而形成的。可將單一重度摻雜區用於多重電晶體 結構或在相鄰電晶體之間使用幾個重度摻雜區。此在各電 晶體結構之閘極和主體間提供電容耦合,故可改善系統之 性能。除此之外,可由其他鄰接裝置之汲極的相同摻雜區 形成鄰接裝置之源極。共用區使得材料成本降低且裝置尺 寸降低及裝置最終速度變快。 本發明的概念之一係有關於多重MOSFET裝置結構。 此結構包含有共用至少一個重度摻雜區之複數個M〇sfet 裝置’此重度摻雜區是從此複數個m〇sfet裝置的至少兩 個之閉極區下方延伸而出。共用之重度摻雜區提供電容 -----------裝--------訂--------- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度顧巾關家標準(CNS)A4規格⑵〇_ 297公釐) 5 91869 517352 經濟部智慧財產局員工消費合作社印製 A7 五、發明說明(6 , 合,其與MOSFET裝置之接面電容一起形成在主體區和閘 極區間之電容電壓分壓器。 本發明的另一概念係有關於多重電晶體裝置。此多重 電晶體裝i包含有複數個電晶體裝置。㈣數個電晶體裝 置之每個均包含有N+源極區和輕度摻雜源極區、N+ 汲極區和N-輕度摻雜汲極區、及p++重度摻雜區。至少將 此P++重度摻雜區放置在複數個電晶體裝置之每一個的Nb 輕度摻雜源極區和N•輕度摻雜汲極區之一的部分旁邊。p+ 主體區是放置在複數個電晶體裝置之每一個的閘極區下方 及源極和汲極區之間。P + +重度摻雜區提供電容耦合,其與 裝置之接面電容一起形成在主體區和複數個電晶體裝置之 母一個的閘極區間之電容電壓分壓器。 此裝置的又一概念係有關於S0I多重NM0S結構,此 結構包含有矽基體、形成於基體上方之絕緣氧化層、形成 於絕緣氡化層上的上側矽層、形成於上側矽層之部分上的 複數個閘極,此複數個閘極的每一個係對應於一個nm〇s 結構、在複數個閘極和上侧矽層之間所形成之閘極氧化 物、為此多重結構之每一個而在上側矽層上所形成之n+ 源極和N+汲極區、在上側矽層上為此多重結構之每一個而 形成之1ST輕度摻雜源極和汲極延伸區、沿著上側碎層長度 方向延伸在此複數個閘極下方而形成之p++重度摻雜區,又 此P++區所具有之摻雜濃度大於N+區之摻雜濃度,且存在 於各N-區之部分旁邊,其中此區為NM〇s結構之每一 個提供在主體區和閘極之間的電容耦合並與NM〇s結構之 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ----------I ^--------^---------AWI (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 517352
五、發明說明(7 ) 每一個的接面電容形成電容電壓分壓器。 本發明之再一概念係有關於多重DTMOS結構。多重 DTMOS系統至少包含有兩個相鄰接之DTMOS結構,其每 一個均包含有:源極區、汲極區、閘極區和主體區、及在 閘極區下方且沿著此至少兩個的相鄰接DTMOS結構之源 極區和汲極區其中之一而形成之電容。 本發明之另一概念係有關於形成多重MOSFET結構之 方法。此方法包含有下列步驟:在基體内形成輕度摻雜區、 形成與基體内所形成之輕度摻雜區相同數目之源極和汲極 區、和形成與輕度摻雜區相鄰之重度摻雜區,其中此源極 和汲極區至少部分是在相對應輕度摻雜區下方且至少源極 和沒極區的其中之一是由相鄰之MOSFET結構共用。 本發明之再一概念係有關於形成s〇I多重NM〇s結構 之方法,包含有下列步驟:使用SIM〇x程序形成矽基體、 形成在基體和上側矽層間之氧化物層、形成在上側矽層内 之N·輕度摻雜區、形成與上側矽層内之輕度摻雜區相同數 目之N+源極和汲極區,其中區源極和汲極區至少部分是在 相對應輕度摻雜區下方、和形成沿著N-輕度摻雜區和上側 石夕層内之N+源極和沒極區旁邊延伸之p++重度換雜區,其 中P++區提供主體區和多重NMOS結構之至少其中一個之 閘極間的電容耦合並與NMOS結構之接面電容形成電容電 壓分壓器。 為了達成上述及相關目標,本發明包含有在此及下文 中詳細說明和在申請專利範圍内所指出之特性。在下列的 本紐尺度適用中國國家標準(CNS)A4規格(210 X 297公餐) " τ-------- -----------裝------—訂-------I I AVI (請先閱讀背面之注意事項再填寫本頁) 517352 A7
五、發明說明(8 ) 說明和所附加圖示中提出本發明媒 +贷明砰細說明用之實施例。可 是這些實施例僅指出可能應用太恭= 屨用本發明原則之各種變化的一 (請先閱讀背面之注意事項再填寫本頁) 部份。本發明其他的目的、優點、和新奇的特性將因下列 詳細說明及參考其所附圖*而顯得更加顯而易見。 [圖式之簡要說明] 第1圖係顯示依據本發明之多重DTM〇s s〇i結構之 概要截面側視圖; 第2圖係顯示沿著第1圖所顯示之依據本發明之多重 DTMOS SOI結構之線A-A的概要截面圖; 第3圖係顯示顯示沿著第i圖所顯示之依據本發明之 多重DTMOS SOI結構之線b-B的概要截面圖; 第4圖係顯示第丨圖至第3圖所顯示之依據本發明之 多重DTMOS SOI結構的多重DTMOS裝置之一的等效電路 概要圖。 第5圖係顯示第i圖至第3圖所顯示之依據本發明之 多重DTMOS SOI結構的多重DTMOS裝置之一的閘極電壓 對時間曲線圖。 經濟部智慧財產局員工消費合作社印製 第6圖係顯示第1圖至第2圖所顯示之依據本發明之 多重DTMOS SOI結構對應於第3圖所顯示閘極電壓之主 體電壓對時間曲線圖; 第7圖係顯示依據本發明之SOI基體之概要截面圖; 第8圖係顯示第7圖之依據本發明之s〇I基體之概要 截面圖,其中形成有護墊氧化層和氮化層; 第9圖係顯示第8圖之依據本發明之結構的概要截面 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 8 91869 經濟部智慧財產局員工消費合作社印製 517352 A7 B7 五、發明說明(9 ) 圖,其中形成有隔離區; 第10圖係顯示第9圖之依據本發明之結構的概要截面 圖,其在隔離區形成淺溝渠; 第11圖係顯示第10圖之依據本發明之結構的概要截 面圖,其中形成有氧化層所以可填充隔離溝渠; 第12圖係顯示第11圖之依據本發明之結構在已經將 氧化層磨光至氮化層表面後之概要截面圖; 第13圖係顯示第12圖之依據本發明之結構在已經將 氮化層、護墊氧化層和氧化層之部分蝕刻後之概要截面 回 · 圖, 第14圖係顯示第13圖之依據本發明之結構在進行用 於形成p_型主體區之離子植入步驟的概要截面圖; 第15圖係顯示第14圖之依據本發明之結構在進行用 於形成重度摻雜之離子植入步驟的概要截面圖; 第16圖係顯示第15圖之依據本發明之結構在進行用 於形成重度摻雜之離子植入步驟後的概要截面圖; 第17圖係顯示第16圖之依據本發明之結構的概要截 面圖,其中在隔離溝渠間基體表面上形成有具低電介值常 數之薄閘極氧化物材料; 第18圖係顯示第17圖之依據本發明之結構在形成複 數個閘極後的概要截面圖; 第19圖係顯示第18圖之依據本發明之結構在進行用 於形成N-源極/沒極(S/D)輕度推雜區之離子植入步驟的概 要截面圖; 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 91869 ------------^--------^--------- (請先閱讀背面之注意事項再填寫本頁) 517352 A7 B7 五、發明說明(10 ) 第20圖係顯示第19圖之依據本發明之結構在進行用 於形成N-源極/汲極(S/D)輕度摻雜區之離子植入步驟後的 概要截面圖; 第21圖係顯示第20圖之依據本發明之結構在間隔片 形成後的概要截面圖; 第22圖係顯示第21圖之依據本發明之結構在接受用 於形成源極和沒極區之離子植入步驟的概要截面圖; 第23圖係顯不第22圖之依據本發明之結構在進行用 於形成源極和沒極區之離子植入步驟後的概要截面圖; 第24圖係顯示第23圖之依據本發明之結構在其上形 成氧化層後的概要截面圖; -----------裝---- (請先閱讀背面之注意事項再填寫本頁)
n -ϋ ϋ I 經 濟 部 智 慧 財 產 局 員 工 消 費 合 作 社 印 製 64 80 84 90 94 102 120 144 150 第25圖係顯示第24圖之依據本發明之結構在已經將 管磨光至閉極表面後的概要截面圖。 符號說明] 、54、56 MOSFET 結構(裝置) 60 基體 介電質層 70 矽層 汲極區 82 源極區 >及極延伸區 86 源極延伸區 閘極 92 間隔區 η型通道 100 閘極氧化層 104 Ν+區 110 重度摻雜Ρ++區 主體 140 MOSFET裝置 源極 146 電容 接觸點 152 汲極
tr---------0. 158517352 五、發明說明(11 156 閘極區 160 168 174 230 經濟部智慧財產局員工消費合作社印製 主體區 氮化層 淺溝渠 P -井施體 護墊氧化層 隔離區 氧化材料 氧化層 [用於實現本發明之模式] 本發明係有關於多重MOSFET系統及製造此系統之方 法’此系統有助於使接面電容和/或浮動主體效應減緩。本 發明之多重MOSFET系統具有較快的性能、較低的電源消 耗、及較許多傳統MOSEFT系統更少的磁滯。本發明藉由 在系統之MOSFET結構的其中之一提供閘極和主體區之電 容麵合。以便建構如動態門限金屬氧化物場效電晶體 (DTMOS)之結構。此電容耦合與裝置之接面電容形成電容 電:壓分壓器以便使得裝置可以操作在大於〇6至伏特 之電壓。可在其他MOSFET結構中藉由共用鄰接結構間之 重度摻雜區而設置電容耦合。將參考圖式說明本發明,其 中相同的參考數字係用於在全文中標示相同的元件。雖然 在此主要是具有SOI之多重MOSFET結構說明本發明,但 是亦可將本發明應用於具基體之多重MOSFET結構。應該 瞭解的是此最佳實施例之說明僅作為說明用而不應該視為 限制用。 第1圖係顯示依據本發明之SOI多重MOSFET裝置結 構50在跨經中央區域之概要截面側視圖。結構5〇包含有 第一 MOSFET結構52、第二MOSFET結構54、和第三 162 170 180 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 91869 (請先閱讀背面之注意事項再填寫本頁) 517352 經濟部智慧財產局員工消費合作社印製 A7
五、發明說明(U MOSFET結構56(第2圖至第3圖)。此裝置結構5〇包含有 牛例而。由矽組成之基體60。基體60提供用於結構50 之機械支架,且其厚度適合用於提供此種支架。在基體6〇 上形成介電質層64(例,Si〇2、_4)。介電質層Μ之厚 度最好是在1〇00 A至5000 A之範圍内。所形成之上側矽 層7〇是在介電質層64上,且上侧矽層7〇之厚度最好是在 500 A至2000 A之範圍内。上側矽層7〇變成裝置製造用 主動區MOSFET 52、54、和56每一個均包含有閘極 90 η 1通道ς>4(第2圖至第3圖),及形成於閘極9〇和通 道94之間的閘極氧化層1〇〇。氧化層230用於保護裝置50 免受污染等。 第2圖係顯示沿著第i圖所顯示之依據本發明之s〇I 夕重MOSFET裝置結構之線A_A的概要截面圖。 52、54、和56每一個均為NM〇s型裝置。可利用連接和 層介孔(Vias未顯示)而形成各種電路結構(例,NAND閘 極、N〇R閘極)。可瞭解的是雖然各結構52、54、和56為 NMOS裝置,但亦可使用各種NM〇s和pM〇s裝置以便利 用本發明而形成各種電路結構。m〇SFEt裝置52、54、和 56每一個均包含有N+汲極區8〇、N+源極區82、輕度摻 雜汲極延伸區84、和nb輕度摻雜源極延伸區86。沿著 MOSFET裝置52、54、和56每一個之N+汲極區80、N- 輕度摻雜沒極延伸區84、N+源極區82、和N_輕度摻雜源 極延伸區86之旁邊的是重度掺雜P++區110,其延伸經過 在MOSFET裝置52、54、和56每一個之閘極90下面的 -----------^--------^--------- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 12 91869 517352 A7 B7 五、發明說明(13 ) 整個MOSFET裝置結構50(參考第!圖和第3圖)。 (請先閱讀背面之注意事項再填寫本頁) 第3圖係顯示裝置結構5〇沿著第J圖之線B_B的概 要截面圖。重度摻雜區no為共用區,其在M〇SFET裝置 52、54、和56每一個之閘極9〇和主體12〇間形成電容, 耦合閘極90至主體120且與裝置之接面電容形成電容電壓 分壓器。重度摻雜區11〇亦有助於裝置52、54、和56之 浮置主體效應之電壓控制(例,扭結效應和磁滯效應)。如 第1-3圖中所顯示,重度摻雜^+區11〇穿過裝置52、54、 和56每一個之閘極90下方沿著電晶體,汲極區8〇和汴 輕度摻雜没極延伸區84的旁邊。重度摻雜?++區u〇亦穿 過裝置52、54、和56每一個之閘極9〇下方沿著電晶體… 源極區82和N-輕度摻雜源極延伸區86旁邊。 應該可療解的疋雖然所說明之範例是有關由複數個 MOSFET裝置共用之單一重度摻雜區,但是可在各相鄰結 構提供一個共用的重度摻雜區或可在相鄰結構間提供多重 的共用的重度摻雜區。 經 濟 部 智 慧 財 產 局 員 工 消 費 合 作 社 印 製 降低源極/汲極區之摻雜濃度可降低在汲極/主體和源 極/主體介面間之接面電容。接面電容係與形成此接面區域 之摻雜濃度有關,其可由下列公式得知: cr ε A[(q/2 ε (V〇-V)) (NaNd / (Na+Nd)] 1/2 其中A表示源極/主體和汲極/主體介面之截面積、^ 表示在源、極和>及極區内之施體數目’和Na表示在主體内^ 受體數目。 重度摻雜區是以P+型施體(例’硼)摻雜且其摻雜濃度 1 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 13~-91869- 517352 經濟部智慧財產局員工消費合作社印製 A7 五、發明說明(Μ) 大於源極/没極區80、82 1 1 υ ^和1>+主體區12〇iN+摻雜濃度。 因此,重度摻雜區110氣主 , υ為母一個裝置52、54、和56形成 閘極90和主體120之間的雪6 <间的電谷,此等裝置之每一個將閘極 90耦。至主體12G且作為電壓分壓器。此使得可將nm〇s 裝置的每-個作為可操作在較二極體壓降高之電壓的 DTMOS裝置。 在本發明之特殊實施例中,重度換雜區ιι〇最好包含 有硼植入,此硼植入具有之劑量濃度範圍是在&心至i xlG原子/A刀内且能量範圍在大約1Kev至i〇〇〇KeV 内。輕度摻雜源極/汲極延伸區包含有砷植入,此珅植入具 有的劑量濃度在IX 10"至1χ 1〇16原子/公分2範圍内且植 入能量在大約50KeV至200KeV之範圍内。源極和汲極區 80 ' 82包含有_或鱗植人,此碎或-植人具有之劑量濃度 在大約3χ 10 7至7χ 1〇17原子/公分2範圍内且植入能量位 準f大約50KeV至 200KeV範圍内。可了解的是任何適當 劑量濃度和能量範圍及植入均可應用於實現本發明。?_型 主體120包含有P+植入(例如,硼),其具有之劑量濃度在 lx 1010至ιχ 1〇14原子/公分2範圍内。 第4圖係顯示用於MOSFE丁裝置52、54、和%每一 個之等效電路概要圖。此等效電路包含有M0SFET裝置 140,具有閘極區156、主體區158、源極144和汲極152。 標不為CDT之電容146是經由接觸點15〇從主體區158連 接至閘極區156。電容146與MOSFET140之接面電容q 一起形成電壓分壓器,其間之電壓為提供至M〇SFET14〇 -----------^----------------- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 14 91869 517352 經 濟 部 智 慧 財 產 局 消 費 合 作 社 印 製 15 A7 B7 五、發明說明(I5 ) 之閘極和MOSFET結構50之主體區158之電壓位準間之 電壓。主體區158之電壓位準是正比於提供給閘極區156 之電壓,且是依據下列公式:
Δ νΒ = (0ΒΤ/0ϋΤ+^)*Δ VG 在此Cj為MOSFET 140之接面電容。第5圖至第6圖 係顯示VG* VB與時間之關係,在此VB(最大值)正比於Ve 但小於VDD,此VDD是由上述公式所顯示之電容比率決定。 在形成多重結構系統中,本發明在相鄰結構間提供共用的 接雜區。舉例而言’P重度推雜區110是由第^一 MOSFET 裝置52、第二MOSFET裝置54、和第三MOSFET裝置56 共用。但是,亦可在相鄰裝置間提供不同的P + +重度摻雜 區。相鄰裝置亦包含有共用的N+區102和104。舉例而言, 第一 MOSFET結構52之N源極區82和第二MOSFET结 構54之N+汲極區80形成共用的n+區ι〇2。再者,第二 MOSFET結構54之N+源極區82和第三MOSFET結構56 之N+汲極區S0形成共用的n+區1〇4。在結構間提供共用 區可使系統50速度增加,材料成本降低和系統5〇整體尺 寸減少。 現參考至第25 W ’在此係討論與形成第i圖之 結構相關之製造步驟。第7圖至第16圖係顯示與第3圖中 所顯示截面相關之結構50的製造而第17圖至第h圖係顯 示與第2圖中所顯示截面相關之結構50的製造。第7圖係 顯不基本SCH結構在早期階段之製造。此結構包某體 60、矽氧化層64、和上側矽層7〇 土 __ ^ 0此基本結構最好是藉由 ^紙張尺度適用中國國家標準(CNS)A4規格(210 x 297-------- 91869 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 517352 A7 B7 五、發明說明(ι〇 氧植入而隔離(SIMOX,Separation by Implantation of Oxygen )之程序而形成。SIMOX程序之基本步驟包含有將 氧植入矽晶圓之表面下方。接下來執行退火熱處理步驟以 便使植入之氧原子與Si〇2之均勻層相結合。有時候,在 矽層上增長磊晶矽以便滿足特殊的裝置需求,但是不管有 或沒有磊晶層,上側矽層70變成用於裝置製造之主動區。 所埋設之矽氧化層64的厚度通常是在01至〇.5um之間且 可呈現與植入的氧完成結合。植入能量範圍通常是在150 至200KeV之間。同時氧的劑量可從!變化至2E18cm3。 上侧矽層70之厚度及其與矽氧化層64厚度相關之變動是 隨著在植入期間植入能量和表面碎之濺射速度而變動。 在SIMOX程序中之第二個重要步驟為高溫退火熱處 理。此種退火熱處理通常是在大於125(rc之高溫下連續執 行幾個小時以便從表面往下使植入之氧原子與上側(表面 的)矽層70之已成形固態再結晶。 第5圖至第13圖係顯示與依據本發明之m〇SFET裝 置50之隔離區之製造相關之處理步驟。本發明係有關於淺 溝渠隔離(STI),其包含有為上側矽層7〇蝕刻溝渠和以隔 離材料填充此溝渠。矽隔離程序之區域氧化(L〇C〇S)通常 佔據大部分的晶圓表面,且因此STI可提供另一種隔離技 術。 第8圖係顯示在上侧矽層7〇表面形成護墊氧化層16〇 和氮化層162。護墊氧化層160具有之厚度大約200 A且 是以大約90(TC之溫度持續熱增長4〇分鐘。藉由化學氣相 -----------裝--------訂--------- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 16 91869 517352 經濟部智慧財產局員工消費合作社印製 A7 五、發明說明(1? 沈積(CVD)程序在護墊氧化層160表面沈積氮化層162大 約2 Ο Ο Ο A之尽度。然後利用傳統的光阻處理以便緣製圖案 及蝕刻氮化層162和護墊氧化層16〇而產生第9圖之結 構。此光阻處理包含有使用定義隔離區168之STI光罩。 隔離區168疋位於基體go上稍後將插入形成於上側碎層 70上之主動區之位置。 其後,如第10圖中所顯示,執行矽蝕刻以便形成在上 側矽層70上隔離區168内之淺溝渠17〇。尤甚者,提供溝 渠抗蝕劑材料(未顯示)以便覆蓋此結構且然後繪製圖案以 便曝露隔離區168。然後利甩適當的技術將淺溝渠17〇蝕 刻至上側矽層70。之後將溝渠抗蝕劑材料剝除以便產生第 1 〇圖所顯示之結構。 緊接在利用矽蝕刻形成溝渠i70之後,在結構上利用 高密度電漿光學氣相沈積(HDC VD)形成一層的氧化材料 174以便如第η圖中所顯示可以氧化材料174完全填充隔 離區170。已知HDCVD為自我平坦化處理,其有助於減 少其後步驟中所需要之化學機械研磨(CMp)次數。(請參 考,Pye,J.T·等人·,用於〇 2S微米金屬間電介質處理之高 後度電漿 CVI> 和 CMP,(High-density plasma CVD and CMP for 0.25-um intermetal dielectric processing),固態技術 (Solid State Technology,12 月 1995 年,65-71 頁)。如第 12圖中所顯示,緊接著氧化材料m之沈積的是利用cmp 將氧化材料174向下磨光至氮化層162之表面位準。因此, 可留下在溝渠内170之絕緣氧化材料174。氧化材料174 Μ氏張尺度適用中國國家標準(CNS)A4規格_(21〇 X 297公复丁 --------^---------. (請先閱讀背面之注意事項再填寫本頁) 517352 A7 五、發明說明() 之上側表面可明顯地與氮化層162之上侧表面對齊。 (請先閱讀背面之注意事項再填寫本頁) 如第13圖所顯示,利用適當的剝除程序將氮化層162 和護墊氧化層160剝除。此剝除程序導致於將氧化材料174 之上側表面#刻至與上側矽層70之表面對齊之位準。至此 很明顯地已完成相關部分内淺隔離溝渠1 7 〇之形成。 現參考第14圖至第25圖,將說明與依據本發明之 MOSFET裝置50之完成相關的處理步驟。雖然在本文中已 經藉由說明NMOS型裝置之製造而說明本發明,很明顯地 本發明可應用於各種電晶體裝置,包含有PM〇s型裝置。 本說明將使得那些具有此方面技藝者可將本發明應用於各 種不同形式之電晶體裝置,其均在本發明由所附申請專利 範圍所定義之目的内。 經濟部智慧財產局員工消費合作社印製 上側矽層70為P型且溝渠17〇係做為隔離屏障以便 定義主動區。第14圖係顯示p-型主體區12〇之形成,其 疋藉由使上側矽層70之部分具有光電阻層(未顯示)且植入 P-井施體180以便提供?_型主體區12〇。現參考第圖, 執行第二植入步驟190,在此其以較步驟19〇p_型主體植入 高之劑量植入p++離子故可達到較高之摻雜區11〇。使用特 殊的光罩以便確保p-型離子僅植入在裝置5〇之特定區域 的結構内。步驟190之^離子最好是大約在1χ切以至ι X 1019原子/公分2摻雜濃度範圍内之硼離子。ρ++離子提供 MOSFET裝置之閘極區域和主體區域間的電容耦合以便將 此裝置建構成動態門限金屬氧化場效電晶體(Dtm〇s)。第 16圖係顯示相關部分已完成之結構5〇之電容部分 本紙張尺度朝巾_家鮮(CNS)A4規格( X 297公餐) 517352 A7
517352 經濟部智慧財產局員工消費合作社印製 A7 ...... B7 五、發明說明(2〇 ) 能量大約在50KeV至200KeV範圍内之砷植入。很明顯地 可使用任何適當劑量和能量範圍之植入以便實現本發明。 其後’在坤植入之步驟後,可執行選擇性的氮植入步 驟,其可以是植入步驟2〇〇之部分。可藉由植入而將氮加 入輕度摻雜區84和86。可提供能量範圍在大約5〇KeV至 200KeV間及劑量濃度約為1χ 1〇"至5χ 1〇15原子/公分2 的氮植入。很明顯地雖然在最佳實施利中,氮植入步驟是 在坤植入之後才執行,但是亦可在砷植入前先執行氮植 入0 此處所提出之氮植入將使串聯電阻及熱載子效應降低 且不會嚴重地增加S/D延伸重疊區。不同於傳統增加摻雜 濃度會導致於較低薄膜電阻之MOS製造技術,在此氮植 入不會因為雜質增加而使接面變深。另一方面,假如為了 降低薄膜電阻而增加砷雜質劑量,則將會產生較深的接 面。較深的接面會導致於不良的擴散,使得更難以控制 MOS裝置,且可能導致於貫穿效應。可是,不像傳統的技 術,氮植入會使得串聯電阻降低。因此,此步驟可用於降 低串聯電阻而不會有與傳統技術相關之負面結果(例,熱電 子載子和貫穿效應)。 再者,氮植入不會致使從S/D延伸之重疊區擴散進入 閘極之數量嚴重增加。當在S/D延伸區提供植入時,此植 入不僅垂直擴散且發生植入之水平擴散,此即所謂擴散進 入閘極之S/D延伸重疊區。與傳統掺雜相比較,氮植入之 使用將不會導致S/D延伸重疊區嚴重增加。 ------------裝--------訂--------- f請先閱讀背面之注音?事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 20 91869 經濟部智慧財產局員工消費合作社印製 517352 A7 ----sz__ 五、發明說明(21 ) 在植入步驟200之後,沿著間極9〇之側牆形成間隔區 92。為了完成此步驟,可在上側矽層7〇上形成間隔區材料 層(未顯示)。藉由沈積TE0S氧化物、二氧化矽等在上側 矽層70表面可形成間隔區材料層。然後非等方向性地蝕刻 間隔區材料以便在閘極90之侧牆形成間隔區92。使用可 選擇性地蝕刻間隔區材料層之蝕刻劑(例,以較蝕刻上側矽 層70快之速率蝕刻間隔區材料層)蝕刻間隔區材料層直到 如第21圖所示在閘極90之側牆僅留下間隔區92。 在間隔區92形成之後,如第22圖所示執行另一個離 子植入。使用電容光罩以便在型植入期間保護重度摻雜 P++區。執行N+植入21〇以便在重度摻雜區分別形成…源 極區80和N+汲極區82(第23圖)。間隔區92用於作為光 罩以避免離子植入在間隔區92下方之重度摻雜區的部 分。輕度摻雜區所保護之部份分別為MOSFET裝置52、 54、和56每一個之輕度摻雜源極仏£)〇)區84和輕度摻雜 汲極86區。 現參考第24圖,在MOSFET裝置50上沈積氧化層 230。然後藉由化學機械研磨(CMP)將氧化層23〇磨光至閘 極90之表面位準,如第25圖中所顯示。因此氧化層230 之上表面實質地與閘極50之上表面同位準。因此,氧化層 230係用於遮罩整個M0SFet裝置50除了將閘極90曝 露。將不再說明間隔區92,因為其與氧化層230具有相同 材料。因此,完成在此相關部份中之MOSFET裝置50。 與所討論的SOI型裝置相比較,很明顯地可將相同的 V «I »mmt mmMmmm n n emml I n an ϋ · n n n BBH i n mmmt tr--------- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 21 91869 517352 A7 ___B7 五、發明說明(22 ) 方法應用於製造如基體裝置等之η-通道裝置。具此方面技 藝者很容易即可依據在此所討論的修改上述步驟以便形成 η·通道裝置,且因此為了簡潔將省略其進一步相關的討 論。 前文中所描述的是本發明之最佳實施例。當然,無法 描述用於本發明之每一個可能的元件或方法之組合,但是 具有此方面技藝者將可瞭解本發明之許多進一步的組合和 變更均是有可能的。因此,本發明希望能夠涵蓋所有在所 附申請專利範掘之精神和目的内的這些變更、修改和變 動。 [工業應用] 本發明所具有之工業應用性是在半導體封裝之領域。 -----------裝--------訂--------- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 χ 297公釐) 22 91869
Claims (1)
- 517352 經濟部智慧財產局員工消費合作社印製 C8 --------D8 —_六、申請專利範圍 K 一種多重MOSFET裝置結構(50),包含有·複數個 MOSFET 裝置(52 54 t 取且v弋34,36),共用至少一個的 重度摻雜區(110),此摻雜區係延#太 v ) 71尔^ 1甲在此複數個MOSFET裝置(52,54,56)的至少其中兩個之閘極區(9〇,156)之下 方,所共用之重度摻雜區(11〇)提供電容耦合以便與 _SFET裝置(52,54,56)之接面電容在主體區(i2(J58) 和閘極區(90,156)之間形成電容電壓分壓器。 •如申明專利範圍第1項之結構,此重度摻雜區(丨1〇)係 存在於相鄰接之MOSFET裝置(52,54,56)之輕度摻雜源 極延伸區(86)和輕度摻雜汲極延伸區(84)的至少其中之 '一的部分旁邊。 3·如申請專利範圍第〗項之結構,此重度摻雜區(11〇)係 存在於相鄰接之MOSFET裝置(52554,56)之源極區(82) 和汲極區(8 0)的至少其中之一的至少部分旁邊。 4· 一種多重電晶體裝置(5〇),包含有·· 複數個電晶體裝置(52,54,56),此複數個電晶體裝 置(52,54,56)之每一個均包含有: N+源極區(82)和N·輕度摻雜源極區(86); N+没極區(80)和N·輕度摻雜汲極區(84); P++重度摻雜區(110),此P + +重度摻雜區(110)係存 在於此複數個電晶體裝置(52,54,56)之每一個的N·輕度 摻雜源極延伸區(86)和NB輕度掺雜汲極延伸區(84)的 至少其中之一的部分旁邊;以及 P+主體區(120,158),存在於此複數個電晶體裝置 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 23 91869 (請先閱讀背面之注意事項再填寫本頁) 訂------ 線丨 n n n n * 517352 經 濟 部 智 慧 財 產 局 員 工 消 費 合 作 社 印 製 六 6. A8 B8 C8 D8 申請專利範圍 (52,54,56)之每一個的閘極區(90,156)下方和源極區(82) 和汲極區(80)之間; 其中該P++重度摻雜區(110)提供電容耦合,與此複 數個電晶體裝置(52,54,56)之每一個的接面電容在各別 的閘極區(90,156)和主體區(120,158)之間形成電容電壓 分壓器。 5.如申請專利範圍第4項之裝置,該重度摻雜區(11〇) 使此複數個電晶體裝置(52,54,56)之每一個的閘極電位 與主體電位耦合。 一種SOI多重NMOS結構(5 0),包含有: 矽基體(60); 絕緣氧化層(64),形成於該基體(60)之上; 上側矽層70,形成於該絕緣氧化層(64)之上; 开> 成於該上側石夕層7 0之部分上方的複數個閘極區 (90,156),此複數個閘極區(90,156)的每一個對應於一個 NM0S結構; 閘極氧化物(100)形成於複數個閘極(90,156)與上 侧矽層(70)之間; 在上側矽層70上為多重結構(52,54,56)之每一個形 成N+源極區(82)和N+汲極區(80); 在上側矽層70上為多重結構(52,54,56)之每一個形 成N輕度推雜源極(86)和沒極(84)延伸區; P重度摻雜區(110),是沿著上侧石夕層(7〇)長度方 向延伸於複數個閘極(90,156)之下方而形成的,此p- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公箩〉 ---I---I I I I I ---丨丨丨丨丨訂-丨—丨丨丨丨線 (請先閱讀背面之注意事項再填寫本頁) 517352 A8 B8 C8 D8 六、申請專利範圍 區(110)較N+區(80,82)具有較高之摻雜劑濃度且是存在 於N-極(84,86)之部分旁邊;和 其中P + +區(110)為每一個NMOS結構(52,54,56)在 主體區(120,158)和閘極區(90,156)之間提供電容耦合且 與每一個NMOS結構(52,54,56)之接面電容形成電容電 壓分壓器。 7.如申請專利範圍第6項之結構,其中相鄰接結構 (52,54,56)之N+汲極(80)和源極(82)區是共用形成其中 一結構之N+汲極(80)和形成另一結構之N+源極(82)之 摻雜區。 8· —種多重DTMOS結構(50),包含有: 至少兩個相鄰的DTMOS結構(52,54,56),其每一個 均包含有:源極區(82)、汲極區(80)、閘極區(90,1 56) 和主體區(120,158);和 電容,形成於閘極區(90,156)下方及在至少兩個相 鄰的DTMOS結構(52,54,56)之源極區(82)和汲極區(80) 的至少其中之一的旁邊。 9. 一種形成多重MOSFET裝置結構(50)之方法,包含有下 列步驟: 在基體(60)上形成輕度摻雜區(84,86); 在基體(60)上形成與輕度摻雜區(84,86)相同數目 之源極(82)和汲極(80)區,此源極(82)和汲極(80)區至少 部分是位於相對應輕度摻雜區(84,86)之下方且至少源 極(82)和汲極(80)區的其中之一是由相鄰的MOSFET結 --------------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 25 91869 517352 A8 B8 C8 D8 申請專利範圍 構(52,54,56)共用;和 形成與輕度摻雜區(84,86)相鄰之重度摻雜區 (110)。 10· —種形成SOI多重NM0S結構(50)之方法,包含有下列 步驟: 利用SIM0X程序以便形成矽基體(6〇)、位於基體 (60)和上側矽層(7〇;)之間的氧化層(64); 在上側矽層(70)上形成N·輕度摻雜區(84,86); 在上側矽層(70)上形成與輕度摻雜區(84,86)相同 數目之N+源極(82)和汲極(80)區,此源極(82)和汲極(80) 區至少部分是位於相對應輕度摻雜區(84,86)之下方;和 形成P + +重度摻雜區(110),此重度摻雜區1〇)延伸 在上側矽層(70)上之1ST輕度摻雜區(84,86)和N+源極(82) 和没極(80)區旁邊,其中此p + +區(11〇)為多個NM〇s結 構(52,54,56)之至少其中一個在主體區(12〇,158)和閘極 區(90,15 6)之間提供電容耦合且與每一個nm〇S結構 (52,54,56)之接面電容形成電容電壓分壓器。 (請先閱讀背面之注意事項再填寫本頁) 訂---------線丨I 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公梦) 26 91869
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/619,838 US6359298B1 (en) | 2000-07-20 | 2000-07-20 | Capacitively coupled DTMOS on SOI for multiple devices |
Publications (1)
Publication Number | Publication Date |
---|---|
TW517352B true TW517352B (en) | 2003-01-11 |
Family
ID=24483510
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW090117508A TW517352B (en) | 2000-07-20 | 2001-07-18 | Capacitively coupled DTMOS on SOI for multiple devices |
Country Status (5)
Country | Link |
---|---|
US (1) | US6359298B1 (zh) |
EP (1) | EP1307921A2 (zh) |
AU (1) | AU2001257486A1 (zh) |
TW (1) | TW517352B (zh) |
WO (1) | WO2002009184A2 (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6573565B2 (en) * | 1999-07-28 | 2003-06-03 | International Business Machines Corporation | Method and structure for providing improved thermal conduction for silicon semiconductor devices |
US6423599B1 (en) * | 2001-05-01 | 2002-07-23 | Advanced Micro Devices, Inc. | Method for fabricating a field effect transistor having dual gates in SOI (semiconductor on insulator) technology |
DE10324055B4 (de) * | 2003-05-27 | 2005-10-13 | Texas Instruments Deutschland Gmbh | Verfahren zur Herstellung eines integrierten Stapelkondensators |
CN100555375C (zh) * | 2004-09-17 | 2009-10-28 | 日本电气株式会社 | 半导体器件、使用该器件的电路和显示设备及其驱动方法 |
JP2008042108A (ja) * | 2006-08-10 | 2008-02-21 | Hitachi Ltd | 半導体装置 |
EP2405466B1 (en) | 2010-07-05 | 2014-04-23 | ams AG | Symmetric LDMOS transistor and method of production |
US20140073106A1 (en) | 2012-09-12 | 2014-03-13 | International Business Machines Corporation | Lateral bipolar transistor and cmos hybrid technology |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0510667B1 (en) * | 1991-04-26 | 1996-09-11 | Canon Kabushiki Kaisha | Semiconductor device having an improved insulated gate transistor |
JPH0555566A (ja) * | 1991-08-28 | 1993-03-05 | Nec Corp | 半導体装置 |
US5559368A (en) | 1994-08-30 | 1996-09-24 | The Regents Of The University Of California | Dynamic threshold voltage mosfet having gate to body connection for ultra-low voltage operation |
US5889293A (en) | 1997-04-04 | 1999-03-30 | International Business Machines Corporation | Electrical contact to buried SOI structures |
US6285052B1 (en) * | 1997-09-26 | 2001-09-04 | Advanced Micro Devices, Inc. | Integrated capacitor |
US6020222A (en) | 1997-12-16 | 2000-02-01 | Advanced Micro Devices, Inc. | Silicon oxide insulator (SOI) semiconductor having selectively linked body |
JP3408762B2 (ja) * | 1998-12-03 | 2003-05-19 | シャープ株式会社 | Soi構造の半導体装置及びその製造方法 |
US6111778A (en) * | 1999-05-10 | 2000-08-29 | International Business Machines Corporation | Body contacted dynamic memory |
-
2000
- 2000-07-20 US US09/619,838 patent/US6359298B1/en not_active Expired - Lifetime
-
2001
- 2001-05-01 EP EP01931006A patent/EP1307921A2/en not_active Withdrawn
- 2001-05-01 WO PCT/US2001/014124 patent/WO2002009184A2/en active Application Filing
- 2001-05-01 AU AU2001257486A patent/AU2001257486A1/en not_active Abandoned
- 2001-07-18 TW TW090117508A patent/TW517352B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
WO2002009184A3 (en) | 2002-05-23 |
EP1307921A2 (en) | 2003-05-07 |
WO2002009184A2 (en) | 2002-01-31 |
AU2001257486A1 (en) | 2002-02-05 |
US6359298B1 (en) | 2002-03-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW439295B (en) | Semiconductor device having SOI structure and manufacturing method thereof | |
US8114745B2 (en) | High voltage CMOS devices | |
US6204138B1 (en) | Method for fabricating a MOSFET device structure which facilitates mitigation of junction capacitance and floating body effects | |
TW463380B (en) | Semiconductor device | |
US6514810B1 (en) | Buried channel PMOS transistor in dual gate CMOS with reduced masking steps | |
US20030119229A1 (en) | Method for fabricating a high-voltage high-power integrated circuit device | |
US6872640B1 (en) | SOI CMOS device with reduced DIBL | |
US7247569B2 (en) | Ultra-thin Si MOSFET device structure and method of manufacture | |
KR20030095402A (ko) | 실리콘 온 인슐레이터 전계 효과 트랜지스터(soifet) 및 그의 제조 방법 | |
US20140027818A1 (en) | Gate Recessed FDSOI Transistor with Sandwich of Active and Etch Control Layers | |
JPH1187719A (ja) | Soi・mosfet及びその製造方法 | |
US6509613B1 (en) | Self-aligned floating body control for SOI device through leakage enhanced buried oxide | |
TWI278025B (en) | Method of making an SOI semiconductor device having enhanced, self-aligned dielectric regions in the bulk silicon substrate | |
US20060097316A1 (en) | Semiconductor structure and method for integrating SOI devices and bulk devices | |
WO2001043197A2 (en) | Source/drain-on-insulator (s/doi) field effect transistors and method of fabrication | |
TW200415786A (en) | Semiconductor device and method for forming | |
US20010020722A1 (en) | Step-like silicon on isolation structure | |
TW517352B (en) | Capacitively coupled DTMOS on SOI for multiple devices | |
US6492209B1 (en) | Selectively thin silicon film for creating fully and partially depleted SOI on same wafer | |
US6528846B1 (en) | Asymmetric high voltage silicon on insulator device design for input output circuits | |
US20090170269A1 (en) | High voltage mosfet devices containing tip compensation implant | |
TW503578B (en) | A novel capacitively coupled DTMOS on SOI | |
KR100311572B1 (ko) | 정전기 방전 보호를 갖는 완전 공핍형 simox cmos의 제조방법 | |
US6251744B1 (en) | Implant method to improve characteristics of high voltage isolation and high voltage breakdown | |
US20020190331A1 (en) | A semiconductor device having at least one source/drain region formed on an isolation region and a method of manufacture therefor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MK4A | Expiration of patent term of an invention patent |