TW509868B - Mass storage peripheral device with operating circuitry and programs located remotely therefrom - Google Patents
Mass storage peripheral device with operating circuitry and programs located remotely therefrom Download PDFInfo
- Publication number
- TW509868B TW509868B TW088103590A TW88103590A TW509868B TW 509868 B TW509868 B TW 509868B TW 088103590 A TW088103590 A TW 088103590A TW 88103590 A TW88103590 A TW 88103590A TW 509868 B TW509868 B TW 509868B
- Authority
- TW
- Taiwan
- Prior art keywords
- storage
- huge
- peripheral device
- data
- peripheral
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
- G06F3/0607—Improving or facilitating administration, e.g. storage management by facilitating the process of upgrading existing storage systems, e.g. for improving compatibility between host and storage device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0658—Controller construction arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
- G06F3/0689—Disk arrays, e.g. RAID, JBOD
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B19/00—Driving, starting, stopping record carriers not specifically of filamentary or web form, or of supports therefor; Control thereof; Control of operating function ; Driving both disc and head
- G11B19/02—Control of operating function, e.g. switching from recording to reproducing
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
五、發明說明(1) 背景 hAja之領域 本發明係 一電腦架構 電路及程式 背景 關於在巨量儲存週 關聯,以使能操作=置之改準,尤指在供與 之巨量储存週於遠離裝置之週邊裝置之 衣罝之改進。 在新式電 用。代表性 機’光碟機 一種可與 供操作裝置 普遍配合各 邊裝置一般 在其上讀取 括一供使媒 移動至在媒 料。關聯電 旋轉媒體, 可設有任 考慮週邊裝 碟機(hard 路’可包括 使資料磁頭 所讀取信號 腦之發展,巨量儲存 巨量儲存裝置,週邊裝置曾起到重要作 ,DVD裝置,及類匕似者硬式磁碟機及軟式磁碟 電腦關聯之代表性巨 之電子電路,复早、儲存週邊裝置,有各種 種處理器或電^ M ^構形為致使裝置可儘可能 予以構造例如-,巨量儲存週 體旋轉之馬達,及二f #裝置通常也包 體上之可選擇位Ϊ 或多個磁頭裝置,其可 選释位置,以自體 子電路常設在一印刷雷玖把 夂屺錄貝 以控制$遠tΜ 八在一總成設有 制馬達之凝轉及磁頭之選擇性定位。 :特定巨量儲存裝Ϊ之特定電子電⑬,可依所 之型式及性質而有所不同。例如,供硬 drive,簡稱HDD)總成之代表性電^ :供使馬達旋轉之伺服器或馬達控 定位之音圈控制電路,供放大磁頭自】=: 貝科則置放大器,路,供初始處理所讀取資
IH1 509868 五、發明說明(2) 料之讀取通道處理電路,以及控制器電路。控制器電路可 包括供速度匹配及信號定時之缓衝器記憶體元件,供將資 料及其他信號界接至電腦匯流排及控制電路之信號界接電 路,誤差校正及控制電路等等。此種電路通常設在若干積 體電路裝置,或許包含在多至九單獨之積體電路晶片,安 裝在與特定週邊裝置關聯之印刷電路板上: 硬式磁碟機電子裝置,一般藉一個或多個匯流排連接至 在主電腦之"母板”上之對應匯流排。母板可有其供此等週 邊裝置之本身支援電子裝置,諸如線路驅動器電路及資料 處理電路,以選定路徑及控制提供至週邊裝置及自其提供 之各種信號。 置可有其本身對其可能為 量儲存裝置一般可能也需 關聯電腦能適當初始化, 項外,此等韌體可包括諸 儲存裝置之特定配置,諸 存區等等貪訊。此等週邊 始化時載入系統RAM之定 體驅動程式。此等軟體驅 书隨電腦操作業系統軟體 式可由特定週邊裝置之製 $裝置具有特殊或異常特 特別是在可設在任何週邊 因為每一特定巨量儲存週邊裝 獨特之特定硬體及軟體特徵,巨 要包括其本身之定製韌體,其使 以定址及存取裝置之資料。除別 如如何使位址自電腦變換至巨量 如裝置之磁柱’磁頭,磁區,儲 裝置予以供給通常在關聯電腦初 製_體。 在大多數情形,也可能需要軟 動程式可由通用驅動程式提供, 供給’以及在其他情形,驅^程 造廠商單獨提供,特別是特定週 徵時。因此,可看出在變化上'
50986« 五、發明說明(3) 裝置之硬體上具有限制,因為其必須與現有電腦硬體架構 及設計相容。 "貝料存取速度增加時,人們曾發展成功硬體及軟體技 術=以加速對此等巨量儲存裝置之來回資料轉移。變為受 人歡迎之一種如此之技術,提供一種週邊組件互相連接 (Peripheral Comp〇nent interconnect ,簡稱 pCI)匯流 排。除了對週邊裝置之資料提供增加之存取速度外,pc I 匯流排予以設計為獨立於處理器及電腦系統架構,而不管 所使用之cpu或主系統電腦架構,PCI電,協定,及硬體介 面需求保持相同。這允許相同週邊電腦裝置連接至各種不 同主系統,而無需不同型式之裝置,供裝置預計配合其使 用之每一型主系統。 PC I匯流排架構也允許在關聯週邊裝置上之可重新定位 擴充ROM位置位址。就巨量儲存週邊裝置而論,PCI匯流排 特徵之另外詳情,請參照名稱為”METH〇D aND ARRANGEMENT FOR OPERATING A MASS MEMORY STORAGE PERIPHERAL COMPUTER DEVICE CONNECTED TO A HOST COMPUTER"之PCT中請案WO 97/ 1 8 505號,該案讓渡予其受 讓人’並經予參考併入本文。
另外,巨量記憶體儲存週邊裝置可包括在關聯電腦初始 化時載入系統RAM之定製擴充BIOS資料。特定BIOS技術之 詳情說明於名稱為"SYSTEM FOR PROVIDING BIOS TO host Computer"之pct申請案wo 97/14095號,該案讓渡 予其受讓人,並經予參考併入i文。
O:\57\57106.PTD 第7頁 五、發明說明(4) 巨量儲存週邊裝置製造廠商,其目的之一,為儘可能 降低裝置之成本。此為主要就既定功能,與由於減少半導 體幾7結構而減低積體電路成本一致,增加電子裝置整合 =層次所處理。然而,此等滅低並未主要在系統層次。口 。人可看出’使用此方法需要相似於%I匯流排之 硬體需求。 ^ 1里之概 之】ί儲;斤述盆本發明之",為提供-種改進 路及ίΐΐ 其使裝置能操作位於遠離裝置之電 本發明之另一目的,為提供一 儲存週邊I晉,立士 &:-所述型式之改進之巨量 供一巨量:存::離裝置,例如在主電腦之母板,提 本發明之另一目的,,置之右干功能。 儲存週邊裝置,其中述型式之改進之巨量 電腦匯流排,諸如PCI匯流排=排旱控能力之主 者使用。 種1 394匯流排,或類似 本發明之又一目的,為提供一種配人一 改進之巨量儲存週邊裝置,豊使:電腦架構使用之 超過目前所使用之裝置者,i包週邊裝置之成本, 為該裝置之一部份。 ,、括所而之裝置電子裝置作 精於此項技藝者,自本發明 ♦ 圖及後附申請專利範圍 細說日月,配合附 多目的,特色及優點。'月白本發明之此等及其他諸 五、發明說明(5) -- 裝種供配合主電腦使用之巨量餘存週逢裝置 旋轉之馬ΐ ::旋轉資料媒體,有-設置為使資心 料前置放大哭感測器供至少自媒體讀取資訊,以及」次 連接在£曰°供放大在媒體所檢測之資訊。提供·^八貝
料= : = 之間。介面包U 電路路徑,以收;=存週邊裝置也可包 信號:自…接收供㈣馬達之馬達控制及驅動 巨量儲存週邊裝置可例如為碟片 ,,光磲機總成,DVD碟片機始成’硬式磁磲機總 容量軟式磁磾擁_ ώ機、、'成,軟式磁碟機總成,古 週邊裝置ΐίίϊ型儲存裝置,或類似者。’ 於主電腦自飼服電路接收馬達控制信號,^ 且,巨=在主電腦及部份在巨量儲存週邊裝ΐ週邊 匕里儲存週邊梦7〜從衣罝。而 機構。主電腦可包‘—連s人:供使感測器定位之定位 路。 至"面,供操作定位機構之 電 位於主道:路予以連接為接收放大之資料” 位於週雖然電路之諸部份可部份位於主電::。 置。 要不^,碩取電路可包含在題邊
BLM 附圖中例示本發明,在附圖-中: . $ 9頁 五、發明說明(6) 圖1為一根據本發明較佳 儲存週邊裝置之雷腦会&旯轭例,有一主電腦及一巨量 电物糸統,复咨座、丨# 0 . 示諸部份之構形及位置。/、貝科處理路徑之方塊圖, 圖2為一根據本發明較 · 其中支援巨量儲存週邊梦署實施例之電腦系統之方塊圖, 電腦之電路板。 、置之大多數電子裝置,係置於主 圖3為一根據本發明較 方塊圖,示一介面/Λ實施例,電腦系統之一部份之 例。 在巨里儲存週邊裝置與主電腦間之實 在附圖之各圖中,相间矣 i 份。 > 考圖號用以標示相同或相似部 毯.隹實施例之謀細說明 ~ f ΐ =:::::明’ *發明之目的係藉-巨量儲存週邊 裝置及其關聯主電腦之構造及配置所處理。本文中所稱" =,細,扣不一巨量儲存裝置可與其操作式關聯之任何 ' 其有一中央處理器單元(central processing unit,簡稱CPU),一記憶體,及一匯流排掌控匯流排。 匯流排掌控匯流排為一在其中使裝置能作記憶體存取要 求’而無需CPU之介入或牵連,並可位於一電路板,或母 板’’ ’可包含在一積體電路晶片,例如CPU晶片,電纜連 接,或在別處之匯流排。適當匯流排掌控匯流排之實例, 為人們所熟知之PCI匯流排或1 394匯流排。(PCI為 (Peripheral Computer Interconnect)週邊電腦互相連接 之縮寫。PCI為一高速,高帶寬’,32/64位元,33/66 MHz,
第10頁
509S6S 五、發明說明(7) 器獨立擴充匯流排。)然而,請 ^ k =匯流排掌控匯流排。 ”,可使用任何 簡言之,本發明係藉使很多操 主電腦所完成,其傳統上位於週邊裝置之程式韌體定位 例如供巨量儲存週邊裝 ^ 電路板。因此, 板上。另外之電路也可位於主電腦,諸如在母 週邊裝置之馬達旋轉及音=動服電路,以使 :::器定位。因1^,自置於遠端之裝置去2邊裝置之資 邊裝置之電子電路之數量及費用。這且=除慣常位於週 有關之特定巨量儲存週邊裝置之緻成^降低本發明與其 許在總體部份計數之減低。 ‘ 政應。這也允 圖1中示一根據本發 佳- 一巨量儲存週邊裝置12之電V圭系實。列复V上電腦"及 方塊圖’示諸部份之構形及位置、,。巨量儲二料== -資料媒體“及一感測器15,供至週括 式將依所考慮裝置之特定型式而測器之”: 發明之历饰^ I式而疋。例如•吾人設想,本 密产軟式磁冬可適用於諸如硬式磁碟機,軟式磁碟機,高 碟機,光碟機,DVD碟片機,小型碎片機,及 其”等:片機之巨量儲存週邊裝置。j i螺片 1 7楂ί而S ,感測器1 5所檢測之信號,藉~ "撓性電纜,1 f 至一前置放大器20。前置放大器2〇可構造在撓性電 ==9,9或其可與其分開。感測器15以已知方式,藉〆定伯 機構予以定位至在資料媒體f4上之可選擇位f。
IH 五、發明說明(8) 讀/如寫以通下:細討論’ t置放大器之輸出予以連接至 “邊/二V其如點線所示’可整個包含在巨量儲 通裝置12,整個在主電腦u,或部份在其内。讀/寫 濾ΐ ^ί15所讀取之放大類比資料進行各種功能,諸如 ^控制ί別讀取及寫入路徑之類比''數位轉換,自動增 :2:二二衝宜檢測’供讀/寫功能之編碼/解碼等等。在線 之原始數:資料通道之輸出,為傳導至週邊裝置控制器28 ,讀取模式’控制器28在線路26接收原始數位資 ❿ 後器ίΪ序器電路3〇將其格式化。格式化之資料然 ΐίΐ 控制電路(ECC)32予以誤差校正,及缺後 ECC ^32^33 f,J ^ ^ ^ ^34 ^ 0 =當讀取預計之資料。在寫入模式,功能相二為 i °ecc電路32在一逆反路徑產生誤差校正資一‘ 佳實施例’整個控制器位於主電腦n,例如 us ΐ;;=。:圖所示,控制器28-般也包括it =丨器電路35,伺服邏輯37 ’ 一程式R〇M 39 ’及—處理引 = =28之輸出,予以連接至一以上所討論之匯流 盆ΐ H机排36 ’其在一記憶體管理器43之控制下,自 ,、..,、入或項取至一記憶體,諸如RAM 38。如以上所1靖, 雖然包括-CPU 4。作為主電腦4一部份,但不與
juyooo 五、發明說明(9) 控制或遂21 較佳&至及自記憶體38之資料轉移。 之大多ί電ΪΓ/所示’一操作巨量健存週邊裝置所〜 可在電路板52 ’ ^―主電腦之母板。也較系 使週邊Γ一積體電路54包括控制器及其他電子裝^為, 56 ^如"^置之馬達旋轉之伺服信號位於第二單一積妒而有 62盘電腦/斤示,三巨量例證性儲存週邊裝置⑼,60電路 :恥糸統50關·。在所示之實施例 ,及 =為-硬式磁碟機總成⑽Α),為一代表裝 機UDD)之_部份。 么1王硬式磁碟 板機:=器&飼服器,及其他奄子裝置置於母 馬達,-ΪΪΐϊ 件為f料媒體,使媒體旋轉之 放大自媒;所頭機構,- HDA。吾,在本文稱作 比衮旦夕JU S谷易察知,HDA之成本將會顯著少於一可相 比令里之代表性HDD者。在所示之實施例,巨於叮相 裝置6。可為一CD__或數位影像 上週邊 r;c^e;;:rr 機:或其:ίί=碟機’高容量軟式磁碟機,小型碟片 專:裝f/8 ’ 60,及62也可有一分別關聯之',個人 p & m t- ^ ,及68。個人專用R〇M用以保持特定關聯 巨置儲存週邊裝置特徵之實體-資料定義。
第13頁 509868 五、發明說明(10) •^特別是,主電腦之電路板52包括pCI巨量儲存積體♦ 路54伺服積體電路56,cpu 7〇,及其關聯cpu晶片集书 =2,以及一RAM 73。可使用之晶片集及CPU,其一實 Cyrix "MediaGX"產品,其中"N〇rth Br 予^^ 二 ^U整口 ’不過也可使用其他系統配置。一匯流排 掌控匯流排,諸如所示之pci匯流排74,將晶片集Μ互相 連接至PCI巨篁儲存積體電路μ。請予察知,雖缺p 旦 =C54示為一單獨之晶片,但其可予以整合至 何特疋電腦系統之晶片集74。 現請特別參照PC ί巨量儲存積體電路,在例示之實施 例,,供一單一 I/c,其包含必要之電子裝置,以支援所 巨量儲存週邊裝置58,60,及62。竜路包括一個或 夕固數位信號處理器(digital signal processor,忾稱 =M’ l取通道,緩衝器管理器,速度匹配緩衝器,隱藏 式ROM,.伺服邏輯,格式化以及誤差檢測及校正 detection and correcti〇n,簡稱 EDAC)電路。在π!巨 量儲存I/C 54所包含之特定電路,在此項技藝 而藉以可製造一包含此電路之積體電路之方式:為完全在 此項技藝之技巧以内,並且在本文不另予詳細說明。 ===示,伺服I/C 56較佳為包含旋轉及控制關聯巨量 儲存週邊裝置58,60 ,及62之馬達所需要之所有伺服電 路。如圖所示,可將三單獨之伺服電路74-76整合至一單 一晶片。要不然,可使用一單一伺服電路;請予察知,伺 服I/C 56之位置,較佳為在母$52上,伺服電路可位於不 509868 五、發明說明(π) 同位置。例如,伺服電路可位於各別巨量儲存週邊裝置 58,60,及62,不過將不完全實現成本及操作優點。或者 伺服電路可予以分布為以伺服電路之一部份位於母板5 2, 及一部份位於各別巨量儲存週邊裝置。 配合圖2中所示電路配置使用之巨量儲存週邊裝置’其 一項特色為”個人專用ROM” 64,66,及68之分別設有每一 巨量儲存週邊裝置58,60,及62。如曾述及,個人專用 ROM包含供主電腦初始化以適當運作所必要之資訊,而不 必要詳細之驅動程式軟體。在下表闡示在巨量儲存週邊裝 置之個人專用ROM所可包括之特徵說明資料項目。此表不 預計為包括所有一切;也可包括其他資料項目。另外,該 表僅予闡示作為一實例,並非一絕對需求。精於此項技藝 者將會明白其他種種配置。 ♦ 位移 大小 欄位名稱 說明 0-1 2 結構ID 供目前結構定義之ID號碼。此處所說明之結 構予以界定爲結構ID號碼Ο這允許韌體知道 何一結構自巨量儲存裝置轉回。 2-41 40 識別字串 _售商/巨量儲存裝置識別字串。左側對齊字 串。空白向右墳滿。 42-43 2 實體磁頭數 涵量儲存裝粒實體磁頭之總數。 44-45 2 可利用磁頭數 在製造過程後,在巨量儲存裝置留爲現用之可 利用實體磁頭總數。 46-49 4 涵磁頭旗標 癀指示那些實涵磁頭爲現用及可利用之旗 標。此必須予以設定至在製造過程後所留有效 磁頭之數,並必須用以指示,是否已完成任何 磁頭解除配置。最低有效位元爲供磁頭〇,最高 有效位元爲供磁頭32。1之値指示磁頭爲可利 用。
第15頁 509868 五、發明說明(12) 50-51 2 可存取實體磁 柱數 在巨量儲存裝置之可存取實體讀取/寫入磁柱 之總數。第一磁柱可在任何正(亦即>=0)磁柱 數開始。 52-53 2 擴充BIOS資料 區之開始磁柱 擴充BIOS資料區之開始實體磁柱。 在巨量儲存裝置媒體之相連區之開始位置,不 允許間斷或空孔。 54-55 2 擴充BIOS區之 磁柱數 在擴充BI0$資料區之實體磁柱總數。 56-57 2 公用資料區之 開始磁柱 公用資料區之開始實體磁柱在巨量儲存裝置 媒體之相連區之開始位置,不允許間斷或空 58-59 2 公用資料區磁 柱數 在公用資料區之實體磁柱總數。 60-61 2 使用者資料區 域之開始磁柱 使用者資料區之開始實體磁柱。 此區可被下列資料區之一斷開,並且在其內包 含下列資料區之一: 擴充BIOS資料區 公用資料區 增長缺陷區 ♦ 如果一,二或所有此等區^含在使用者資料區 內,使用者資料區磁柱之數不包括此等區之磁 柱。使用者資料區磁柱予以界定爲在此等區之 一前停止在磁柱計數,並緊接在此等區之一後 開始計數。二或更多之以上區可予以一起成組 爲使用者資料區之一大間斷。 韌體必須認知間斷,並調整邏輯至實體變換, 以供適當讀取及寫入使用者資料。 62-63 2 使用者資料區 磁柱數 在使用者資料區之實體磁柱總數
IHH 第16頁 509868 五、發明說明(13) 64-65 2 滑移缺陷區之 開始磁柱 滑移缺陷區之開始實體磁柱此區必須實際跟 隨最後使用者資料區磁柱。 66-67 2 滑移缺陷區磁 柱數 在滑移缺陷區之實體磁柱總數。 68-69 2 增長缺陷區之 開始磁柱 增長缺陷區之開始實體磁柱在巨量儲存裝置 媒體之相連區之開始位置不允許間斷或空 孔。 70-71 2 增長缺陷區磁 柱數 在增長缺陷區之實體磁柱總數 72-73 2 邏輯磁柱數 在巨量儲存裝置,予以提供至作業系統之邏輯 磁柱數。此數爲巨量儲存裝置製造廠商所供 給。在不使用LBA値時,韌體必須使用此値,以 提供邏輯模型至作業系統。 74-75 2 邏輯磁頭數 在巨量儲存裝置,予以提供至作業系統之邏輯 磁頭數。此數爲巨量儲存裝置製造廠商所供 給。在不使用LBA値時,韌體必須使用此値,以 提供邏輯模型至作業系統。 76-77 2 每磁軌之邏輯 磁區數 在巨量儲存裝置,予以提供至作業系統之每磁 軌邏輯磁區數。此數爲巨量儲存裝置製造廠商 所供給。在不使用LBA値時,韌體必須使用此 値,以提供邏輯模型至作業系統。 78-81 4 最大使用者區 邏_位址 最大使用者區邏_^址。此數表示在碟片機 之最後有效邏讎位址。 註解:此數爲在碟片機所使用之最大邏輯塊位 址。邏纖位址自0開始,並行總計。因此如 果此數報告爲999,可利用使用者磁區之實際 數爲1000。 82-83 2 內部緩衝器位 元組數 在巨量儲存裝置內之內部資料緩衝器位元組 之數。 84-91 8 FW修訂數 韌讎訂數。 __ 第17頁 509868 五、發明說明(14) 92-93 2 形式因數及製 造廠商裝置型 式代碼 此代碼之下位元組爲形式因數代碼,其說明目 前巨量儲存裝置之形式因數。此將會用以獨特 識別至目前巨量儲存裝置之過程相關檔案及 資料。將使用此欄位資料連同容量數以及 HDAID代碼造成檔案名稱。界定下列形式因 數代碼: •Α,-1·8"ΙΙΙ型磁碟機 _ •Β丨-1·8"ΙΙ型磁碟機 ♦ •〇Μ·8"Ι型磁碟機 Τ)·-2.5"*12.5_ 高磁碟機 ,E-2.5"*10mm高磁碟機 •F-2.5"*8mm高磁碟機 •G.-3.0"*l"高磁碟機 Ή·-3.0"*0.5"高磁碟機 Τ-3.5"全高度磁碟機 •Γ-3·5"1"高磁碟機 Έ?-3·5"0·5·高磁碟機 丨ΙΛ5.25"全高度磁碟機 Μ-5.25"半高度磁碟機 所有其他形式因數代碼予以保留供未來使 此代碼之上位元組爲製造裝置型式代碼,其用 以獨特區別巨量儲存裝置與相同容量及形式 因數。此代碼爲巨量儲存裝置製造廠商所界定, 並且僅使用供製造過程報告目的。 94 1 缺陷方法代碼 缺陷方法代碼對韌體識別巨量儲存裝置韌體 使用何画式之低階格式。 95 1 缺陷結構代碼 缺陷結構代碼對韌體識別使用何種資料結構, 以儲存缺陷。所界定之缺陷結構及何一缺陷結 構代碼已指定至每一結構之細節,請見4.1.3 節。 - Ηϋηι 第18頁 509868
五、發明說明(15) 96-97 2 —讀麵道及伺 服資料區儲存 大小 讀取邏及伺服資料區儲存大小對韌體識别厂 需要多少主記憶體,供儲存巨量儲存裝置之讀 取通道及伺服資料。韌體將會使用此數,以分配 記隱體及指定該記隱體之位址至巨量儲存裝 置。 此數爲巨量儲存裝置儲存其讀取通道及伺月艮 資料所需要記憶體之位元組數。 98-99 2 最大製造缺陷 資料區齡大 小 最大製造缺陷資料區儲存大小對韌體識別f 要多少主記憶、體,供儲存巨量儲存裝置之製造 缺陷資料。韌體將會使用數,以分配記憶體及 指定該記憶體之位址至S量儲存裝置。 此數爲巨量儲存裝置儲存其製造缺陷資料所 需要記憶體之位元組數。 100-101 2 最大增長缺陷 資料區儲存大 小 最大增長缺陷資料區儲存大小對韌體識別f 要多少主記憶體,供儲存巨量儲存裝置之增長 缺陷資料。韌體將會使用此數,以分配記憶體及 指定該記憶體之位址至巨量儲存裝置。 此數爲巨量儲存裝置儲存其增長缺陷資料所 需要記憶體之位元組數。 102-125 24 保留 保留供未來資料 ~ 126-127 2 儲存區之數 界定供巨量儲存裝置之讀取 〜 /寫入儲存區之數。 128-最 多到255 (128+( 儲存區 之數*每 儲存區 位元組 之數)-1) 最多到 128位元 組之資料 實際= 儲存區之 數*每儲 存區位元 組之數) 儲存區特定資 料 儲存區特定資料陣列包含一結構項目供 儲存區。此結構提供支援供最多到32儲存區。 每一儲存區包含4位元組之資料。4位元組之 資料*32儲存區=最多1狀位元組之儲存區資 料。 2 儲存區之第一 磁柱之 儲存區之第一實體磁柱〜 2 每纖磁區數 在儲存區之每磁軌磁區總數〜
mm 第19頁 509868
五、發明說明(16)
圖3中示一根據本發明較佳實施例之電腦系統,其一立 份之方塊圖,示一在主電腦之巨量儲存週邊裝置58與母^板 52間之之介面74之實例。因此,伺服I/C 56提供信號路^ 至馬達繞組76之線圈端子A,B,C,及CT,以旋轉°及;制^工 巨量儲存週邊裝置58之馬達(未示)。 I « 請予察知,以點線示讀取通道電路8〇,80,,及8〇»,,以 例示電路之可能位置,依特定系統及巨量儲存週邊裝置之 需要而定。因此,讀取通道電路8〇可整個位於巨量健存週 邊裝置58,要不然,其可位於整個在PCI巨量儲存1/(:54内 之位置8 0,。也可按比例分配,以一部份在巨量儲存週邊 裝置58内,及另一部份在巨量儲存週邊裝置58内。讀取通 道電路也可在母板52上之位置80”位於一單獨之晶片或積 體電路。雖然本發明巳予一定程度詳細說明及例示,但請 予瞭本案揭示僅意在作為實例,並且精於此項技藝者 可在諸,份之組合及配置上採用很多變化,而不偏離如在 下文所聲稱之本發明之精神及範圍。
第20頁
Claims (1)
- 509868 、申請專利範圍 1· 一種供配合一主電腦使用之巨量儲存適邊裝置,包 含: 一旋轉資料媒體及一設為使該資料媒體旋轉之馬達· 一感測器,供至少自該媒體讀取資訊; ’ 一資料前置放大器,供放大在該媒體所檢測之資訊· Η供連接在巨量儲存週邊裝置與關聯電腦之 Λ哭ϋ ,括一資料傳輸路#將資料信號·資料放 大°°傳至一在主電腦供週邊裝置之控制器電路。、放 2. 如申請專利範圍第丨項之巨量儲存週邊裝 巨量儲存,邊裝置為一磁碟機總成。 3. 如申請專利範圍第!項之巨量儲存週邊. 巨量儲存週邊I置為—硬式磁碟機總成。、 巨4量範圍第1項之巨量儲存週邊裝置 5 Πίί為一⑼侧碟片機總成。 巨量US範圍第1項之巨量儲存週邊裝置 C置為一 DVD碟片機總成。 (>.如申蜎專利範圍第j項 巨量儲存週邊#里儲存週邊裝置 7.如申請以㊁U碟機總成。 巨量儲存週邊裝置為一高里储存週邊裝置 e ^ ^ r, ® ^ 1 £ Λ Λ / ^ ° 巨里餘存週邊裝置為一小型子週邊裝置 9.如申請專利範圍第丨項之巨置。. t里儲存週邊裝置 六 以及 其中該 其中該 其中該 其中該 其中該 其中該 其中該 另包含 六、申請專利範固 _— 電路路徑,以自伺服電 驅動信號。 接收供操作馬達之馬達控制及 】〇·如’請專利範園第9項 何服電路位於主電腦,並連 里,存週邊裝置,其中該 n.如申請專利範圍第9 作馬達之介面。 '服電路位於巨量儲存週週邊裝置,其中該 π瓶如申請專利範圍第9項^巨旦儲y接為操作馬達。 :服電路部份位於在主電 二:存,邊裝置,其中該 从連接至供操作馬達之介面。々巨里儲存週邊裝置, 巨量mV胃W 11圍第1項之巨量館存遇读 以及:Ϊ;邊裝置另包含-定位機構,置,其中該 /、中電腦架構另包含一 _ /、使感测器定位, 呆作定位機構之介面。 ,於主電腦並連接至供 讀取通如道申:專利範圍第1項之巨量儲存週邊 15. 如Λ專接為接收放大之資料信ΐ另包含 16. 如;:Λ路為包含在主電腦》 邊裝置,其中 該讀取通道月電路之巨量儲存週邊裝置,豆中 17. 如申請專利Λ含在巨量儲存週邊裝置 ::取通道電路為;:二項之巨量儲存週邊裂置,其中 存週邊裝置。 伤匕3在主電腦及部份包含在巨量儲 18· ’一種供配人— 包含·· °關聯電版使用之巨量儲存週邊裝置, 第22頁 ^09868 、申請專利範圍 一旋轉資料媒體及一設為使該資料媒體旋轉之馬達; 一感測器’供至少自該媒體讀取資訊; 一資料前置放大器,供放大在該媒體所檢測之資訊; 一讀取通道處理器,供接收在該媒體所檢測之資訊; 一電路路徑,供自電腦接收控制旋轉資料媒體之馬達 控制及驅動信號;以及 · 一資料傳輪路徑,至少將資料信號自讀取通道處理器 直接傳至電腦。 σ19·胃如申請專利範圍第18項之巨量儲存週邊裝置,其中 該巨罝儲存週邊裝置為一磁碟機總成。 ^ θ如申明專利範圍第18項之巨量儲存週邊裝置,其中 。亥巨里儲存週邊裝置為一硬式磁碟機總成。 二二V"利範圍第18項之巨量儲存週邊裝置,其中 5玄〇巨〇里儲存週邊裝置為一CD-ROM碟片機總成。 兮巨專^範圍第18項之巨量儲存週邊裝置,其中 3亥巨里儲存週邊裝置為一DVD碟片機總成。 二3二申,專利範圍第18項之巨量儲存週.邊裝置,其中 存週邊裝置為一軟式磁碟機總成。 24·如申請專利範圍第18項該巨量儲在柄44#婆炎一…包里储存週邊裝置,其中 ί Λ 一南容量軟式磁碟機總成。 25.如申請專利範圍第18項之巨量 該巨量儲存週邊裝置為一小型儲存驴置'邊裝置,/、中 Λ6.達如Λ請專利範圍第18項之巨予量儲存週邊裝置,其中 该馬達控制及驅動信號為在主,腦由一伺服電路所產生509868 六、申請專利範圍 2 7.如申請專利範圍第18項之巨量儲存週邊裝置,另包 含一定位機構,供使感測器定位,及一電路自主電腦接收 信號以操作定位機構。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/037,565 US6195216B1 (en) | 1998-03-09 | 1998-03-09 | Mass storage peripheral device with operating circuitry and programs located remotely therefrom |
Publications (1)
Publication Number | Publication Date |
---|---|
TW509868B true TW509868B (en) | 2002-11-11 |
Family
ID=21895029
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW088103590A TW509868B (en) | 1998-03-09 | 1999-09-14 | Mass storage peripheral device with operating circuitry and programs located remotely therefrom |
Country Status (6)
Country | Link |
---|---|
US (1) | US6195216B1 (zh) |
EP (1) | EP0942352A3 (zh) |
JP (1) | JP2000030361A (zh) |
KR (1) | KR19990077720A (zh) |
SG (1) | SG84521A1 (zh) |
TW (1) | TW509868B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6088464B2 (ja) * | 2014-05-29 | 2017-03-01 | ファナック株式会社 | アンプ一体型ロボット制御装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3801969A (en) * | 1972-07-24 | 1974-04-02 | Itel Corp | Erase feature for data recording device |
JPS59185069A (ja) * | 1983-04-04 | 1984-10-20 | Mitsubishi Electric Corp | 記録媒体読み出し制御システム |
US4649474A (en) * | 1983-09-23 | 1987-03-10 | Western Digital Corporation | Chip topography for a MOS disk memory controller circuit |
US4745524A (en) * | 1987-04-24 | 1988-05-17 | Western Digital Corporation | Mounting of printed circuit boards in computers |
US5075805A (en) * | 1988-02-25 | 1991-12-24 | Tandon Corporation | Disk drive controller system |
JPH04118710A (ja) * | 1990-09-10 | 1992-04-20 | Hitachi Ltd | コンピュータ装置 |
US5884093A (en) * | 1994-09-02 | 1999-03-16 | Rock Solid Systems, Inc. | Hard disk cache for CD-ROM and other slow access time devices |
TW269021B (en) * | 1994-12-23 | 1996-01-21 | Ibm | Electronic circuit implementing component level disk drive |
US5835760A (en) * | 1995-10-13 | 1998-11-10 | Texas Instruments Incorporated | Method and arrangement for providing BIOS to a host computer |
US6393492B1 (en) * | 1995-11-03 | 2002-05-21 | Texas Instruments Incorporated | Method and arrangement for operating a mass memory storage peripheral computer device connected to a host computer |
US5909334A (en) * | 1996-05-10 | 1999-06-01 | Western Digital Corporation | Verifying write operations in a magnetic disk drive |
US6061751A (en) * | 1998-03-09 | 2000-05-09 | Texas Instruments Incorporated | Computer system with controller circuit of an associated mass storage peripheral device located remotely from the device in the host computer |
-
1998
- 1998-03-09 US US09/037,565 patent/US6195216B1/en not_active Expired - Lifetime
-
1999
- 1999-02-19 EP EP99200650A patent/EP0942352A3/en not_active Withdrawn
- 1999-03-03 SG SG9901065A patent/SG84521A1/en unknown
- 1999-03-09 KR KR1019990007818A patent/KR19990077720A/ko not_active Application Discontinuation
- 1999-03-09 JP JP11062075A patent/JP2000030361A/ja active Pending
- 1999-09-14 TW TW088103590A patent/TW509868B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
SG84521A1 (en) | 2001-11-20 |
EP0942352A3 (en) | 2005-02-23 |
EP0942352A2 (en) | 1999-09-15 |
JP2000030361A (ja) | 2000-01-28 |
US6195216B1 (en) | 2001-02-27 |
KR19990077720A (ko) | 1999-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6633933B1 (en) | Controller for ATAPI mode operation and ATAPI driven universal serial bus mode operation and methods for making the same | |
TW432315B (en) | Computer system with operating circuitry and programs of an associated mass storage peripheral device located remotely from the device | |
JP5495074B2 (ja) | 論理ユニット動作 | |
US8006027B1 (en) | Method of staging small writes on a large sector disk drive | |
TW200540690A (en) | Memory card that supports file system interoperability | |
US7299328B2 (en) | Method and apparatus for disc drive data security using a defect list | |
JPH05508038A (ja) | ユニックス周辺装置インターフェース | |
EP1616331A1 (en) | Format mapping scheme for universal drive device | |
CN1773467A (zh) | 具有超集格式的存储设备、与其一起使用的方法与系统 | |
JPH09147545A (ja) | メモリカードおよび情報処理装置 | |
US20120210059A1 (en) | Cascaded raid controller | |
JPH06314173A (ja) | 磁気ディスク装置及びカード属性情報格納方法 | |
US8090932B1 (en) | Communication bus with hidden pre-fetch registers | |
TW482958B (en) | Integrated circuit for controlling a remotely located mass storage peripheral device | |
TW509868B (en) | Mass storage peripheral device with operating circuitry and programs located remotely therefrom | |
US7546403B2 (en) | Method and apparatus for a disc drive client interface | |
KR100274742B1 (ko) | 하드디스크드라이브의초기화복사방법및그복사장치 | |
TW432316B (en) | Computer architecture that enables operating circuitry and programs of an associated mass storage peripheral device to be located remotely from the device | |
US6771446B1 (en) | Method and apparatus for disc drive data security using a servo wedge | |
RU2006136921A (ru) | Структура данных, записываемая на носитель записи, способ записи данных и устройство записи данных | |
JP6932769B2 (ja) | 記録管理装置及び方法、コンピュータプログラム並びに記録媒体 | |
US20060242359A1 (en) | Data storage device | |
JP2000242440A (ja) | ディスク装置 | |
EP0942353A2 (en) | Computer system with operating circuitry and programs of an associated mass storage peripheral device located remotely from the device | |
EP1560113B1 (en) | Method of booting a computer from any card of a multi-flash card reader |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |