TW502402B - Vertical non-volatile semiconductor memory cell and method for manufacturing it - Google Patents
Vertical non-volatile semiconductor memory cell and method for manufacturing it Download PDFInfo
- Publication number
- TW502402B TW502402B TW090120852A TW90120852A TW502402B TW 502402 B TW502402 B TW 502402B TW 090120852 A TW090120852 A TW 090120852A TW 90120852 A TW90120852 A TW 90120852A TW 502402 B TW502402 B TW 502402B
- Authority
- TW
- Taiwan
- Prior art keywords
- trench
- layer
- semiconductor memory
- volatile semiconductor
- vertical non
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 101
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 11
- 238000000034 method Methods 0.000 title claims description 26
- 239000000463 material Substances 0.000 claims abstract description 40
- 238000003860 storage Methods 0.000 claims abstract description 31
- 239000000758 substrate Substances 0.000 claims description 28
- 238000002955 isolation Methods 0.000 claims description 12
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 12
- 230000008569 process Effects 0.000 claims description 11
- 229910044991 metal oxide Inorganic materials 0.000 claims description 5
- 150000004706 metal oxides Chemical class 0.000 claims description 5
- 229910021332 silicide Inorganic materials 0.000 claims description 3
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 3
- 230000008859 change Effects 0.000 claims description 2
- 239000010410 layer Substances 0.000 claims 45
- 239000002344 surface layer Substances 0.000 claims 2
- 230000014759 maintenance of location Effects 0.000 abstract description 13
- 230000008878 coupling Effects 0.000 abstract description 9
- 238000010168 coupling process Methods 0.000 abstract description 9
- 238000005859 coupling reaction Methods 0.000 abstract description 9
- 239000000945 filler Substances 0.000 abstract 1
- 230000015654 memory Effects 0.000 description 10
- 239000003990 capacitor Substances 0.000 description 7
- 238000007667 floating Methods 0.000 description 6
- 230000003071 parasitic effect Effects 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 4
- 239000004020 conductor Substances 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- 230000002787 reinforcement Effects 0.000 description 2
- 230000005689 Fowler Nordheim tunneling Effects 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 229910016006 MoSi Inorganic materials 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 239000002800 charge carrier Substances 0.000 description 1
- 229910052681 coesite Inorganic materials 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 229910052906 cristobalite Inorganic materials 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000005553 drilling Methods 0.000 description 1
- 239000012777 electrically insulating material Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 238000010561 standard procedure Methods 0.000 description 1
- 229910052682 stishovite Inorganic materials 0.000 description 1
- 239000011232 storage material Substances 0.000 description 1
- 238000005728 strengthening Methods 0.000 description 1
- 229910052905 tridymite Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/788—Field effect transistors with field effect produced by an insulated gate with floating gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/038—Making the capacitor or connections thereto the capacitor being in a trench in the substrate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/09—Manufacture or treatment with simultaneous manufacture of the peripheral circuit region and memory cells
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Description
502402 五、發明説明(1 ) 本發明係關於垂直式非揮發性半導體記憶元件及其 製造方法,特別是關於面積要求低之EPROM, EEPROM及閃光EEPROM之言己憶單元。 可重寫之非揮發性半導體記憶元件在高度積體電路 中愈來愈重要,因爲他們可長期儲存可變資料於晶片卡 ’多媒體卡及智慧卡,而不需要使用電壓源。各種應用 需要不同的要求,其需要不同的技術實現。嵌入式非揮 發性記憶體愈來愈重要,其中,在考慮他們的要求時, 非揮發性儲存功能與其他功能同時被實行。 根據所使用的非揮發性半導體記憶元件的型式,特 別是根據其程式化方法及擦去方法,EPROM,EEPROM 及閃光EEPROM記憶基本上並不同。可嵌入之適當記 憶體幾乎都是可電氣程式化及擦去及可重覆重寫之記憶 體(EEPROM,FLASH)。 對於這些已知的應用,傳統的非揮發性半導體元件 通常包含一半導體基片,一隔絕隧道氧化物層,一浮動 閘極層或電荷儲存層,一隔絕介電層及一導電控制層, 他們皆形成於半導體基片之表面上。爲了儲存資訊,電 荷係自形成於半導體基片中之隧道區,經由隧道氧化物 層,被引進浮動閘極層。用於引進電荷至浮動閘極層之 方法爲注入熱電荷載子及Fowler-Nordheim隧穿 (tunneling) 〇 然而,此種傳統非揮發性半導體記憶元件之缺點如 下:一方面是需要大的空間,其爲在半導體表面上形成 502402 五、發明説明(2 ) 之結果。另一方面,所需要的空間不能藉由縮小比例或 縮小而減少(如邏輯技術所知道的),因爲最小結構大小 通常是固定的,這是由於物理機構所需要的程式化及擦 去電壓所造成的結果。 因此,提議非揮發性半導體記憶元件成爲三維排列 者持續增加,以便進一步減少面積,其中,隔絕隧道氧 化物層,浮動閘極層及控制層係垂直排置在半導體基片 中〇 第1圖顯示此種垂直式非揮發性半導體記憶元件之 橫切面圖,如自公告W09 7/02 5 99可知。根據此一公告 ,溝渠140在半導體基片200中形成,基片200具有淺 摻雜之P型區1〇〇,P型摻雜井110及高度摻雜n +型區 120,藉由輔助層130及光罩層(未示),另一高度摻雜 n +型區150係形成於該溝渠140之底部上。高度摻雜 n +型區150及120構成垂直式非揮發性半導體記憶元件 之汲極及源極區。隧道氧化物層160係形成於溝渠140 之壁上及底部,做爲介電質。在這旁邊爲儲存電荷之浮 動閘極層170及包含ΟΝΟ層序列之第二介電層。爲了 驅動非揮發性半導體記憶元件,有一控制層1 90,其根 據第1圖,在第二介電層180上含有高度摻雜之多晶矽。 以此方式,可得到需要小面積之垂直式非揮發性半 導體記憶元件,這是因爲儲存元件所需之最小通道長度 現在在半導體基片200上垂直延伸,這大大減小了半導 體基片表面上之結構大小,然而,此種傳統的,垂直式 冰 502402 五、發明説明(3 ) 非揮發性半導體記憶元件之一缺點爲:在半導體基片 2 00之方向上之電荷漏失所造成之低資料保持性質。 因此,本發明之目的係提供一垂直式非揮發性半導 體記憶元件及其製造方法,而能得到增進之資料保持性 質,或增進之”保持時間”。 根據本發明,這個目的,在半導體記憶元件上,係 藉由申請專利範圍第1項之特徵而達到,而在方法上, 係藉由申請專利範圍第1 3項之方法而達成。 增進之資料保持性質係以有效花費的方式獲得,特 別是藉由彳i用在溝渠下方形成之溝渠延伸(垂直式非揮發性 半導體記憶元件係位在該溝渠中),這是因爲自電荷儲 存層進入基片之電荷漏失被大大地減少。在此,溝渠延 伸在其溝渠表面上具有第三介電層,且至少以隔絕或導 電之塡充材料部份塡充。 資料保持性質之另一增進係在導電塡充材料的情況 下’藉由自溝渠延伸之塡充材料之半導體記憶元件之電 荷儲存層之額外隔絕而獲得。”保持時間”可因而進一步 增進。 然而,此種在塡充材料及電荷儲存層之間之額外隔 絕可以被免除,或爲了減少費用,在此情況下,假使在 溝渠延伸之表面上之第三介電層被適當地設定,則可以 繼續獲得非揮發性半導體記憶元件之資料保持性質。 爲了最佳化-耦合因素,第二介電層及一控制層可延 伸至基片’在溝渠中或溝渠延伸中,結果,最小程式化 502402 五、發明説明(4 ) 電壓可被設定成各別層及相關寄生電容之函數。 第一介電層最好由隧道層形成,第二及第三介電層 最好由ON0層序列組成,垂直式非揮發性半導體記憶 元件能以一有效花費及簡單的方式製成。 然而,爲了更進一步增進耦合因素,第二介電層亦 可具有其介電常數爲高之介電,在此情況下,特別的金 屬氧化物材料被使用。以此方式,可進一步減少所需的 作業及開啓電壓。 特別是當DRAM程序被用來形成深溝渠時,根據本 發明之垂直式非揮發性半導體記憶元件可以一特別有效 花費之方式製成。深溝渠的下部份在此形成溝渠延伸, 而其上部份包含實際非揮發性半導體記憶元件。此外, 這使得在嵌入DRAM程序中之非揮發性半導體記憶元 件與動態半導體記憶元件之結合係一有效費用的方式達 成。 本發明之其他有利的細節係在其他申請專利範圍次 項目中被特徵化。 圖式之簡單說明 第1圖係一傳統垂直式非揮發性半導體記憶元件之 簡化斷面圖; 第2圖係根據本發明之第一實施例之垂直式非揮發 性半導體記憶元件之簡化斷面圖; 第3圖係根據本發明之第二實施例之垂直式非揮發 性半導體記憶元件之簡化斷面圖; 502402 五、發明説明( < 第 4 圖 係 根 據 本發 明 之第三實施例之垂直式非揮發 性 半 導 體 記 憶 元 件之 簡 化斷面圖; 第 5 圖 係 根 據 本發 明 之第四實施例之垂直式非揮發 性 半 導 體 記 憶 元 件之 簡 化斷面圖; 第 6 圖 係 根 據 本發 明 之第五實施例之EEPROM記憶 元 件 之 簡 化 斷 面 圖; 及 第 7 圖 係 根 據 本發 明 之第6圖中之EEPROM記憶元 件 之 等 效 電 路 圖 〇 第 2 圖 顯 示 根 據本 發 明之第一實施例之垂直式非揮 發 性 半 導 體 記 憶 元件 之 簡化斷面圖。 根 據 第 2 圖 一半 導 體基片2 0是由n型摻雜基底層 1 \ 及 P ; 慘: 雜: 半: 導1 體層 2 : 外延澱積於其上而組成,並在其 內 形 成 η區 3 〇 半導 體 基片1最好含有S i。然而,其 亦 可 具 有 S iGi e, SiC ,GaAs或其他化合物導體,且嵌 入 由 隔 絕 1 半 導 電及 導 電層形成之多層結構中,例如, 以 SOS 及 :SO] !的方式。 以相同的方式,區1,2及3之 反 轉 摻 雜 亦 可 被 使用 ? 結果得到-p-n-p層序列。以相同 的 方 式 半 導 體 層2 可 由擴散或其他方法形成。 —. 凹 洞 在 半 導 體基 片 20中形成,延伸至基底層!, 使 用 輔 助 層 4 及 光罩 層 (未示)。這個凹洞之下部份構成 溝 渠 延 伸 5 5 , 而 上部 份則形成實際垂直式非揮發性半 導 體 記 憶 元 件 之 溝渠 5 〇 溝 渠 延 伸 5 ,係 :以第 .介電層6覆蓋在其表面,第三 介 電 層 最 好 含 有 όνο η 腎序列(氧化物/氮化物/氧化物)。 - Ί- 五、發明説明(6 ) 在溝渠延伸5,之剩餘空間係以塡充材料7塡充,塡充 材料最好包含多晶矽。然而,其亦可包含矽化物,例如 ,MoSi,WSi等等,或是具有電氣隔絕材料。第三介 電層6及塡充材料7最好形成於整個溝渠5及5 ’中, 隨後由適當的蝕刻方法鑽大至一恰在P型摻雜層2之下 方之深度,P型摻雜層2形成一通道層。第一介電層8 ,做爲垂直式非揮發性半導體記憶元件之隧道層,隨後 藉由熱氧化而形成於以此方式形成之溝渠5之表面上。 這個隧道層8最好含有Si02,但亦可使用其他適當的 薄隧道層。 爲了增進溝渠延伸5’之隔絕,可在第一介電層形成 之前或期間提供第一介電層8之強化物(未示)於塡充材 料7之上邊緣及溝渠5之相鄰壁上,例如遠到層1之上 邊緣上。這個強化層可使用塡充材料7及半導體層1及 2之不同氧化速率而獲得。相似地’亦可使用各向異性 之澱積及蝕刻程序的組合來產生強化物。 根據第2圖,溝渠5亦以包含多晶矽或矽化物之電 荷儲存層9塡充,之後被蝕刻’或只是覆蓋在溝渠5之 側壁上,結果形成一控制層溝渠5”。根據第2圖,此 控制層溝渠5 ”延伸至溝渠5之底部。第二介電層1 0, 其包含0N0層序列’係形成於控制層溝渠5 ”之側壁上 。然而,爲了增加非揮發性半導體記憶元件之耦合因素 ,這個第二介電層1〇可包含具有高相對介電常數er 之介電,其中,特別是金屬氧化物可被使用。這種可用 五、發明説明(7) 於第二介電層10之金屬氧化物爲Ti〇2,w〇x,αι203 等等。 控制層溝渠5 ”隨後以導電控制層1 1或控制塡充層 11’塡充’其形成非揮發性半導體記憶元件之控制閘極 終端。這個控制層1 1或控制塡充層11含高度摻雜之多 晶矽,但亦可包含任何其他導電材料,例如矽化物。再 者,與表面材料1 1不同的材料可用於位於控制層溝渠 5”中之控制塡充層1 1 5,結果可以特別是以細結構實現 最佳之塡充及接觸之最佳形成。控制層溝渠5,,之塡充 亦可以相同方式自超過兩層之層來建構。 以此方式,可獲得垂直式非揮發性半導體記憶元件 ,其通道長度係由層2之厚度決定。藉由使用基底層1 ,可節省用於接觸之空間,在此情況下,在表面上的額 外拓撲結構亦藉由將電荷儲存層9移至溝渠而避免,因 而改善了縮小能力。然而,具有額外介電層6及塡充材 料7位於其中之溝渠延伸5 ’造成半導體記億元件之資 料保持性質被強化,其增進了 ”保持時間”。再者,此種 非揮發性半導體記憶元件可以低費用製造,因爲此種深 溝渠及具有自多個標準程序獲得之相關介電層及塡充材 料之凹洞之形成爲已知,而不需要額外的費用。參考第 6圖,這個益處之詳細描述如下。 第3圖顯不根據本發明之第二實施例之垂直式非揮 發性半導體記憶元件之簡化之斷面圖,相同的參考符號 代表相同的層或元件,其描述不再重覆。 502402 五、發明説明(8) 根據第3圖,這個第二實施例與第2圖之半導體記 憶元件之間的重要不同爲控制層溝渠5,只部份鑽進電 荷儲存層9,因此可爲特定材料獲得電荷保留性質及程 式化性質。在一激進的情況下(未示),控制層溝渠5,,可 在此完全去除,因此第二介電層1 0之延伸與半導體基 片之表面完全平行,而拓撲性質大大地改善。特別是在 高度依賴拓撲的材料的情況下,這會導致顯著的簡化及 製造程序的改善,但通常會使耦合因素變差。 第4圖顯示根據本發明之第三實施例之垂直式非揮 發性半導體記憶兀件之簡化斷面圖,相同的參考符號代 表相同的層或元件,而不再重覆其描述。 根據第4圖,在底部之第一介電層8現在可被去除 ,而直接接觸可在塡充材料7及電荷儲存層9之間形成 。假使適當的材料,例如高度摻雜多晶矽(導電)被用於 電荷儲存層9及塡充材料7,則半導體記憶元件之耦合 因素可顯著地被改善。 然而,控制層溝渠5”亦可額外地延伸進入塡充材料7 ’因此耦合因素可被進一步地最佳化,且形成控制層溝 渠5 ”之蝕刻程序窗可變得較不重要。因此可進—步減 少製造費用。但是,藉由使用第三介電層6,半導體記 憶元件之資料保持性質可繼續增進,不同於傳統垂直式 半導體記憶元件。 第5圖顯示根據本發明第四實施例之垂直式非揮發 性半導體記憶元件之簡化斷面圖。相同的參考符號代表 -10- 502402 五、發明説明(9 ) 相同層,而不再於以下贅述。 根據第5圖顯示之第四實施例,控制層溝渠5 ”自半 導體基片20之表面延伸,經過電荷儲存層9及塡充材 料7,進入基底層1之基片。在此種半導體記憶元件中 ,可獲得控制層溝渠5 ”之蝕刻程序窗,因此可更進一 步減少製造費用。再者,假使使用了適當的材料,可進 一步增進半導體記億元件之耦合因素,這是因爲在控制 層1 1及控制塡充層1厂之間之表面進一步增加。特別 是當高度摻雜多晶矽被使用於電荷儲存層9及塡充材料 7時,這些一同作用做爲電荷儲存層,在此情況下,藉 由第三介電層6,半導體記憶元件之資料保持性質及” 保持時間”亦增進。 根據第2至5圖,輔助層4在每一個情況中係做爲 罩幕;然而,它亦可被免除。此外,可使用非揮發性電 荷2儲存層(例如氮化物)或其他電荷儲存材料,以取代導 電電荷儲存層9(高度摻雜多晶矽)。 以下將描述第五實施例中之具有相關選擇電晶體之 垂直式非揮發性半導體記憶元件,做爲EEPROM記憶 元件。 第6圖顯示較佳第5實施例之簡化斷面圖,相同的 參考符號在此亦代表相同的層或元件,並不再於下贅述 13根據第6圖,垂直式非揮發性半導體記憶元件係直接 積體進入DRAM程序,因此基於已知的程序序列,可 進一步減少製造費用,且非揮發性半導體記憶元件可在 -11- 502402 五、發明説明(1G) 稱爲嵌入dram程序中被製造。更精確地說,以此方 式,DRAM記憶元件及具有增進之資料保持性質之非揮 發性垂直式半導體記憶元件可在相同的晶圓上以有效的 花費被製造。 根據第6圖,EEPROM半導體記億元件與具有溝渠電 容器之傳統DRAM半導體記憶元件具有相似的結構。 更精確地說,與DRAM記憶元件中之溝渠電容相似的 程序係用來形成溝渠延伸5,及溝渠5,,深溝渠首先製 造於半導體基片2 0中,然後至少以介電層6及導電塡 充材料7部份塡充。在此,深溝渠可以是瓶狀(未示)且 可具有一埋藏板(未示),DRAM記憶元件需要埋藏板。 第三介電層6及塡充材料7之深溝渠5或5 π之形成 及塡充材料7之下鑽及介電層6在溝渠上區之移除對應 到在DRAM溝渠電容器之製造期間之對應步驟。因爲 追些步驟係熟悉本技藝之人士所熟知,所以下面不再詳 述。 然而根據本發明製造垂直式非揮發性半導體記憶元 件之方法中,可取代在DRAM程序中產生隔絕環,而 使第一介電層8在溝渠5之壁上形成Si Οχ隧道層,隨 後並以電荷儲存層9塡充,電荷儲存層9最好由高摻雜 多晶矽組成。高摻雜多晶矽層9直接躺在多晶矽層之上 ,做爲溝渠延伸5 ’之塡充材料7,導致一放大之電荷儲 存層9或7。之後,一控制層溝渠5”藉由各向異性蝕刻 -12- 502402 五、發明説明(11 ) 程序至少部份地形成於電荷儲存層9中,該控制層溝渠 5 ’根據第6圖,延伸進入塡充材料7中。然後,第二介 電層1 0形成於控制層溝渠5”中,在此情況下,最好使 用ΟΝΟ層序列或具有高相對介電常數ει·之介電。一 (塡充)控制層11’形成於控制層溝渠5”之剩餘部份中, 且最好包含一導電多晶矽。 控制閘極層1 1係位於基片表面且與(塡充)控制層1 1 ’ 接觸,以形成非揮發性半導體記憶元件之控制閘極CG 。爲了在表面上避免不要的漏電流,隔絕環1 2係位於 溝渠5之上區。其他元件,例如包含隔絕溝渠1 5之閘 1 4及具有接觸終端1 7之汲極及源極區3及1 6之選擇 電晶體AT,係以傳統DRAM程序形成。以相同方式, 相鄰的垂直式非揮發性半導體記憶元件(未示)係由在 DRAM程序中之淺溝渠隔絕13(STI)而彼此分離。 根據第2至5圖之實施例中,控制層溝渠5”可形成 至不同的深度,因此這個溝渠之蝕刻程序窗變得不重要 。第五實施例之重要優點爲在任何情況下皆存在之 DRAM程序可用來形成本發明之垂直式非揮發性半導體 記憶元件之溝渠電容器,在此情況下,可獲得增進之資 料保持性質。再者,這允許了嵌入之DRAM程序,其 中,可在相同半導體基片中形成非揮發性及動態半導體 記憶元件。這允許新電路在智慧卡及晶片卡中形成。 以下將描述根據第6圖所顯示之EEPROM半導體記 憶元件之第7圖之等效電路圖,以顯明各層對耦合因素 -13- 02 五、發明説明(]2) 的影響。 根據第7圖,電容器之指標指示產生這些電容之第6 圖之各層或區。因此,選擇電晶體AT對汲極及源極區 16及3具有寄生電容C14/16及C34/3。此外,對外延 生長P型層2(整塊)亦有寄生電容C2/16 ’ C2/14 ’ C2/9 及C2/3,此層做爲一通道層。實際的非揮發性垂直式 半導體記憶元件具有寄生電容C3/1 1及Cl/1 1自控制層 1 1或1 Γ至11 +型區3及至η型基底層1。在選擇電晶體 之控制層1 1及控制閘極層1 4之間亦有寄生電容C 1 4/ 11,電容C7/1形成塡充材料及η型基底層7之間之電 容。當最好的隔絕層被用於塡充材料7及電荷儲存層9 之間時,在這兩個材料之間額外的具有電容C9/7。 爲了獲得最高之耦合因素,控制層Π或Π ’與電荷 儲存層9之間之電容C 1 1 /9必須儘可能大,或是剩餘電 容器之整個電容必須儘可能小。知道這個關係後,可以 使用適當的材料來做爲各層及溝渠,且可變化控制層溝 渠5”之丨朱度以便設疋最佳或最大頼[合値或親合因素。 以此方式,除了增進之資料保持性質外,亦可獲得最好 的程式化電壓。 參考符號說明 1 .....η型摻雜基底層 2 .....ρ摻雜半導體層 3 .....η + 區 4 .....輔助層 -14- 502402 五、發明説明(13 ) 5 · · · · ·溝渠 5,.....溝渠延伸 6 .....第三介電層 7 .....塡充材料 8 .....第一介電層 9 . . · · •電荷儲存層 10 .....第二介電層 11 .....控制層 11’.....控制塡充層 12 .....隔絕環 13 .....淺溝渠隔絕 1 4.....鬧極 15 .....隔絕溝渠 16 .....源極區 1 7 · · · · ·接觸終端 20.....半導體基片 100 . · . · ·摻雜之P型區 110.....P型摻雜井 120 · · · · ·摻雜之n +型區 13 0 · · . · ·輔助層 14 0.....溝渠 150 · · . · ·摻雜之11 +型區 160.....隧道氧化物層 170.....浮動閘極層 -15- 502402 五、發明説明(14 ) 180* · · · •第二介電層 190 .... •控制層 200 .... •基片 -16-
Claims (1)
- 502402 六、申請專利範圍 第 法 六、 Μ 員 5 本 食 修 正 後 是 變 摩 賞 象 卜年/薦"曰修, 90120852號「垂直式非揮發性半製造方 」專利案 (91年1月修正) 申請專利範圍 1. 一種垂直式非揮發性半導體記憶元件,其具有:一基片 (20),此基片(20)具有一汲極區(1),一通道區(2)及一源 極區(3); 一溝渠(5),其垂直地形成,自源極區(3)至汲極區(1)與基 片(2)之表面垂直; 一第一介電層(8),其形成於溝渠壁上; 一電荷儲存層(9),用於儲存電荷,並形成於第一介電層(8) 上; 一第二介電層(10),其至少部份地形成於電荷儲存層(9) 之表面上;及 一控制層(11,11’),其形成於第二介電層(10)之表面上, 由形成於溝渠(5)下方之溝渠延伸(5,)特徵化,且在其 溝渠表面上具有一第三介電層(6),及至少部份塡充溝 渠延伸(5’)之塡充材料(7)。 2·如申請專利範圍第1項之垂直式非揮發性半導體記憶元 件,其中溝渠延伸(5’)之塡充材料(7)係與電荷儲存層(9) 電氣隔絕。 3·如申請專利範圍第1項之垂直式非揮發性半導體記憶元 件,其中在溝渠延伸(5’)之塡充材料(7)係與電荷儲存層(9) 電氣接觸。 4·如申請專利範圍第1項之垂直式非揮發性半導體記憶元 502402 六、申請專利範圍 件,其中在第二介電層(10)及控制層(11,11’)至少在溝 渠(5)中部份地延伸。 5. 如申請專利範圍第1項之垂直式非揮發性半導體記憶元 件,其中在第二介電層(10)及控制層(11,11’)係至少在 溝渠(5)及溝渠延伸(5,)之部份上延伸。 6. 如申請專利範圍第1項之垂直式非揮發性半導體記憶元 件,其中在第二介電層(10)及控制層(11,11’)係至少在 溝渠(5),溝渠延伸(5’)及基片(20)之部份中延伸。 7. 如申請專利範圍第1至6項中任一項之垂直式非揮發性 半導體記憶元件,其中在第一介電層(8)具有一隧道層。 8. 如申請專利範圍第1至6項中任一項之垂直式非揮發性 半導體記憶元件,其中在第二及第三介電層(10及11)具 有ΟΝΟ層序列。 9. 如申請專利範圍第7項之垂直式非揮發性半導體記憶元 件,其中在第二及第三介電層(10及11)具有ΟΝΟ層序列。 10. 如申請專利範圍第1至6項中任一項之垂直式非揮發性 半導體記憶元件,其中在第二介電層(10)具有一具有高相 對介電常數之介電。 11·如申請專利範圍第7項之垂直式非揮發性半導體記憶元 件,其中在第二介電層(10)具有一具有高相對介電常數之 介電。 申請專利範圍第10項之垂直式非揮發性半導體記憶元 件,其中在第二介電層具有一金屬氧化物。 m申請專利範圍第11項之垂直式非揮發性半導體記憶元 -2- 502402 六、申請專利範圍 件,其中在第二介電層具有一金屬氧化物。 14·如申請專利範圍第1至6項中任一項之垂直式非揮發性 半導體記憶元件,其中在塡充材料(7),電荷儲存層(9)及 控制層(11,11,)具有導電多晶矽或矽化物。 迟如申請專利範圍第1至6項中任一項之垂直式非揮發性 半導體記憶元件,其中在控制層具有一表面層(11)及至少 一控制塡充層(1Γ)。 16.如申請專利範圍第14項之垂直式非揮發性半導體記憶元 件,其中在控制層具有一表面層(11)及至少一控制塡充層 (11,)。 17·如申請專利範圍第1至6項中任一項之垂直式非揮發性 半導體記憶元件,其中在溝渠5及溝渠延伸(5’)形成一深 溝渠,其係在DRAM程序中形成。 18. 如申請專利範圍第14項之垂直式非揮發性半導體記憶元 件,其中在溝渠5及溝渠延伸(5’)形成一深溝渠,其係在 DRAM程序中形成。 19. 如申請專利範圍第1 5項之垂直式非揮發性半導體記憶元 件,其中在溝渠5及溝渠延伸(5’)形成一深溝渠,其係在 DRAM程序中形成。 20. 如申請專利範圍第1 6項之垂直式非揮發性半導體記憶元 件,其中在溝渠5及溝渠延伸(5’)形成一深溝渠,其係在 DRAM程序中形成。 21. —種製造垂直式非揮發性半導體記憶元件之方法’包含 下列步驟: 502402 六、申請專利範圍 a) 準備一基片(20); b) 形成第三介電層(6)及塡充材料(7)之深溝渠(5,5’); c) 插入塡充材料(7)並移除第三介電層(6)以形成一溝渠 (5); d) 在溝渠(5)中形成第一介電層(8); e) 在溝渠(5)中形成電荷儲存層(9); f) 至少在部份電荷儲存層(9)中形成控制層溝渠(5”); g) 在控制層溝渠(5”)中形成第二介電層(10); h) 在控制層溝渠(5”)中形成控制層(11,11,);及 i) 形成扁平溝渠隔絕(13)及連接元件(14至17)之環隔絕 (12” 2Z如申請專利範圍第21項之方法,其中控制層溝渠(5,,)被 蝕刻至溝渠(5)。 23.如申請專利範圍第2 1項之方法,其中控制層溝渠(5,,)被 蝕刻至深溝渠(5,5’)。 24·如申請專利範圍第21項之方法,其中控制層溝渠(5,,)被 蝕刻至基片(20)。 -4-
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10041749A DE10041749A1 (de) | 2000-08-27 | 2000-08-27 | Vertikale nichtflüchtige Halbleiter-Speicherzelle sowie Verfahren zu deren Herstellung |
Publications (1)
Publication Number | Publication Date |
---|---|
TW502402B true TW502402B (en) | 2002-09-11 |
Family
ID=7653750
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW090120852A TW502402B (en) | 2000-08-27 | 2001-08-24 | Vertical non-volatile semiconductor memory cell and method for manufacturing it |
Country Status (6)
Country | Link |
---|---|
US (1) | US6717205B2 (zh) |
EP (1) | EP1187215A3 (zh) |
JP (1) | JP4095779B2 (zh) |
KR (1) | KR100413866B1 (zh) |
DE (1) | DE10041749A1 (zh) |
TW (1) | TW502402B (zh) |
Families Citing this family (49)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10125800B4 (de) * | 2001-05-26 | 2006-11-02 | Infineon Technologies Ag | Speicherbaustein mit einer Speicherzelle und Verfahren zur Herstellung eines Speicherbausteins |
US6720611B2 (en) * | 2002-01-28 | 2004-04-13 | Winbond Electronics Corporation | Fabrication method for flash memory |
DE10204868B4 (de) * | 2002-02-06 | 2007-08-23 | Infineon Technologies Ag | Speicherzelle mit Grabenspeichertransistor und Oxid-Nitrid-Oxid-Dielektrikum |
JP2003332469A (ja) * | 2002-05-10 | 2003-11-21 | Fujitsu Ltd | 不揮発性半導体記憶装置及びその製造方法 |
TW573344B (en) * | 2002-05-24 | 2004-01-21 | Nanya Technology Corp | Separated gate flash memory and its manufacturing method |
TW543195B (en) * | 2002-06-12 | 2003-07-21 | Powerchip Semiconductor Corp | Split-gate flash memory structure and method of manufacture |
US6657250B1 (en) * | 2002-08-21 | 2003-12-02 | Micron Technology, Inc. | Vertical flash memory cell with buried source rail |
US7005338B2 (en) | 2002-09-19 | 2006-02-28 | Promos Technologies Inc. | Nonvolatile memory cell with a floating gate at least partially located in a trench in a semiconductor substrate |
US6700154B1 (en) * | 2002-09-20 | 2004-03-02 | Lattice Semiconductor Corporation | EEPROM cell with trench coupling capacitor |
TWI283912B (en) * | 2002-10-21 | 2007-07-11 | Nanya Technology Corp | A trench type stacked gate flash memory and the method to fabricate the same |
DE10306318B4 (de) * | 2003-02-14 | 2010-07-22 | Infineon Technologies Ag | Halbleiter-Schaltungsanordnung mit Grabenisolation und Herstellungsverfahren |
DE10362312B4 (de) * | 2003-02-14 | 2014-10-30 | Infineon Technologies Ag | Halbleiter-Schaltungsanordnung mit Grabenisolation und mit ladungsspeichernder Schicht und Verfahren zu deren Herstellung |
TW573333B (en) * | 2003-03-03 | 2004-01-21 | Promos Technologies Inc | Semiconductor device and manufacturing method thereof |
DE10321742A1 (de) * | 2003-05-14 | 2004-12-09 | Infineon Technologies Ag | Integrierte Schaltungsanordnung mit Isoliergraben und Feldeffekttransistor sowie Herstellungsverfahren |
US6818939B1 (en) * | 2003-07-18 | 2004-11-16 | Semiconductor Components Industries, L.L.C. | Vertical compound semiconductor field effect transistor structure |
US7262089B2 (en) * | 2004-03-11 | 2007-08-28 | Micron Technology, Inc. | Methods of forming semiconductor structures |
JP2005277171A (ja) * | 2004-03-25 | 2005-10-06 | Toshiba Corp | 半導体装置およびその製造方法 |
US7190616B2 (en) * | 2004-07-19 | 2007-03-13 | Micron Technology, Inc. | In-service reconfigurable DRAM and flash memory device |
US7518182B2 (en) | 2004-07-20 | 2009-04-14 | Micron Technology, Inc. | DRAM layout with vertical FETs and method of formation |
US7158410B2 (en) * | 2004-08-27 | 2007-01-02 | Micron Technology, Inc. | Integrated DRAM-NVRAM multi-level memory |
US7271052B1 (en) | 2004-09-02 | 2007-09-18 | Micron Technology, Inc. | Long retention time single transistor vertical memory gain cell |
US7271433B1 (en) | 2004-09-02 | 2007-09-18 | Micron Technology, Inc. | High-density single transistor vertical memory gain cell |
US7285812B2 (en) * | 2004-09-02 | 2007-10-23 | Micron Technology, Inc. | Vertical transistors |
US7259415B1 (en) | 2004-09-02 | 2007-08-21 | Micron Technology, Inc. | Long retention time single transistor vertical memory gain cell |
US7199419B2 (en) * | 2004-12-13 | 2007-04-03 | Micron Technology, Inc. | Memory structure for reduced floating body effect |
TWI256104B (en) * | 2005-02-18 | 2006-06-01 | Powerchip Semiconductor Corp | Structure containing self-aligned conductive line and method for fabricating thereof |
KR100655291B1 (ko) * | 2005-03-14 | 2006-12-08 | 삼성전자주식회사 | 비휘발성 반도체 메모리 장치 및 그 제조방법 |
US7120046B1 (en) | 2005-05-13 | 2006-10-10 | Micron Technology, Inc. | Memory array with surrounding gate access transistors and capacitors with global and staggered local bit lines |
US7371627B1 (en) * | 2005-05-13 | 2008-05-13 | Micron Technology, Inc. | Memory array with ultra-thin etched pillar surround gate access transistors and buried data/bit lines |
US7538389B2 (en) * | 2005-06-08 | 2009-05-26 | Micron Technology, Inc. | Capacitorless DRAM on bulk silicon |
US7888721B2 (en) * | 2005-07-06 | 2011-02-15 | Micron Technology, Inc. | Surround gate access transistors with grown ultra-thin bodies |
US7768051B2 (en) * | 2005-07-25 | 2010-08-03 | Micron Technology, Inc. | DRAM including a vertical surround gate transistor |
US7696567B2 (en) * | 2005-08-31 | 2010-04-13 | Micron Technology, Inc | Semiconductor memory device |
US7416943B2 (en) * | 2005-09-01 | 2008-08-26 | Micron Technology, Inc. | Peripheral gate stacks and recessed array gates |
US7557032B2 (en) * | 2005-09-01 | 2009-07-07 | Micron Technology, Inc. | Silicided recessed silicon |
US7687342B2 (en) * | 2005-09-01 | 2010-03-30 | Micron Technology, Inc. | Method of manufacturing a memory device |
US7514323B2 (en) * | 2005-11-28 | 2009-04-07 | International Business Machines Corporation | Vertical SOI trench SONOS cell |
JP2008166528A (ja) * | 2006-12-28 | 2008-07-17 | Spansion Llc | 半導体装置およびその製造方法 |
US7872297B2 (en) * | 2007-04-17 | 2011-01-18 | Snu R&Db Foundation | Flash memory device and fabricating method thereof comprising a body recess region |
US7923373B2 (en) | 2007-06-04 | 2011-04-12 | Micron Technology, Inc. | Pitch multiplication using self-assembling materials |
US8035154B2 (en) * | 2007-11-07 | 2011-10-11 | Denso Corporation | Semiconductor device including a plurality of memory cells with no difference in erasing properties |
US8426268B2 (en) * | 2009-02-03 | 2013-04-23 | International Business Machines Corporation | Embedded DRAM memory cell with additional patterning layer for improved strap formation |
US8492816B2 (en) * | 2010-01-11 | 2013-07-23 | International Business Machines Corporation | Deep trench decoupling capacitor |
CN101996999B (zh) * | 2010-08-24 | 2012-06-20 | 中国科学院上海微系统与信息技术研究所 | 一种具有扩展型沟槽的dram结构及其制作方法 |
US9401363B2 (en) | 2011-08-23 | 2016-07-26 | Micron Technology, Inc. | Vertical transistor devices, memory arrays, and methods of forming vertical transistor devices |
US8710575B1 (en) * | 2013-01-31 | 2014-04-29 | Infineon Technologies Ag | Semiconductor device, integrated circuit and method of manufacturing an integrated circuit |
CN109888003A (zh) * | 2019-03-12 | 2019-06-14 | 电子科技大学 | 一种分离栅增强的功率mos器件 |
CN111834363B (zh) * | 2019-04-18 | 2024-04-09 | 华邦电子股份有限公司 | 存储器结构及其制造方法 |
TWI757145B (zh) * | 2020-04-13 | 2022-03-01 | 力旺電子股份有限公司 | 記憶體裝置及其製造方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5467305A (en) * | 1992-03-12 | 1995-11-14 | International Business Machines Corporation | Three-dimensional direct-write EEPROM arrays and fabrication methods |
US5399516A (en) * | 1992-03-12 | 1995-03-21 | International Business Machines Corporation | Method of making shadow RAM cell having a shallow trench EEPROM |
US5281548A (en) * | 1992-07-28 | 1994-01-25 | Micron Technology, Inc. | Plug-based floating gate memory |
US5386132A (en) * | 1992-11-02 | 1995-01-31 | Wong; Chun C. D. | Multimedia storage system with highly compact memory device |
US5457061A (en) * | 1994-07-15 | 1995-10-10 | United Microelectronics Corporation | Method of making top floating-gate flash EEPROM structure |
DE19524478C2 (de) | 1995-07-05 | 2002-03-14 | Infineon Technologies Ag | Verfahren zur Herstellung einer Festwertspeicherzellenanordnung |
US6034389A (en) * | 1997-01-22 | 2000-03-07 | International Business Machines Corporation | Self-aligned diffused source vertical transistors with deep trench capacitors in a 4F-square memory cell array |
US5973356A (en) * | 1997-07-08 | 1999-10-26 | Micron Technology, Inc. | Ultra high density flash memory |
US6008091A (en) * | 1998-01-27 | 1999-12-28 | Lucent Technologies Inc. | Floating gate avalanche injection MOS transistors with high K dielectric control gates |
-
2000
- 2000-08-27 DE DE10041749A patent/DE10041749A1/de not_active Withdrawn
-
2001
- 2001-08-08 EP EP01119172A patent/EP1187215A3/de not_active Withdrawn
- 2001-08-24 TW TW090120852A patent/TW502402B/zh not_active IP Right Cessation
- 2001-08-24 KR KR10-2001-0051385A patent/KR100413866B1/ko not_active IP Right Cessation
- 2001-08-24 JP JP2001255055A patent/JP4095779B2/ja not_active Expired - Fee Related
- 2001-08-27 US US09/940,001 patent/US6717205B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2002076153A (ja) | 2002-03-15 |
JP4095779B2 (ja) | 2008-06-04 |
EP1187215A3 (de) | 2005-04-27 |
EP1187215A2 (de) | 2002-03-13 |
KR100413866B1 (ko) | 2004-01-07 |
DE10041749A1 (de) | 2002-03-14 |
US20020024081A1 (en) | 2002-02-28 |
US6717205B2 (en) | 2004-04-06 |
KR20020016755A (ko) | 2002-03-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW502402B (en) | Vertical non-volatile semiconductor memory cell and method for manufacturing it | |
US7078286B1 (en) | Process for fabricating a semiconductor device having electrically isolated low voltage and high voltage regions | |
JP5220983B2 (ja) | 自己整列スプリットゲート型の不揮発性半導体メモリ素子、及びその製造方法 | |
JP3255666B2 (ja) | 電気的に消去可能プログラム自在なリ─ドオンリ─メモリ | |
TWI223871B (en) | Floating gate memory fabrication methods comprising a field dielectric etch with a horizontal etch component | |
US6921960B2 (en) | Capacitor element with an opening portion formed in a peripheral circuit | |
US7205608B2 (en) | Electronic device including discontinuous storage elements | |
US7226840B2 (en) | Process for forming an electronic device including discontinuous storage elements | |
CN110120393A (zh) | 三维半导体存储器件 | |
JP4909894B2 (ja) | 不揮発性半導体記憶装置およびその製造方法 | |
TWI245424B (en) | Fabrication of conductive lines interconnecting conductive gates in non-volatile memories, and non-volatile memory structures | |
CN110875324B (zh) | 具有增强浮置栅极的闪速存储器结构及其形成方法 | |
JPH07302854A (ja) | デュアル・チャネルを有するsoi上のトレンチeeprom構造およびその製造方法 | |
JP2003309182A (ja) | 半導体装置の製造方法及び半導体装置 | |
US20160211250A1 (en) | Semiconductor substrate arrangement, a semiconductor device, and a method for processing a semiconductor substrate | |
US8193572B2 (en) | Electronic device including trenches and discontinuous storage elements | |
JP2006186073A (ja) | 半導体装置およびその製造方法 | |
CN101009290A (zh) | 非易失性半导体存储器件 | |
US6025626A (en) | Nonvolatile memory cell | |
TWI469361B (zh) | 半導體元件及其製造方法 | |
US11456306B2 (en) | Nonvolatile memory device with a metal-insulator-metal (MIM) capacitor in a substrate and integration schemes | |
US8728907B2 (en) | Methods for fabricating an integrated circuit arrangement comprising isolating trenches and a field effect transistor | |
KR102207214B1 (ko) | 집적화를 도모하는 3차원 플래시 메모리 및 그 제조 방법 | |
CN110957325B (zh) | 半导体存储器及其制造方法 | |
CN1745473B (zh) | 统一信道程序闪存位线制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |