TW502169B - System for receiving an isochronous data stream at a computer using a main memory buffer - Google Patents
System for receiving an isochronous data stream at a computer using a main memory buffer Download PDFInfo
- Publication number
- TW502169B TW502169B TW089120693A TW89120693A TW502169B TW 502169 B TW502169 B TW 502169B TW 089120693 A TW089120693 A TW 089120693A TW 89120693 A TW89120693 A TW 89120693A TW 502169 B TW502169 B TW 502169B
- Authority
- TW
- Taiwan
- Prior art keywords
- buffer
- data stream
- computer system
- bus
- isochronous data
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
- G06F13/1673—Details of memory controller using buffers
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
- Radio Relay Systems (AREA)
Description
502169 A7 m___ 五、發明說明(1 ) 有關之申請書 該申請書由此申請於1 9 9 9年1 〇月4曰所提出之 臨時專利申請書60/157,558號在 35U.S.C.§119下之優先權。 背景 發明部份 本發明係有關電腦系統及資料傳輸。更明確言之,本 發明係有關在電腦系統中接收等時資料流之方法及裝置, 此轉送等時資料流至電腦系統之主記憶器內之緩衝器中, 而不岔斷處理器。 有關之技藝 電腦網路技術之最近進步已增加資料可供應至電腦網 路上之一電腦系統之速度。此速度之增加可提供新服務, 諸如電腦系統之使用者迅速進出視訊流及網路。不幸,需 提供此服務之電腦系統性能可超過現有電腦系統設計.之性 能限度。 在接收來自遠地發射機,諸如衛星之”等時”資料流 中遭遇一特別問題。與電腦網路上之其他型式之資料傳輸 不同,等時資料流以固定之速度不斷湧入,而不管電腦系 統是否能接納額外之資料。 此在設計電腦系統來接收等時資料流上可呈現重大之 挑戰。等時資料需設法加以緩衝,俾在應用程式能看到該 本紙張尺度適用中國國家標準(CNS)A4規格(210x297公釐) -4- (請先閱讀背面之注意事項再填寫本頁) -I 1· Is ti n n n^-SJ,· mhw ΜΝΗΜ amNNi MHIW ΜΜ 謙 線 經濟部智慧財產局員工消費合作社印製 502169 A7 ................................................................... B7 五、發明說明(2) (請先閱讀背面之注意事項再填寫本頁) 資料之前,該資料不致失落。然而,緩衝器需相當大,以 容納足夠之資料’俾應用程式有足夠之時間來處理該資料 。故此,提供足夠之記憶器來緩衝等時資料於一介面卡內 會大爲增加介面卡之成本。 而且,在普通電腦系統,轉送等時資料流自介面卡至 電腦系統中之應用程式引起處理器岔斷,以轉送每一訊包 或資料。此會大爲阻礙電腦系統性能,因爲每一岔斷消耗 大量之處理器循環,及一次需要大量之岔斷來轉送一訊包 之等時資料流。 需要一種電腦系統,此能緩衝等時資料流,而不發生 有關提供大量記憶器於介面卡內來緩衝該資料之成本。 而且,需要一種電腦系統,此能轉送等時資料流至電 腦系統內之應用程式,而不發生大量之處理器岔斷。 槪要 經濟部智慧財產局員工消費合作社印製 本發明之一目的在提供一種系統,用以接收等時資料 流,此緩衝該等時資料流於電腦系4充之主記憶器內。該系 統操作,由電腦系統內之一介面內接收該等時資料流。該 系統對該等時資料流解調,以變換等時資料流自調變之類 比形態至數位形態。其次,該系統傳遞該等時資料流自該 介面至電腦系統之主記憶器內之一緩衝器,而不岔斷處理 器。其次,傳送資料自緩衝器至與電腦系統上之應用程式 通訊之一驅動器。 在本發明之一實施例,主記憶器內之緩衝器駐留於電 衣紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -5 - 502169 A7 B7 五、發明說明(3 ) 腦系統之操作系統中之一系統空間內。 在本發明之一實施例,自一衛星接收等時資料流。 在本發明之一實施例,傳送該資料自緩衝器至驅動器 涉及在週期性定時岔斷上繫定於驅動器。驅動器分析資料 ,以決定所接收之資料之型式,並發送資料至應用程式。 在本發明之一實施例,使用直接記憶器進出(DMA )達成自該介面傳遞等時資料流。 在本發明之一實施例,自介面傳遞等時資料流至緩衝 器涉及等待,直至介面內之一本地緩衝器裝滿爲止,當本 地緩衝器裝滿時,該系統在介面處請求對匯流排之控制。 當收到匯流排主控狀態之許可時,系統轉送資料自本地緩 衝器橫過匯流排而至主電腦內之緩衝器中。 在本發明之一實施例,接收等時資料流之行動包含接 收等時資料流於本地緩衝器中,同時資料自第二緩衝器轉 送至電腦內之緩衝器中。此亦包含接收等時資料流於第二 本地緩衝器中,同時資料自本地緩衝器轉送至電腦內之緩 衝器中。 厂 : 在本發明之一實施例,主記憶器內之緩衝器組織成先 入先出(F I F〇)緩衝器。 本發明之一實施例在電腦系統初始化操作之期間中, 分配主記億器內之該緩衝器。 附圖簡述 圖1顯示一電腦系統,此依本發明之一竇施例接收來 本紙張尺度適用中國國家標準(CNS>A4規格(210 X 297公釐》 -6 - {請先閱讀背面之注意事項再填寫本頁}
P — II 訂 I! I - 經濟部智慧財產局員工消費合作社印製 502169 A7 B7 _五、發明說明(4 ) 自衛星之等時資料流。 圖2顯示一介面模組之內部結構,此依本發明之一竇 施例接收衛星資料。 圖3顯示本發明之一實施例之介面模組之控制器之內 部結構。 圖4爲流程圖,顯示依本發明之實施例接收等時資料 流之程序。 經濟部智慧財產局員工消費合作社印製 主 要 元件對照表 1 0 1 衛 星 1 0 2 北 橋 1 0 3 介 面 模 組 1 0 4 記 憶 器 1 0 5 衛 星 碟 形 天線 1 0 6 匯 流 排 1 0 7 緩 衝 器 1 0 9 驅 動 器 1 1 1 應 用 程 式 1 1 2 處 理 器 1 1 8 南 橋 1 2 0 周 邊 匯 流 排 1 5 0 I / 〇 電 路 1 5 2 鍵 盤 1 5 4 滑 鼠 夂纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) —II 丨 — ! — — — I! I (請先閲讀背面之注意事項再填寫本頁) 訂. •線- -7- 502169 A7 B7 五、發明說明(5 ) 1 5 6 圖畫控制器 5 8 2 0 2 2 0 4 2 0 6 2 10 2 15 2 1 7 3 0 1 3 0 2 顯示器 電視波道 網路瀏覽器 調諧器 解調器 應用特定積體電路 輸送介面 資料線 控制線. 主有限狀態機器 暫存器 <請先閱讀背面之注意事項再填寫本頁) 詳細說明 提出以下說明,使精於本藝之任何人士能執行及使用 本發明,且以特定應用程式及其需求提出。精於本藝之人 士容易明瞭所發表實施例之各種修改,及其中所述之一般 原理可應用於其他實施例及應用程式,而不脫離本發明之 精神及範圍。故此本發明並非意在限制於所示之實施例, 而是依照與此中所發表之原理及特色一致之最廣大之範圍 此詳細說明中所述之資料結構及程式一般儲存於電腦 可讀出之儲存媒體中,此可爲能儲存供電腦系統使用之程 式及/或資料之任何裝置或媒體。此包含,但不限於磁性 衣紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -8 - -線—- 經濟部智慧財產局員工消費合作社印製 502169 Α7 Β7 五、發明說明(6 ) 及光學儲存裝置,諸如碟驅動器,磁帶,CD (小巧碟) ’及DVD (數位影碟),及埋置於傳輸媒體中之電腦指 令信號(有或無信號調變於其上之載波)。例如,傳輸媒 體可包含通訊網路,諸如網際網路。 電腦系統 圖1顯示本發明之一實施例之電腦系統,此接收來自 衛星1 0 1之等時資料流。衛星1 〇 1可包含任何型式之 廣播衛星或通訊衛星,此能發送一輸送訊流,諸如數位活 動影像專家群(Μ P E G ) 2輸送訊流。來自衛星1 0 1 之信號在衛星碟形天線1 0 5處接收,此連接於介面模組 1 0 3。介面模組1 〇 3變換來自衛星1 0 1之信號爲數 位形態,此可由電腦系統操縱。 圖1所示之電腦系統包含處理器1 1 2,此連接至北 橋1 0 2。處理器1 1 2可包含任何型式之通用或專用處 理器,包含,但不限於微處理器,主框電腦,數位信號處 理器,圖畫處理器,或裝置控制器$ . 北橋1 0 2連接處理器1 1 2至記億器1 0 4及匯流 排1 0 6。記憶器1 0 4爲電腦系統之”主記憶器”,且 用以儲存電腦系統用之程式及/或資料。記憶器1 〇 4可 包含任何型式之可滅失或不滅失隨機進出記憶器。記憶器 1 04包含若干項目,包括緩衝器1 〇7,驅動器1 09 ,及應用程式1 1 1。緩衝器1 〇 7爲記億器1 0 4中之 一緩衝器,此用以緩衝轉移於介面模組1 〇 3及應用程式 本纸張尺度適用中國國家標準(CNS>A4規格(210 X 297公釐) -9 <請先閱讀背面之注意事項再填寫本頁) -n n n ϋ tmmg s IB n *· «1 線丨- 經濟部智慧財產局員工消費合作社印製 502169 A7 __B7__ 五、發明說明(7 ) 1 1 1間之資料。注意緩衝器1 0 7可組織成F I F 0。 驅動器1 0 9爲一機構,應用程式1 1 1可通過此而存取 來自衛星1 0 1之等時資料流。應用程式可包含任何型式 之應用程式,此參考等時資料流。此可包含提供來自T V 波道之視訊流之應用程式,提供聲訊信號之應用程式,或 提供快速網路瀏覽之應用程式。 匯流排連接北橋1 0 2至南橋1 1 8。匯流排1 0 6 可包含任彳可型式之通訊波道,用以連接北橋1 0 2至電腦 系統之其他裝置,包含周邊裝置及記億裝置。在本發明之 一實施例,匯流排1 0 6爲P C I匯流排。 南橋1 1 8包含電路,用以連接電腦系統之組成件一 起。而且,尤其是,南橋1 1 8連接匯流排1 0 6至周邊 匯流排1 2 0。 周邊匯流排1 2 0包含任何型式之通訊波道,用以連 接南橋1 1 8至電腦系統中之其他裝置,包含周邊裝置及 記憶裝置。在本發明之一實施例,周邊匯流排1 2 0包含 一 I S A匯流排。周邊匯流排1 0連接至R 〇 Μ 1 4 0 ,此包含Β I〇S 1 4 2。周邊匯流排1 2 0另連接ί / 〇電路150。 I/O電路150本身連接至鍵盤152 及滑鼠1 5 4。 匯流排1 0 6亦連接至圖畫控制器1 5 6。圖畫控制 器1 5 6可包含任何型式之處理電路及/或記憶器’用以 嗟理電腦系統中之圖畫影像。圖畫控制器1 5 6連接至顯 示器1 5 8,此顯示圖畫影像。顯示器1 5 8可用以顯示 (請先閱讀背面之注意事項再填寫本頁) 訂------!線! 經濟部智慧財產局員工消費合作社印製 衣纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐〉 -10 - 502169 A7
五、發明說明(8 ) 以τ V波道1 6 0之形態所饋送之活影像。顯示器i 5 8 亦可用以顯示網路瀏覽器1 6 2之影像,以進出網際網路 上之網站。 (請先闕讀背面之注意事項再填寫本頁) 圖1所不之系統通常操作如下。一等時資料流自衛星 1 0 1不斷湧進衛星碟形天線1 0 5中。此資料流通過介 面模組1 0 3,橫過匯流排1 0 6及北橋1 0 2,並進入 §己憶益1 0 4之緩衝器1 〇 7中。資料自緩衝器1 〇 7通 過驅動器1 0 9而進入應用程式1 1 1中。應用程式可對 資料執行若干工作。如資料由圖畫或視訊影像構成,應用 程式1 1 1發送資料橫過匯流排1 0 6,通過圖畫控制器 1 5 6,並進入顯示器1 5 8中,俾由電腦系統之使用者 觀看。 介面模組 圖2顯示本發明之一實施例之介面模組1 0 3之內部 結構。介面模組103包含調諧器202,解調器204 *及應用特定積體電路(A S I C > 2 0 6。調諧器 經濟部智慧財產局員工消費合作社印製 2 0 2可包含能調諧之任何型式之電路,以接收來自衛星 之信號。解調器2 0 4可包含能對經由調諧器2 〇 2所接 收之來自衛星之信號解調之任何型式之電路。解調器 2 0 4變換來自衛星之信號爲數位形態,此轉送通過資料 線2 1 5及控制線2 1 7而至A S I C 2 0 6。 AS I C2 06包含配接P I C匯流排1 〇6及解調 器2 0 4之電路,以及控制介面模組1 0 3操作之電路。 木紙張&度適用中國國家標準(CNS)A4規格(210x 297公釐) -11 - 經濟部智慧財產局員X消費合作社印製 502169 A7 B7 五、發明說明(9) 更明確言之,AS I C206包含PC I核心208,緩 衝器211,輸送介面210,及調諧器202。PCI 核心2 0 8包含用以配接P C I匯流排1 〇 6之標準電路
Q 緩衝器2 1 1包含小型緩衝器,此用以儲存在介面模 組1 0 3及記憶器1 0 4之緩衝器1 0 7之間轉移中之資 料。在所示之之實施例中,緩衝器2 1 1包含 F I F02 12及2 1 3,此等操作於、'乒乓〃方式。當 F I F02 1 2裝塡等時資料流時,F I F02 1 3之內 容轉送橫過P C I匯流排1 0 6而進入記憶器1 〇 4之緩 衝器1 0 7中。當F I F02 1 3裝塡等時資料流時, F I F02 1 2之內容轉送橫過PC I匯流排1 〇6而進 入緩衝器1 〇 7中。當接收等時資料流時, F I F02 1 2及2 1 3如此交替。在本發明之一實施例 中,F I F 0 2 1 2及2 1 3僅包含足夠儲存等時資料流 中之一單個訊包之記憶器。在另一實施例中, FIF0212及213僅包含足儲存在一單塊轉送操 作中可轉送橫過匯流排1 0 6之資料量之記憶器。由保胃 F I F02 1 2及2 1 3於此最小體積,可大爲減少介面 模組2 0 3之成本。故此,本發明使用記憶器1 〇 4中之 緩衝器1 0 7,以儲存應用程式1 1 1用之等時資料流, 以取代介面模組1 0 3內之大緩衝器。 輸送介面2 1 0包含電路,用以接收資料線2 1 5及 控制線2 1 7上之輸送訊包信號(諸如活動影像專家群( 木紙張尺度適用中國國家標準(CNS)A4規格(210x297公釐) 12 {請先閱讀背面之注意事項再填寫本頁) 訂-----線 經濟部智慧財產局員工消費合作社印製 502169 Α7 Β7 五、發明說明() MPEG) 2訊包)。輸送介面2 10並包含緩衝器寫入 位址2 0 7,此保持緩衝器2 1 1內等時資料流寫入之位 址之蹤跡。 控制器2 0 9包含若千有限狀態機器’此等控制介面 模組1 0 3之操作。此等有限狀態機器更詳細說明於下。 控制器2 0 9直接連接A S TC 2 0 6內之輸送介面 2 1 0,緩衝器2 1 1,及P C I核心2 0 8。控制器 2 0 9並經由I 2C匯流排2 1 4連接至調諧器2 0 2及解 調器2 0 4。 介面模組之控制器 圖3顯示本發明之一實施例之介面模組1 〇 3內之控 制器2 0 9之內部結構。控制器2 0 9包含主有限狀態機 器(FSM) 301,目標FSM310,及暫存器 3 0 2。暫存器3 0 2大體包含控制控制器2 0 9之一狀 態暫存器。控制信號由暫存器3 0 2產生,並傳播通過 I 2 C匯流排2 1 4而至調諧器2 Cl· 2,並至解調器2 〇 4 。其他控制信號3 1 2亦由暫存器3 0 2產生。此等其他 信號3 1 2控制介面模組1 0 3之其他組成件。 目標F SM3 1 0通常使介面模組1 0 3可用作介面 模組1 0 3內之一 PC I目標。此使介面模組1 〇 3可接 收來自P C I匯流排1 〇 6之資料,作爲P C I匯流排 1 0 6上之匯流排主控器之目標。 主F S Μ 3 0 1大體使介面模組1 〇 3可用作介面模 衣纸張尺度適用中國國家標準(CNS)A4規格(210x 297公麓) -13- (請先閲讀背面之注意事項再填寫本頁) Ρ 訂·1!線! ^2169
五、發明說明( 組1 03內之PC I主控器。主FSM3 0 1請求匯流非 (請先閱讀背面之注意事項再填寫本頁) 1 〇 6上之主控狀態,並協調資料自介面模組χ 〇 3轉送 橫過匯流排106。爲此目的,主ESM301包含若干 有限狀態機器,含有控制F S Μ 3 0 4,計數 FSM306 *及資料轉移FSM308。控制 F SM3 0 4接收來自輸送介面2 1 0之緩衝寫入位址 207。當FIF0212或213裝滿時,控制 FSM306發起轉送FIF0212或FIF0213 之內容至記億器1 〇 4內之緩衝器1 〇 7。計數 F SM3 0 6產生緩衝器讀出位址3 1 1,此指出緩衝器 2 1 1中之位址,自此讀出資料,俾轉送至記憶器1 〇 4 中之緩衝器1 0 7。資料轉移F S Μ 3 0 8與P C I核心 通訊,並協調資料轉送橫過P c I匯流排1 〇 6之操作。 接收等時資料之程序 經濟部智慧財產局員工消費合作社印製 圖4爲流程圖,顯示本發明之一實施例之接收等時資 料流之程序。該系統由分配電腦系4充之主記憶器內之一緩. 衝器開始(步驟4 0 2 )。在圖1中,此相當於分配記憶 器1 0 4內之緩衝器1 〇 7。在本發明之一實施例,緩衝 器1 0 7分配於電腦系統上所執行之一操作系統之系統空 間中。在一實施例,在系統啓動過程之期間中,緩衝器 107由ROM140之B IOS142內之一啓動程式 分配。 其次’系統在介面模組1 〇 3內接收來自衛星1 〇 1 本纸張尺度適用中國國家標準(CNS>A4規格(210 X 297公釐) -14 · 502169 Α7 Β7 五、發明說明(12) {請先閱讀背面之注意事項再填寫本頁) 之含有等時資料流之一信號(步驟404)。此信號在介 面模組1 0 3內之調諧器2 0 2處接收。系統其次由使信 號通過解調器204而對該信號解調(步驟406),並 傳送該信號至F I F 0 2 1 2及2 1 3。 系統等待,直至FIF0212及213之一裝滿爲 止(步驟(408)。當一緩衝器裝滿時,主 F S Μ 3 0 1請求匯流排1 0 6上之控制(步驟4 1 〇 ) 。當匯流排1 0 6最後自由時,介面模組1 〇 3接受匯流 排1 0 6上之主狀態之一許可(步驟4 1 2 )。 其次,介面模組1 0 3使用直接記憶器進出(D Μ A ),轉送資料自FIF0212或FIF0213至記憶 器1 0 4 (步驟4 1 4 )。前述DMA轉送無需使所轉送 之資料通過處理器1 1 2來達成。 經濟部智慧財產局員工消费合作社印製 —旦資料儲存於記憶器1 0 4之緩衝器1 〇 7內時, 處理器接手。在一週期性之系統定時岔斷上,處理器 1 12陷入於驅動器109。驅動器109發送資料自緩 衝器107至應用程式111。在库發明之一實施例中, 驅動器109實際發送資料至一第二驅動器(未顯示), 及此第二驅動器實際與應用程式通訊。在本發明之一實施 例,驅動器1 0 9分析該資料,以決定所接收之資料之型 式。如資料包含零訊包,則不發送該零訊包至應用程式 111° 注意雖以接收衛星發送之系統來說明本發明,但本發 明大體可用於接收等時資料流之任何型式之系統,且不ρ艮 本纸張又度適用中國國家標準(CNS)A4規格(210 X 297公釐) -15- 502169 A7 B7 _ 五、發明說明(13 ) 於接收衛星之資料之系統。 已提出本發明之實施例之以上說明,僅用以例解及說 明。並非意在限制本發明於所述之形態。故此,精於本藝 之實施者可明瞭許多修改及更改。而且,以上說明並非意 在限制本發明。本發明之範圍由以下申請專利界定。 (請先閱讀背面之注意事項再填寫本頁)
P
訂-I 丨線! 經濟部智慧財產局員工消費合作社印製 木纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -16 -
Claims (1)
- 502169 A8 BS CB —DB★、申請專利範圍 1 · 一種用以接收等時資料流之方法,此緩衝該等時 資料流於電腦系統之主記憶器內,包括步驟·· 在電腦系統之一介面內接收該等時資料流; 對該介面內之等時資料流解調,以變換等時資料流自 調變之類比形態至數位形態; 傳遞該等時資料流自介面至電腦系統之主記億器內之 一緩衝器,而不岔斷電腦系統內之處理器;及 傳送資料自緩衝器通過與電腦系統上之應用程式通訊 之一驅動器。 2 ·如申請專利範圍第1項所述之方法,其中,該緩 衝器駐留於電腦系統內之操作系統之一系統空間內。 3 ·如申請專利範圍第1項所述之方法,其中,自衛 星接收該等時資料流。 4 ·如申請專利範圍第1項所述之方法,其中,傳送 該資料自緩衝器至驅動器另包括: 在週期性定時岔斷上繫定於該驅動器; 分析該資料,以決定所接收之資料之型式;及 , 發送資料至應用程式。 5 ·如申請專利範圍第1項所述之方法,其中,傳遞 等時資料流自介面至緩衝器包含使用直接記憶器進出(D Μ A ) ’經一匯流排轉送等時資料流。 6 ·如申請專利範圍第5項所述之方法,其中 等時資料流自介面至緩衝器另包括: 等待’直至介面內之一本地緩衝器裝滿爲止; 傳遞 (請先聞讀背面之注意事項再填舄本頁) 裝丨 訂^--- 0 n KKH ml 線 夂纸伕疋度適用中國國家樣準(CNS、Α4規格(2丨0/:^公缝> -17 502169 A8 B8 C8 DB 六、申請專利範圍 在介面處請求對一匯流排之控制; 在介面處接收對該匯流排之主控狀態之許可;及 轉送資料自本地緩衝器橫過該匯流排而至主記憶器內 之緩衝器中。 7 ·如申請專利範圍第1項所述之方法,其中,接收 等時資料流包含以下之一: 接收等時資料流於本地緩衝器中,同時資料自一第二 本地緩衝器轉送至主記憶器內之緩衝器;及 接收等時資料流於第二緩衝器中,同時資料自該本地 緩衝器轉送至主記器內之緩衝器。 8 ·如申請專利範圍第1項所述之方法,其中,主記 憶器內之該緩衝器組織成先入先出(F I F 0 )緩衝器。 9 ·如申請專利範圍第1項所述之方法,另包括在電 腦系統初始化操作之期間中,分配主記憶器內之緩衝器。 1 0 · —種用以接收等時傳輸之方法,此緩衝等時傳 輸於電腦系統之主記億器內,包括: 在電腦系統初始化操作之期勸中,分配主記億器內之 一緩衝器; 其中,該緩衝器組織成先入先出(F I FO)緩衝器 * 在電腦系統之一介面內接收等時資料流; 其中,自一衛星接收等時資料流; 在介面內對等時資料流解調,以變換等時資料流自調 變之類比形態爲數位形態: 太紙張疋度適用中國國家樣率(CMS ) A4規格(2H)x:^7公釐) (讀先闓讀背面之注意箏項#4寫本頁) 装. 訂 線 -18· 502169 A8 Β8 C8 D8 六、申請專利範圍 如下自介面傳遞等時資料流至電腦系統之主記億器內 .之緩衝器,而不岔斷電腦系統中之處理器: 等待*直至介面內之一本地緩衝器裝滿爲止; 在介面處請求對一匯流排之控制; 在介面處接收對該匯流排之主控狀態之許可;及 轉送資料自本地緩衝器橫過該匯流排而至主記憶器內 之緩衝器,使用直接記憶器進出(D Μ A );及 如下傳送資料自緩衝器至與電腦系統上之應用程式通 訊之一驅動器: 在週期性定時岔斷上繫定於驅動器;及 發送資料至應用程式。 1 1 ·如申請專利範圔第1 〇項所述之方法,其中, 接收等時資料流包含以下之一: 接收等時資料流於本地緩衝器中,同時資料自一第二 本地緩衝器轉送至主記憶器內之緩衝器;及 接收等時資料流於第二緩衝器中,同時資料自該本地 緩衝器轉送至主記器內之緩衝器e ;c · 1 2 .如申請專利範圍第1 0項所述之方法,其中, 該緩衝器駐留於電腦系統內之一操作系統之系統空間內。 1 3 ·—種電腦系統內之裝置,其構造在接收等時資 料流’並傳遞等時資料流至電腦系統之主記憶器之一緩衝 器中,包含: -介面模組,在電腦系統內,此接收等時資料流; 一解調器,在介面模組內,此對等時資料流解調,以 (請先間讀背面之注意事項再填寫本頁)-19- 502169 A8 B8 C8 D8六、申請專利範圍 變換等時資料流自調變之類比形態至數位形態; 一本地緩衝器,在介面模組內,並連接至解調器,用 以儲存等時資料流中之一單位之資料; 一匯流排介面,在介面模組內,其構造在方便在電腦 系統之一匯流排上之通訊;及 一控制器,在介面模組內,其構造在執行D Μ A操作 ,以移動一單位之資料自本地緩衝器橫過匯流排而至電腦 系統之主記憶器內之緩衝器中,而不岔斷電腦系統中之處 理器。 1 4 ·如申請專利範圍第1 3項所述之裝置,其中, 該控制器構造在如下執行D Μ A操作: 等待’直至介面內之一本地緩衝器裝滿爲止; 請求對該匯流排之控制; 接收對該匯流排之主控狀態之許可;及 轉送資料自本地緩衝器橫過該匯流排而至主記憶器內 之緩衝器中。 1 5 ·如申請專利範圍第1 3/項所述之裝置,其中, 該單位之資料爲可在單塊轉送操作中轉送橫過匯流排之一 資料量。 1 6 ·如申請專利範圍第1 3項所述之裝置,另包含 一第二本地緩衝器在介面模組內,並連接至解調器,用以 儲存等時資料流中之一單位之資料; 其中’第二本地緩衝器載入等時資料流,同時資料自 該本地緩衝器轉送橫過匯流排;及 夂纸依疋度適用中國國家馕瘅(CNS ) A4規格(210x297公缝) ' -20- (請先間讀背面之注意事項再填寫本頁) 裝Φ —κϋ em* 1JW In ml · 線 * i ml 502169 AB B8 C8 D8 ★、申請專利範圍 其中,本地緩衝器載入等時資料流,同時資料自第二 本地緩衝器轉送橫過匯流。 1 7 ·如申請專利範圍第1 3項所述之裝置,其中, 自衛星接收該等時資料流。 1 8 ·如申請專利範圍第1 3項所述之裝置,其中, 主記憶器內之該緩衝器駐留於電腦系統之主記億器內之+ 操作系統之系統空間內。 1 9 · 一種電腦系統,其構造在接收等時資料流,包 含: —處理器; —.dr ηΠ bs * m 口u I思石& * 一匯流排,連接至處理器; 一介面模組,在電腦系統內,此接收等時資料流; 一解調器,此對等時資料流解調,以變換等時資料流 自調變之類比形態至數位形態; 一本緩衝器,連接至解調器,用以儲存等時資料流中 之一單位之資料; . 一匯流排介面,在介面模組內,其構造在方便匯流排 上之通訊;及 一控制器,在介面模,組內,其構造在執行D Μ A操作 ,以移動一單位之資料自本地緩衝器橫過匯流排而至主記 憶器內之一緩衝器中,而不岔斷該處理器。 2 0 ·如申請專利範圍第1 9項所述之電腦系統,其 中,該控制器構造在如下執行D Μ A操作: 疋度適用中國國家樣樂(CNS ) A4規格(210X297公f ) (請先間讀背面之注意事項再填寫本頁) 訂— — . 線 -21 - 502169 A8 B8 C8 D8 __ 六、申請專利範圍 等待,直至本地緩衝器裝滿爲止; 請求對匯流排之控制; 接收對匯流排之主控狀態之許可;及 轉送資料自本緩衝器橫過該匯流排而至主記憶器內之 緩衝器。 2 1 ·如申請專利範圍第1 9項所述之電腦系統,其 中,自衛星接收該等時資料流。 2 2 ·如申請專利範圍第1 9項所述之電腦系統,其 中,處理器構造在: 在週期性定時岔斷上繫定於一驅動器; 分析來自緩衝器之資料,以決定所接收之資料之型式 ;及 發送資料至應用程式。 2 3 ·如申請專利範圍第1 9項所述之電腦系統,另 包含一第二本地緩衝器在介面模組內,並連接至解調器, 用以儲存等時資料流中之一單位之資料; 其中’第二本地緩衝器載入等時資料流,同時資料自 該本地緩衝器轉送橫過匯流排;及 其中,本地緩衝器載入等時資料流,同時資料自第二 本地緩衝器轉送橫過匯流。 2 4 ·如申請專利範圍第1 9項所述之電腦系統,其 中,主記億器內之該緩衝器組織成先入先出(F ί F 〇 ) 緩衝器。 2 5 ·如申請專利範圍第1 9項所述之電腦系統,另 夂纸張玟度適用中國國家標聿(cns、μ規格(moxy公t > {請先闊讀背面之注意事項再填寫本頁)-22- 502169 AB B8 C8 D8 夂、申請專利範圍 包含一機構,此在電腦初始化操作之期間中,分配主記億 器內之緩衝器。 2 6 ·如申請專利範圍第1 9項所述之電腦系統,其 中’主記器內之緩衝器駐留於電腦系統之主記憶器內之一 操作系統之系統空間內。 2 7 · —種電腦系統,其構造在接收等時資料流,包 含· 一處理器; 一主記憶器; 一緩衝器,在主記憶器內,此構造成先入先出(F I F〇)緩衝器,用以儲存等時資料流之資料; 一機構,此在電腦系統初始化之期間中,分配主記億 器內之緩衝器; 一匯流排,連接至處理器; 一介面模組,在電腦系統內,此接收來自衛星之等時 資料流; 一解調器,在介面模組內,Ife對等時資料流解調.,以、 變換等時資料流自調變之類比形態至數位形態; 一本地緩衝器,在介面模組內,並連接至解調器,用 以儲存等時資料流中之一單位之資料; 一第二本地緩衝器,在介面模組內,並連接至解調器 ,用以儲存等時資料流中之一單位之資料; 其中,第二本地緩衝器載入等時資料流,同時資料自 該本地緩衝器轉送橫過匯流排;及 {請先間讀背1¾之注意事項存填寫本頁) 裝. ----—訂 i-ϋ ml nn ϋ__ϋ ΜΗΗ·ΙΗΜ^^ΙΙΙΙΙΙΙΙΙ^ WWIMMk 0 夂紙依疋/1適用中國國家樣輋(CNS ) A4規格(210><29?公鳘) -23- 502169 A8 Βδ C8 D8 六、申請專利範圍 其中,本地緩衝器載入等時資料流,同時資料自第二 本地緩衝器轉送橫過匯流排; 一匯流排介面,在介面模組內,其構造在方便匯流排 上之通訊;及 一控制器,在介面模組內,其構造在執行D Μ A操作 ,以移動一單位之資料自本緩衝器橫過匯流排而至主記億 器內之緩衝器中; 其中,該控制器構造在: 等待,直至本地緩衝器裝滿爲止; 請求對匯流排之控制; 接收對匯流排之主控狀態之許可;及 轉送資料自本地緩衝器橫過該匯流排而至主記億器內 之緩衝器。 (請先間讀背而之注意事項再填寫本頁) 裝' • ϋϋ ΚΚΒϋ * 訂----- 5174^^11^4¾ 工消f合作ii印絜 CEI— IKE— · 夂紙成疋度遘同中國國家榡準(CNS > A4規格(2ί〇: -2
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15755899P | 1999-10-04 | 1999-10-04 | |
US09/432,816 US6247071B1 (en) | 1999-10-04 | 1999-11-02 | System for receiving an isochronous data stream at a computer using a main memory buffer |
Publications (1)
Publication Number | Publication Date |
---|---|
TW502169B true TW502169B (en) | 2002-09-11 |
Family
ID=26854241
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW089120693A TW502169B (en) | 1999-10-04 | 2000-10-04 | System for receiving an isochronous data stream at a computer using a main memory buffer |
Country Status (7)
Country | Link |
---|---|
US (1) | US6247071B1 (zh) |
JP (1) | JP2001188753A (zh) |
CN (1) | CN1408087A (zh) |
AU (1) | AU7851600A (zh) |
SG (1) | SG101943A1 (zh) |
TW (1) | TW502169B (zh) |
WO (1) | WO2001025939A1 (zh) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6404771B1 (en) * | 1998-06-17 | 2002-06-11 | Advanced Micro Devices, Inc. | Clock lead/lag extraction in an isochronous data bus |
US6366970B1 (en) * | 1999-04-01 | 2002-04-02 | Ravisent Technologies, Inc. | Optimal handling and manipulation of high-speed streaming media in a computing device |
US6449702B1 (en) * | 1999-12-30 | 2002-09-10 | Intel Corporation | Memory bandwidth utilization through multiple priority request policy for isochronous data streams |
US7168069B1 (en) * | 2000-07-12 | 2007-01-23 | Stmicroelectronics, Inc. | Dynamic generation of multimedia code for image processing |
ATE468562T1 (de) * | 2000-12-15 | 2010-06-15 | Ibm | Virtualisierung von e/a-adapterressourcen |
US6647443B1 (en) * | 2000-12-28 | 2003-11-11 | Intel Corporation | Multi-queue quality of service communication device |
JP4774642B2 (ja) * | 2001-07-16 | 2011-09-14 | パナソニック株式会社 | 機器間制御装置および方法 |
US7346716B2 (en) * | 2003-11-25 | 2008-03-18 | Intel Corporation | Tracking progress of data streamer |
JP2006338204A (ja) * | 2005-05-31 | 2006-12-14 | Toshiba Corp | 情報処理装置、および省電力制御方法 |
US7774521B2 (en) * | 2007-12-28 | 2010-08-10 | Intel Corporation | Method and apparatus for reducing power consumption for isochronous data transfers |
US9246852B2 (en) * | 2013-11-05 | 2016-01-26 | National Instruments Corporation | Lossless time based data acquisition and control in a distributed system |
CN104506379B (zh) * | 2014-12-12 | 2018-03-23 | 北京锐安科技有限公司 | 网络数据捕获方法和系统 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5862343A (en) * | 1995-02-10 | 1999-01-19 | National Semiconductor Corporation | Circuit for logical stream sorting at CPU transfer time division for multiplexed (TDM) including bus interface circuitry |
US5991520A (en) * | 1996-02-02 | 1999-11-23 | Sony Corporation | Application programming interface for managing and automating data transfer operations between applications over a bus structure |
US6101368A (en) * | 1997-03-07 | 2000-08-08 | General Instrument Corporation | Bidirectional external device interface for communications receiver |
US5996031A (en) * | 1997-03-31 | 1999-11-30 | Ericsson Inc. | System and method for the real time switching of an isochronous data stream |
US5958027A (en) * | 1997-08-05 | 1999-09-28 | Advanced Micro Devices, Inc. | Method and system for optimizing the flow of isochronous data and clock rate information |
US5944801A (en) * | 1997-08-05 | 1999-08-31 | Advanced Micro Devices, Inc. | Isochronous buffers for MMx-equipped microprocessors |
US6119243A (en) * | 1998-07-06 | 2000-09-12 | Intel Corp. | Architecture for the isochronous transfer of information within a computer system |
-
1999
- 1999-11-02 US US09/432,816 patent/US6247071B1/en not_active Expired - Fee Related
-
2000
- 2000-09-28 SG SG200005563A patent/SG101943A1/en unknown
- 2000-10-03 WO PCT/US2000/027283 patent/WO2001025939A1/en active Application Filing
- 2000-10-03 AU AU78516/00A patent/AU7851600A/en not_active Abandoned
- 2000-10-03 JP JP2000304226A patent/JP2001188753A/ja not_active Withdrawn
- 2000-10-03 CN CN00816692A patent/CN1408087A/zh active Pending
- 2000-10-04 TW TW089120693A patent/TW502169B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
US6247071B1 (en) | 2001-06-12 |
AU7851600A (en) | 2001-05-10 |
JP2001188753A (ja) | 2001-07-10 |
WO2001025939A1 (en) | 2001-04-12 |
CN1408087A (zh) | 2003-04-02 |
SG101943A1 (en) | 2004-02-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW502169B (en) | System for receiving an isochronous data stream at a computer using a main memory buffer | |
TWI464591B (zh) | 資料傳送的方法與積體電路 | |
US6947442B1 (en) | Data transfer control device and electronic equipment | |
KR101244957B1 (ko) | 디바이스들의 토폴로지 내에서의 오디오/비디오 스트리밍을 위한 바인딩 | |
US20060020984A1 (en) | Method, apparatus, and computer program product for improving video-on-demand content delivery in regional networks | |
JP3190813B2 (ja) | 配信システム | |
JP2000032016A (ja) | デジタル信号受信機、ネットワ―ク及びトランスポ―トストリ―ム送信方法 | |
EP1801725B1 (en) | Chipset security offload engine | |
TWI233554B (en) | System and method for communication between a host and a device, a device for communication with a host, and a recording medium for storing a set of instructions | |
CA2226372C (en) | Data transmission apparatus, data reception apparatus, and medium | |
US7028111B2 (en) | Bus system and bus interface for connection to a bus | |
TW498209B (en) | Data transfer control apparatus and electronic machine | |
TWI233553B (en) | Bus system and bus interface for connection to a bus | |
US6389501B1 (en) | I/O peripheral device for use in a store-and-forward segment of a peripheral bus | |
JP3671925B2 (ja) | データ転送制御装置、電子機器及びデータ転送制御方法 | |
JP4703074B2 (ja) | 電子ネットワークにおけるコンテクストを切り換える装置及び方法 | |
US6813654B1 (en) | Data processing apparatus having a flow control function for multi-cast transfer | |
TW455778B (en) | Integrated circuit and information processing apparatus using the same | |
TWI235921B (en) | System and method for effectively performing physical direct memory access operations | |
JP4198421B2 (ja) | データルーティング処理装置 | |
US20050050252A1 (en) | Information processing apparatus | |
JP4047498B2 (ja) | データ処理装置 | |
JP3784994B2 (ja) | データ処理装置 | |
US6546018B1 (en) | Digital system having a peripheral bus structure with at least one store-and-forward segment | |
US6961801B1 (en) | Method and apparatus for accessing video data in memory across flow-controlled interconnects |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |