TW494303B - Input/output controller - Google Patents

Input/output controller Download PDF

Info

Publication number
TW494303B
TW494303B TW087117296A TW87117296A TW494303B TW 494303 B TW494303 B TW 494303B TW 087117296 A TW087117296 A TW 087117296A TW 87117296 A TW87117296 A TW 87117296A TW 494303 B TW494303 B TW 494303B
Authority
TW
Taiwan
Prior art keywords
input
output
control device
cpu
output control
Prior art date
Application number
TW087117296A
Other languages
English (en)
Inventor
Nai-Shuen Jang
Original Assignee
Via Tech Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Tech Inc filed Critical Via Tech Inc
Priority to TW087117296A priority Critical patent/TW494303B/zh
Priority to US09/235,640 priority patent/US6397266B1/en
Application granted granted Critical
Publication of TW494303B publication Critical patent/TW494303B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • G06F13/4226Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus with asynchronous protocol

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Control By Computers (AREA)
  • Information Transfer Systems (AREA)

Description

3 5 3 6t 則、‘c/008 A7 ---—--- Μ 五、發明説明(() —— ^一 本發明是有關於一種輸出入控制裝置,且特別是有關 於一種能提高電腦系統之存取輸出入裝置之效率之輸出入 控制裝置。 拜半導體技術大幅進步之賜,電腦已普及至生活中的 母一個角落,成爲日常生活中不可或缺的有用工具。 請參照第1圖,其所繪示爲一般之個人電腦之方塊圖。 於電腦系統100中包括中央處理器(c ent ra 1 Processing Unit ’ 簡稱 CPU)110、晶片組(chlpset)12〇、記憶體 13〇、 以及經匯流排(bus )140連接的多個輸出入裝置151〜15N。 CPU 110爲整個電腦系統1〇〇之心臟,負責電腦系統 100的所有運作。電腦系統10〇中除了 CPU 110之外的大 部份控制電路則整合在晶片組120之中,因此晶片組120 負責CPU 110與電腦系統1〇〇中之其他裝置的溝通,例如 存取記憶體130之資料或存取輸出入裝置151〜15N。記憶 體丨30可用來存放電腦系統100運作之程式與資料。輸出 入裝置151〜15N則可供電腦系統100中的CPU 110與其 他週邊設備連接,例如供儲存大量資料之硬碟、或是網路 等。 在一般的電腦系統φ,显憶體的存取速度通常比輸m、 入裝置的存取速度烤,並且因爲萑同一個電μ.系統中_妾 的週邊系統是多樣化的,因此每個ρ出入裝置的存取速度 亦會有租差異。所以一般的CPU的運作指令中,都將存取 記憶體與輸出入裝置的指令分開處理,以應付存取速度不 同之輸出入裝置。 在較早期的作法,如圖所示,CPU 110具有一條備妥 3 i 本紙張尺度適用中國國家標隼^奶)/…]^。…〆〕^?^^) 494303 3 5 3 61 w f. d 〇 c / 0 0 8 A7 經滴部中央標準局貝工消費合作社印製 1、發明説明(>) (ready)信號RDY的輸入端,當CPU 110存取輸出入裝置 時,輸出入裝置即可靠改變備妥信號RDY的狀態來告知CPU 110資料已準備好或是已取得CPU 110送出之資料。因此, 藉著控制備妥信號RDY,CPU可與不同存取速度的輸出入 裝置做良好的溝通。 然而,隨著半導體技術的大幅進步,在單一個晶片中 可放入更多的元件,因而使CPU的功能越來越複雜,速度 也越來越快,例如利用管線(Pipeline)技術,現在的CPU 幾乎可以一個時脈(clock)週期執行一個指令,或是利用 分支預測(branch prediction)的方式,預先判斷程式執 行的流程,更新管線的程式碼與資料,更加速CPU執行運 算的速度。另一方面,多執行緒(multi-thread)的多工作 業系統(mu 111-1 ask opera t ing sys t em)亦因硬體運算能 力提昇而得以發揮,因此在一段短暫的時間內,可能同時 有數十個程序輪流(process)執行,充份利用硬體提供之 能力。 雖然CPU的運算能力及速度有大幅地進步,但是輸出 裝貢的速度卻並未都隨著進步,a此以備妥信號肋y的.方 式來控制輸出入裝置的存取,當輸出人裝置昀存取速度較 慢時,將會使整個電腦系統的效率降低。因此如圖所示, 現在的CPU另外提供一個延鱗,、defeiO信號皿FHB釣輸_入, 當CPU要存取的輸出入裝置是屬於存取速度較慢的裝置 時’輸出入裝置在收到CPU的控制指令時,可以用延緩信 號DEFER取代較早的備妥信號rDY來回應CPU,當CPU接 收到延緩信號DEFER後,將會暫時不處理輸出入裝置之指 (誚先閲讀背面之注意事項再填寫本頁} .裝·
、1T 線 本紙張尺度適用中國國家標準(〇奶)/\4蚬枱(210乂2们.公坫) 494303 經濟部中央標準局貝工消贽合作社印製 3 5 3 6tvvf.d〇c/〇〇8 A ' __〜____ β 7 五、發明説明(勺) 4 ’先行處理和此輸出入裝置無關的指令或運算,等一段 51¾的時間之後,再回頭繼續完成輸出入的指令,若此輸 裝置無法在此預定時間內完成cpu的指令,則可在此 預定時間內再次送出延緩信號DEFER給CPU,以通知CPU 輸出入裝置尙未完成CPU指定的動作,一直到輸出入裝置 完成指定的動作後,才停止送出延緩信號DEFER,而CPU 在前次收到延緩信號DEFER之後間隔預定的時間內未再收 到延緩信號DEFER,即可確定輸出入裝置已完成資料之存 取動作。 在電腦系統100中,CPU 110是經由晶片組120與輸 出入裝置151〜15N溝通,因此當CPU 110要輸出資料至 輸出入裝置151〜15N或是由輸出入裝置151〜15N輸入資 料時’是由晶片組120根據輸出入裝置的速度決定應送出 備妥信號RDY或是延緩信號DEFER。因爲以延緩信號DEFER 回應CPU,需花費較多的時間,例如Int;el公司逝Penturn Π CPU,需花費6假睦脈週期的遊間來Jl.理延緩信號 DEFER,並且其控制方式較爲複雜,每隔一段時間,CPU會 重試一次,而此時則必須再次以延緩信號DEFER回應CPU。 因此一般習知的作法,當CPU對輸出入裝置做動作時,晶 片組是先以備妥信號DRY回應CPU,當在一預定之時間內, 與CPU溝通之輸出入裝置奶未^成對應之歐迮時,晶且組 才以延緩信號DEFER之方式回應CPU ’直到輸出入裝置完 成CPU交付的指令。 雖然習知佳法可以配合邙U所提供的備妥信號迎γ及 延緩信號DEFER的功能,但因爲當CPU所要存..取的轍出入 本紙張尺度適用中國國家標準(CNS )六4说枋() (邡先閱讀背而之注意事項再填寫本頁)
3 5 3 6 t vv Γ. d o c / 0 () 8 A7 B7 五、發明説明(0
? ^RDY 二心而田暖過兎哎迪睦聞之廣,才回應研緩信號DEFER。 =jPU辟麵輸出入類能触漏崎間完成蒼料 = = 會浪費cpu的等待時間,但是當輸出入裝 法在預疋時間內完成資料的存取時,晶片組才以延緩 U_^EFE^回應CPU,則CPU在得到延緩信號DEFER之回 應之_的等㈣間便成了贿,翻影響整個電腦系統的 運作效率。 因此本發明的主要目的就是在提藍一種輸出入裝置之 存取逵制裝W以對照表查放關於&Λ魏之位址顾應 時間;^相關資料,能在ΓΡυ存取輸出人裝置日寺,根據此輸 出入衣置之反應速度法定以備妥信截皿y或 D卿回應CPU,以減少CPU的等待_,提昇整 系統的效率。
爲逹成本發明之上述和其他目的,本發明提出一種輸 出入控制裝置,此輸出入控制裝置適用於一電腦系統。該 電腦系統包括一 CPU及複數個輸出入裝置,該cpu經§亥輪 出入控制龍存職_出人_。 "J 曰亥fe出入控制裝置中具有一對照表,用以儲存該些輸 出人裝置之位址及反應疲間,當該CPU存诹蒸輸播义裝 置之一睦,該控制電路很據該rplK送出之位址由該激遐表 中拢出對應該被存取之輸出入裝置之反應薄間,當該艮嚿 時間大於一預定時間時,該輸出Λ控制裝置以延緩控制方 式控制該ΓΡΙΙ與該被存取之輸坦入裝置之遵通,當該反應 日寸間小於該預疋·時間待·該輸出_入控制裝置則以—般之控 6 本紙張尺度適用中國國家標準(CNS ) λΤΐΐ^ ( 一~~ .................. 3 5 3 6 t ν\ Γ. cl o c / 0 0 8 A7 _______ 、發明説明(^) 制方式控制。 依照本發明的一較佳實施例,其中該電腦系統更包括 一基本輸入輸出系統(Basic Input Output System,簡稱 BIOS)之程式,該對照表之資料係透過該BIOS之程式來設 定,該預定時間亦可透過該BIOS程式來設定。 爲讓本發明之上述和其他目的、特徵、和優點能更明 顯易懂,下文特舉一較佳實施例,並配合所附圖式,作詳 細說明如下。 圖式之簡單說明: 第1圖是一般之個人電腦之方塊圖。 第2圖是本發明之輸出入控制裝置及使用此裝置之電 腦之方塊圖。 第3圖是本發明之輸出入控制裝置之對照表之示意 圖。 或中標示之簡單說明: 110 CPU 130記憶體 151〜15N輸出入裝置 210 CPU 221對照表 240匯流排 100電腦系統 12〇晶片組 140匯流排 200電腦系統 220輸出入控制裝置 230晶片組 251〜25N輸出入裝置 請參照第2圖,其繪示依照本發明一較佳實施例的一 锺輸出入控制裝置及使用此裝置之電腦系統之示意方塊 一 7 尺度通用中國國家標準(CRS ) Λ4说-------------------- 494303 3 5 3 6tvv l'.cloc/θοχ A ' ______— B7 五、發明説明(t ) — 圖。如圖所示’輸出入控制裝置22〇可使用於電腦系統 2〇〇 ’並且輸出入控制裝置220可以包括在晶片組230之 中’晶片組230是電腦系統2〇〇中除了 CPU 210之外的大 部份控制電路之整合,於電腦系統2〇〇中尙包括連接至匯 流排240之輸出入裝置251〜25N,CPU 210可經輸出入控 制裝置220控制輸出入裝置251〜25N。至於電腦系統200 中其他和本發明無關的裝置,在圖中並未繪示,以使本發 明之相關敘述能夠更明瞭。 CPU 210存取輸出入裝置251〜25N的控制方式有備妥 信號RDY及延緩信號DEFER兩種。其中備妥信號RDY的控 制方式是以改變備妥信號RDY的狀態通知CPU要存取的輸 出入裝置已完成動作,而延緩信號DEFER的控制方式則是 以延緩信號DEFER回應CPU,讓CPU延緩一段時間之後再 來存取輸出入裝置,若是在CPU再次存取之前,輸出入裝 置仍無法完成動作,則可再次回應延緩信號DEFER給CPU。 具有備妥信號RDY及延緩信號DEFER兩種輸出入控制方式 之CPU,目前有Intel公司生產的Pentium II CPU,亦可 以是其他廠商所生產之具有類似功能之CPU。 經滴部中央標準局貝工消费合作社印紫 於輸出入控制裝置220中具有儲存元件,可供存放輸 出入裝置251〜25N之位址及反應時間之相關資料之對照 表221。對照表221中之相關資料可以經由電腦中的BIOS 程式來設定。 當CPU 210輸出資料至輸出入裝置251〜25N之一或 是由輸出入裝置251〜25N之一輸入資料時,輸出入控制 裝置220會根據CPU 210送出之輸出入位址,由對照表221 8 本纸張尺度適用中國國家標皁(CNS ) Λ4故格(2丨0X297公妫) 一 ''一 經滴部中央標準局負工消费合作社印製 494303 3 3 6 t、',丨.〔丨 〇。/ () () S A 7 ____—B7 "X、發明说明(,) 中找到對應此輸出入裝置之反應時間,當其反應時間大於 一預定時間時’則控制裝置以延緩控制方式控制CPU 210 與此輸出入裝置之間的溝通,亦即以延緩信號DEFER回應 CPU 210 ;而當此輸出入裝置之反應時間小於此預定時間 時,則輸出入控制裝置220以一般之輸出入控制方式控制, 例如以備妥信號RDY回應CPU 210。其中該預定時間可經 由電腦的BIOS程式來設定。 請參/照第3圖’其所繪示爲輸出入控制裝置22〇之對 照表221之示意圖。 如Η所示’對照表中之兩行分別爲輸出入位址及反應 時間兩之欄位’對照表的大小可依實際設計及電腦系統中 一般可能使用的輸出入裝置的數量決定其可儲存的筆數。 圖中只舉出第一筆及第二筆的輸出入位址爲40Η(Η代表16 進位)及60Η的反應時間,此範例中之反應時間以系統時 脈週期爲單位’如輸出入位址爲40Η的輸出入裝置的反應 時間爲8個週期,而輸出入位址爲60Η的輸出入裝置的反 應時間爲45個週期。當然,此反應時間亦可使用uS(l〇·6 秒)或ns(10_t;秒)爲單位,或者是其他適合之時間單位。 假如設定輸出入控制裝置220以反應時間低於20個週期 時以備妥信號RDY回應CPU 210,反應時間高於20個週期 時以延緩控制方式控制CPU 210與此輸出入裝置之間的溝 通,因此當CPU 210要存取位於輸出入位址40H的輸出入 裝置時,其反應時間爲8個週期,低於預設之20個週期, 輸出入控制裝置220將以備妥信號RDY回應CPU 210 ;而 當CPU 210要存取位於輸出入位址60H的輸出入裝置時, 9 本紙張尺度適用中國國家標準(CNS )八4現枋(210^7公^ ) —~' (部先閲讀背面之注意事項再填寫本頁)
494303 3 5 3 6twf.doc/008 B7 _ " ' I I _____ 晒__-__ ------— - --- ______ .· _ 五、發明説明(?) ^ 其反應時間爲45個週期,高於預設之20個週期,輸出入 控制裝置220將以以延緩信號DEFER回應CPU 210。 因此’依照以上所敘述之本發明之輸出入控制裝置, 電腦系統中之CPU可經由此輸出入控制裝置存取電腦系統 中之輸出入裝置,且於輸出入控制裝置中具有對照表,可 供存放輸出入裝置之位址及反應時間,此對照表中之相關 資料可以經由電腦中的BIOS來設定。當CPU要經由此輸 出入控制裝置存取其中一個輸出入裝置時,輸出入控制裝 置可根據CPU送出之位址由對照表中得到對應於此輸出入 裝置之反應時間’並依據其反應時間決定與CPU之溝通方 式。亦即當此輸出入裝置之反應時間大於一預定之時間 時’則以延緩信號DEFER回應CPU,而當此反應時間在此 預疋時間之內時,則以一般控制方式之備妥信號四丫回應 CPU。 因此經由上述本發明之象选入4$册裝置與替知莽法 比較,真有下述之優點,因爲本發朋之輸出入控龃_可 以释由預、先政定之里遐轰決-定邀出入裝置之適當控制方 式’可避免整個電腦系統在存取輸出入靈置蓝,篮費立多 等待時間,進而提高整懷電祖盖統的運作效率。 經濟部中央標準局貝工消费合作社印^ 雖然本發明已以一較佳實施例揭露如上,然其並非用 以限定本發明,任何熟習此技藝者,在不脫離本發明之精 神和範圍內,當可作少許之更動與潤飾,因此本發明之保 護範圍當視後附之申請專利範圍所界定者爲準。 本紙浪尺度適用中國國家掠準(CNS ) Λ4说抬(210Χ20ϋ^

Claims (1)

  1. 494303 經濟部中央標準局員工消費合作社印製 A8 B8 3 5 3 6twt'.doc/0 08 C8 _________ D8 六請專利範圍 "^ "~" — ^ 1·一種輸出入控制裝置,使用於一電腦系統,該電听 系統包括一中央處理器及複數個輸出入裝置,該中央史^ 器經該輸出入控制裝置存取該些輸出入裝置,該輸·出2 制裝置中具有一對照表’用以儲存該些輸出入裝置之位= 及反應時間,當該中央處理器存取該些輸出入裝置 日寸’ s亥控制電路根據該中央處理器送出之位址由該對照表 中找出對應該被存取之輸出入裝置之反應時間,當該反應 時間大於一預定時間時,該輸出入控制裝置以延緩控制方 式控制該中央處理器與該被存取之輸出入裝置之溝通,當 該反應時間小於該設定時間時,該輸出入控制裝置則以一 般之控制方式控制。 2·如申請專利範圍第丨項之輸出入控制裝置,其中該 電腦系統更包括一基本輸入輸出系統之程式,該對照表之 資料係透過該基本輸入輸出系統之程式來設定。 3. 如申請專利範圍第2項之輸出入控制裝置’,該預定 時間係透過該基本輸入輸出系統之程式來設定。 4. 一種輸出入控制裝置,使用於一電腦系統,該電腦 系統包括一中央處理器及複數個輸出入裝置,該中央處理 器經該輸出入控制裝置存取該些輸出入裝置,該中央處理 器具有一第一信號及一第二信號之輸入端,當該中央處理 器經該輸出入控制裝置存取該些輸出入裝置之一時,該韓 出入控制裝置以該第一信號及該第二信號二者擇一回應該 中央處理器,當該輸出入控制裝置以該第一信號回應該中 央處理器時,該中央處理器將等待該第一信號結束時才確 定該被存取之輸出入裝置已完成存取動作,當該輸出入控 11 本紙張1適用中國國家CNS) 210X297公後) -- (請先閲讀背面之注意事項再填寫本頁) -裝· 訂 線 ^4303 A8 B8 J)3 6tvvt、.dOC/()0 8 C8 —_ '申請專利範圍 制裝置以該第二信號回應該中央處理器時,該中央處理器 將延緩一段時間後再繼續處理有關輸出入存取之動作; 該輸出入控制裝置中具有一對照表,用以儲存該些輸 出入裝置之位址及反應時間,當該中央處理器存取該些輸 出入裝置之一時,該輸出入控制電路根據該中央處理器送 出之位址由該對照表中找出對應該被存取之輸出入裝置之 反應時間,當該反應時間大於一預定時間時,該輸出入控 制裝置以該第二信號回應該中央處理器,而當該反應時間 小於該預定時間時,該輸出入控制裝置則以該第一信號回 應該中央處理器。 5·如申請專利範圍第4項之輸出入控制裝置,其中該 電腦系統更包括一基本輸入輸出系統之程式,該對照表之 資料係透過該基本輸入輸出系統之程式來設定。 6·如申請專利範圍第5項之輸出入控制裝置,該預定 時間係透過該基本輸入輸出系統之程式來設定。 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 釐 公 97 2 線--ϋ - - - I - I I I —·----· i I
TW087117296A 1998-10-20 1998-10-20 Input/output controller TW494303B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW087117296A TW494303B (en) 1998-10-20 1998-10-20 Input/output controller
US09/235,640 US6397266B1 (en) 1998-10-20 1999-01-22 Input/output control device for reducing standby time of the CPU

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW087117296A TW494303B (en) 1998-10-20 1998-10-20 Input/output controller

Publications (1)

Publication Number Publication Date
TW494303B true TW494303B (en) 2002-07-11

Family

ID=21631698

Family Applications (1)

Application Number Title Priority Date Filing Date
TW087117296A TW494303B (en) 1998-10-20 1998-10-20 Input/output controller

Country Status (2)

Country Link
US (1) US6397266B1 (zh)
TW (1) TW494303B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6416869B1 (en) * 1999-07-19 2002-07-09 University Of Cincinnati Silane coatings for bonding rubber to metals
US6947903B1 (en) * 1999-08-06 2005-09-20 Elcommerce.Com.Inc. Method and system for monitoring a supply-chain

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0192232B1 (en) * 1985-02-18 1993-11-18 Nec Corporation Data processing apparatus
US4766530A (en) * 1986-11-24 1988-08-23 Westinghouse Electric Corp. Token passing scheme for a predetermined configuration local area network
US5390329A (en) * 1990-06-11 1995-02-14 Cray Research, Inc. Responding to service requests using minimal system-side context in a multiprocessor environment
US5394541A (en) * 1990-07-17 1995-02-28 Sun Microsystems, Inc. Programmable memory timing method and apparatus for programmably generating generic and then type specific memory timing signals
GB2251323B (en) * 1990-12-31 1994-10-12 Intel Corp Disk emulation for a non-volatile semiconductor memory
US5793993A (en) * 1995-01-26 1998-08-11 General Magic, Inc. Method for transmitting bus commands and data over two wires of a serial bus
JP3382118B2 (ja) * 1996-12-26 2003-03-04 株式会社日立製作所 情報機器、情報機器システム制御方法及び情報機器システム
US6012118A (en) * 1996-12-30 2000-01-04 Intel Corporation Method and apparatus for performing bus operations in a computer system using deferred replies returned without using the address bus
US5983051A (en) * 1997-08-04 1999-11-09 Minolta Co., Ltd. Image formation apparatus executing plurality registered jobs in order
US6170060B1 (en) * 1997-10-03 2001-01-02 Audible, Inc. Method and apparatus for targeting a digital information playback device
US6223238B1 (en) * 1998-03-31 2001-04-24 Micron Electronics, Inc. Method of peer-to-peer mastering over a computer bus

Also Published As

Publication number Publication date
US6397266B1 (en) 2002-05-28

Similar Documents

Publication Publication Date Title
TWI222011B (en) Memory shared between processing threads
US7590774B2 (en) Method and system for efficient context swapping
US7234004B2 (en) Method, apparatus and program product for low latency I/O adapter queuing in a computer system
JPH02235156A (ja) 情報処理装置
JPH06139189A (ja) 共有バス調停機構
US6766386B2 (en) Method and interface for improved efficiency in performing bus-to-bus read data transfers
US20060047754A1 (en) Mailbox interface between processors
US5386573A (en) Single chip microcomputer with interrupt processing capability during hold states
US20150268985A1 (en) Low Latency Data Delivery
US5754863A (en) System for downloading program code to a microprocessor operative as a slave to a master microprocessor
CN114610472A (zh) 异构计算中多进程管理方法及计算设备
TW466405B (en) Device and method of cache in computer system
TW316299B (zh)
CN114328350A (zh) 一种基于axi总线的通讯方法、装置以及介质
TW494303B (en) Input/output controller
WO2022170452A1 (zh) 一种访问远端资源的系统及方法
US6920513B2 (en) Bus management techniques
US6708259B1 (en) Programmable wake up of memory transfer controllers in a memory transfer engine
US20030018842A1 (en) Interrupt controller
JP2976850B2 (ja) データ処理装置
JPH0632051B2 (ja) 情報処理装置
JPH1185673A (ja) 共有バスの制御方法とその装置
WO2016053146A1 (ru) Компьютерная система
JP3760995B2 (ja) 共有メモリ型ベクトル処理システムとその制御方法及びベクトル処理の制御プログラムを格納する記憶媒体
JPH0231265A (ja) Dma制御装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent