TW202403718A - 畫素電路、oled顯示裝置及資訊處理裝置 - Google Patents
畫素電路、oled顯示裝置及資訊處理裝置 Download PDFInfo
- Publication number
- TW202403718A TW202403718A TW111124583A TW111124583A TW202403718A TW 202403718 A TW202403718 A TW 202403718A TW 111124583 A TW111124583 A TW 111124583A TW 111124583 A TW111124583 A TW 111124583A TW 202403718 A TW202403718 A TW 202403718A
- Authority
- TW
- Taiwan
- Prior art keywords
- terminal
- electrical
- electrical terminal
- coupled
- gate
- Prior art date
Links
- 230000010365 information processing Effects 0.000 title claims description 8
- 239000003990 capacitor Substances 0.000 claims abstract description 25
- 230000008859 change Effects 0.000 abstract description 4
- 238000013461 design Methods 0.000 abstract description 4
- 230000001105 regulatory effect Effects 0.000 abstract 1
- 206010047571 Visual impairment Diseases 0.000 description 8
- 238000010586 diagram Methods 0.000 description 8
- 230000008901 benefit Effects 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 239000010409 thin film Substances 0.000 description 5
- 238000000034 method Methods 0.000 description 4
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 238000004020 luminiscence type Methods 0.000 description 3
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 238000012552 review Methods 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本發明主要揭示一種畫素電路,用以和一OLED元件組成一個OLED畫素單元,其包括:一資料驅動單元、一儲存電容、一第一開關單元、以及一第二開關單元,其中該資料驅動單元耦接該電容、該第一開關單元與該第二開關單元。特別地,本發明以六個TFT元件組成所述資料驅動單元,以一個LTPO TFT元件作為所述第一開關單元,且以另一個LTPO TFT元件作為所述第二開關單元。依此設計,本發明之畫素電路可以改善由於Vth電壓不一致所導致的畫面顯示不均的現象。同時,在低刷新階段,本發明通過配合復位電壓變化以及調整發光調控信號的的佔空比,保證畫面顯示的亮度均一性和穩定性。
Description
本發明係關於OLED顯示裝置之技術領域,尤指一種畫素電路,其用以和一OLED元件一同組成一畫素單元。
已知,平面顯示器包含非自發光型平面顯示器以及自發光型平面顯示器,其中液晶顯示器為使用已久的一種非自發光型平面顯示器,而有機發光二極體(Organic light-emitting diode, OLED)顯示器以及發光二極體(Light-emitting diode, LED)顯示器則為目前具有主流應用的自發光型平面顯示器。
圖1為習知的一種OLED顯示器的方塊圖。如圖1所示,OLED顯示器1a的架構係主要包括:一OLED顯示面板11a以及至少一個顯示驅動晶片12a,其中該OLED顯示面板11a包括M×N個OLED畫素單元,且各所述OLED畫素單元由一個畫素電路111a和一個OLED元件112a所組成。
近年來,氧化銦鎵鋅(Indium Gallium Zinc Oxide, IGZO)薄膜電晶體(Thin-Film Transistor, TFT)以及低溫多晶矽(Low Temperature Poly-silicon, LTPS)薄膜電晶體被廣泛地應用在組成所述畫素電路111a。更詳細地說明,LTPS TFT元件具有高載流子遷移率(∼100 cm
2/V.s)以及高穩定性等優點,但因製造成本高,故而主要應用在中、小尺寸的OLED顯示面板11a。目前,對於智慧型手機、智慧型手錶和平板電腦等行動電子裝置而言,低功耗始終是最重要的。實務經驗顯示,低幀率操作能夠有效地降低OLED顯示器1a的功耗。可惜的是,LTPS TFT元件通常具有高截止電流,因而限制了包含利用LTPS TFT元件所組成的畫素電路111a之OLED顯示器1a的幀率的下限。
另一方面,IGZO TFT元件具有良好的均勻性和良好的遷移率(10∼50 cm
2/V.s),因此適用於大尺寸的OLED顯示面板11a。雖然IGZO TFT元件的穩定性和遷移率不夠高,但其仍具有獨特的元件特性,即,截止電流非常低。因此,一種結合LTPS TFT和IGZO TFT優點的新式薄膜電晶體於是被提出,被命名為低溫多晶氧化物(Low Temperature Polycrystalline Oxide, LTPO)薄膜電晶體。舉例而言,中國專利公開號CN113192458A揭示一種由LTPS TFT元件和LTPO TFT元件組成的畫素電路。在低刷新率例如1Hz(即,1秒刷新1次)、甚至更低0.1Hz(即,10秒刷新1次)的場景應用下,該畫素電路保證存儲電容可以穩定的保持數據寫入階段的電壓值。
可惜的是,習知的畫素電路111a仍舊存在因閥值電壓差異所引發的OLED元件112a發光亮度不均的問題,終致OLED顯示面板11a的部分區塊出現所謂的Mura現象。另一方面,實務經驗指出,由於畫素電路111a的TFT元件的磁滯效應,OLED顯示面板11a有可能發生短期殘像現象。在出現短期殘像現象之後,OLED顯示面板11a的顯示畫面需要經過一定的時間才會恢復正常。可惜的是,習知技術之畫素電路並無法解決短期殘像現象的問題。
由上述說明可知,本領域亟需一種新式的畫素電路。
本發明之主要目的在於提供一種畫素電路,用以和一OLED元件組成一OLED畫素單元,且M×N個所述OLED畫素單元組成一OLED面板。本發明之畫素電路採8T1C架構,可以對8個TFT元件之間的閥值電壓差異進行補償,使各個OLED元件發光亮度均勻,確保OLED顯示面板在顯示圖像的過程中不會出現所謂的Mura現象。此外,8個TFT元件中包含6個LTPS TFT元件6個LTPO TFT元件,故而本發明之畫素電路在初始化階段可以改善OLED顯示面板的短期殘像。同時,在低刷新階段,本發明通過配合復位電壓變化以及調整發光調控信號的的佔空比,保證畫面顯示的亮度均一性和穩定性。
為達成上述目的,本發明提出所述畫素電路的一實施例,其包括:
一資料驅動單元,具有一第一電性端、一第一控制端、一第二控制端、一第二電性端、一第三電性端、一第三控制端、一第四控制端、一第四電性端、一第五電性端、一第六電性端、以及一第五控制端,其中,該第一電性端耦接一第一驅動電壓,該第一控制端耦接一發光調控信號,該第二控制端耦接一第一閘極控制信號,該第二電性端耦接一顯示資料信號,該第三電性端耦接一第一重置信號,該第三控制端耦接所述發光調控信號,該第四控制端耦接一第二閘極控制信號,該第四電性端耦接一第二重置信號,且該第五電性端用以耦接至一OLED發光元件;
一儲存電容,具有一第一端與一第二端,其中該第一端耦接至該資料驅動單元的第一電性端與該第一驅動電壓之間的一第一共接點,且該第二端耦接至該資料驅動單元的該第五控制端;
一第一開關單元,具有一控制端、一第一端以及一第二端,其中該控制端耦接一第三閘極控制信號,該第一端耦接該資料驅動單元1D的該第五控制端與該儲存電容的該第二端之間的一第二共接點,且該第二端耦接該資料驅動單元的該第六電性端;以及
一第二開關單元,同樣具有一控制端、一第一端以及一第二端,其中該控制端耦接一第四閘極控制信號,該第一端耦接至該第二共接點,且該第二端耦接一第三重置信號。
在一實施例中,該第一開關單元包括一第一TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端分別作為該第一開關單元的該控制端、該第一端與該第二端。
在一實施例中,該第二開關單元包括一第二TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端分別作為該第二開關單元的該控制端、該第一端與該第二端。
在一實施例中,該資料驅動單元包括:
一第三TFT元件,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元的該第四控制端,且該第二電性端作為所述資料驅動單元的該第三電性端端;
一第四TFT元件,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元的該第二控制端,該第一電性端作為所述資料驅動單元的該第二電性端端,且該第二電性端耦接該第三TFT元件的該第一電性端;
一第五TFT元件,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元的該第五控制端,該第二電性端作為所述資料驅動單元的該第六電性端端,且該第一電性端耦接至該第四TFT元件的該第二電性端和該第三TFT元件的該第一電性端之間的一第三共接點;
一第六TFT元件,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元的該第一控制端,該第一電性端作為所述資料驅動單元的該第一電性端端,且該第二電性端耦接至該第三共接點;
一第七TFT元件,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元的該第三控制端,該第二電性端作為所述資料驅動單元的該第五電性端端,且該第一電性端耦接該第五TFT元件的該第二電性端;以及
一第八TFT元件,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端耦接該第三TFT元件的該閘極端,該第一電性端作為所述資料驅動單元的該第四電性端端,且該第二電性端耦接該第七TFT元件的該第二電性端。
本發明同時提供一種OLED顯示裝置,其包括一顯示驅動電路和一OLED顯示面板,其中該OLED顯示面板包括M×N個畫素單元,且各所述畫素單元由一個畫素電路和一個OLED元件所組成;其特徵在於,所述畫素電路包括:
一資料驅動單元,具有一第一電性端、一第一控制端、一第二控制端、一第二電性端、一第三電性端、一第三控制端、一第四控制端、一第四電性端、一第五電性端、一第六電性端、以及一第五控制端,其中,該第一電性端耦接一第一驅動電壓,該第一控制端耦接一發光調控信號,該第二控制端耦接一第一閘極控制信號,該第二電性端耦接一顯示資料信號,該第三電性端耦接一第一重置信號,該第三控制端耦接所述發光調控信號,該第四控制端耦接一第二閘極控制信號,該第四電性端耦接一第二重置信號,且該第五電性端用以耦接至一OLED發光元件;
一儲存電容,具有一第一端與一第二端,其中該第一端耦接至該資料驅動單元的第一電性端與該第一驅動電壓之間的一第一共接點,且該第二端耦接至該資料驅動單元的該第五控制端;
一第一開關單元,具有一控制端、一第一端以及一第二端,其中該控制端耦接一第三閘極控制信號,該第一端耦接該資料驅動單元1D的該第五控制端與該儲存電容的該第二端之間的一第二共接點,且該第二端耦接該資料驅動單元的該第六電性端;以及
一第二開關單元,同樣具有一控制端、一第一端以及一第二端,其中該控制端耦接一第四閘極控制信號,該第一端耦接至該第二共接點,且該第二端耦接一第三重置信號。
在一實施例中,該第一開關單元包括一第一TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端分別作為該第一開關單元的該控制端、該第一端與該第二端。
在一實施例中,該第二開關單元包括一第二TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端分別作為該第二開關單元的該控制端、該第一端與該第二端。
在一實施例中,該資料驅動單元包括:
一第三TFT元件,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元的該第四控制端,且該第二電性端作為所述資料驅動單元的該第三電性端端;
一第四TFT元件,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元的該第二控制端,該第一電性端作為所述資料驅動單元的該第二電性端端,且該第二電性端耦接該第三TFT元件的該第一電性端;
一第五TFT元件,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元的該第五控制端,該第二電性端作為所述資料驅動單元的該第六電性端端,且該第一電性端耦接至該第四TFT元件的該第二電性端和該第三TFT元件的該第一電性端之間的一第三共接點;
一第六TFT元件,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元的該第一控制端,該第一電性端作為所述資料驅動單元的該第一電性端端,且該第二電性端耦接至該第三共接點;
一第七TFT元件,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元的該第三控制端,該第二電性端作為所述資料驅動單元的該第五電性端端,且該第一電性端耦接該第五TFT元件的該第二電性端;以及
一第八TFT元件,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端耦接該第三TFT元件的該閘極端,該第一電性端作為所述資料驅動單元的該第四電性端端,且該第二電性端耦接該第七TFT元件的該第二電性端。
本發明同時提供一種資訊處理裝置,其具有如前所述本發明之OLED顯示裝置。
在一實施例中,該資訊處理裝置是選自於由智慧型手機、智慧型手錶、智慧手環、平板電腦、筆記型電腦、一體式電腦、門禁裝置、和電子式門鎖所組成群組之中的一種電子裝置。
為使 貴審查委員能進一步瞭解本發明之結構、特徵、目的、與其優點,茲附以圖式及較佳具體實施例之詳細說明如後。
本發明提供一種畫素電路,用以和一OLED元件組成一OLED畫素單元,且M×N個所述OLED畫素單元組成一OLED面板。本發明之畫素電路採8T1C架構,可以對8個TFT元件之間的閥值電壓差異進行補償,使各個OLED元件發光亮度均勻,確保OLED顯示面板在顯示圖像的過程中不會出現所謂的Mura現象。此外,8個TFT元件中包含6個LTPS TFT元件6個LTPO TFT元件,故而本發明之畫素電路在初始化階段可以改善OLED顯示面板的短期殘像。
圖2為包含本發明之一種畫素電路的一OLED顯示裝置的方塊圖。如圖2所示,OLED顯示裝置1的架構係主要包括:一OLED顯示面板11以及至少一個顯示驅動晶片12,其中該OLED顯示面板11包括M×N個OLED畫素單元,且各所述OLED畫素單元由一個OLED元件112和一個本發明之畫素電路111組成。圖3為本發明之一種畫素電路的電路拓樸圖。如圖3所示,本發明之畫素電路111主要包括:一資料驅動單元1D、一儲存電容Cst、一第一開關單元S1、以及一第二開關單元S2。
如圖3所示,該資料驅動單元1D具有一第一電性端1DT1、一第一控制端1DC1、一第二控制端1DC2、一第二電性端1DT2、一第三電性端1DT3、一第三控制端1DC3、一第四控制端1DC4、一第四電性端1DT4、一第五電性端1DT5、一第六電性端1DT6、以及一第五控制端1DC5。依據本發明之設計,該第一電性端1DT1耦接一第一驅動電壓ELVDD,該第一控制端1DC1耦接一發光調控信號EM(n),該第二控制端1DC2耦接一第一閘極控制信號P_Gate(n),該第二電性端1DT2耦接一顯示資料信號Data,該第三電性端1DT3耦接一第一重置信號RES_P,該第三控制端1DC3耦接所述發光調控信號EM(n),該第四控制端1DC4耦接一第二閘極控制信號P_Gate(n-1),該第四電性端1DT4耦接一第二重置信號RES_N,且該第五電性端1DT5用以耦接至一OLED發光元件112。
更詳細地說明,該儲存電容Cst,具有一第一端與一第二端,其中該第一端耦接至該資料驅動單元1D的第一電性端1DT1與該第一驅動電壓ELVDD之間的一第一共接點CN1,且該第二端耦接至該資料驅動單元1D的該第五控制端1DC5。另一方面,該第一開關單元S1具有一控制端、一第一端以及一第二端,其中該控制端耦接一第三閘極控制信號N_Gate(n),該第一端耦接該資料驅動單元1D的該第五控制端1DC5與該儲存電容Cst的該第二端之間的一第二共接點CN2,且該第二端耦接該資料驅動單元1D的該第六電性端1DT6。再者,該第二開關單元S2同樣具有一控制端、一第一端以及一第二端,其中該控制端耦接一第四閘極控制信號N_Gate(n-1),該第一端耦接至該第二共接點CN2,且該第二端耦接一第三重置信號RES_X。
如圖3所示,該第一開關單元S1包括一第一TFT元件M1,其具有一閘極端、一第一元件電性端與一第二元件電性端分別作為該第一開關單元S1的該控制端、該第一端與該第二端。另一方面,該第二開關單元S2包括一第二TFT元件M2,其具有一閘極端、一第一元件電性端與一第二元件電性端分別作為該第二開關單元S2的該控制端、該第一端與該第二端。熟悉LCD及/或OLED之畫素電路之設計與製作的電子工程師必然之後,TFT元件為一種對稱型元件,其閘極端為元件控制端,其兩端則為二電性端,依據電流的流向來決定二電性端為源極端與汲極端。簡單地說,在一電性端作為源極端的情況下,另一端即為汲極端,反之亦然。
值得說明的是,本發明是以低溫多晶氧化物(Low Temperature Polycrystalline Oxide, LTPO)薄膜電晶體作為該第一TFT元件M1與該第二TFT元件M2。進一步地,依據圖3可知該資料驅動單元1D包括:一第三TFT元件M3、一第四TFT元件M4、一第五TFT元件M5、一第六TFT元件M6、一第七TFT元件M7、以及一第八TFT元件M8。如圖3所示,該第三TFT元件M3具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第四控制端1DC4,且該第二電性端作為所述資料驅動單元1D的該第三電性端端1DT3。並且,該第四TFT元件M4其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第二控制端1DC2,該第一電性端作為所述資料驅動單元1D的該第二電性端端1DT2,且該第二電性端耦接該第三TFT元件M3的該第一電性端。再者,該第五TFT元件M5具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第五控制端1DC5,該第二電性端作為所述資料驅動單元1D的該第六電性端端1DT6,且該第一電性端耦接至該第四TFT元件M4的該第二電性端和該第三TFT元件M3的該第一電性端之間的一第三共接點CN3。
更詳細地說明,該第六TFT元件M6具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第一控制端1DC1,該第一電性端作為所述資料驅動單元1D的該第一電性端端1DT1,且該第二電性端耦接至該第三共接點CN3。並且,該第七TFT元件M7具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第三控制端1DC3,該第二電性端作為所述資料驅動單元1D的該第五電性端端1DT5,且該第一電性端耦接該第五TFT元件M5的該第二電性端。再者,該第八TFT元件M8具有一閘極端、一第一電性端與一第二電性端,其中該閘極端耦接該第三TFT元件M3的該閘極端,該第一電性端作為所述資料驅動單元1D的該第四電性端端1DT4,且該第二電性端耦接該第七TFT元件M7的該第二電性端。
圖4為用以控制本發明之畫素電路的多個信號的工作時序圖。如圖3與圖4所示,在T1階段,由於第四閘極控制信號N_Gate(n-1)為高電平,因此第二TFT元件M2導通,使得第三重置信號RES_X
完成對節點N1的複位。同時,第二閘極控制信號P_Gate(n-1)為低電平,因此第三TFT元件M3和第八TFT元件M8導通,使得第一重置信號RES_P的電壓被傳輸至節點N2。在此情況下,第五TFT元件M5的閘極-源極跨壓
,因此保證當前幀在寫入顯示資料信號Data的電壓之前,所有像素電路111的第五TFT元件M5都具有相同的V
GS電壓,從而改善由於TFT元件的磁滯效應引起的OLED面板11出現短期殘像不良。補充說明的是,第八TFT元件M8的導通使得該第二重置信號RES_N的電壓完成對OLED元件112的陽極的複位。
如圖3與圖4所示,在T2階段,第一閘極控制信號P_Gate(n)為低電平,因此第四TFT元件M4導通,使得顯示資料信號Data的電壓(即,Vdata)被傳輸至節點N2。同時,第三閘極控制信號N_Gate(n)為高電平,因此第一TFT元件M1導通,使得Vdata通過第四TFT元件M4、第五TFT元件M5、和第一TFT元件M1對儲存電容Cst進行充電,直到節點N1的節點電壓被充電至Vdata+Vth_M5,其中Vth_M5為第五TFT元件M5的閥值電壓。在節點N1的節點電壓等於Vdata+Vth_M5的情況下,第五TFT元件M5關閉,從而停止對儲存電容Cst充電,完成資料電壓寫入和Vth補償的工作。
繼續地參閱圖3與圖4,在T3階段(即,發光階段),發光調控信號EM(n)為低電平,因此第五TFT元件M5、第六TFT元件M6和第七TFT元件M7導通,而其它的TFT元件(M1~M4、M8)則關閉,使得OLED元件112在T3階段發光。進一步地,根據電晶體飽和區電流公式可以進行如下數學運算:
從如上數學運算之結果可以看出,Vth被抵消掉,OLED元件112的驅動電流和Vth沒有關係。因此,本發明之畫素電路111可以改善由於Vth電壓不一致所導致的畫面顯示不均的現象。同時,本發明之畫素電路111在初始化階段可以改善OLED顯示面板的短期殘像。
補充說明的是,在圖4中,Active Frame為一幀內有效數據寫入或更新階段,使得OLED面板11所有行的各所述畫素電路111之中的儲存電容Cst都完成數據更新動作。另一方面,Skip Frame為低刷新率階段,且儲存電容Cst的數據信息在此階段內不會更新而是持續保持其在Active Frame階段被寫入的數據值。以1Hz刷新率為例,Skip Frame階段的時間長度為59幀,Active Frame為1幀,因此數據要保持59幀的時間而且不能發生變化,如果數據值發生變化,畫面會出現閃爍現象。
為了保證顯示畫面在Skip Frame階段不會出現閃爍現象,本發明之畫素電路111耦接一第三重置信號RES_X。在一實施例中,第三重置信號RES_X的電壓在Active Frame階段為-3V。進一步地,入到Skip Frame階段之後,如圖4所示,第三重置信號RES_X的電壓上升到2V。此時,由於第四閘極控制信號為低準位且其電壓為-6V(用以關閉第二TFT元件M2),且於Vdata的範圍一般是2~5V,因此可以計算第二TFT元件M2的VGS=-6V-2V=-8V。顯然地,-8V的電壓對於第二TFT元件的關閉程度更強,使其漏電更小,從而保證存儲電容Cst在Skip Frame階段(即,低刷新率階段)可以穩定地保持其在Active Frame階段被寫入的數據。同時,第三重置信號RES_X的電壓在Skip Frame階段為2V,接近於白畫面資料電壓值,因此可以保證第二TFT元件M2的VDS壓差較小。
儘管LTPO TFT元件(即,第二TFT元件M2)的漏電很低,然而,隨著幀數變大(時間變長),第二TFT元件M2在Skip Frame階段還是存在電壓的變化。實務經驗指出,若儲存電容在Active frame階段所寫入的數據為接近黑畫面的Vdata數據,一旦該數據在Skip Frame階段發生變化,則人眼反饋是很敏感的。舉例而言,黑畫面的Vdata數據為5V,如果降低到4.9V反映在畫面亮度上的結果是變亮了,容易產生閃爍現象而被人眼察覺。
因此,通過對發光調控信號EM(n)進行變化可以彌補這部分亮度的差異。如圖4所示,當Skip Frame幀進行到第2N幀時,可以調整發光調控信號EM(n)的佔空比(即,將高電平寬度拉長a時間)來抵消低亮度畫面顯示時由於LTPO TFT元件(即,第二TFT元件M2)漏電導致的畫面亮度的上升。隨著幀數變大(如進行到XN Frame之時),可以將高電平寬度更進一步地拉長b時間(b>a)從而調整發光調控信號EM(n)的佔空比,藉此方式抵消低亮度畫面亮度的進一步上升,從而保證畫面顯示的效果和質量。反之,如果畫面亮度隨著幀數變大而變暗,相應的可以通過發光調控信號EM(n)的佔空比(即,將高電平寬度縮短a時間)來提升低亮度畫面顯示時亮度的損失。並且,著幀數變大(如進行到XN Frame之時),可以將高電平寬度更進一步地縮短b時間(b>a)從而調整發光調控信號EM(n)的佔空比,藉此方式抵消低亮度畫面亮度的損失,保證畫面顯示的效果和質量。
如此,上述已完整且清楚地說明本發明之一種畫素電路;並且,經由上述可得知本發明具有下列優點:
(1)本發明揭示一種畫素電路,用以和一OLED元件組成一個OLED畫素單元,其包括:一資料驅動單元、一儲存電容、一第一開關單元、以及一第二開關單元,其中該資料驅動單元耦接該電容、該第一開關單元與該第二開關單元。特別地,本發明以六個TFT元件組成所述資料驅動單元,以一個LTPO TFT元件作為所述第一開關單元,且以另一個LTPO TFT元件作為所述第二開關單元。依此設計,本發明之畫素電路可以改善由於Vth電壓不一致所導致的畫面顯示不均的現象。本發明之畫素電路在初始化階段可以改善OLED顯示面板的短期殘像。同時,在低刷新階段,本發明通過配合復位電壓變化以及調整發光調控信號的的佔空比,保證畫面顯示的亮度均一性和穩定性。
(2)本發明同時提供一種OLED顯示裝置,其包括至少一顯示驅動電路和一OLED顯示面板,其中該OLED顯示面板包括M×N個OLED畫素單元,且其特徵在於各所述OLED畫素單元由一個OLED元件以及一個前述本發明之畫素電路所組成。
(3)本發明同時提供一種資訊處理裝置,其具有如前所述本發明之OLED顯示裝置。並且,該資訊處理裝置是選自於由智慧型手機、智慧型手錶、智慧手環、平板電腦、筆記型電腦、一體式電腦、門禁裝置、和電子式門鎖所組成群組之中的一種電子裝置。
必須加以強調的是,前述本案所揭示者乃為較佳實施例,舉凡局部之變更或修飾而源於本案之技術思想而為熟習該項技藝之人所易於推知者,俱不脫本案之專利權範疇。
綜上所陳,本案無論目的、手段與功效,皆顯示其迥異於習知技術,且其首先發明合於實用,確實符合發明之專利要件,懇請 貴審查委員明察,並早日賜予專利俾嘉惠社會,是為至禱。
1a:OLED顯示器
11a:OLED顯示面板
111a:畫素電路
112a:OLED元件
12a:顯示驅動晶片
1:OLED顯示裝置
11:OLED顯示面板
111:畫素電路
112:OLED元件
12:顯示驅動晶片
1D:資料驅動單元
Cst:儲存電容
S1:第一開關單元
S2:第二開關單元
1DT1:第一端
1DT2:第二端
1DT3:第三端
1DT4:第四端
1DT5:第五端
1DT6:第六端
1DC1:第一控制端
1DC2:第二控制端
1DC3:第三控制端
1DC4:第四控制端
1D54:第五控制端
M1:第一TFT元件
M2:第二TFT元件
M3:第三TFT元件
M4:第四TFT元件
M5:第五TFT元件
M6:第六TFT元件
M7:第七TFT元件
M8:第八TFT元件
Cst:儲存電容
圖1為習知的一種OLED顯示器的方塊圖;
圖2為包含本發明之一種畫素電路的一OLED顯示裝置的方塊圖;
圖3為本發明之一種畫素電路的電路拓樸圖;以及
圖4為用以控制本發明之畫素電路的多個信號的工作時序圖。
111:畫素電路
112:OLED元件
1D:資料驅動單元
Cst:儲存電容
S1:第一開關單元
S2:第二開關單元
1DT1:第一端
1DT2:第二端
1DT3:第三端
1DT4:第四端
1DT5:第五端
1DT6:第六端
1DC1:第一控制端
1DC2:第二控制端
1DC3:第三控制端
1DC4:第四控制端
1D54:第五控制端
M1:第一TFT元件
M2:第二TFT元件
M3:第三TFT元件
M4:第四TFT元件
M5:第五TFT元件
M6:第六TFT元件
M7:第七TFT元件
M8:第八TFT元件
Claims (10)
- 一種畫素電路,包括: 一資料驅動單元1D,具有一第一電性端1DT1、一第一控制端1DC1、一第二控制端1DC2、一第二電性端1DT2、一第三電性端1DT3、一第三控制端1DC3、一第四控制端1DC4、一第四電性端1DT4、一第五電性端1DT5、一第六電性端1DT6、以及一第五控制端1DC5,其中,該第一電性端1DT1耦接一第一驅動電壓ELVDD,該第一控制端1DC1耦接一發光調控信號EM(n),該第二控制端1DC2耦接一第一閘極控制信號P_Gate(n),該第二電性端1DT2耦接一顯示資料信號Data,該第三電性端1DT3耦接一第一重置信號RES_P,該第三控制端1DC3耦接所述發光調控信號EM(n),該第四控制端1DC4耦接一第二閘極控制信號P_Gate(n-1),該第四電性端1DT4耦接一第二重置信號RES_N,且該第五電性端1DT5用以耦接至一OLED發光元件112; 一儲存電容Cst,具有一第一端與一第二端,其中該第一端耦接至該資料驅動單元1D的第一電性端1DT1與該第一驅動電壓ELVDD之間的一第一共接點CN1,且該第二端耦接至該資料驅動單元1D的該第五控制端1DC5; 一第一開關單元S1,具有一控制端、一第一端以及一第二端,其中該控制端耦接一第三閘極控制信號N_Gate(n),該第一端耦接該資料驅動單元1D的該第五控制端1DC5與該儲存電容Cst的該第二端之間的一第二共接點CN2,且該第二端耦接該資料驅動單元1D的該第六電性端1DT6;以及 一第二開關單元S2,同樣具有一控制端、一第一端以及一第二端,其中該控制端耦接一第四閘極控制信號N_Gate(n-1),該第一端耦接至該第二共接點CN2,且該第二端耦接一第三重置信號RES_X。
- 如請求項1所述之畫素電路,其中,該第一開關單元S1包括一第一TFT元件M1,其具有一閘極端、一第一元件電性端與一第二元件電性端分別作為該第一開關單元S1的該控制端、該第一端與該第二端。
- 如請求項2所述之畫素電路,其中,該第二開關單元S2包括一第二TFT元件M2,其具有一閘極端、一第一元件電性端與一第二元件電性端分別作為該第二開關單元S2的該控制端、該第一端與該第二端。
- 如請求項3所述之畫素電路,其中,該資料驅動單元1D包括: 一第三TFT元件M3,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第四控制端1DC4,且該第二電性端作為所述資料驅動單元1D的該第三電性端端1DT3; 一第四TFT元件M4,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第二控制端1DC2,該第一電性端作為所述資料驅動單元1D的該第二電性端端1DT2,且該第二電性端耦接該第三TFT元件M3的該第一電性端; 一第五TFT元件M5,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第五控制端1DC5,該第二電性端作為所述資料驅動單元1D的該第六電性端端1DT6,且該第一電性端耦接至該第四TFT元件M4的該第二電性端和該第三TFT元件M3的該第一電性端之間的一第三共接點CN3; 一第六TFT元件M6,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第一控制端1DC1,該第一電性端作為所述資料驅動單元1D的該第一電性端端1DT1,且該第二電性端耦接至該第三共接點CN3; 一第七TFT元件M7,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第三控制端1DC3,該第二電性端作為所述資料驅動單元1D的該第五電性端端1DT5,且該第一電性端耦接該第五TFT元件M5的該第二電性端;以及 一第八TFT元件M8,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端耦接該第三TFT元件M3的該閘極端,該第一電性端作為所述資料驅動單元1D的該第四電性端端1DT4,且該第二電性端耦接該第七TFT元件M7的該第二電性端。
- 一種OLED顯示裝置,其包括一顯示驅動電路和一OLED顯示面板11,其中該OLED顯示面板11包括M×N個畫素單元,且各所述畫素單元由一個畫素電路111和一個OLED元件112所組成;其特徵在於,所述畫素電路111包括: 一資料驅動單元1D,具有一第一電性端1DT1、一第一控制端1DC1、一第二控制端1DC2、一第二電性端1DT2、一第三電性端1DT3、一第三控制端1DC3、一第四控制端1DC4、一第四電性端1DT4、一第五電性端1DT5、一第六電性端1DT6、以及一第五控制端1DC5,其中,該第一電性端1DT1耦接一第一驅動電壓ELVDD,該第一控制端1DC1耦接一發光調控信號EM(n),該第二控制端1DC2耦接一第一閘極控制信號P_Gate(n),該第二電性端1DT2耦接一顯示資料信號Data,該第三電性端1DT3耦接一第一重置信號RES_P,該第三控制端1DC3耦接所述發光調控信號EM(n),該第四控制端1DC4耦接一第二閘極控制信號P_Gate(n-1),該第四電性端1DT4耦接一第二重置信號RES_N,且該第五電性端1DT5用以耦接至一OLED發光元件112; 一儲存電容Cst,具有一第一端與一第二端,其中該第一端耦接至該資料驅動單元1D的第一電性端1DT1與該第一驅動電壓ELVDD之間的一第一共接點CN1,且該第二端耦接至該資料驅動單元1D的該第五控制端1DC5; 一第一開關單元S1,具有一控制端、一第一端以及一第二端,其中該控制端耦接一第三閘極控制信號N_Gate(n),該第一端耦接該資料驅動單元1D的該第五控制端1DC5與該儲存電容Cst的該第二端之間的一第二共接點CN2,且該第二端耦接該資料驅動單元1D的該第六電性端1DT6;以及 一第二開關單元S2,同樣具有一控制端、一第一端以及一第二端,其中該控制端耦接一第四閘極控制信號N_Gate(n-1),該第一端耦接至該第二共接點CN2,且該第二端耦接一第三重置信號RES_X。
- 如請求項1所述之OLED顯示裝置,其中,該第一開關單元S1包括一第一TFT元件M1,其具有一閘極端、一第一元件電性端與一第二元件電性端分別作為該第一開關單元S1的該控制端、該第一端與該第二端。
- 如請求項6所述之OLED顯示裝置,其中,該第二開關單元S2包括一第二TFT元件M2,其具有一閘極端、一第一元件電性端與一第二元件電性端分別作為該第二開關單元S2的該控制端、該第一端與該第二端。
- 如請求項7所述之OLED顯示裝置,其中,該資料驅動單元1D包括: 一第三TFT元件M3,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第四控制端1DC4,且該第二電性端作為所述資料驅動單元1D的該第三電性端端1DT3; 一第四TFT元件M4,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第二控制端1DC2,該第一電性端作為所述資料驅動單元1D的該第二電性端端1DT2,且該第二電性端耦接該第三TFT元件M3的該第一電性端; 一第五TFT元件M5,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第五控制端1DC5,該第二電性端作為所述資料驅動單元1D的該第六電性端端1DT6,且該第一電性端耦接至該第四TFT元件M4的該第二電性端和該第三TFT元件M3的該第一電性端之間的一第三共接點CN3; 一第六TFT元件M6,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第一控制端1DC1,該第一電性端作為所述資料驅動單元1D的該第一電性端端1DT1,且該第二電性端耦接至該第三共接點CN3; 一第七TFT元件M7,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端作為所述資料驅動單元1D的該第三控制端1DC3,該第二電性端作為所述資料驅動單元1D的該第五電性端端1DT5,且該第一電性端耦接該第五TFT元件M5的該第二電性端;以及 一第八TFT元件M8,其具有一閘極端、一第一電性端與一第二電性端,其中該閘極端耦接該第三TFT元件M3的該閘極端,該第一電性端作為所述資料驅動單元1D的該第四電性端端1DT4,且該第二電性端耦接該第七TFT元件M7的該第二電性端。
- 一種資訊處理裝置,其特徵在於,具有至少一個如請求項5至請求項8中任一項所述之OLED顯示裝置。
- 如請求項9所述之資訊處理裝置,其中,該資訊處理裝置為選自於由智慧型手機、智慧型手錶、智慧手環、平板電腦、筆記型電腦、一體式電腦、門禁裝置、和電子式門鎖所組成群組之中的一種電子裝置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111124583A TW202403718A (zh) | 2022-06-30 | 2022-06-30 | 畫素電路、oled顯示裝置及資訊處理裝置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111124583A TW202403718A (zh) | 2022-06-30 | 2022-06-30 | 畫素電路、oled顯示裝置及資訊處理裝置 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW202403718A true TW202403718A (zh) | 2024-01-16 |
Family
ID=90457493
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111124583A TW202403718A (zh) | 2022-06-30 | 2022-06-30 | 畫素電路、oled顯示裝置及資訊處理裝置 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TW202403718A (zh) |
-
2022
- 2022-06-30 TW TW111124583A patent/TW202403718A/zh unknown
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108470539B (zh) | 一种像素电路及其驱动方法、显示面板和显示装置 | |
CN108492770B (zh) | 一种像素补偿电路、其驱动方法及显示面板、显示装置 | |
WO2016187990A1 (zh) | 像素电路以及像素电路的驱动方法 | |
WO2017031909A1 (zh) | 像素电路及其驱动方法、阵列基板、显示面板及显示装置 | |
CN107464526B (zh) | 一种像素补偿电路、其驱动方法及显示装置 | |
US12014685B2 (en) | Pixel circuit and driving method thereof, and display device | |
US11355060B2 (en) | Pixel circuit, method of driving pixel circuit, display panel and display device | |
CN108877668B (zh) | 一种像素电路、其驱动方法及显示面板 | |
CN108389551B (zh) | 一种像素电路及其驱动方法、显示装置 | |
US20220319417A1 (en) | Pixel driving circuit and display panel | |
US20180005570A1 (en) | Pixel circuit, driving method for the pixel circuit, display panel, and display device | |
CN106652910B (zh) | 像素电路及其驱动方法和有机发光显示器 | |
WO2019047701A1 (zh) | 像素电路及其驱动方法、显示装置 | |
CN114627817A (zh) | 像素电路、像素驱动方法及显示装置 | |
WO2019001067A1 (zh) | 一种像素电路、其驱动方法及显示面板 | |
CN113066439B (zh) | 一种像素电路、驱动方法、电致发光显示面板及显示装置 | |
CN108987453B (zh) | 像素结构、驱动方法、像素电路和显示面板 | |
TW202403718A (zh) | 畫素電路、oled顯示裝置及資訊處理裝置 | |
TWI843609B (zh) | 畫素電路、oled顯示裝置及資訊處理裝置 | |
TWI841477B (zh) | 畫素電路、oled顯示裝置及資訊處理裝置 | |
TWI847773B (zh) | 畫素電路、oled顯示裝置及資訊處理裝置 | |
TWI824605B (zh) | 畫素電路、oled顯示裝置及資訊處理裝置 | |
TWI847770B (zh) | 畫素電路、oled顯示裝置及資訊處理裝置 | |
TWI767354B (zh) | Oled畫素補償電路、oled顯示器及資訊處理裝置 | |
WO2023024072A1 (zh) | 像素电路及其驱动方法、显示装置 |