TWI843609B - 畫素電路、oled顯示裝置及資訊處理裝置 - Google Patents
畫素電路、oled顯示裝置及資訊處理裝置 Download PDFInfo
- Publication number
- TWI843609B TWI843609B TW112123257A TW112123257A TWI843609B TW I843609 B TWI843609 B TW I843609B TW 112123257 A TW112123257 A TW 112123257A TW 112123257 A TW112123257 A TW 112123257A TW I843609 B TWI843609 B TW I843609B
- Authority
- TW
- Taiwan
- Prior art keywords
- terminal
- coupled
- electrical terminal
- control
- electrical
- Prior art date
Links
- 230000010365 information processing Effects 0.000 title claims description 6
- 239000003990 capacitor Substances 0.000 claims abstract description 61
- 238000013461 design Methods 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 8
- 101100233916 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) KAR5 gene Proteins 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 101001121408 Homo sapiens L-amino-acid oxidase Proteins 0.000 description 2
- 101000827703 Homo sapiens Polyphosphoinositide phosphatase Proteins 0.000 description 2
- 102100026388 L-amino-acid oxidase Human genes 0.000 description 2
- 102100023591 Polyphosphoinositide phosphatase Human genes 0.000 description 2
- 101100012902 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) FIG2 gene Proteins 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000012552 review Methods 0.000 description 2
- 229920001621 AMOLED Polymers 0.000 description 1
- 230000032683 aging Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Abstract
本發明主要揭示一種畫素電路,用以和一OLED元件組成一個OLED畫素單元,其包括:一數據驅動單元、一第一電容、一第二電容、一第三電容、一第一開關單元、一第二開關單元、以及一第三開關單元。特別地,本發明以三個TFT元件組成所述數據驅動單元,以二個TFT元件組成所述第一開關單元,以一個LTPO TFT元件作為所述第二開關單元,且以一個TFT元件作為所述第三開關單元。依此設計,本發明之畫素電路可以改善由於Vth電壓不一致所導致的畫面顯示不均的現象。同時,在低刷新階段,本發明通過配合復位電壓變化以及調整發光調控信號的佔空比,保證畫面顯示的亮度均一性和穩定性。
Description
本發明係關於OLED顯示裝置之技術領域,尤指用以和一OLED元件組成一OLED畫素單元的一種畫素電路。
已知,平面顯示器包含非自發光型平面顯示器以及自發光型平面顯示器,其中液晶顯示器為使用已久的一種非自發光型平面顯示器,而有機發光二極體(Organic light-emitting diode, OLED)顯示器以及發光二極體(Light-emitting diode, LED)顯示器則為目前具有主流應用的自發光型平面顯示器。
圖1為習知的一種OLED顯示器的方塊圖。如圖1所示,OLED顯示器1a的架構係主要包括:一OLED顯示面板11a以及至少一個顯示驅動晶片12a,其中該OLED顯示面板11a包括M×N個OLED畫素單元,且各所述OLED畫素單元由一個畫素電路111a和一個OLED元件112a所組成。傳統上,畫素電路111a係採2T1C架構,即,包含二個薄膜電晶體(Thin-Film Transistor, TFT)元件和一個電容。近年來,為了改善因電晶體閥值電壓(Vth)差異所引致的OLED元件112a發光亮度不均以及由OLED元件112a老化所引發的跨壓上升等問題,採4T1C、5T1C、6T1C、或7T1C架構的畫素電路111a接連被提出且在OLED顯示面板11a的製作上獲得實質應用。
可惜的是,現有的畫素電路111a仍舊存在因閥值電壓差異所引發的OLED元件112a發光亮度不均的問題,終致OLED顯示面板11a的部分區塊出現所謂的Mura現象。另一方面,在低刷新率例如1Hz(即,1秒刷新1次)、甚至更低0.1Hz(即,10秒刷新1次)的場景應用下,現有的畫素電路111a無法保證存儲電容可以穩定的保持數據寫入階段的電壓值。
由上述說明可知,本領域亟需一種新式的畫素電路。
本發明之主要目的在於提供一種畫素電路,用以和一OLED元件組成一OLED畫素單元,且M×N個所述OLED畫素單元組成一OLED面板。本發明之畫素電路採7T3C架構,可以對7個電晶體之間的閥值電壓差異進行補償,使各個OLED元件發光亮度均勻,確保OLED顯示面板在顯示圖像的過程中不會出現所謂的Mura現象。並且,在低刷新率例如1Hz(即,1秒刷新1次)、甚至更低0.1Hz(即,10秒刷新1次)的場景應用下,本發明之畫素電路可以保證存儲電容能夠穩定的保持數據寫入階段的電壓值。同時,本發明之畫素電路還可以有效避免因ELVDD下降(drop)所引起的)畫面亮度不均的現象。
為達成上述目的,本發明提出所述畫素電路的一實施例,其包括:
一數據驅動單元,具有一第一電性端、一第一控制端、一第二電性端、一第二控制端、一第三電性端、一第四電性端、一第三控制端、以及一第五電性端;其中,該第一電性端耦接一第一驅動電壓,該第二控制端耦接一第一發光調控信號,該第一控制端耦接一第二發光調控信號,且該第三電性端用以耦接至一OLED元件;
一第一電容,具有一第一端與一第二端,其中該第二端耦接至該第二電性端;
一第二電容,具有一第一端與一第二端,其中該第一端耦接至該第五電性端,且該第二端耦接至該第一電性端與該第一驅動電壓之間的一第一共接點;
一第三電容,具有一第一端與一第二端,其中該第一端耦接至該第三控制端,且該第二端耦接至該第二電容的該第二端;
一第一開關單元,具有二控制端、一第一端、一第二端、以及一第三端,其中,該二控制端分別耦接一第一閘極控制信號與一第二閘極控制信號,該第一端耦接一參考電壓,該第二端耦接該第一電容的該第一端,且該第三端耦接一顯示數據電壓;
一第二開關單元,具有一控制端、一第一端和一第二端,其中,該控制端耦接一第三閘極控制信號,該第一端耦接至該第三控制端與該第三電容的該第一端之間的一第二共接點,且該第二端耦接至該第四電性端;以及
一第三開關單元,具有一控制端、一第一端和一第二端,其中,該控制端耦接一第四閘極控制信號,該第一端耦接至該第三電性端與該OLED元件之間的一第三共接點,且該第二端耦接一初始化電壓。
在一實施例中,該數據驅動單元包括:
一第一TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端作為所述數據驅動單元的該第三控制端;
一第二TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中,該閘極端和該第一元件電性端分別作為所述數據驅動單元的該第一控制端與該第一電性端,且該第二電性端耦接至該第一TFT元件的該第一元件電性端;以及
一第三TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中,該閘極端和該第二元件電性端分別作為所述數據驅動單元的該第二控制端與該第三電性端,且該第一電性端耦接至該第一TFT元件的該第二元件電性端。
在一實施例中,該第一開關單元包括:
一第四TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端和該第一元件電性端分別作為所述該第一開關單元的一個控制端和該第一端;以及
一第五TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端和該第二元件電性端分別作為所述該第一開關單元的另一個控制端和該第三端;
其中,該第四TFT元件的該第二元件電性端和該第五TFT元件的該第一元件電性端同時耦接至該第一電容的該第一端。
在一實施例中,該第二開關單元包括:
一第六TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,分別作為該第二開關單元的該控制端、該第一端和該第二端。
在一實施例中,該第三開關單元包括:
一第七TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,分別作為該第三開關單元的該控制端、該第一端和該第二端。
本發明同時提供一種OLED顯示裝置,其包括一顯示驅動電路和一OLED顯示面板,其中該OLED顯示面板包括M×N個畫素單元,且各所述畫素單元由一個畫素電路和一個OLED元件所組成;其特徵在於,所述畫素電路包括:
一數據驅動單元,具有一第一電性端、一第一控制端、一第二電性端、一第二控制端、一第三電性端、一第四電性端、一第三控制端、以及一第五電性端;其中,該第一電性端耦接一第一驅動電壓,該第二控制端耦接一第一發光調控信號,該第一控制端耦接一第二發光調控信號,且該第三電性端用以耦接至一OLED元件;
一第一電容,具有一第一端與一第二端,其中該第二端耦接至該第二電性端;
一第二電容,具有一第一端與一第二端,其中該第一端耦接至該第五電性端,且該第二端耦接至該第一電性端與該第一驅動電壓之間的一第一共接點;
一第三電容,具有一第一端與一第二端,其中該第一端耦接至該第三控制端,且該第二端耦接至該第二電容的該第二端;
一第一開關單元,具有二控制端、一第一端、一第二端、以及一第三端,其中,該二控制端分別耦接一第一閘極控制信號與一第二閘極控制信號,該第一端耦接一參考電壓,該第二端耦接該第一電容的該第一端,且該第三端耦接一顯示數據電壓;
一第二開關單元,具有一控制端、一第一端和一第二端,其中,該控制端耦接一第三閘極控制信號,該第一端耦接至該第三控制端與該第三電容的該第一端之間的一第二共接點,且該第二端耦接至該第四電性端;以及
一第三開關單元,具有一控制端、一第一端和一第二端,其中,該控制端耦接一第四閘極控制信號,該第一端耦接至該第三電性端與該OLED元件之間的一第三共接點,且該第二端耦接一初始化電壓。
在一實施例中,該數據驅動單元包括:
一第一TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端作為所述數據驅動單元的該第三控制端;
一第二TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中,該閘極端和該第一元件電性端分別作為所述數據驅動單元的該第一控制端與該第一電性端,且該第二電性端耦接至該第一TFT元件的該第一元件電性端;以及
一第三TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中,該閘極端和該第二元件電性端分別作為所述數據驅動單元的該第二控制端與該第三電性端,且該第一電性端耦接至該第一TFT元件的該第二元件電性端。
在一實施例中,該第一開關單元包括:
一第四TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端和該第一元件電性端分別作為所述該第一開關單元的一個控制端和該第一端;以及
一第五TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端和該第二元件電性端分別作為所述該第一開關單元的另一個控制端和該第三端;
其中,該第四TFT元件的該第二元件電性端和該第五TFT元件的該第一元件電性端同時耦接至該第一電容的該第一端。
在一實施例中,該第二開關單元包括:
一第六TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,分別作為該第二開關單元的該控制端、該第一端和該第二端。
在一實施例中,該第三開關單元包括:
一第七TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,分別作為該第三開關單元的該控制端、該第一端和該第二端。
本發明同時提供一種資訊處理裝置,其具有如前所述本發明之OLED顯示裝置。
在一實施例中,該資訊處理裝置是選自於由頭戴式顯示裝置、智慧型電視、智慧型手機、智慧型手錶、平板電腦、一體式電腦、筆記型電腦、車載娛樂裝置、數位相機、和視訊式門口機所組成群組之中的一種電子裝置。
為使 貴審查委員能進一步瞭解本發明之結構、特徵、目的、與其優點,茲附以圖式及較佳具體實施例之詳細說明如後。
圖2為包含本發明之一種畫素電路的一OLED顯示裝置的方塊圖。如圖2所示,該OLED顯示裝置1主要包括:一OLED顯示面板11以及至少一顯示驅動晶片12,其中該OLED顯示面板11包括M×N個畫素電路111、M×N個OLED元件112、M條閘極線、以及N條源極線。正常工作時,所述顯示驅動晶片12接收傳送自一上位機2(如:智慧型手機的應用處理器)的一顯示數據,並依據顯示數據控制各所述畫素電路111作動以使各所述發光元件112發光或不發光,藉此方式使該OLED顯示面板11顯示圖像。
圖3為圖2所示之畫素電路111的電路拓樸圖。如圖3所示,本發明之畫素電路111包括:一數據驅動單元1D、一第一電容C1、一第二電容C2、一第三電容C3、一第一開關單元S1、一第二開關單元S2、以及一第三開關單元S3。具體地,該數據驅動單元1D具有一第一電性端1DT1、一第一控制端1DC1、一第二電性端1DT2、一第二控制端1DC2、一第三電性端1DT3、一第四電性端1DT4、一第三控制端1DC3、以及一第五電性端1DT5;其中,該第一電性端1DT1耦接一第一驅動電壓ELVDD,該第二控制端1DC2耦接一第一發光調控信號E_1,該第一控制端1DC1耦接一第二發光調控信號E_2,且該第三電性端1DT3用以耦接至一OLED元件112。
在一實施例中,該數據驅動單元1D係由一第一TFT元件M1、一第二TFT元件M2以及一第三TFT元件M3所組成。悉LCD及/或OLED之畫素電路之設計與製作的電子工程師必然知道,TFT元件為一種對稱型元件,其閘極端為元件控制端,其兩端則為二電性端,依據電流的流向來決定二電性端為源極端與汲極端。簡單地說,在一電性端作為源極端的情況下,另一端即為汲極端,反之亦然。以此觀念為基礎,如圖3所示,該第一TFT元件M1具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端作為所述數據驅動單元1D的該第三控制端1DC3。並且,該第二TFT元件M2具有一閘極端、一第一元件電性端與一第二元件電性端,其中,該閘極端和該第一元件電性端分別作為所述數據驅動單元1D的該第一控制端1DC1與該第一電性端1DT1,且該第二電性端耦接至該第一TFT元件M1的該第一元件電性端。此外,該第三TFT元件M3具有一閘極端、一第一元件電性端與一第二元件電性端,其中,該閘極端和該第二元件電性端分別作為所述數據驅動單元1D的該第二控制端1DC2與該第三電性端1DT3,且該第一電性端耦接至該第一TFT元件M1的該第二元件電性端。
如圖3所示,該第一電容C1具有一第一端與一第二端,其中該第二端耦接至該第二電性端1DT2。並且,該第二電容C2具有一第一端與一第二端,其中該第一端耦接至該第五電性端1DT5,且該第二端耦接至該第一電性端1DT1與該第一驅動電壓ELVDD之間的一第一共接點。另外,該第三電容C3具有一第一端與一第二端,其中該第一端耦接至該第三控制端1DC3,且該第二端耦接至該第二電容C2的該第二端。
進一步地,該第一開關單元S1具有二控制端、一第一端、一第二端、以及一第三端,其中,該二控制端分別耦接一第一閘極控制信號G_1與一第二閘極控制信號G_2,該第一端耦接一參考電壓Vref,該第二端耦接該第一電容C1的該第一端,且該第三端耦接一顯示數據電壓DATA。在一實施例中,如圖3所示,該第一開關單元S1係由一第四TFT元件M4以及一第五TFT元件M5所組成。在電路結構中,該第四TFT元件M4具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端和該第一元件電性端分別作為所述該第一開關單元S1的一個控制端和該第一端。另外,該第五TFT元件M5具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端和該第二元件電性端分別作為所述該第一開關單元S1的另一個控制端和該第三端。值得注意的是,該第四TFT元件M4的該第二元件電性端和該第五TFT元件M5的該第一元件電性端同時耦接至該第一開關單元S1的該第二端,藉此方式耦接至該第一電容C1的該第一端。
如圖3所示,該第二開關單元S2具有一控制端、一第一端和一第二端,其中,該控制端耦接一第三閘極控制信號G_3,該第一端耦接至該第三控制端1DC3與該第三電容C3的該第一端之間的一第二共接點,且該第二端耦接至該第四電性端1DT4。具體地,本發明係以一第六TFT元件M6作為所述第二開關單元S2,且該第六TFT元件M6具有一閘極端、一第一元件電性端與一第二元件電性端分別作為該第二開關單元S2的該控制端、該第一端和該第二端。另一方面,該第三開關單元S3具有一控制端、一第一端和一第二端,其中,該控制端耦接一第四閘極控制信號G_4,該第一端耦接至該第三電性端1DT3與該OLED元件112之間的一第三共接點,且該第二端耦接一初始化電壓Vint。具體地,本發明係以一第七TFT元件M7作為所述第三開關單元S3,且該第七TFT元件M7具有一閘極端、一第一元件電性端與一第二元件電性端分別作為該第三開關單元S3的該控制端、該第一端和該第二端。
特別地,在本發明之畫素電路111之中,該第六TFT元件M6為N型低溫多晶氧化物(Low Temperature Polycrystalline Oxide, LTPO)TFT元件,且該第一TFT元件M1、該第二TFT元件M2、該第三TFT元件M3、該第四TFT元件M4、該第五TFT元件M5、以及該第七TFT元件M7皆為P型低溫多晶矽(Low Temperature Poly-silicon, LTPS)TFT元件。
圖4為用以控制本發明之畫素電路的多個信號的工作時序圖。如圖3與圖4所示,在時間區間T1,第一發光調控信號E_1和第二發光調控信號E_2皆為低電平,第四閘極控制信號G_4為低電平且第三閘極控制信號G_3為高電平,因此第二TFT元件M2、第三TFT元件M3、第六TFT元件M6以及第七TFT元件M7導通(或稱開啟),使得初始化電壓Vint通過第三TFT元件M3、第六TFT元件M6以及第七TFT元件M7完成對於第一TFT元件M1以及第三電容C3的複位(Reset)。同時,初始化電壓Vint通過M7完成對於OLED元件112的複位。另一方面,在時間區間T1,第二閘極控制信號G_2為低電平,因此第四TFT元件M4開啟,使得參考電壓Vref通過第四TFT元件M4向該第一電容C1的該第一端充電。此時,第一TFT元件M1的VGS=Vint-ELVDD,保證當前幀在寫入資料電壓前,所有M×N個畫素電路111的第一TFT元件M1都偏置在相同的VGS電壓下,可以改善由於TFT磁滯效應引起的AMOLED短期殘像不良。
在時間區間T2,第二發光調控信號E_2為低電平,第二閘極控制信號G_2為低電平,且第三閘極控制信號G_3為高電平,因此第二TFT元件M2、第四TFT元件M4和第六TFT元件M6開啟,從而保證ELVDD正常寫入到該第三電容C3和該第三控制端1DC3耦接的第一端。此時,該第三電容C3受到ELVDD的充電,直至其第一端的端電壓被充電至ELVDD+Vth_M1,則第一TFT元件M1關閉,停止對第三電容C3充電,實現了對於第一TFT元件M1的閾值電壓的補償效果。
在時間區間T3,第二閘極控制信號G_2為低電平,第四TFT元件M4開啟,其餘TFT元件都關閉。因此,時間區間T3為驅動電晶體(即,第一TFT元件M1)的閾值電壓(Vth_M1)的保持階段。進一步地,在時間區間T4,第一閘極控制信號G_1為低電平,且第三閘極控制信號G_3為高電平。因此,顯示數據電壓DATA通過第五TFT元件M5傳送至該第一電容C1的該第一端,並進一步地通過該第一電容C1的該第二端以及第六TFT元件M6傳送至該第三電容C3和該第三控制端1DC3耦接的第一端,藉此方式完成了顯示數據電壓的寫入。
最終,在時間區間T5,第一發光調控信號E_1和第二發光調控信號E_2信號皆為低電平,因此該數據驅動單元1D所包含的第一TFT元件M1、第二TFT元件M2和第三TFT元件M3皆開啟,且其它的TFT元件皆關閉,從而該OLED元件112受該數據驅動單元1D的驅動而發光。進一步地,根據電晶體飽和區電流公式可以進行如下數學運算:
從如上數學運算之結果可以看出,Vth被抵消掉,OLED元件112的驅動電流和Vth沒有關係,因此消除了由於Vth不一致帶來的OLED顯示亮度和畫面不均的現象。同時,由於ELVDD也被消掉,因此也改善了由於ELVDD電壓IR Drop引起的畫面亮度顯示不均的問題。
如此,上述已完整且清楚地說明本發明之一種畫素電路;並且,經由上述可得知本發明具有下列優點:
(1)本發明揭示一種畫素電路,用以和一OLED元件組成一個OLED畫素單元,其包括:一數據驅動單元、一第一電容、一第二電容、一第三電容、一第一開關單元、一第二開關單元、以及一第三開關單元。特別地,本發明以三個TFT元件組成所述數據驅動單元,以二個TFT元件組成所述第一開關單元,以一個LTPO TFT元件作為所述第二開關單元,且以一個TFT元件作為所述第三開關單元。依此設計,本發明之畫素電路可以改善由於Vth電壓不一致所導致的畫面顯示不均的現象。同時,在低刷新階段,本發明通過配合復位電壓變化以及調整發光調控信號。
(2)同時,本發明之畫素電路還可以有效避免因ELVDD下降(drop)所引起的)畫面亮度不均的現象。
(3)本發明同時提供一種OLED顯示裝置,其包括至少一顯示驅動電路和一OLED顯示面板,其中該OLED顯示面板包括M×N個OLED畫素單元,且其特徵在於各所述OLED畫素單元由一個OLED元件以及一個前述本發明之畫素電路所組成。
(4)本發明同時提供一種資訊處理裝置,其具有如前所述本發明之OLED顯示裝置。並且,該資訊處理裝置是選自於由頭戴式顯示裝置、智慧型電視、智慧型手機、智慧型手錶、平板電腦、一體式電腦、筆記型電腦、車載娛樂裝置、數位相機、和視訊式門口機所組成群組之中的一種電子裝置。
必須加以強調的是,前述本案所揭示者乃為較佳實施例,舉凡局部之變更或修飾而源於本案之技術思想而為熟習該項技藝之人所易於推知者,俱不脫本案之專利權範疇。
綜上所陳,本案無論目的、手段與功效,皆顯示其迥異於習知技術,且其首先發明合於實用,確實符合發明之專利要件,懇請 貴審查委員明察,並早日賜予專利俾嘉惠社會,是為至禱。
1a:OLED顯示器
11a:OLED顯示面板
111a:畫素電路
112a:OLED元件
12a:顯示驅動晶片
1:OLED顯示裝置
11:OLED顯示面板
111:畫素電路
112:OLED元件
12:顯示驅動晶片
1D:數據驅動單元
1DT1:第一電性端
1DT2:第二電性端
1DT3:第三電性端
1DT4:第四電性端
1DT5:第五電性端
1DC1:第一控制端
1DC2:第二控制端
1DC3:第三控制端
C1:第一電容
C2:第二電容
C3:第三電容
S1:第一開關單元
S2:第二開關單元
S3:第三開關單元
M1:第一TFT元件
M2:第二TFT元件
M3:第三TFT元件
M4:第四TFT元件
M5:第五TFT元件
M6:第六TFT元件
M7:第七TFT元件
圖1為習知的一種OLED顯示器的方塊圖;
圖2為包含本發明之一種畫素電路的一OLED顯示裝置的方塊圖;
圖3為圖2所示之畫素電路111的電路拓樸圖;以及
圖4為用以控制本發明之畫素電路的多個信號的工作時序圖。
111:畫素電路
1D:數據驅動單元
1DT1:第一電性端
1DT2:第二電性端
1DT3:第三電性端
1DT4:第四電性端
1DT5:第五電性端
1DC1:第一控制端
1DC2:第二控制端
1DC3:第三控制端
C1:第一電容
C2:第二電容
C3:第三電容
S1:第一開關單元
S2:第二開關單元
S3:第三開關單元
M1:第一TFT元件
M2:第二TFT元件
M3:第三TFT元件
M4:第四TFT元件
M5:第五TFT元件
M6:第六TFT元件
M7:第七TFT元件
Claims (11)
- 一種畫素電路,包括: 一數據驅動單元,具有一第一電性端、一第一控制端、一第二電性端、一第二控制端、一第三電性端、一第四電性端、一第三控制端、以及一第五電性端;其中,該第一電性端耦接一第一驅動電壓,該第二控制端耦接一第一發光調控信號,該第一控制端耦接一第二發光調控信號,且該第三電性端用以耦接至一OLED元件; 一第一電容,具有一第一端與一第二端,其中該第二端耦接至該第二電性端; 一第二電容,具有一第一端與一第二端,其中該第一端耦接至該第五電性端,且該第二端耦接至該第一電性端與該第一驅動電壓之間的一第一共接點; 一第三電容,具有一第一端與一第二端,其中該第一端耦接至該第三控制端,且該第二端耦接至該第二電容的該第二端; 一第一開關單元,具有二控制端、一第一端、一第二端、以及一第三端,其中,該二控制端分別耦接一第一閘極控制信號與一第二閘極控制信號,該第一端耦接一參考電壓,該第二端耦接該第一電容的該第一端,且該第三端耦接一顯示數據電壓; 一第二開關單元,具有一控制端、一第一端和一第二端,其中,該控制端耦接一第三閘極控制信號,該第一端耦接至該第三控制端與該第三電容的該第一端之間的一第二共接點,且該第二端耦接至該第四電性端;以及 一第三開關單元,具有一控制端、一第一端和一第二端,其中,該控制端耦接一第四閘極控制信號,該第一端耦接至該第三電性端與該OLED元件之間的一第三共接點,且該第二端耦接一初始化電壓。
- 如請求項1所述之畫素電路,其中,該數據驅動單元包括: 一第一TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端作為所述數據驅動單元的該第三控制端; 一第二TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中,該閘極端和該第一元件電性端分別作為所述數據驅動單元的該第一控制端與該第一電性端,且該第二電性端耦接至該第一TFT元件的該第一元件電性端;以及 一第三TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中,該閘極端和該第二元件電性端分別作為所述數據驅動單元的該第二控制端與該第三電性端,且該第一電性端耦接至該第一TFT元件的該第二元件電性端。
- 如請求項2所述之畫素電路,其中,該第一開關單元包括: 一第四TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端和該第一元件電性端分別作為所述該第一開關單元的一個控制端和該第一端;以及 一第五TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端和該第二元件電性端分別作為所述該第一開關單元的另一個控制端和該第三端; 其中,該第四TFT元件的該第二元件電性端和該第五TFT元件的該第一元件電性端同時耦接至該第一電容的該第一端。
- 如請求項3所述之畫素電路,其中,該第二開關單元包括: 一第六TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,分別作為該第二開關單元的該控制端、該第一端和該第二端。
- 如請求項4所述之畫素電路,其中,該第三開關單元包括: 一第七TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,分別作為該第三開關單元的該控制端、該第一端和該第二端。
- 一種OLED顯示裝置,其包括一顯示驅動電路和一OLED顯示面板,其中該OLED顯示面板包括M×N個畫素單元,且各所述畫素單元由一個畫素電路和一個OLED元件所組成;其特徵在於,所述畫素電路包括: 一數據驅動單元,具有一第一電性端、一第一控制端、一第二電性端、一第二控制端、一第三電性端、一第四電性端、一第三控制端、以及一第五電性端;其中,該第一電性端耦接一第一驅動電壓,該第二控制端耦接一第一發光調控信號,該第一控制端耦接一第二發光調控信號,且該第三電性端用以耦接至一OLED元件; 一第一電容,具有一第一端與一第二端,其中該第二端耦接至該第二電性端; 一第二電容,具有一第一端與一第二端,其中該第一端耦接至該第五電性端,且該第二端耦接至該第一電性端與該第一驅動電壓之間的一第一共接點; 一第三電容,具有一第一端與一第二端,其中該第一端耦接至該第三控制端,且該第二端耦接至該第二電容的該第二端; 一第一開關單元,具有二控制端、一第一端、一第二端、以及一第三端,其中,該二控制端分別耦接一第一閘極控制信號與一第二閘極控制信號,該第一端耦接一參考電壓,該第二端耦接該第一電容的該第一端,且該第三端耦接一顯示數據電壓; 一第二開關單元,具有一控制端、一第一端和一第二端,其中,該控制端耦接一第三閘極控制信號,該第一端耦接至該第三控制端與該第三電容的該第一端之間的一第二共接點,且該第二端耦接至該第四電性端;以及 一第三開關單元,具有一控制端、一第一端和一第二端,其中,該控制端耦接一第四閘極控制信號,該第一端耦接至該第三電性端與該OLED元件之間的一第三共接點,且該第二端耦接一初始化電壓。
- 如請求項6所述之OLED顯示裝置,其中,該數據驅動單元包括: 一第一TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端作為所述數據驅動單元的該第三控制端; 一第二TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中,該閘極端和該第一元件電性端分別作為所述數據驅動單元的該第一控制端與該第一電性端,且該第二電性端耦接至該第一TFT元件的該第一元件電性端;以及 一第三TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中,該閘極端和該第二元件電性端分別作為所述數據驅動單元的該第二控制端與該第三電性端,且該第一電性端耦接至該第一TFT元件的該第二元件電性端。
- 如請求項7所述之OLED顯示裝置,其中,該第一開關單元包括: 一第四TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端和該第一元件電性端分別作為所述該第一開關單元的一個控制端和該第一端;以及 一第五TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,其中該閘極端和該第二元件電性端分別作為所述該第一開關單元的另一個控制端和該第三端; 其中,該第四TFT元件的該第二元件電性端和該第五TFT元件的該第一元件電性端同時耦接至該第一電容該第一端。
- 如請求項8所述之OLED顯示裝置,其中,該第二開關單元包括: 一第六TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,分別作為該第二開關單元的該控制端、該第一端和該第二端。
- 如請求項9所述之OLED顯示裝置,其中,該第三開關單元包括: 一第七TFT元件,其具有一閘極端、一第一元件電性端與一第二元件電性端,分別作為該第三開關單元的該控制端、該第一端和該第二端。
- 一種資訊處理裝置,其特徵在於,具有至少一個如請求項6至請求項10中任一項所述之OLED顯示裝置。
Publications (1)
Publication Number | Publication Date |
---|---|
TWI843609B true TWI843609B (zh) | 2024-05-21 |
Family
ID=
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20230052846A1 (en) | 2020-09-28 | 2023-02-16 | Boe Technology Group Co., Ltd. | Pixel circuit, pixel driving method, display panel and display device |
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20230052846A1 (en) | 2020-09-28 | 2023-02-16 | Boe Technology Group Co., Ltd. | Pixel circuit, pixel driving method, display panel and display device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108470539B (zh) | 一种像素电路及其驱动方法、显示面板和显示装置 | |
US10192485B2 (en) | Pixel compensation circuit and AMOLED display device | |
WO2016074359A1 (zh) | 像素电路、有机电致发光显示面板、显示装置及其驱动方法 | |
CN108492770B (zh) | 一种像素补偿电路、其驱动方法及显示面板、显示装置 | |
WO2015188532A1 (zh) | 像素驱动电路、驱动方法、阵列基板及显示装置 | |
JP2023522803A (ja) | シフトレジスタ回路及びその駆動方法、ゲート駆動回路、表示装置 | |
WO2015188533A1 (zh) | 像素驱动电路、驱动方法、阵列基板及显示装置 | |
WO2022226951A1 (zh) | 像素电路及其驱动方法、显示装置 | |
CN109087609A (zh) | 像素电路及其驱动方法、显示基板、显示装置 | |
WO2019109673A1 (zh) | 像素电路及其驱动方法、显示面板和显示设备 | |
JP2019527844A (ja) | 電子回路及び駆動方法、表示パネル、並びに表示装置 | |
WO2019205671A1 (zh) | 像素电路及其驱动方法、显示面板和显示设备 | |
US20180005570A1 (en) | Pixel circuit, driving method for the pixel circuit, display panel, and display device | |
CN108877668B (zh) | 一种像素电路、其驱动方法及显示面板 | |
WO2020199404A1 (zh) | 一种像素驱动电路、驱动方法和显示面板 | |
WO2022022146A1 (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
WO2019047701A1 (zh) | 像素电路及其驱动方法、显示装置 | |
CN106940983A (zh) | 像素电路及其驱动方法、显示装置 | |
WO2021174675A1 (zh) | Goa电路、tft基板、显示装置及电子设备 | |
US11164533B2 (en) | Display device | |
WO2023231742A9 (zh) | 像素驱动电路及其驱动方法、显示面板、显示装置 | |
TWI722479B (zh) | 畫素電路與畫素驅動方法 | |
TWI843609B (zh) | 畫素電路、oled顯示裝置及資訊處理裝置 | |
TWI685833B (zh) | 畫素電路 | |
TWI847770B (zh) | 畫素電路、oled顯示裝置及資訊處理裝置 |