TW202328935A - 電路系統 - Google Patents

電路系統 Download PDF

Info

Publication number
TW202328935A
TW202328935A TW111100894A TW111100894A TW202328935A TW 202328935 A TW202328935 A TW 202328935A TW 111100894 A TW111100894 A TW 111100894A TW 111100894 A TW111100894 A TW 111100894A TW 202328935 A TW202328935 A TW 202328935A
Authority
TW
Taiwan
Prior art keywords
mode
circuit
circuit system
multiplexer
mode switching
Prior art date
Application number
TW111100894A
Other languages
English (en)
Other versions
TWI792841B (zh
Inventor
林品宏
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW111100894A priority Critical patent/TWI792841B/zh
Priority to US17/992,863 priority patent/US20230221788A1/en
Application granted granted Critical
Publication of TWI792841B publication Critical patent/TWI792841B/zh
Publication of TW202328935A publication Critical patent/TW202328935A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3265Power saving in display device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Circuits Of Receivers In General (AREA)
  • Electrophonic Musical Instruments (AREA)

Abstract

本發明揭露了一種電路系統,其包含有一多模式切換多工器、一控制電路以及一接收器。該多模式切換多工器用以接收來自一韌體的多個模式設定,並自該多個模式設定中選擇其一來作為一輸出模式設定;該控制電路用以產生一模式切換訊號以控制該多模式切換多工器,且該接收器用以根據該輸出模式設定來設定其內部元件。

Description

電路系統
本發明係有關於一種快速切換模式的技術。
在顯示接口(DisplayPort,DP)的相關規格中,提出了一種進階連接電源管理(Advanced Link Power Management,ALPM),其要求顯示裝置要能夠快速地離開睡眠模式以進入後續的模式。由於上述模式涉及了硬體元件的控制,且不同模式在元件控制上需要有不同的設定,故一般來說都是在決定要切換至不同的模式後,透過韌體將對應至不同模式的控制訊號傳送至接收器以控制其中的元件。然而,上述透過韌體來進行處理的方式相當耗時,故會影響到模式切換的速度。
因此,本發明的目的之一在於提出一種電路系統,其可以進行快速模式切換,以解決先前技術中所述的問題。
在本發明的一個實施例中,揭露了一種電路系統,其包含有一多模式切換多工器、一控制電路以及一接收器。該多模式切換多工器用以接收來自一韌體的多個模式設定,並自該多個模式設定中選擇其一來作為一輸出模式設定;該控制電路用以產生一模式切換訊號以控制該多模式切換多工器,且該接收器用以根據該輸出模式設定來設定其內部元件。
第1圖為根據本發明一實施例之一的電路系統100的示意圖。如第1圖所示,電路系統100包含了一接收器110、一偵測電路120、一控制電路130、一多模式切換多工器140、一微處理器150以及一儲存元件160,其中儲存元件160包含了一程式碼162。在本實施例中,電路系統100係設置於一顯示器的接收端,且電路系統100支援顯示接口(DP)標準,且電路系統100可用來接收DP訊號並進行後續的處理。
電路系統100可以操作在多種不同的模式,且在不同的模式下,接收器110會具有不同的設定。在本實施例中,電路系統100係可以操作在三個不同的模式,而在電路系統100操作於一第一模式時,接收器110會使用模式設定S1來進行內部元件的設定,當電路系統100操作於一第二模式時,接收器110會使用模式設定S2來進行內部元件的設定,而當電路系統100操作於一第三模式時,接收器110會使用模式設定S3來進行內部元件的設定,其中模式設定S1、S2、S3中每一者係包含多個不同的控制位元/訊號。為了使得在模式切換時接收器110可以快速地取得所需要的模式設定S1/S2/S3來進行內部元件的設定,本實施例的微處理器150在執行程式碼162(亦即,韌體,或稱為軟體)後會產生三個模式設定S1、S2、S3至多模式切換多工器140,且三個模式設定S1、S2、S3會被寫入至多模式切換多工器140的輸入端,而當電路系統100需要進行模式切換時,控制電路130會產生模式切換訊號Vc1、Vc2至多模式切換多工器140,以使得多模式切換多工器140直接將模式設定S1、S2、S3中的其一作為一輸出模式設定SC,以供接收器110使用。
在本實施例中,由於韌體係直接將三個模式設定S1、S2、S3寫入至多模式切換多工器140的輸入端,且在電路系統100操作的過程中三個模式設定S1、S2、S3會持續存在於多模式切換多工器140的輸入端,因此,當電路系統100需要切換至不同模式時(例如,由第一模式切換至第二模式),控制電路130可以產生模式切換訊號Vc1、Vc2以直接控制多模式切換多工器140輸出不同的模式設定,而不需要微處理器150另外根據模式切換而輸出不同的模式設定。如上所述,由於本實施例在模式切換時輸出不同模式設定S1/S2/S3的操作只需要透過硬體電路便可以完成,而不需要韌體的介入來進行設定,因此,可以達到快速切換模式的目的。
在一實施例中,電路系統100係設置於一顯示器,而當顯示器開機且電路系統100上電時,微處理器150便會將模式設定S1、S2、S3寫入至多模式切換多工器140的輸入端,即使當時電路系統100還不需要操作在上述的第一模式、第二模式與第三模式,以使得在電路系統100的後續操作中,微處理器150不需要再花時間將模式設定S1、S2、S3寫入至多模式切換多工器140。
第2圖為根據本發明一實施例之多模式切換多工器140及對應的時序圖。如第2圖所示,多模式切換多工器140包含了多工器210、220,其中多工器210接收模式設定S1、S2,並根據模式切換訊號Vc1以自模式設定S1、S2中選擇其一來進行輸出;多工器220接收模式設定S3以及多工器210的輸出 並根據模式切換訊號Vc2以自模式設定S3與多工器210的輸出中選擇其一來進行輸出。舉例來說,當模式切換訊號Vc1、Vc2均為低電壓準位時,多模式切換多工器140選擇模式設定S1來作為輸出模式設定SC;當模式切換訊號Vc1、Vc2分別為高電壓準位與低電壓準位時,多模式切換多工器140選擇模式設定S2來作為輸出模式設定SC;以及當模式切換訊號Vc2為高電壓準位時,多模式切換多工器140選擇模式設定S3來作為輸出模式設定SC。需注意的是,模式切換訊號Vc1、Vc2與所對應的模式設定僅是作為範例說明,而非是本發明的限制。
在一實施例中,上述電路系統100的第一模式、第二模式以及第三模式分別是睡眠模式、喚醒模式以及接收模式,且第1、2圖所示的模式設定S1、S2、S3分別對應至睡眠模式、喚醒模式以及接收模式。具體來說,關於電路系統100進入睡眠模式,位於系統電路100外的傳送端會傳送帶有睡眠資訊的資料至接收器110,而接收器110再將所接收到的資料傳送至控制電路130進行解讀,而若是控制電路130判斷所接收到的資料指示要進入睡眠模式,控制電路130便會將模式切換訊號Vc1、Vc2輸出至多模式切換多工器140以選擇模式設定S1來作為輸出模式設定SC,以供設定接收器110。
第3圖為電路系統100操作於睡眠模式時接收器110內之元件操作的示意圖。如第3圖所示,接收器110包含了一開關SW1、一等化器(equalizer)310、一類比數位轉換器320、一處理電路330、一時脈產生電路340以及一偏壓產生電路350。在模式設定S1的控制下,等化器310、類比數位轉換器320、處理電路330以及時脈產生電路340係停止操作,而由於偏壓產生電路350在上電或是被喚醒後需要較久的時間才能產生穩定的偏壓,故偏壓產生電路350在睡眠模式下仍會產生偏壓至等化器310、類比數位轉換器320以及時脈產生電路340。
此外,在電路系統100操作於睡眠模式時,第1圖的偵測電路120、控制電路130以及多模式切換多工器140仍會正常運作,以確保可以接收到後續的喚醒訊號並進行模式切換。
接著,當需要將電路系統100喚醒時,位於系統電路100外的傳送端會傳送一喚醒訊號,例如一低頻週期訊號(Low Frequency Periodic Signaling,LFPS),而偵測電路120會偵測此喚醒訊號並產生偵測結果至控制電路130以進行判斷,當控制電路130判斷出喚醒訊號,控制電路130便會將模式切換訊號Vc1、Vc2輸出至多模式切換多工器140以選擇模式設定S2來作為輸出模式設定SC,以供設定接收器110。
第4圖為電路系統100操作於喚醒模式時接收器110內之元件操作的示意圖。如第4圖所示,在模式設定S2的控制下,等化器310與類比數位轉換器320開始運作以建立偏壓與操作點,時脈產生電路340切換為鎖相迴路(Phase-Locked Loop,PLL)模式,以將時脈訊號振盪到所需要的頻率附近,以供類比數位轉換器320。在喚醒模式下,接收器110仍未接收到來自外部的影音資料。
接著,在電路系統100進入喚醒模式後的一段時間,電路系統100便準備進入接收模式,此時控制電路130便會將模式切換訊號Vc1、Vc2輸出至多模式切換多工器140以選擇模式設定S3來作為輸出模式設定SC,以供設定接收器110。第5圖為電路系統100操作於接收模式時接收器110內之元件操作的示意圖。如第5圖所示,在模式設定S3的控制下,時脈產生電路340操作於時脈與資料回復(Clock and Data Recovery Circuit,CDR)模式,而此時接收器110開始正常運作以接收來自外部的影音資料。具體來說,等化器310接收來自外部的一輸入訊號(影音訊號)以產生一等化後訊號,類比數位轉換器320對該等化後訊號進行類比數位轉換操作以產生一數位訊號至處理電路330,而處理電路330可以將所接收到的該數位訊號進行處理以傳送至控制電路130或是其他的影音處理電路進行後續的處理,且處理電路330亦將所接收到的該數位訊號傳送至時脈產生電路340以供產生時脈訊號。
如上所述,透過本實施例之電路系統100的設計,可以使得電路系統100在需要切換至睡眠模式、喚醒模式以及接收模式時可以快速地進行切換,以解決先前技術中需要韌體介入設定而造成延遲的問題。
在本實施例中,控制電路130可以是數位電路,且多模式切換多工器140可以是類比電路。然而,在其他的實施例中,控制電路130與多模式切換多工器140可以都使用數位電路來實現。
簡要歸納本發明,在本發明之電路系統中,透過使用多模式切換多工器在上電時便接收來自韌體的多個模式設定,在後續進行模式切換時,可以只透過硬體的處理便產生適當的模式設定至接收器以進行元件設定,而不需要涉及韌體的控制,因此可以達到快速切換模式的目的。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:電路系統 110:接收器 120:偵測電路 130:控制電路 140:多模式切換多工器 150:微處理器 160:儲存元件 162:程式碼 Vc1, Vc2:模式切換訊號 S1, S2, S3:模式設定 SC:輸出模式設定 210, 220:多工器 310:等化器 320:類比數位轉換器 330:處理電路 340:時脈產生電路 350:偏壓產生電路 SW1:開關
第1圖為根據本發明一實施例之一的電路系統的示意圖。 第2圖為根據本發明一實施例之多模式切換多工器及對應的時序圖。 第3圖為電路系統操作於睡眠模式時接收器內之元件操作的示意圖。 第4圖為電路系統操作於喚醒模式時接收器內之元件操作的示意圖。 第5圖為電路系統操作於接收模式時接收器內之元件操作的示意圖。
100:電路系統
110:接收器
120:偵測電路
130:控制電路
140:多模式切換多工器
150:微處理器
160:儲存元件
162:程式碼
Vc1,Vc2:模式切換訊號
S1,S2,S3:模式設定
SC:輸出模式設定

Claims (10)

  1. 一種電路系統,包含有: 一多模式切換多工器,用以接收來自一韌體的多個模式設定,並自該多個模式設定中選擇其一來作為一輸出模式設定; 一控制電路,用以產生一模式切換訊號以控制該多模式切換多工器;以及 一接收器,用以根據該輸出模式設定來設定其內部元件。
  2. 如申請專利範圍第1項所述之電路系統,其中該多模式切換多工器接收來自該韌體的該多個模式設定,且該多個模式設定係寫入至該多模式切換多工器的接收端。
  3. 如申請專利範圍第2項所述之電路系統,其中該多模式切換多工器係在該電路系統上電時便接收來自該韌體的該多個模式設定。
  4. 如申請專利範圍第2項所述之電路系統,其中在該多個模式設定寫入至該多模式切換多工器的接收端後,當該電路系統需要進行模式切換時,該多模式切換多工器並不會重新自該韌體接收該多個模式設定。
  5. 如申請專利範圍第2項所述之電路系統,其中該控制電路為數位電路,該多模式切換多工器為數位電路或是類比電路,且該控制電路產生該模式切換訊號以控制該多模式切換多工器產生該輸出模式設定的過程中不涉及該韌體的控制。
  6. 如申請專利範圍第1項所述之電路系統,其中該多個模式設定包含了一第一模式設定、一第二模式設定以及一第三模式設定,該控制電路係產生一第一模式切換訊號以及一第二模式切換訊號以控制該多模式切換多工器;以及該多模式切換多工器包含有: 一第一多工器,用以接收該第一模式設定以及一第二模式設定,並根據第一模式切換訊號以該自該第一模式設定以及該第二模式設定中選擇其一來作為該第一多工器的輸出;以及 一第二多工器,用以接收該第三模式設定以及該第一多工器的輸出,並根據第二模式切換訊號以該自該第三模式設定以及該第一多工器的輸出中選擇其一來作為該輸出模式設定。
  7. 如申請專利範圍第1項所述之電路系統,其中該電路系統係可操作在一睡眠模式、一喚醒模式以及一接收模式,該多個模式設定包含了對應於該睡眠模式的一第一模式設定、對應於該喚醒模式的一第二模式設定、以及對應於該接收模式的一第三模式設定。
  8. 如申請專利範圍第7項所述之電路系統,另包含有: 一偵測電路; 其中當該接收器接收到一輸入訊號,且該控制電路判斷該輸入訊號指示該睡眠模式時,該電路系統操作於該睡眠模式,且該控制電路產生該模式切換訊號以控制該多模式切換多工器選擇該第一模式設定來作為該輸出模式設定,以設定該接收器;當該電路系統操作於該睡眠模式,且該偵測電路接收到一喚醒訊號時,該電路系統切換至該喚醒模式,且該控制電路產生該模式切換訊號以控制該多模式切換多工器選擇該第二模式設定來作為該輸出模式設定,以設定該接收器;以及在該電路系統操作於該喚醒模式後的一段時間,該電路系統切換至該接收模式,且該控制電路產生該模式切換訊號以控制該多模式切換多工器選擇該第三模式設定來作為該輸出模式設定,以設定該接收器。
  9. 如申請專利範圍第8項所述之電路系統,其中該接收器包含了一等化器、一類比數位轉換器以及一時脈產生電路;當該電路系統操作於該睡眠模式時,該接收器根據該第一模式設定以關閉該等化器、該類比數位轉換器以及該時脈產生電路;當該電路系統操作於該喚醒模式時,該接收器根據該第二模式設定以開啟該等化器、該類比數位轉換器以及該時脈產生電路,且該時脈產生電路係操作在一鎖相迴路模式;以及當該電路系統操作於該接收模式時,該時脈產生電路係操作在一時脈與資料回復模式。
  10. 如申請專利範圍第1項所述之電路系統,其中該電路系統支援顯示接口(DisplayPort,DP)標準。
TW111100894A 2022-01-10 2022-01-10 電路系統 TWI792841B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW111100894A TWI792841B (zh) 2022-01-10 2022-01-10 電路系統
US17/992,863 US20230221788A1 (en) 2022-01-10 2022-11-22 Circuitry that can perform fast mode switching

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111100894A TWI792841B (zh) 2022-01-10 2022-01-10 電路系統

Publications (2)

Publication Number Publication Date
TWI792841B TWI792841B (zh) 2023-02-11
TW202328935A true TW202328935A (zh) 2023-07-16

Family

ID=86689089

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111100894A TWI792841B (zh) 2022-01-10 2022-01-10 電路系統

Country Status (2)

Country Link
US (1) US20230221788A1 (zh)
TW (1) TWI792841B (zh)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8842081B2 (en) * 2011-01-13 2014-09-23 Synaptics Incorporated Integrated display and touch system with displayport/embedded displayport interface
TWI579701B (zh) * 2015-12-28 2017-04-21 慧榮科技股份有限公司 傳輸控制裝置
US10025732B2 (en) * 2016-10-01 2018-07-17 Intel Corporation Preserving deterministic early valid across a clock domain crossing
TWI693513B (zh) * 2018-09-26 2020-05-11 神雲科技股份有限公司 伺服器系統及其省電方法
US10498523B1 (en) * 2018-10-25 2019-12-03 Diodes Incorporated Multipath clock and data recovery
CN110418100B (zh) * 2019-08-01 2021-05-14 明基智能科技(上海)有限公司 视频会议系统及其传送端装置
TWI748366B (zh) * 2020-03-09 2021-12-01 慧榮科技股份有限公司 電子裝置及相關的控制方法

Also Published As

Publication number Publication date
US20230221788A1 (en) 2023-07-13
TWI792841B (zh) 2023-02-11

Similar Documents

Publication Publication Date Title
KR101861770B1 (ko) 이미지 프로세싱 회로 및 이미지 프로세싱 방법
US7574638B2 (en) Semiconductor device tested using minimum pins and methods of testing the same
US20080025116A1 (en) System and method for capturing data signals using a data strobe signal
US20060153326A1 (en) Serial data communication apparatus and methods of using a single line
US20050270073A1 (en) Glitch-free clock switching apparatus
US20110133793A1 (en) Clock divider with seamless clock frequency change
US7586356B1 (en) Glitch free clock multiplexer that uses a delay element to detect a transition-free period in a clock signal
TWI792841B (zh) 電路系統
KR102423645B1 (ko) 신호 송수신 장치, 상태 정보 신호를 수신하는 소스 드라이버 및 그것을 포함하는 표시 장치
US6664859B1 (en) State machine based phase-lock-loop for USB clock recovery
US20200162064A1 (en) Debounce circuit using d flip-flops
US10866612B1 (en) Glitch free clock switching circuit
JP2018137694A (ja) 半導体装置及びデータ同期方法
TW202010262A (zh) 同步鏡延遲電路和同步鏡延遲操作方法
CN116483189A (zh) 电路系统
US6710668B1 (en) Glitchless wide-range oscillator, and method therefor
JP4248074B2 (ja) 動作タイミング制御機能を有するシステム
US20040247065A1 (en) Method and device for synchronisation of data transmission between tow circuits
JP3368572B2 (ja) 周期発生装置
US6825705B2 (en) Clock signal generation circuit and audio data processing apparatus
CN220210429U (zh) 一种vga内外同步信号切换电路
JP2000124791A (ja) バッファ回路
CN109842374B (zh) 限幅高频振荡电路及振荡信号产生方法
JPH11355258A (ja) 位相調整回路
CN116149735A (zh) 操作系统及控制方法