TW202301354A - 記憶胞及具有其之3d記憶體裝置 - Google Patents

記憶胞及具有其之3d記憶體裝置 Download PDF

Info

Publication number
TW202301354A
TW202301354A TW110128930A TW110128930A TW202301354A TW 202301354 A TW202301354 A TW 202301354A TW 110128930 A TW110128930 A TW 110128930A TW 110128930 A TW110128930 A TW 110128930A TW 202301354 A TW202301354 A TW 202301354A
Authority
TW
Taiwan
Prior art keywords
layer
conformal layer
conformal
memory
package
Prior art date
Application number
TW110128930A
Other languages
English (en)
Other versions
TWI769041B (zh
Inventor
楊志祥
龍翔瀾
簡維志
鄭政瑋
馬修 布萊斯凱
Original Assignee
旺宏電子股份有限公司
美商國際商業機器股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 旺宏電子股份有限公司, 美商國際商業機器股份有限公司 filed Critical 旺宏電子股份有限公司
Application granted granted Critical
Publication of TWI769041B publication Critical patent/TWI769041B/zh
Publication of TW202301354A publication Critical patent/TW202301354A/zh

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/861Thermal details
    • H10N70/8616Thermal insulation means
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/308Oxynitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • C23C16/403Oxides of aluminium, magnesium or beryllium
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • H10B63/24Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes of the Ovonic threshold switching type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/231Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • C23C16/345Silicon nitride
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • C23C16/401Oxides containing silicon

Abstract

一種記憶胞,形成在第一電極與第二電極之間的柱體結構中,包含疊層封裝結構。在一示例中,該柱體包含電性串聯於第一電極與第二電極之間的雙向定限開關材料的一主體、複數個碳系中間層、複數個金屬層、和相變化記憶體材料的一主體。疊層封裝結構環繞該柱體。疊層介電封裝結構包括至少三個共形層,包含一第一層材料、不同於第一層材料之一第二層材料的一第二共形層、和不同於第二層材料之一第三層材料的一第三共形層。

Description

記憶胞及具有其之3D記憶體裝置
在此敘述的技術是關於積體電路記憶體技術,包含在3D交點架構中使用含相變化材料之可程式電阻記憶體材料的技術、和製造這類裝置的方法。
已提出使用相變化材料和其他可程式電阻材料的三維(3D)記憶體技術,以改善資料儲存密度和減少成本。例如,Lung的美國專利案第6,579,760號,名稱為“SELF-ALIGNED, PROGRAMMABLE PHASE CHANGE MEMORY”,公告於2003年6月17日。
相變化材料,像是硫屬化物系(chalcogenide-based)材料和類似材料,能夠藉由施加適合在積體電路中實現之位準的電流而引起相變化。相變化材料中的一般非晶態通常具有電阻率高於一般結晶態的特色,並且能夠立即讀出電阻率的不同以指出資料。
從非晶到結晶相的改變一般是較低的電流操作。從結晶到非晶的改變,在此稱為重設,一般是較高的電流操作,其能夠包含短的高電流密度脈衝以熔化或破壞結晶結構,之後相變材料快速冷卻,驟冷(quenching)相變化製程並允許至少一部分的相變化結構穩定在非晶相中。
所期望的是將用於引起相變化材料從結晶態到非晶相的轉變的重設電流最小化。為了更有效地加熱相變化材料的主動區以引起相變化,已使用技術來熱隔離相變化記憶胞中的主動區。熱隔離傾向於將引起相變化所需的電阻加熱限制在主動區,並傾向於減少周圍材料的熱循環。因此,熱隔離能夠幫助減少所需功率和提高操作速度。並且,熱隔離可以改善記憶體中的記憶胞的耐久性。
所期望的是提供一種記憶體結構,其可以易於製造高密度結構,能夠以高速和低功率操作,並具有耐久性。
所敘述的是一種記憶胞技術,其包含用於熱隔離的疊層封裝結構(laminated encapsulation structure)。敘述的一實施例包含:一第一電極和一第二電極;複數個材料的一堆疊,具有一側壁,電性串聯於第一電極與第二電極之間,並包含可程式電阻記憶體材料的一層。疊層封裝結構環繞堆疊。疊層封裝結構包括:一第一材料的一第一共形層,其能夠藉由原子層沉積(atomic layer deposition, ALD)形成在堆疊的側壁上;一第二材料的一第二共形層,其能夠藉由不同於第一材料的原子層沉積(ALD)形成,接觸第一共形層;以及一第三材料的一第三共形層,其能夠藉由不同於第二材料的原子層沉積(ALD)形成,接觸第二共形層。第一共形層能夠在疊層封裝的後續層的形成期間充當保護層,且是一種從用於形成第二共形層的製程保護形成記憶胞的材料堆疊的手段。在一些實施例中,第一共形層是氮化矽,或所沉積的另一種化合物,不包含氧。在一些實施例中,第一共形層是藉由ALD沉積的化合物。在一些實施例中,第一共形層實質上比第二共形層和第三共形層中的每一者更厚,這是因為其實質上的厚度能夠保護記憶胞堆疊。作為在此使用的術語,共形層是與在其上形成它的下方的層的輪廓相符的層,並在一些實施例中能夠在其大部分區域具有實質上均勻的厚度,使得下方的層的輪廓大部分保留在共形層的表面上。
所敘述的是一種記憶胞,具有一柱體結構,位在一第一電極與一第二電極之間。在一示例中,該柱體包含電性串聯於第一電極與第二電極之間的雙向定限開關材料的一主體、一或更多個碳系中間層、和相變化記憶體材料的一主體。在一些實施例中,一側壁間隔物或一側壁介電層能夠設置在柱體中,位於相變化材料的主體的側面上。疊層封裝結構環繞柱體。疊層封裝結構包括:一第一層材料的一第一共形層,相鄰於相變化記憶體材料(或側壁間隔物或側壁介電質);不同於第一層材料之一第二層材料的一第二共形層,接觸第一共形層;以及不同於第二層材料之一第三層材料的一第三共形層,接觸第二共形層。在這些實施例中,疊層封裝結構包括:氮化矽(或其他不含氧材料)的一第一共形層,位在柱體的一側壁上;不同於第一共形層的材料之一第二層材料的一第二共形層,接觸第一共形層;以及一第三共形層,接觸第二共形層。用於第二共形層的材料的示例,能夠是氧化矽、氧化鋁、碳化矽、氧氮化矽等等。用於第三共形層的材料的示例,能夠是氮化矽、氧化矽、氧化鋁、碳化矽、氧氮化矽等等。第一共形層能夠比第二共形層和第三共形層更厚。
所敘述的是複數個實施例,其中記憶胞包含電性串聯的雙向定限開關材料的一層、一或更多個碳系層、和相變化記憶體材料的一主體。在這些實施例中,疊層封裝結構包括:氮化矽的一第一共形層,位在記憶胞的一側壁上;氧化矽之一第二層材料的一第二共形層,接觸第一共形層;以及氮化矽的一第三共形層,接觸第二共形層。
所敘述的是一種積體電路記憶體和一種記憶體結構,包含在一第一方向延伸的複數個第一導體的一層、交替地在一第二方向延伸的複數個第二導體的一層、和設置在第一導體與第二導體之交點的複數個記憶胞的一陣列。在陣列中之對應交點的各個記憶胞包括電性串聯的雙向定限開關材料的一層、一或更多個碳系層、和相變化記憶體材料的一主體。如上所述,使用疊層封裝。
本發明的其他方面和優點,能夠藉由檢閱接下來的圖式、實施方式和申請專利範圍而領會。
本發明實施例的詳細敘述,是參照第1~10圖而提供。
第1圖繪示一記憶胞,其包括配置在一第一導體111與一第二導體112之間的複數個材料的一柱體。該柱體包括複數個材料的一堆疊,該堆疊具有一側壁,例如圓柱形側壁或棱柱形側壁,並包含可程式電阻記憶體材料的一層。第一導體111能夠配置成用於連接到解碼電壓驅動器的字元線,第二導體112能夠配置成用於連接到感測放大器的位元線。柱體形成一記憶胞,其包含設置在第一導體111與第二導體112之間的一記憶體元件和一開關元件。在這個示例中,柱體在第一導體111與第二導體112之間包含串聯的一第一中間層117、充當記憶體元件的一相變化記憶體材料層116、一第二中間層115、充當開關元件的一雙向定限開關(ovonic threshold switch, OTS)材料層114、和一第三中間層113。中間層能夠充當材料之間的阻障層。中間層能夠充當材料之間的黏著層。中間層能夠充當材料之間的加熱層(heater layer)。柱體材料配置成使得記憶體元件和開關元件電性串聯於第一導體111與第二導體112之間。
在另一示例中,開關元件和記憶體元件顛倒,使得記憶體元件更接近第二導體112。
疊層封裝結構120包括複數個不同材料的疊置層。在有利的實施例中,疊層封裝結構120中的所有疊置層都是藉由包含連續自限制反應的連續ALD製程形成的原子層沉積(ALD)材料。在一些實施例中,疊層封裝結構120中的一或更多個疊置層是藉由ALD形成的ALD材料。ALD在高深寬比結構上提供卓越的共形性(conformality)、埃級的厚度控制、和可調的膜成分。ALD封裝結構的疊置層包含一第一層,位在柱體的側壁上。於在此敘述的示例中,第一層是因為它不包含氧、或因為用於形成第一層的自限制反應不包含可能與柱體的材料發生不良反應的氧源如氧電漿或臭氧而選擇的材料。在一示例中,ALD封裝結構的第一層包括氮化矽。疊層封裝結構的更多結構細節敘述於下。
雖然並未繪示,但柱體是由適合的介電材料所環繞,例如在其中採用所述記憶胞的記憶體裝置的製造中所使用的適合的層間介電質或介電填充材料。
相變化材料層116能夠包括硫屬化物系材料,例如摻雜氧化矽或氮化矽的Ge 1Sb xTe 1(x是1至6)、摻雜氧化矽或氮化矽的Ge 2Sb 2Te y(y是5或6)、摻雜氧化矽或氮化矽的Ge 2Sb zTe 5(z是3或4)。其他示例的材料,包含摻雜氧化矽或氮化矽的各種化學計量的鎵(Ga)、銻(Sb)和碲(Te)。
在一些實施例中,記憶體材料層能夠包括可程式電阻材料,像是用於電阻式隨機存取記憶體的金屬氧化物、用在磁阻式隨機存取記憶體中的磁性材料、或用在鐵電式隨機存取記憶體中的鐵電材料。
形成開關元件的層114能夠包括用於作為雙向定限開關(OTS)操作而選擇的硫屬化物組合。例如,用作開關元件的OTS材料能夠是包含As、Se和Ge的化合物,並能夠摻雜選自包含In、Si、S、B、C、N、和Te的群組中的一或更多種元素。示例的OTS開關材料,能夠包含選自包括砷(As)、碲(Te)、銻(Sb)、硒(Se)、鍺(Ge)、矽(Si)、氧(O)、和氮(N)的群組中的一或更多種元素。在一示例中,開關層114能夠具有大約10 nm至大約40 nm的厚度,較佳地大約30 nm。Czubatyj等人在Electronic Materials Letters, Vol. 8, No. 2 (2012)第157-167頁的“Thin-Film Ovonic Threshold Switch: Its Operation and Application in Modern Integrated Circuits”敘述薄膜雙向定限開關(OTS)的應用和電特性。
在其他實施例中,能夠使用其他電流引導裝置,包含二極體、電晶體、穿隧介電層等等。
在一些實施例中,中間層113、115、117能夠具有相同成分。在其他實施例中,它們能夠具有根據在各側接觸它們的材料而選擇的不同成分。例如,中間層115能夠包括用以提供對於層114和層116的足夠黏著力並阻擋雜質從柱體的一層移動到相鄰層中的材料而選擇的材料或材料的組合。中間層113、115、117能夠由厚度是大約3 nm至大約30 nm,較佳地大約10 nm的導電材料構成,形成導電中間層。適合的阻障材料,包含金屬如鎢W,金屬氮化物如氮化鈦(TiN)、氮化鉭(TaN)、氮化鎢(WN)、氮化鉬(MoN)、氮化鈦矽(TiSiN)、氮化鈦鋁(TiAlN)。除了金屬氮化物之外,導電材料如碳化鈦(TiC)、碳化矽(SiC)、碳化鎢(WC),碳的晶形如石墨(C)、鈦(Ti)、鉬(Mo)、鉭(Ta)、矽化鈦(TiSi)、矽化鉑(PtSi)、矽化鉭(TaSi)、和鈦鎢(TiW),能夠用於中間層。在一些實施例中,碳系阻障材料能夠用於中間層113、115、117中的一或更多者。碳系阻障材料,能夠包含實質上純的碳、或摻雜矽或其他材料的碳。碳系阻障材料和其他阻障材料會因為曝露於在某些類型的材料特別是含氧材料的ALD中用作反應物的氧源如氧電漿或臭氧而損壞。
選擇用於第一導體111和第二導體112的材料,能夠包括各種金屬、類金屬材料、和摻雜半導體、以及其組合。第一導體111和第二導體112能夠使用一或更疊層像是鎢(W)、鋁(Al)、銅(Cu)、氮化鈦(TiN)、氮化鉭(TaN)、氮化鎢(WN)、摻雜多晶矽、矽化鈷(CoSi)、矽化鎢(WSi)、和其他材料的材料來實現。在一示例中,第一導體111和第二導體112包括包含TIN、W、和TiN的三層結構。
在第1圖的實施例中,第一導體111具有由圖案化技術如光刻所定義的寬度W1,使得它在給定製造技術和操作特性的情況下盡可能的小。同樣地,第二導體112具有由圖案化技術所定義的寬度W2,使得它盡可能的小。在第一導體111與第二導體112的交點,定義出一交點區。記憶胞柱體設置在第一導體111與第二導體112之間的交點的圓柱區內,其剖面由該交點區(W1 x W2)以及藉由第一導體和第二導體對齊的蝕刻製程所定義。
第2圖繪示一替代性的實施例,其中並未改變第1圖中的相似元件所使用的元件符號。在這個示例中,柱體在形成記憶體元件的層中作了修改。記憶體元件包含相變化材料216的一層,該層具有一側壁間隔物230,其充當環繞相變化材料216的一或更多個側面的限制襯層。在一些實施例中,側壁間隔物230徹底地環繞相變化材料216。
側壁間隔物230設置在相變化材料216與疊層封裝結構120之間。側壁間隔物230例如能夠包括導體或電阻材料。在一些實施例中,側壁間隔物230能夠包括表面活性間隔物(surfactant spacer)。能夠具有用作表面活性間隔物的足夠電阻率的一些材料,包括氮化鎢(WN)、氮化鉬(MoN)、氮化鈦矽(TiSiN)、氮化鈦鋁(TiAlN)。除了金屬氮化物之外,可以使用導電材料如碳化鈦(TiC)、碳化鎢(WC)、石墨(C)、其他碳(C)的晶形、矽化鈦(TiSix)、矽化鈷(CoSix)、矽化鎳(NiSix)、矽化鉭(TaSix)、矽化鉑(PtSix)、矽化鎢(WSix)、和鈦鎢(TiW)。
在一些實施例中,側壁間隔物230包括一介電材料,例如氮化矽或氧化矽。
在所繪示的示例中,疊層封裝結構120接觸側壁間隔物230以及層113、115、117的阻障材料。並且,在所繪示的示例中,疊層封裝結構接觸層114中的OTS材料。
第3圖繪示又一替代性的實施例,其中並未改變第1圖中的相似元件所使用的元件符號。在這個示例中,柱體藉由在記憶體材料的層316的側壁上形成原生氧化物330和在開關材料的層314的側壁上形成原生氧化物340而有所修改。原生氧化物330、340能夠包括相變化材料之元素的氧化物,例如氧化鍺,或包括OTS材料之元素的氧化物。並且,在矽包含於記憶體或開關層的實施例中,原生氧化物330、340能夠包括氧化矽。
在第1~3圖繪示的實施例中,疊層封裝結構120環繞柱體,沿著它在第一導體111與第二導體112之間的整個長度封裝柱體。在其他實施例中,封裝結構120可以只限制在相變化記憶體材料層116,或只限制在柱體的子集合層。在一些實施例中,由疊層封裝結構120封裝的柱體的子集合層至少包含相變化記憶體材料層116(或形成記憶體元件的其他層)及中間層117與中間層115中的至少一者。在另一實施例中,由疊層封裝結構120封裝的柱體的子集合層至少包含相變化記憶體材料層116(或形成記憶體元件的其他層)及層114(或形成開關元件的其他層)中的OTS材料。
第4圖繪示疊層封裝結構的一結構,該疊層封裝結構例如是第1~3圖的封裝結構120。在這個示例中,疊層封裝結構包含位在堆疊之側壁上的一第一材料的一第一共形層401、接觸第一共形層的不同於第一材料之一第二材料的一第二共形層402、和接觸第二共形層的不同於第二材料之一第三材料的一第三共形層403。第一共形層、第二共形層、和第三共形層能夠是ALD沉積材料。
第一共形層401包含氮化矽,具有5 nm至10 nm的範圍中的厚度。第二共形層402包含氧化矽,具有2 nm至5 nm的範圍中的厚度。第三共形層403包含氮化矽,具有2 nm至5 nm的範圍中的厚度。
第5圖繪示疊層封裝結構的一替代性結構,該疊層封裝結構例如是第1~3圖的封裝結構120。在這個示例中,疊層封裝結構包含位在柱體之側壁上的一第一共形層501、位在第一共形層501上的一第二共形層502、位在第二共形層502上的一第三共形層503、位在第三共形層503上的一第四共形層504、和位在第四共形層504上的一第五共形層505。第一共形層501包含ALD沉積的氮化矽,具有5 nm至10 nm的範圍中的厚度。第二共形層502包含氧化矽,具有2 nm至5 nm的範圍中的厚度。第三共形層503包含氮化矽,具有2 nm至5 nm的範圍中的厚度。第四共形層504包含氧化矽,具有2 nm至5 nm的範圍中的厚度。第五共形層505包含氮化矽,具有2 nm至5 nm的範圍中的厚度。第一共形層、第二共形層、第三共形層、第四共形層、和第五共形層能夠是ALD沉積材料。
在一些實施例中,疊層封裝結構的交替共形層能夠包含多於五個的層,如第5圖中的省略號506所指出者。
第6圖繪示一記憶胞,其包括配置在一第一導體611與一第二導體612之間的複數個材料的一柱體。該柱體包括複數個材料的一堆疊,該堆疊具有一側壁,例如圓形、橢圓形或矩形、圓柱形側壁,並包含相變化材料或其他可程式電阻記憶體材料的一層。第一導體611能夠配置成用於連接到解碼電壓驅動器的字元線,第二導體612能夠配置成用於連接到感測放大器的位元線。柱體形成一記憶胞,其包含設置在第一導體611與第二導體612之間的一記憶體元件和一開關元件。在這個示例中,柱體在第一導體611與第二導體612之間包含串聯的一第一中間層613、充當開關元件的一雙向定限開關(OTS)材料層614、一第二中間層615、充當記憶體元件的一相變化記憶體材料層616、和一第三中間層617。在這個實施例中,柱體包含層615A,位在第二中間層615與相變化記憶體材料層616之間。在這個實施例中,柱體包含層617A,位在第三中間層617與相變化記憶體材料層616之間。層615A和層617A能夠包括金屬,例如鎢或具有大於2000℃之熔點的其他金屬或金屬合金(亦即,耐火金屬),或為了與相變化記憶體材料層616相容而選擇的其他材料。層615和層617能夠是碳系材料或所沉積的純碳。柱體材料配置成使得記憶體元件和開關元件電性串聯於第一導體611與第二導體612之間。
在另一示例中,開關元件和記憶體元件顛倒,使得記憶體元件更接近第一導體611。
一疊層封裝結構設置在側壁上,並至少環繞大部分的柱體周長。疊層封裝結構包含位在堆疊之側壁上的一第一材料的一第一共形層601、接觸第一共形層的不同於第一材料之一第二材料的一第二共形層602、和接觸第二共形層的不同於第二材料之一第三材料的一第三共形層603。
第一共形層601包含氮化矽,具有5 nm至10 nm的範圍中的厚度。第二共形層602包含氧化矽,具有2 nm至5 nm的範圍中的厚度。第三共形層603包含氮化矽,具有2 nm至5 nm的範圍中的厚度。在一些實施例中,能夠使用多於三個的層,如省略號605所指出者。
在期望的實施例中,疊層封裝結構的交替層中的材料包括氮化矽和氧化矽。在其他實施例中,能夠使用不同材料,例如包含氧化鋁、碳化矽、氧氮化矽等等。所期望的是在交替層中使用的材具有導致晶格不匹配或不規則的不同原子結構,使得它們之間的介面具有抗熱傳導性。如上述提及的,選擇疊層封裝結構的第一共形層,使得它的沉積不包含能夠損壞使用於柱體中之材料如中間層之材料的反應物材料。於在此敘述的實施例中,第一共形層(401、501、601)不包含氧。或者,第一共形層(401、501、601)是不使用攜氧反應物如氧電漿或臭氧而沉積的材料。並且,於在此敘述的實施例中,第一共形層(401、501、601)具有大約5 nm至大約10 nm的厚度,在某些情況下更大,使得它在疊層封裝結構的後續層的ALD沉積期間充當保護層。並且,第一共形層能夠比上方的共形層中的每一者更厚。
發現到的是,在疊層封裝結構中多於二個的共形層能夠使得記憶胞的操作特性實質上改善。例如,類似於第1圖所示者地製造一實施例,其中記憶胞具有二層的疊層封裝結構,包括5 nm氮化矽層作為第一層和5 nm氧化矽層作為第二層,相比於記憶胞具有三層的疊層封裝結構,其包括5 nm氮化矽層作為第一層、5 nm氧化矽層作為第二層、和括5 nm氮化矽層作為第三層。所作比較測量了二層封裝記憶胞和三層封裝記憶胞的耐久循環。發現到的是,在1E7(1千萬)次循環之後,具有二層的疊層封裝的結構很可能失效(在1E7次循環之後,40個測試胞中有15個表現得好似它們短路)。然而,在1E7次循環之後,具有三層的疊層封裝的結構,39個無缺陷測試胞中有39個保持它們的記憶胞開/關特性。並且發現到的是,閾值漂移(threshold drift)在耐久循環期間減少。因此,用於相變化記憶胞的疊層封裝結構提供成具有至少三個的層,實質上沒有閾值退化,並保持記憶體閾值窗口至少1E7次循環。
第7圖是根據本揭露一些實施例的一示意性3D交點記憶體裝置。交點記憶體裝置包含位在一基板上方的複數個記憶胞的一陣列,記憶胞類似於第6圖所示者。在較佳的實施例中,裝置的多個層中的所有記憶胞都包含疊層封裝結構,如元件850所代表者,疊層封裝結構具有至少三個共形層,其能夠是ALD沉積材料,其中接觸層是相異的。並且,於在此敘述的實施例中,記憶胞柱體具有接觸柱體之側壁的第一層不包含氧的疊層封裝結構。在所提供的實施例中,疊層封裝結構能夠包括氮化矽和氧化矽的交替層,其中第一層是氮化矽。為了限制圖式的密度,只繪示出一個。
基板,能夠包含半導體基板、或其上具有電路的半導體基板。在一些實施例中,基板是後段製程(back end of line, BEOL)基板或前段製程(front end of line, FEOL)基板。複數個字元線830和831設置在下層上。複數個位元線820、821設置在中層中。複數個第二字元線810、811設置在陣列的這個部分的上層中。在這個示例中,具有第6圖之結構的記憶胞設置在位元線與字元線的交點中。並且,上層中的記憶胞與下層中的記憶胞共享位元線。
如同在第6圖,陣列中的每個記憶胞包含一存取裝置和一記憶體層。在所繪示的實施例中,記憶胞定向成使得存取裝置位於記憶體層下方。在其他實施例中,記憶胞能夠配置成使得上層具有存取裝置位於記憶體層上方,下層具有存取裝置位於記憶體層下方。
這個實施例中的存取裝置是雙向定限開關,其包含一第一電極613、一硫屬化物系選擇器層614、和一第二電極615。記憶體層包括位在第二電極615上的一第一阻障層615A、位在第一阻障層615A上的記憶體材料616如相變化材料的一層、位在記憶體材料616上的一第二阻障層617A、和位在第二阻障層上的一上電極617。
使用疊層封裝的交點陣列結構能夠以數種方式製造。用於每個層的第一個製程方案是使用微影以定義蝕刻圖案(版),並蝕刻該圖案以形成複數個第一導體830、831。然後沉積金屬間介電質,並使用化學機械研磨(chemical mechanical polishing, CMP)平坦化以曝露導體830、831。沉積記憶體堆疊,並藉由微影和蝕刻製程圖案化柱體記憶胞。在柱體蝕刻之後存在清洗製程。疊層ALD封裝是藉由如上所述的一系列ALD程序在柱體上形成,層間介電質將在隨後填充空間。當允許氣隙時,可以不需要層間介電質。用於平坦化的層間介電質CMP是用以曝露柱體記憶胞的上阻障物。複數個第二導體820、821是沉積金屬並以微影和蝕刻製程圖案化。製程能夠針對多個層重複。
另一製程方案能夠包含自對準柱體記憶胞。沉積第一導體和記憶體堆疊的材料,並進行第一線微影曝光。使用第一線蝕刻以圖案化第一導體830、831和記憶體堆疊。在第一線蝕刻之後存在清洗製程。疊層ALD封裝是藉由如上所述的一系列ALD程序在第一線圖案的側壁上形成。將層間介電質沉積到空間中,並使用CMP平坦化曝露上阻障物。將第二導體820、821的材料沉積到曝露的阻障物的頂部。形成在垂直於第一方向之另一方向的第二線微影,並將第二線蝕刻停止在第一導體830、831的頂部。柱體記憶胞是第一線圖案與第二線圖案的交點,並由第二線蝕刻產生。在第二線蝕刻之後存在清洗製程。疊層ALD封裝是藉由如上所述的一系列ALD程序在第二線圖案的側壁上形成。將層間介電質沉積到空間中,並使用CMP平坦化以曝露第二導體820、821的頂部。製程能夠針對多個層重複。
第8圖說明能夠用於如在此所述地使用ALD在記憶體柱體的側壁上形成氮化矽薄膜的製程。根據該製程,將在柱體上具有曝露之側壁的基板設置在反應室中。將載氣如惰性氣體流入腔室中,腔室具有大約250 oC的溫度。在第一時窗期間,將包括雙(第三丁基胺基)矽烷(bis(t-butylamino)silane, BTBAS)的前驅物添加到氣流,其在基板上形成膜。在第二時窗期間,將攜氮反應物如N2解離電漿添加到氣流,期間在曝露的基板上發生具有每次循環大約0.16 Å厚度的氮化矽原子層的形成。在第二時窗之後,以純載氣吹掃腔室,並重複循環。在一示例性的系統中,能夠重複大約5小時的程序,以如在此所述地在記憶體柱體的側壁上形成50 Å的氮化矽薄膜。
第9圖說明能夠用於如在此所述地使用ALD在記憶體柱體之側壁上的氮化矽層如封裝結構的第一層上形成氧化矽層薄膜的製程。根據該製程,將基板設置在反應室中。將載氣如惰性氣體流入腔室中,腔室具有大約250 oC的溫度。在第一時窗期間,將包括雙(二乙基胺基)矽烷(bis(diethylamino)silane, BDEAS)的前驅物添加到氣流,其在基板上形成膜。在第二時窗期間,將攜氧反應物如O2電漿添加到氣流,期間在曝露的基板上發生具有每次循環大約1 Å厚度的氧化矽原子層的形成。在第二時窗之後,以純載氣吹掃腔室,並重複循環。在一示例性的系統中,能夠重複大約1小時的程序,以如在此所述地在側壁上形成50 Å的氧化矽。
能夠使用其他ALD化學作用沉積薄的共形層,該些層是為了與相鄰層相容和避免記憶胞柱體的活性材料損壞而選擇。
第10圖示出一積體電路950,包含一3D記憶體陣列900,3D記憶體陣列900包括由在此所述的疊層封裝所限制的與相變化材料之主體串聯的雙向定限開關的複數個記憶胞。一平面和列解碼器901耦接且電性連接至沿著記憶體陣列900中的列配置的複數個字元線902。一行解碼器903耦接且電性連接至沿著記憶體陣列900中的行配置的複數個位元線904,以從3D記憶體陣列900中的記憶胞讀取資料和寫入資料至記憶胞。位址在匯流排905上供應至平面和列解碼器901和行解碼器903。方塊906中的感測放大器和其他支援電路如預充電電路等等以及資料輸入結構,經由匯流排907耦接至行解碼器903。資料經由資料輸入線911從積體電路950上的輸入/輸出埠或其他資料源供應至方塊906中的資料輸入結構。資料經由資料輸出線915從方塊906中的感測放大器供應至積體電路950上的輸入/輸出埠或積體電路950內部或外部的其他資料目的地。積體電路上的周邊電路配置成讀取和寫入3D交點記憶體900。周邊電路能夠包含電路909中的偏壓配置狀態機和方塊906中的資料輸入結構,偏壓配置狀態機控制偏壓配置供應電壓908,方塊906中的資料輸入結構用於讀取和寫入操作。並且,周邊電路包括包含例如是用於記憶體陣列900之讀取和寫入操作的狀態機的邏輯的控制電路909。能夠使用增量階躍脈衝程式(incremental step pulse programming),以例如編程記憶胞。讀取邏輯能夠包含多個讀取閾值,應用於每個記憶胞讀取多於一個的位元。控制電路909能夠使用專用邏輯(special purpose logic)、通用處理器、或其組合來實現,配置成執行讀取、寫入、和抹除操作。
雖然本發明已參照上述詳述的較佳實施例和示例進行揭露,但應理解的是,這些示例意欲用於說明而非限制意義。可以預期的是,本發明所屬技術領域中具有通常知識者將易於想到修改和組合,該些修改和組合將落在本發明的精神和接下來的申請專利範圍的範圍內。
111:第一導體 112:第二導體 113:第三中間層 114:雙向定限開關材料層 115:第二中間層 116:相變化記憶體材料層 117:第一中間層 120:疊層封裝結構 216:相變化材料 230:側壁間隔物 314:層 316:層 330:原生氧化物 340:原生氧化物 401:第一共形層 402:第二共形層 403:第三共形層 501:第一共形層 502:第二共形層 503:第三共形層 504:第四共形層 505:第五共形層 506:省略號 601:第一共形層 602:第二共形層 603:第三共形層 605:省略號 611:第一導體 612:第二導體 613:第一中間層、第一電極 614:雙向定限開關材料層、硫屬化物系選擇器層 615:第二中間層、第二電極 615A:層、第一阻障層 616:相變化記憶體材料層、記憶體材料 617:第三中間層、上電極 617A:層、第二阻障層 810:字元線 811:字元線 820:位元線、導體 821:位元線、導體 830:字元線、導體 831:字元線、導體 850:元件 900:記憶體陣列 901:平面和列解碼器 902:字元線 903:行解碼器 904:位元線 905:匯流排 906:方塊 907:匯流排 908:偏壓配置供應電壓 909:電路 911:資料輸入線 915:資料輸出線 950:積體電路
第1圖是柱體型記憶胞的簡化剖面圖,其包含串聯的選擇器元件和相變化記憶體元件,並具有在此所述的疊層熱隔離封裝。 第2圖是柱體型記憶胞的另一實施例的簡化剖面圖,其中相變化記憶體元件進一步受限於側壁間隔物,並具有在此所述的疊層熱隔離封裝。 第3圖是柱體型記憶胞的又一實施例的簡化剖面圖,在相變化記憶體元件和選擇器元件的材料上包含原生氧化物襯層。 第4圖是根據一實施例的疊層熱隔離封裝結構的結構的示意圖。 第5圖是根據另一實施例的疊層熱隔離封裝結構的結構的示意圖。 第6圖是具有疊層熱隔離封裝結構的另一柱體型記憶胞實施例的立體圖。 第7圖是3D交點記憶體陣列的一層的簡化示意圖,其中採用在此所述的記憶胞。 第8圖說明適合用於形成在此所述的疊層熱隔離封裝結構的氮化矽層的原子層沉積程序。 第9圖說明適合用於形成在此所述的疊層熱隔離封裝結構的氧化矽層的原子層沉積程序。 第10圖是具有3D記憶體陣列的積體電路的簡化方塊圖,該陣列具有在此所述的熱隔離疊層記憶胞。
111:第一導體
112:第二導體
113:第三中間層
114:雙向定限開關材料層
115:第二中間層
116:相變化記憶體材料層
117:第一中間層
120:疊層封裝結構

Claims (10)

  1. 一種記憶胞,包括: 一第一電極和一第二電極; 複數個材料的一堆疊,具有一側壁,該堆疊電性串聯於該第一電極與該第二電極之間,並包含可程式電阻記憶體材料的一層;以及 一疊層封裝結構,環繞該堆疊,該疊層封裝結構包括位在該堆疊之該側壁上的一第一材料的一第一共形層、接觸該第一共形層的不同於該第一材料之一第二材料的一第二共形層、和接觸該第二共形層的不同於該第二材料之一第三材料的一第三共形層,該第一材料包括氮化矽。
  2. 如請求項1所述之記憶胞,包含一間隔物、一氧化物層、或一介電層,位在該堆疊中,介於該第一共形層與該可程式電阻記憶體材料之間。
  3. 如請求項1所述之記憶胞,其中該第二材料包括氧化矽、氧化鋁、碳化矽、或氧氮化矽,該第三材料包括氮化矽、氧化矽、氧化鋁、碳化矽、或氧氮化矽。
  4. 如請求項1所述之記憶胞,其中該第一共形層具有大於4 nm且小於10 nm的厚度,該第二共形層具有小於5 nm的厚度,該第三共形層具有小於5 nm的厚度,該第一共形層比該第二共形層和該第三共形層中的每一者更厚。
  5. 如請求項1所述之記憶胞,其中該第一材料包括氮化矽、該第二材料包括氧化矽、該第三材料包括氮化矽。
  6. 一種記憶胞,包括: 一第一電極和一第二電極; 一柱體,位在該第一電極與該第二電極之間,該柱體包含電性串聯於該第一電極與該第二電極之間的雙向定限開關材料的一主體、一或更多個碳系中間層、一或更多個金屬層、和相變化記憶體材料的一主體;以及 一疊層封裝結構,環繞該柱體,該疊層封裝結構包括相鄰於該相變化記憶體材料的一第一層材料的一第一共形層、和接觸該第一共形層的不同於該第一層材料之一第二層材料的一第二共形層;及 接觸該第二共形層的不同於該第二層材料之一第三層材料的一第三共形層。
  7. 如請求項6所述之記憶胞,包含一間隔物或包括該相變化記憶體材料之元素的氧化物的一介電層,介於該第一共形層與該相變化記憶體材料之間。
  8. 如請求項6所述之記憶胞,其中該第一層材料和該第三層材料是一第一介電材料,該第二層材料是不同於該第一介電材料的一第二材料,該第一層材料是氮化矽。
  9. 如請求項6所述之記憶胞,包含該一或更多個金屬層中的一金屬層,設置在該一或更多個碳系中間層與該相變化記憶體材料的該主體之間,該金屬層包括鎢。
  10. 一種3D記憶體裝置,包括: 一記憶體結構,包含在一第一方向延伸的複數個第一導體的一層、交替地在一第二方向延伸的複數個第二導體的一層、和設置在該些第一導體與該些第二導體之交點的複數個記憶胞的一陣列,在該陣列中之對應交點的各個記憶胞包括電性串聯的雙向定限開關材料的一層、一或更多個碳系中間層、一或更多個金屬層、和相變化記憶體材料的一主體;以及 一疊層封裝結構,該疊層封裝結構包括位在該些記憶胞之一側壁上的氮化矽第一共形層、接觸該第一共形層的氧化矽第二共形層、和接觸該第二共形層的氮化矽第三共形層,該第一共形層比該第二共形層和該第三共形層中的每一者更厚。
TW110128930A 2021-06-16 2021-08-05 記憶胞及具有其之3d記憶體裝置 TWI769041B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/349,359 2021-06-16
US17/349,359 US20220407000A1 (en) 2021-06-16 2021-06-16 Memory with laminated cell

Publications (2)

Publication Number Publication Date
TWI769041B TWI769041B (zh) 2022-06-21
TW202301354A true TW202301354A (zh) 2023-01-01

Family

ID=83104200

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110128930A TWI769041B (zh) 2021-06-16 2021-08-05 記憶胞及具有其之3d記憶體裝置

Country Status (3)

Country Link
US (1) US20220407000A1 (zh)
CN (1) CN115483346A (zh)
TW (1) TWI769041B (zh)

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7608503B2 (en) * 2004-11-22 2009-10-27 Macronix International Co., Ltd. Side wall active pin memory and manufacturing method
WO2008061194A1 (en) * 2006-11-16 2008-05-22 Sandisk 3D Llc Nonvolatile phase change memory cell having a reduced contact area and method of making
US10249819B2 (en) * 2014-04-03 2019-04-02 Micron Technology, Inc. Methods of forming semiconductor structures including multi-portion liners
US9502238B2 (en) * 2015-04-03 2016-11-22 Lam Research Corporation Deposition of conformal films by atomic layer deposition and atomic layer etch
US10937832B2 (en) * 2018-06-21 2021-03-02 Macronix International Co., Ltd. 3D memory with confined cell
US11011576B2 (en) * 2018-06-28 2021-05-18 Taiwan Semiconductor Manufacturing Co., Ltd. Resistive random access memory device
KR20200073716A (ko) * 2018-12-14 2020-06-24 에스케이하이닉스 주식회사 내 산화성 전극을 가진 가변 저항성 반도체 소자
KR20220009531A (ko) * 2020-07-15 2022-01-25 삼성전자주식회사 반도체 메모리 소자
WO2022056760A1 (en) * 2020-09-17 2022-03-24 Yangtze Advanced Memory Industrial Innovation Center Co., Ltd Phase-change memory devices having metal filament threshold switching selector and methods for forming the same
US20220173031A1 (en) * 2020-12-02 2022-06-02 Intel Corporation Device, method and system to prevent pattern collapse in a semiconductor structure

Also Published As

Publication number Publication date
US20220407000A1 (en) 2022-12-22
CN115483346A (zh) 2022-12-16
TWI769041B (zh) 2022-06-21

Similar Documents

Publication Publication Date Title
US11183538B2 (en) Memory device and method of manufacturing the same
US9659998B1 (en) Memory having an interlayer insulating structure with different thermal resistance
KR100766504B1 (ko) 반도체 소자 및 그 제조 방법
US7037749B2 (en) Methods for forming phase changeable memory devices
US7608503B2 (en) Side wall active pin memory and manufacturing method
US7675770B2 (en) Phase change memory device
US7729161B2 (en) Phase change memory with dual word lines and source lines and method of operating same
KR100873878B1 (ko) 상변화 메모리 유닛의 제조 방법 및 이를 이용한 상변화메모리 장치의 제조 방법
US7485559B2 (en) Semiconductor device and method of fabricating the same
US8501623B2 (en) Method of forming a semiconductor device having a metal silicide and alloy layers as electrode
US8916845B2 (en) Low operational current phase change memory structures
KR100675278B1 (ko) 산소 장벽막으로 덮여진 상변화 기억 셀들을 갖는 반도체소자들, 이를 채택하는 전자 시스템들 및 이를 제조하는방법들
US11723221B2 (en) Three-dimensional semiconductor memory devices
US11950517B2 (en) Three-dimensional semiconductor memory devices
US20220359616A1 (en) Memory device
TWI769041B (zh) 記憶胞及具有其之3d記憶體裝置
US11903334B2 (en) Memory devices and methods of forming the same
US20220376176A1 (en) Methods of forming electronic devices comprising metal oxide materials
US20230380195A1 (en) Memory device including phase-change material
KR20220074664A (ko) 반도체 장치