TW202240893A - 半導體結構 - Google Patents

半導體結構 Download PDF

Info

Publication number
TW202240893A
TW202240893A TW111105258A TW111105258A TW202240893A TW 202240893 A TW202240893 A TW 202240893A TW 111105258 A TW111105258 A TW 111105258A TW 111105258 A TW111105258 A TW 111105258A TW 202240893 A TW202240893 A TW 202240893A
Authority
TW
Taiwan
Prior art keywords
layer
gate structure
dummy gate
source
region
Prior art date
Application number
TW111105258A
Other languages
English (en)
Inventor
林大鈞
潘國華
廖忠志
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202240893A publication Critical patent/TW202240893A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76832Multiple layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823468MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0886Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

半導體結構包含形成在基底上方的第一半導體裝置和形成在基底上方的第二半導體裝置。第一半導體裝置包含基底上方的第一源極/汲極部件、基底上方的第一閘極結構、第一源極/汲極部件上方的第一導電部件、以及第一閘極結構和第一導電部件之間的第一絕緣層。第二半導體裝置包含基底上方的第二源極/汲極部件、基底上方的第二閘極結構、第二源極/汲極部件上方的第二導電部件、以及第二閘極結構和第二導電部件之間的第二絕緣層。第一導電部件的寬度與第二導電部件的寬度不同,並且第一絕緣層的寬度小於第二絕緣層的寬度。

Description

半導體結構
本發明實施例是關於半導體製造技術,特別是關於半導體結構及其形成方法。
隨著半導體產業引入具有更高性能和更多功能的新一代積體電路(integrated circuits,IC),形成積體電路的元件的密度增加,而部件或元件之間的尺度、尺寸和間距縮減。半導體產業藉由不斷縮減最小部件尺寸來持續提升各種電子組件(例如電晶體、二極體、電阻器、電容器等)的積體密度,這允許將更多部件整合至給定區域中
然而,整合製造也使得不同裝置之間的部件特性的調整更加困難。舉例來說,不同裝置的寄生電阻及/或寄生電容很難在具有不同金屬尺寸的裝置之間妥協。
因此,本領域需要提供一種能夠解決上述問題的改進裝置。
根據一些實施例提供半導體結構。此半導體結構包含形成在基底上方的第一半導體裝置和形成在基底上方的第二半導體裝置。第一半導體裝置包含基底上方的第一源極/汲極部件、基底上方的第一閘極結構、第一源極/汲極部件上方的第一導電部件、以及第一閘極結構和第一導電部件之間的第一絕緣層。第二半導體裝置包含基底上方的第二源極/汲極部件、基底上方的第二閘極結構、第二源極/汲極部件上方的第二導電部件、以及第二閘極結構和第二導電部件之間的第二絕緣層。第一導電部件的寬度與第二導電部件的寬度不同,並且第一絕緣層的寬度小於第二絕緣層的寬度。
根據一些實施例提供半導體結構。此半導體結構包含形成在基底上方的第一半導體裝置和形成在基底上方的第二半導體裝置。第一半導體裝置包含基底上方的第一源極/汲極部件、基底上方的第一閘極結構、第一源極/汲極部件上方的第一導電部件、以及第一閘極結構和第一導電部件之間的第一絕緣層。第二半導體裝置包含基底上方的第二源極/汲極部件、基底上方的第二閘極結構、第二源極/汲極部件上方的第二導電部件、以及第二閘極結構和第二導電部件之間的第二絕緣層。第一閘極結構的寬度大致等於第二閘極結構的寬度,並且第一絕緣層的寬度小於第二絕緣層的寬度。
根據一些實施例提供半導體結構的形成方法。此方法包含在基底的第一區中形成多個第一虛設閘極結構並在基底的第二區中形成多個第二虛設閘極結構。在相鄰的第一虛設閘極結構之間形成第一間隙,並在相鄰的第二虛設閘極結構之間形成第二間隙,第一間隙小於第二間隙。在多個第一虛設閘極結構、多個第二虛設閘極結構和基底上方形成間隔層。對第一區中的間隔層進行薄化操作。在相鄰的第一虛設閘極結構之間的基底上形成第一源極/汲極部件,並在相鄰的第二虛設閘極結構之間的基底上形成第二源極/汲極部件。用多個第一閘極結構取代多個第一虛設閘極結構,並且用多個第二閘極結構取代多個第二虛設閘極結構。在相鄰的第一閘極結構之間的第一源極/汲極部件上形成第一導電部件,並在相鄰的第二閘極結構之間的第二源極/汲極部件上形成第二導電部件。
以下內容提供許多不同實施例或範例,用於實施本發明實施例的不同部件。組件和配置的具體範例描述如下,以簡化本發明實施例。當然,這些僅僅是範例,並非用於限定本發明實施例。舉例來說,敘述中提及第一部件形成於第二部件上或上方,可能包含形成第一部件和第二部件直接接觸的實施例,也可能包含額外的部件形成於第一部件和第二部件之間,使得第一部件和第二部件不直接接觸的實施例。另外,本發明實施例在不同範例中可重複使用參考標號及/或字母。此重複是為了簡化和清楚之目的,並非代表所討論的不同實施例及/或組態之間有特定的關係。
另外,本文可能使用空間相對用語,例如「在……之下」、「在……下方」、「下方的」、「在……之上」、「在……上方」、「在……上」、「頂部的」、「上方的」及類似的用詞,這些空間相對用語係為了便於描述如圖所示之一個(些)元件或部件與另一個(些)元件或部件之間的關係。這些空間相對用語涵蓋使用中或操作中的裝置之不同方位,以及圖式中描繪的方位。當裝置被轉向不同方位時(旋轉90度或其他方位),則在此所使用的空間相對形容詞也將依轉向後的方位來解釋。
第1~13圖是根據一些實施例之製造半導體結構100的各個階段的剖面側視圖。半導體結構100可以形成為電子元件的各種裝置。舉例來說,半導體結構100可以形成為電晶體、二極體、影像感測器、電阻器、電容器、電感器、記憶單元、前述之組合及/或其他合適的裝置。在一些實施例中,半導體結構100可以形成為電晶體,例如具有由閘極電極層包覆環繞之多個通道的鰭式場效電晶體(FinFET)或奈米結構場效電晶體(FET)。此外,在一些實施例中,互連層可以形成在半導體結構100之上或之下並且被設計為連接各種裝置以形成功能電路。互連層可以由其中嵌入有導電材料(例如銅)的介電質(例如低介電常數介電材料)的交替層形成,並且導電材料的形成可以經由任何合適的製程(例如沉積、鑲嵌、雙鑲嵌等)。
如第1圖所示,半導體結構100包含基底106,並在基底106上界定第一區102和第二區104。第一區102和第二區104可以彼此隔開距離「D1」,根據本案,距離D1可以是任何合適的距離。雖然第一區102顯示為沿著一個方向(例如X方向)與第二區104相鄰,但第一區102可以位於基底106的不同區域處(例如在沿著垂直於X方向的Y方向之不同區域處)。在一些實施例中,可以界定第一區102和第二區104以形成具有不同臨界尺寸的不同部件。第一區102和第二區104可以被界定為形成主動及/或被動裝置,例如電晶體、電容器、電阻器、這些的組合或類似的裝置,其可用於實現半導體裝置的結構和功能要求。舉例來說,第一區102可用於製造用於SOC裝置的電晶體,並且第二區104可用於製造用於HPC裝置的電晶體。
基底106可以是半導體基底,例如塊體半導體、絕緣體上覆半導體(semiconductor-on-insulator,SOI)基底或類似的基底,其可以被摻雜(例如用p型或n型摻質))或不被摻雜。基底106可以是晶圓,例如矽晶圓。在一些實施例中,基底106的半導體材料可以包含矽、鍺、化合物半導體,包含碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦、合金半導體,包含SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP、或前述之組合。在一些實施例中,可以在基底106中形成適當的井。舉例來說,可以在基底106的第一區102中形成P型井,並且可以在基底106的第二區104中形成N型井。
在基底106上形成虛設閘極介電層108和虛設閘極電極層110。在虛設閘極電極層110上形成硬遮罩112,並根據虛設閘極電極寬度和在相鄰的虛設閘極電極之間形成的間隙將硬遮罩112圖案化。虛設閘極介電層108的形成可以藉由熱氧化、化學氣相沉積(chemical vapor deposition,CVD)、濺鍍(sputtering)或用於形成閘極介電層的任何其他合適的方法。在一些實施例中,虛設閘極介電層108可以包含具有例如大於3.9的高介電常數(k值)的介電材料。虛設閘極介電層108可以包含氮化矽、氧氮化物、金屬氧化物,例如HfO 2、HfZrOx、HfSiOx、HfTiOx、HfAlOx、類似的材料或前述之組合和多層結構。虛設閘極電極層110可以形成在虛設閘極介電層108上方並且可以包含從包含多晶矽(polysilicon)、多晶矽鍺(poly-SiGe)、金屬氮化物、金屬矽化物、金屬氧化物和金屬選擇的導電材料。在一些實施例中,沉積和再結晶非晶矽以產生多晶矽。虛設閘極電極層110的沉積可以藉由物理氣相沉積(physical vapor deposition,PVD)、化學氣相沉積、濺鍍沉積或本技術領域中已知和用於沉積導電材料的其他技術。在沉積之後,虛設閘極電極層110的頂表面可以具有非平面的頂表面,並且可以在將虛設閘極電極層110圖案化之前,例如藉由化學機械研磨(chemical mechanical polishing,CMP)製程來平坦化。硬遮罩112形成在虛設閘極電極層110上方。硬遮罩112可以由SiN、SiON、SiO 2、類似的材料或前述之組合製成。然後,將硬遮罩112圖案化,如第1圖所示。舉例來說,基於預定的虛設閘極結構寬度W2和相鄰虛設閘極結構之間的間隙W1將第一區102中的硬遮罩112圖案化,然後基於預定的虛設閘極結構寬度W4和相鄰虛設閘極結構之間的間隙W3將第二區112中的硬遮罩112圖案化。
如第2圖所示,將虛設閘極介電層108和虛設閘極電極層110圖案化以分別在第一區102中形成第一虛設閘極結構114和在第二區104中形成第二虛設閘極結構116。虛設閘極圖案化製程可以藉由使用硬遮罩112作為遮罩,蝕刻虛設閘極介電層108和虛設閘極電極層110,以形成第一虛設閘極結構114和第二虛設閘極結構116來達成。第一虛設閘極結構114具有寬度W2,並且相鄰的第一虛設閘極結構114之間的間隙為W1。第二虛設閘極結構116具有寬度W4,並且相鄰的第二虛設閘極結構116之間的間隙為W3。在一些實施例中,W2大致等於W4,並且W1小於W3。
如第3圖所示,可以在第一虛設閘極結構114、第二虛設閘極結構116和基底106上順應性地(conformally)形成間隔層118。間隔層118的形成可以藉由毯覆式(blanket)沉積在第一虛設閘極結構114、第二虛設閘極結構116和基底106上。在一些實施例中,間隔層118可以包含SiN、氮氧化物、SiC、SiON、氧化物、前述之組合或類似的材料,並且間隔層118的形成可以藉由用於形成這樣的層的方法,例如化學氣相沉積、電漿輔助化學氣相沉積(plasma enhanced CVD,PECVD)、低壓化學氣相沉積(low pressure CVD,LPCVD)、原子層沉積(atomic layer deposition,ALD)、濺鍍、類似的方法或前述之組合。在第一區102和第二區104中形成的間隔層118可以大致具有相同的厚度W5。
如第4圖所示,在第二區104中的間隔層118上方形成保護層120。在一些實施例中,保護層120可以是光阻或可以在蝕刻製程期間保護間隔層118的其他合適材料。然後,如第5圖所示,對間隔層118進行薄化操作。由於第二區104中的間隔層118被保護層120覆蓋,所以僅第一區102中的間隔層118被薄化。間隔層118的薄化操作的進行可以藉由乾式蝕刻、濕式蝕刻或其他合適的製程。
如第6圖所示,移除保護層120。第一區102中的間隔層118a具有厚度W6,而第二區104中的間隔層118b具有厚度W7。W6小於W7。藉由覆蓋或露出半導體結構100的不同區域中的間隔層118並進行薄化操作,可以控制間隔層118的厚度以實現在半導體結構100的不同區域上形成的不同裝置之預定寄生電阻及/或寄生電容。
如第7圖所示,例如藉由非等向性蝕刻來圖案化間隔層118a和間隔層118b,以從水平表面(例如第一虛設閘極結構114和第二虛設閘極結構116的頂表面以及基底106的頂表面)移除間隔層118a和間隔層118b。然後,在第一虛設閘極結構114和第二虛設閘極結構116的兩側的基底106中分別形成第一源極/汲極部件122和第二源極/汲極部件124。第一源極/汲極部件122和第二源極/汲極部件124的形成可以藉由進行佈植製程以在基底106中佈植合適的摻質。在一些實施例中,第一源極/汲極部件122和第二源極/汲極部件124的形成可以藉由在基底106中形成凹槽並在凹槽中磊晶成長材料。
第一源極/汲極部件122和第二源極/汲極部件124的摻雜可以藉由如上所述的佈植方法或藉由在材料成長時原位(in-situ)摻雜。在一些實施例中,第一源極/汲極部件122和第二源極/汲極部件124可以包含任何合適的材料,例如適用於n型場效電晶體及/或p型場效電晶體。舉例來說,在n型配置中,如果基底106是矽,則第一源極/汲極部件122和第二源極/汲極部件124可以包含矽、SiC、SiCP、SiP或類似的材料。舉另一例來說,在n型配置中,如果基底106是矽,則第一源極/汲極部件122和第二源極/汲極部件124可以包含SiGe、SiGeB、Ge、GeSn或類似的材料。第一源極/汲極部件122和第二源極/汲極部件124可以具有在基底106的頂表面上方凸起的表面並且可以具有刻面(facet)。
在一些實施例中,第一源極/汲極部件122和第二源極/汲極部件124以及隨後形成的閘極結構可以形成電晶體,例如金屬氧化物半導體場效電晶體(metal-oxide-semiconductor FETs,MOSFET)。在一些實施例中,MOSFET可以被配置為P型場效電晶體(PMOS)或N型場效電晶體(NMOS)配置。在PMOS配置中,基底106可以摻雜有n型摻質並且第一源極/汲極部件122和第二源極/汲極部件124可以摻雜有p型摻質。在NMOS配置中,基底106可以摻雜有p型摻質並且第一源極/汲極部件122和第二源極/汲極部件124可以摻雜有n型摻質。
如第8圖所示,在第一虛設閘極結構114、第二虛設閘極結構116、間隔層118a、間隔層118b、第一源極/汲極部件122、和第二源極/汲極部件124上方順應性地形成接觸蝕刻停止層(contact etching stop layer,CESL)126,包含接觸蝕刻停止層126a和接觸蝕刻停止層126b。第一區102中的接觸蝕刻停止層126a和第二區104中的接觸蝕刻停止層126b可以藉由相同的製程形成。在一些實施例中,第一區102中的接觸蝕刻停止層126a和第二區104中的接觸蝕刻停止層126b可以大致具有相同的厚度W8。在一些實施例中,接觸蝕刻停止層126a和接觸蝕刻停止層126b可以是氮化矽、碳化矽、氧化矽、低介電常數介電質,例如摻雜碳的氧化物、極低介電常數介電質,例如摻雜多孔碳的二氧化矽、類似的材料或前述之組合,並藉由化學氣相沉積、物理氣相沉積、原子層沉積、旋塗介電質製程、類似的方法或前述之組合來沉積。
如第9圖所示,在接觸蝕刻停止層126(包含接觸蝕刻停止層126a和接觸蝕刻停止層126b)上方沉積層間介電質(interlayer dielectric,ILD)128並進行平坦化製程以移除層間介電質128的頂部以在第一區102中形成層間介電質128a並在第二區104中形成層間介電質128b。在一些實施例中,層間介電質128(層間介電質128a和層間介電質128b)是藉由可流動式化學氣相沉積(flowable CVD)形成的可流動膜。在一些實施例中,層間介電質128由氧化物,例如氧化矽、磷矽酸鹽玻璃(Phospho-Silicate Glass,PSG)、硼矽酸鹽玻璃(Boro-Silicate Glass,BSG)、摻雜硼的磷矽酸鹽玻璃(Boron-Doped Phospho-Silicate Glass,BPSG)、未摻雜的矽酸鹽玻璃(undoped Silicate Glass,USG)、低介電常數介電質,例如摻雜碳的氧化物、極低介電常數介電質,例如摻雜多孔碳的二氧化矽、聚合物,例如聚醯亞胺(polyimide)、類似的材料或前述之組合形成。低介電常數介電材料可以具有低於3.9的介電常數值。層間介電質128可以藉由任何合適的方法沉積,例如藉由化學氣相沉積、原子層沉積、旋塗介電質(spin-on-dielectric,SOD)製程、類似的方法或前述之組合。可以進行平坦化製程,例如化學機械研磨製程,以使層間介電質128的頂表面與第一虛設閘極結構114和第二虛設閘極結構116的頂表面以及接觸蝕刻停止層126a和126b的頂表面齊平。在一些實施例中,化學機械研磨製程還可以移除硬遮罩112。
如第10圖所示,移除第一虛設閘極結構114和第二虛設閘極結構116。可以在一或多個蝕刻操作中移除虛設閘極介電層108和虛設閘極電極層110,進而形成凹槽114a和116a。每個凹槽114a或116a暴露出各自的場效電晶體的通道區。每個通道區設置在相鄰的第一源極/汲極部件122和第二源極/汲極部件124之間。在移除期間,當蝕刻第一虛設閘極結構114和第二虛設閘極結構116,可以使用虛設閘極介電層108作為蝕刻停止層。然後可以在移除虛設閘極電極層110之後移除虛設閘極介電層108。由基底106的露出表面以及間隔層118a和間隔層118b的露出表面界定凹槽114a和116a。
如第11圖所示,在凹槽114a和116a中形成第一閘極結構114b和第二閘極結構116b。閘極介電層130和閘極電極132形成為取代閘極。閘極介電層130順應性地沉積在凹槽114a和116a中,例如在基底106的頂表面上和間隔層118a和118b的側壁上、以及層間介電質128a和層間介電質128b的頂表面上。在一些實施例中,閘極介電層130可以包含氧化矽、氮化矽或前述之多層結構。在其他實施例中,閘極介電層130可以包含高介電常數介電材料。在一些實施例中,閘極介電層130可以具有大於約7.0的介電常數值,並且可以包含Hf、Al、Zr、La、Mg、Ba、Ti、Pb及前述之組合的矽酸鹽或金屬氧化物。閘極介電層130可以藉由任何合適的技術形成,例如分子束沉積(molecular-beam deposition,MBD)、原子層沉積、電漿輔助化學氣相沉積或類似的方法。
然後,閘極電極132沉積在閘極介電層130上方,並填充凹槽114a和116a的剩餘部分。閘極電極132可以由含金屬材料製成,例如TiN、TaN、TaC、Co、Ru、Al、前述之組合或前述之多層結構。在填充閘極電極132之後,可以進行平坦化製程,例如化學機械研磨製程,以移除超出層間介電質128a和128b的頂表面之閘極介電層130和閘極電極132的頂部。
如第12圖所示,在第一閘極結構114b和第二閘極結構116b中的每一個上形成硬遮罩層134。在一些實施例中,可以在一或多個蝕刻操作中凹蝕第一閘極結構114b和第二閘極結構116b,以在第一閘極結構114b和第二閘極結構116b的頂部上形成凹槽。然後,在凹槽內形成硬遮罩層134以保護第一閘極結構114b和第二閘極結構116b。凹槽的底表面可以具有如第12圖所示之平坦表面、凸表面、凹表面或前述之組合。第一閘極結構114b和第二閘極結構116b的凹蝕可以藉由任何合適的製程,例如對閘極介電層130和閘極電極132的材料有選擇性的製程。
硬遮罩層134可以由金屬、金屬氧化物、金屬氮化物、純矽、類似的材料或前述之組合製成。舉例來說,硬遮罩層134可以由SiN、SiON、SiO 2、類似的材料或前述之組合製成。在一些實施例中,硬遮罩層134的形成可以藉由化學氣相沉積、物理氣相沉積、原子層沉積、旋塗介電質製程、類似的方法或前述之組合形成。可以進行例如化學機械研磨製程的平坦化製程以使層間介電質128a和128b的頂表面與硬遮罩層134的頂表面齊平。硬遮罩層134在隨後的自對準接觸件蝕刻製程期間為第一閘極結構114b和第二閘極結構116b提供保護,以確保自對準接觸件不會在第一閘極結構114b和第二閘極結構116b中的一個與對應的第一源極/汲極部件122或第二源極/汲極部件124之間形成短路。
如第13圖所示,移除層間介電質128a和層間介電質128b以分別形成暴露出第一源極/汲極部件122和第二源極/汲極部件124的開口。層間介電質128a和層間介電質128b可以藉由濕式蝕刻、乾式蝕刻或其他合適的蝕刻製程(例如非等向性乾式蝕刻製程)來移除。
然後,在移除層間介電質128a和層間介電質128b之後,在開口中形成第一導電部件136a和第二導電部件136b。第一導電部件136a接觸第一源極/汲極部件122,並且第二導電部件136b接觸第二源極/汲極部件124。在一些實施例中,第一導電部件136a和第二導電部件136b可以更包含阻障層(未繪示)。第一導電部件136a和第二導電部件136b可以由鎢、銅、鋁或其他合適的材料製成。第一導電部件136a和第二導電部件136b可以經由沉積製程形成,例如電化學電鍍、物理氣相沉積、化學氣相沉積、類似的方法或前述之組合。在一些實施例中,第一導電部件136a和第二導電部件136b可以藉由磨削(grinding)製程平坦化,例如化學機械研磨製程。
第13圖繪示半導體結構100的第一區102和第二區104中各層的厚度關係。第一閘極結構114b的寬度為W2,第二閘極結構116b的寬度為W4,其由第一虛設閘極結構114和第二虛設閘極結構116的寬度來界定,如第2圖所示。在一些實施例中,W2大致等於W4。接觸蝕刻停止層126a的厚度是W8,並且接觸蝕刻停止層126b的厚度大致等於接觸蝕刻停止層126a的厚度,因為接觸蝕刻停止層126a和接觸蝕刻停止層126b在同一製程中形成。
第一區102中的間隔層118a具有厚度W6,並且第二區104中的間隔層118b具有厚度W7。由於間隔層118a已進行了薄化操作,間隔層118a的厚度(W6)小於間隔層118b的厚度(W7)。相鄰的第一閘極結構114b之間的間隙W1小於相鄰的第二閘極結構116b之間的間隙W3。在一些實施例中,W1為W3的約60%至約90%,其可根據在同一基底106上的第一區102和第二區104中製造的不同裝置而改變。在一些實施例中,W1為W3的約65%至約80%。
源極/汲極接觸件(例如第一導電部件136a和第二導電部件136b)的寬度可以由相鄰閘極結構和絕緣層之間的間隙界定,例如間隔層118a、間隔層118b、接觸蝕刻停止層126a和接觸蝕刻停止層126b。舉例來說,第一導電部件136a的寬度可以大致等於(W1-2*(W6+W8)),而第二導電部件136b的寬度可以大致等於(W3-2*(W7+W8))。一般而言,第一導電部件136a、第二導電部件136b的寬度越大,與第一導電部件136a、第二導電部件136b相關的寄生接觸電阻(Rp)越低。較高的寄生接觸電阻會限制裝置的運作並降低性能。在一些實施例中,相較於第二閘極結構116b和第二導電部件136b之間的寄生電容和寄生電阻,在第一區102中形成的裝置可能需要增加第一閘極結構114b和第一導電部件136a之間的寄生電容並降低寄生電阻。舉例來說,當在第一區102中形成SOC裝置並在第二區104中形成HPC裝置時,第一閘極結構114b和第一導電部件136a之間的高寄生電容和低寄生電阻的特性可能是有益的。
藉由覆蓋第二區中的間隔層118並薄化第一區102中的間隔層118以形成間隔層118a、間隔層118b,可以控制間隔層118a的厚度W6小於間隔層118b的厚度W7。因此,第一區102中的絕緣層的總厚度(包含間隔層118a和接觸蝕刻停止層126a)可以控制成比第二區104中的絕緣層的總厚度(包含間隔層118b和接觸蝕刻停止層126b)更薄。第一閘極結構114b和第一導電部件136a之間的寄生電阻因此小於第二閘極結構116b和第二導電部件136b之間的寄生電阻,並且第一閘極結構114b和第一導電部件136a之間的寄生電容因此高於第二閘極結構116b和第二導電部件136b之間的寄生電容。
此外,由於第一閘極結構114b和第二閘極結構116b在相同的製程中形成,並且第一導電部件136a和第二導電部件136b在相同的製程中形成,也可以進一步簡化用於在同一基底的不同區域形成具有不同絕緣層厚度的不同裝置的步驟。當第一閘極結構114b和第二閘極結構116b包含自對準接觸件(self-aligned contact,SAC)(例如硬遮罩層134)時,可以同時形成具有不同臨界尺寸的裝置以具有不同厚度的絕緣層。因此,可以最佳化使用自對準接觸件製程的裝置之間的寄生電容和寄生電阻,並且具有大製程寬裕度(process window)的裝置不受限於與具有小製程寬裕度的裝置折衷。
第14~22圖是根據一些實施例之製造另一半導體結構200的各個階段的剖面側視圖。半導體結構200類似於半導體結構100,除了第一區102和第二區104中的間隔層的厚度大致相同,以及第一區102和第二區104中的接觸蝕刻停止層的厚度不同。如第14圖所示,在第一區102中形成第一虛設閘極結構114並在第二區104中形成第二虛設閘極結構116。
在第一虛設閘極結構114、第二虛設閘極結構116和基底106上順應性地形成間隔層118(118a、118b)。然後,將間隔層118的一部分圖案化,例如藉由非等向性蝕刻以從水平表面(例如第一虛設閘極結構114和第二虛設閘極結構116的頂表面以及基底106的頂表面)移除間隔層118以在第一區102中形成間隔層118a和在第二區104中形成間隔層118b。在基底106中形成第一源極/汲極部件122和第二源極/汲極部件124。形成第14圖中所示結構的製程可以類似於第1~7圖中所示的操作,但在第14圖中,相較於第二區104中的間隔層118b,第一區102中的間隔層118a沒有被薄化。間隔層118a的厚度是W10,間隔層118b的厚度可以大致等於W10。
如第15圖所示,在第一虛設閘極結構114、第二虛設閘極結構116、間隔層118a、間隔層118b、第一源極/汲極部件122、和第二源極/汲極部件124上方順應性地形成接觸蝕刻停止層126,包含接觸蝕刻停止層126a和接觸蝕刻停止層126b。第一區102中的接觸蝕刻停止層126a和第二區104中的接觸蝕刻停止層126b由相同的製程形成。在一些實施例中,第一區102中的接觸蝕刻停止層126a和第二區104中的接觸蝕刻停止層126b可以具有大致相同的厚度。
如第16圖所示,在第二區104中的接觸蝕刻停止層126b上方形成保護層220。在一些實施例中,保護層220可以是光阻或可以在蝕刻製程期間保護接觸蝕刻停止層126b的其他合適材料。然後,如第17圖所示,對接觸蝕刻停止層126a進行蝕刻操作。由於第二區104中的接觸蝕刻停止層126b被保護層220覆蓋,僅將第一區102中的接觸蝕刻停止層126a薄化。接觸蝕刻停止層126a的薄化操作可以藉由乾式蝕刻、濕式蝕刻或其他合適的製程來進行。
如第17圖所示,移除保護層220。第一區102中的接觸蝕刻停止層126a具有厚度W12,而第二區104中的接觸蝕刻停止層126b具有厚度W13。W12小於W13。藉由在半導體結構200的不同區域中覆蓋或露出接觸蝕刻停止層126b並進行薄化操作,可以控制接觸蝕刻停止層126a的厚度以實現在半導體結構200的不同區域上形成的不同裝置之預定寄生電阻及/或寄生電容。
然後,如第18圖所示,在接觸蝕刻停止層126上(包含接觸蝕刻停止層126a和接觸蝕刻停止層126b)沉積層間介電質128,並進行平坦化製程以移除層間介電質128的頂部,以在第一區102中形成層間介電質128a並在第二區104中形成層間介電質128b。如第19圖所示,移除第一虛設閘極結構114和第二虛設閘極結構116。可以在一或多個蝕刻操作中移除虛設閘極介電層108和虛設閘極電極層110,進而形成凹槽114a和116a。在本揭示中,每個凹槽114a或116a暴露出各自的場效電晶體的通道區,其中形成MOSFET。每個通道區設置在第一源極/汲極部件122和第二源極/汲極部件124的相鄰對之間。
如第20圖所示,在凹槽114a和116a中形成第一閘極結構114b和第二閘極結構116b。形成閘極介電層130和閘極電極132用於取代閘極。閘極介電層130順應性地沉積在凹槽114a和116a中,例如在基底106的頂表面上和間隔層118a和118b的側壁上,以及層間介電質128a和層間介電質128b的頂表面上。然後,閘極電極132沉積在閘極介電層130上方,並填充凹槽114a和116a的剩餘部分。在填充閘極電極132之後,可以進行平坦化製程,例如化學機械研磨製程,以移除超出層間介電質128a和128b的頂表面之閘極介電層130和閘極電極132的頂部。
如第21圖所示,在第一閘極結構114b和第二閘極結構116b中的每一個上形成硬遮罩層134。硬遮罩層134在隨後的自對準接觸件蝕刻製程期間為第一閘極結構114b和第二閘極結構116b提供保護,以確保自對準接觸件不會在第一閘極結構114b和第二閘極結構116b中的一個與對應的第一源極/汲極部件122或第二源極/汲極部件124之間形成短路。
然後,如第22圖所示,用第一導電部件136a和第二導電部件136b取代層間介電質128a和層間介電質128b。第22圖繪示半導體結構200的第一區102和第二區104中各層的厚度關係。第一區102和第二區104被定義為形成主動及/或被動裝置,例如電晶體、電容器、電阻器、前述之組合和類似的裝置,其可以用來產生半導體裝置的結構和功能要求。舉例來說,第一區102可用於製造用於SOC裝置的電晶體並且第二區104可用於製造用於HPC裝置的電晶體。第一閘極結構114b的寬度為W2,並且第二閘極結構116b的寬度為W4,其由第一虛設閘極結構114和第二虛設閘極結構116的寬度界定,如第2圖所示。在一些實施例中,W2大致等於W4。
第一區102中的間隔層118a和第二區104中的間隔層118b在同一製程中形成,因此間隔層118a和間隔層118b的厚度大致相同,即W10。第一區102中的接觸蝕刻停止層126a具有厚度W11,而第二區104中的接觸蝕刻停止層126b具有厚度W12。由於已經對接觸蝕刻停止層126a進行薄化操作,接觸蝕刻停止層126a的厚度(W11)小於接觸蝕刻停止層126b的厚度(W12)。
相鄰的第一閘極結構114b之間的間隙Wl小於相鄰的第二閘極結構116b之間的間隙W3。在一些實施例中,基於在同一基底106上的第一區102和第二區104中製造的不同裝置,W1為W3的約60%至約90%。在一些實施例中,W1為W3的約65%至約80%。
源極/汲極接觸件(例如第一導電部件136a和第二導電部件136b)的寬度可以由相鄰閘極結構和絕緣層之間的間隙界定,例如間隔層118a、間隔層118b、接觸蝕刻停止層126a和接觸蝕刻停止層126b。舉例來說,第一導電部件136a的寬度可以大致等於(W1-2*(W10+W11)),而第二導電部件136b的寬度可以大致等於(W3-2*(W10+W12))。在一些實施例中,相較於第二閘極結構116b和第二導電部件136b之間的寄生電容和寄生電阻,在第一區102中形成的裝置可能需要增加第一閘極結構114b和第一導電部件136a之間的寄生電容並降低寄生電阻。舉例來說,當在第一區102中形成SOC裝置並在第二區104中形成HPC裝置時,第一閘極結構114b和第一導電部件136a之間的高寄生電容和低寄生電阻的特性可能是有益的。
藉由在第二區中覆蓋接觸蝕刻停止層126b並在第一區102中薄化接觸蝕刻停止層126a,可以控制接觸蝕刻停止層126a的厚度W11小於接觸蝕刻停止層126b的厚度W12。因此,第一區102中的絕緣層的總厚度(包含間隔層118a和接觸蝕刻停止層126a)可以控制成比第二區104中的絕緣層的總厚度(包含間隔層118b和接觸蝕刻停止層126b)更薄。第一閘極結構114b和第一導電部件136a之間的寄生電阻因此小於第二閘極結構116b和第二導電部件136b之間的寄生電阻,並且第一閘極結構114b和第一導電部件136a之間的寄生電容因此高於第二閘極結構116b和第二導電部件136b之間的寄生電容。
當第一閘極結構114b和第二閘極結構116b包含自對準接觸件(例如硬遮罩層134)時,可以同時形成具有不同臨界尺寸的裝置以具有不同厚度的絕緣層。因此,可以最佳化使用自對準接觸件製程的裝置之間的寄生電容和寄生電阻,並且具有大製程寬裕度的裝置不受限於與具有小製程寬裕度的裝置折衷。
第23~26圖是根據一些實施例之製造另一半導體結構300的各個階段的剖面側視圖。半導體結構300類似於半導體結構200。第23圖所示之結構類似於第15圖所示之結構,並且用於形成第23圖所示之結構的製程可以類似於形成第15圖所示之結構的操作類似。半導體結構300可以應用於一些情況,即相較於第二閘極結構116b和第二導電部件136b之間的寄生電容和寄生電阻,在第一區102中形成的裝置可能需要降低第一閘極結構114b和第一導電部件136a之間的寄生電容並增加寄生電阻。
間隔層118a的厚度為W15,間隔層118b的厚度可以大致等於W15。如第23圖所示,在第一虛設閘極結構114、第二虛設閘極結構116、間隔層118a、間隔層118b、第一源極/汲極部件122、和第二源極/汲極部件124上方順應性地形成接觸蝕刻停止層126,包含接觸蝕刻停止層126a和接觸蝕刻停止層126b。第一區102中的接觸蝕刻停止層126a和第二區104中的接觸蝕刻停止層126b由相同的製程形成。在一些實施例中,第一區102中的接觸蝕刻停止層126a和第二區104中的接觸蝕刻停止層126b可以大致具有相同的厚度W16。
如第24圖所示,對半導體結構300進行蝕刻操作以移除第一區102中的接觸蝕刻停止層126a和第二區104中的接觸蝕刻停止層126b的部分。因為兩個相鄰的第一虛設閘極結構114之間的間隙W1小於兩個相鄰的第二虛設閘極結構116之間的間隙W3,當進行乾式蝕刻操作時,蝕刻氣體可以在兩個相鄰的第二虛設閘極結構116之間的開口處具有較高的蝕刻速率。因此,在蝕刻操作之後,如第25圖所示,第一區102中的接觸蝕刻停止層126a可以具有厚度W17,第二區104中的接觸蝕刻停止層126b可以具有小於W17的厚度W18。
然後,可以用第一閘極結構114b和第二閘極結構116b取代第一虛設閘極結構114和第二虛設閘極結構116。可以在第一源極/汲極部件122和第二源極/汲極部件124上形成第一導電部件136a和第二導電部件136b,如第26圖所示。第一閘極結構114b的寬度為W2,第二閘極結構116b的寬度為W4,其由第一虛設閘極結構114和第二虛設閘極結構116的寬度界定,如第2圖所示。在一些實施例中,W2大致等於W4。
在同一製程中形成第一區102中的間隔層118a和第二區104中的間隔層118b,因此間隔層118a和間隔層118b的厚度大致相同,即W15。由於對接觸蝕刻停止層126b進行的薄化操作(例如蝕刻操作),第一區102中的接觸蝕刻停止層126a具有厚度W17,而第二區104中的接觸蝕刻停止層126b具有小於W17的厚度W18。
相鄰的第一閘極結構114b之間的間隙W1小於相鄰的第二閘極結構116b之間的間隙W3。在一些實施例中,W1為W3的約60%至約90%,其可根據在同一基底106上的第一區102和第二區104中製造的不同裝置而改變。在一些實施例中,W1為W3的約65%至約80%。
第一導電部件136a的寬度可以大致等於(W1-2*(W15+W17)),並且第二導電部件136b的寬度可以大致等於(W3-2*(W15+W17))。在一些實施例中,相較於第二閘極結構116b和第二導電部件136b之間的寄生電容和寄生電阻,在第一區102中形成的裝置可能需要降低第一閘極結構114b和第一導電部件136a之間的寄生電容並增加寄生電阻。本實施例可以藉由薄化接觸蝕刻停止層126b來滿足要求。
第27圖是根據一些實施例之製造半導體結構的方法400的流程圖。在操作402期間,在基底106的第一區102上形成第一虛設閘極結構114並在基底106的第二區104上形成第二虛設閘極結構116。在相鄰的第一虛設閘極結構114之間形成第一間隙W1,並在相鄰的第二虛設閘極結構116之間形成第二間隙W3,並且第一間隙W1小於第二間隙W3。
在操作404期間,在第一虛設閘極結構114、第二虛設閘極結構116和基底106上方形成間隔層118。然後,在操作406期間,對第一區102中的間隔層118進行薄化操作。在一些實施例中,薄化操作可以包含移除第一區102中的間隔層118的一部分,使得第一區102中的間隔層118a的厚度W6小於第二區104中的間隔層118b的厚度W7。
在操作408期間,在相鄰的第一虛設閘極結構114之間的基底106上形成第一源極/汲極部件122,並在相鄰的第二虛設閘極結構116之間的基底106上形成第二源極/汲極部件124。移除基底106上、第一虛設閘極結構114上和第二虛設閘極結構116上的間隔層118a和118b的一部分。第一間隙的側壁上的間隔層118a比第二間隙的側壁上的間隔層118b薄。然後,進行離子佈植操作以在相鄰的第一虛設閘極結構114之間和相鄰的第二虛設閘極結構116之間的基底106中形成輕摻雜汲極(lightly doped drain,LDD)區。可以在第一虛設閘極結構114、第二虛設閘極結構116、間隔層118a和118b、第一源極/汲極部件122、和第二源極/汲極部件124上方形成接觸蝕刻停止層126a和接觸蝕刻停止層126b。
在操作410期間,可以用第一閘極結構114b取代第一虛設閘極結構114,並且可以用第二閘極結構116b取代第二虛設閘極結構116。在相鄰的第一虛設閘極結構114之間的第一源極/汲極部件122和相鄰的第二虛設閘極結構116之間的第二源極/汲極部件124上方形成第一介電層128。在相鄰的第一虛設閘極結構114之間形成的第一介電層128a的寬度小於在相鄰的第二虛設閘極結構116之間形成的第一介電層128b的寬度。
然後,移除第一虛設閘極結構114和第二虛設閘極結構116,並在基底106上形成第一閘極結構114b和第二閘極結構116b。此外,移除第一閘極結構114b和第二閘極結構116b的頂部,並在第一閘極結構114b和第二閘極結構116b中的每一個上形成硬遮罩層134。
在操作412期間,在相鄰的第一閘極結構114b之間的第一源極/汲極部件122上形成第一導電部件136a,並在相鄰的第二閘極結構116b之間的第二源極/汲極部件124上形成第二導電部件136b。為了形成第一導電部件136a和第二導電部件136b,可以先在第一閘極結構114b、第二閘極結構116b、第一介電層128a和128b、和間隔層118a和118b上方形成第二介電層,例如層間介電層(未繪示)。移除第一介電層和第二介電層128a和128b的至少一部分以暴露出第一源極/汲極部件122和第二源極/汲極部件124。然後,在第一源極/汲極部件122上形成第一導電部件136a,並在第二源極/汲極部件124上形成第二導電部件136b。
第28圖是根據一些實施例之製造半導體結構的另一種方法500的流程圖。
在操作502期間,在基底106的第一區102上形成第一虛設閘極結構114並在基底106的第二區104上形成第二虛設閘極結構116。在相鄰的第一虛設閘極結構114之間形成第一間隙W1,並在相鄰的第二虛設閘極結構116之間形成第二間隙W3,並且第一間隙W1小於第二間隙W3。
在操作504期間,在第一虛設閘極結構114、第二虛設閘極結構116和基底106上方形成間隔層118。
在操作506期間,在相鄰的第一虛設閘極結構114之間的基底106上形成第一源極/汲極部件122,並在相鄰的第二虛設閘極結構116之間的基底106上形成第二源極/汲極部件124。移除基底106上、第一虛設閘極結構114上和第二虛設閘極結構116上的間隔層118a和118b的一部分。然後,進行離子佈植操作以在相鄰的第一虛設閘極結構114之間和相鄰的第二虛設閘極結構116之間的基底106中形成輕摻雜汲極(LDD)區。
在操作508期間,可以在第一虛設閘極結構114、第二虛設閘極結構116、間隔層118a和118b、第一源極/汲極部件122、和第二源極/汲極部件124上方形成接觸蝕刻停止層126a和接觸蝕刻停止層126b。
在操作510期間,可以對第一區102中的接觸蝕刻停止層126a進行薄化操作。為了進行薄化操作,可以先在第二區104中的接觸蝕刻停止層126b上方形成保護層220。然後,進行蝕刻操作以移除第一區102中的接觸蝕刻停止層126a的一部分。在蝕刻操作之後,第一間隙的側壁上的接觸蝕刻停止層126a比第二間隙的側壁上的接觸蝕刻停止層126b薄。
在操作512期間,可以用第一閘極結構114b取代第一虛設閘極結構114,並且可以用第二閘極結構116b取代第二虛設閘極結構116。在相鄰的第一虛設閘極結構114之間的第一源極/汲極部件122和相鄰的第二虛設閘極結構116之間的第二源極/汲極部件124上方形成第一介電層128。在相鄰的第一虛設閘極結構114之間形成的第一介電層128a的寬度小於在相鄰的第二虛設閘極結構116之間形成的第一介電層128b的寬度。
然後,移除第一虛設閘極結構114和第二虛設閘極結構116,並在基底106上形成第一閘極結構114b和第二閘極結構116b。此外,移除第一閘極結構114b和第二閘極結構116b的頂部,並在第一閘極結構114b和第二閘極結構116b中的每一個上形成硬遮罩層134。
在操作514期間,在相鄰的第一閘極結構114b之間的第一源極/汲極部件122上形成第一導電部件136a,並在相鄰的第二閘極結構116b之間的第二源極/汲極部件124上形成第二導電部件136b。為了形成第一導電部件136a和第二導電部件136b,可以先在第一閘極結構114b、第二閘極結構116b、第一介電層128a和128b、和間隔層118a和118b上方形成第二介電層,例如層間介電層(未繪示)。移除第二介電層和第一介電層128a和128b的至少一部分以暴露出第一源極/汲極部件122和第二源極/汲極部件124。然後,在第一源極/汲極部件122上形成第一導電部件136a,並在第二源極/汲極部件124上形成第二導電部件136b。
在本揭示中,可以根據位於基底的不同區域上的不同裝置來選擇性地移除間隔層118或接觸蝕刻停止層126,因此可以改變間隔層118或接觸蝕刻停止層126的厚度。藉由改變絕緣層的總厚度(包含間隔層118和接觸蝕刻停止層126),可以最佳化在同一基底上形成的不同預定裝置之間的寄生電容和寄生電阻。此外,由於第一閘極結構114b和第二閘極結構116b在同一製程中形成,並且第一導電部件136a和第二導電部件136b在同一製程中形成,可以進一步簡化在同一基底的不同區域形成具有不同厚度的絕緣層的製程。此外,藉由移除間隔層118或接觸蝕刻停止層126的一部分以使具有不同臨界尺寸的裝置之間的寄生電容和寄生電阻最佳化,具有大製程寬裕度的裝置不受限於與具有小製程寬裕度的裝置折衷。
一實施例是半導體結構。此半導體結構包含形成在基底上方的第一半導體裝置和形成在基底上方的第二半導體裝置。第一半導體裝置包含基底上方的第一源極/汲極部件、基底上方的第一閘極結構、第一源極/汲極部件上方的第一導電部件、以及第一閘極結構和第一導電部件之間的第一絕緣層。第二半導體裝置包含基底上方的第二源極/汲極部件、基底上方的第二閘極結構、第二源極/汲極部件上方的第二導電部件、以及第二閘極結構和第二導電部件之間的第二絕緣層。第一導電部件的寬度與第二導電部件的寬度不同,並且第一絕緣層的寬度小於第二絕緣層的寬度。
在一實施例中,第一絕緣層包含第一間隔層和形成在第一導電部件和第一間隔層之間的第一接觸蝕刻停止層(CESL),第二絕緣層包含第二間隔層和形成在第二導電部件和第二間隔層之間的第二接觸蝕刻停止層,第一間隔層和第二間隔層由相同的材料形成,並且第一接觸蝕刻停止層和第二接觸蝕刻停止層由相同的材料形成。
在一實施例中,第一絕緣層包含第一間隔層和形成在第一導電部件和第一間隔層之間的第一接觸蝕刻停止層(CESL),第二絕緣層包含第二間隔層和形成在第二導電部件和第二間隔層之間的第二接觸蝕刻停止層,並且第一間隔層的寬度小於第二間隔層的寬度。
在一實施例中,第一間隔層和第二間隔層在同一製程期間形成在基底的不同區上。
在一實施例中,第一絕緣層包含第一間隔層和形成在第一導電部件和第一間隔層之間的第一接觸蝕刻停止層(CESL),第二絕緣層包含第二間隔層和形成在第二導電部件和第二間隔層之間的第二接觸蝕刻停止層,並且第一接觸蝕刻停止層的寬度小於第二接觸蝕刻停止層的寬度。
在一實施例中,第一接觸蝕刻停止層和第二接觸蝕刻停止層在同一製程期間形成在基底的不同區上。
另一實施例是半導體結構。此半導體結構包含形成在基底上方的第一半導體裝置和形成在基底上方的第二半導體裝置。第一半導體裝置包含基底上方的第一源極/汲極部件、基底上方的第一閘極結構、第一源極/汲極部件上方的第一導電部件、以及第一閘極結構和第一導電部件之間的第一絕緣層。第二半導體裝置包含基底上方的第二源極/汲極部件、基底上方的第二閘極結構、第二源極/汲極部件上方的第二導電部件、以及第二閘極結構和第二導電部件之間的第二絕緣層。第一閘極結構的寬度大致等於第二閘極結構的寬度,並且第一絕緣層的寬度小於第二絕緣層的寬度。
在一實施例中,第一導電部件與第二導電部件在同一製程期間形成在基底的不同區上,並且第一閘極結構與第二閘極結構在同一製程期間形成在基底的不同區上。
在一實施例中,第一導電部件的寬度小於第二導電部件的寬度。
在一實施例中,第二導電部件的寬度小於第一導電部件的寬度。
在一實施例中,第一絕緣層包含第一間隔層和形成在第一導電部件和第一間隔層之間的第一接觸蝕刻停止層(CESL),第二絕緣層包含第二間隔層和形成在第二導電部件和第二間隔層之間的第二接觸蝕刻停止層,第一間隔層和第二間隔層包含相同的材料,並且第一接觸蝕刻停止層和第二接觸蝕刻停止層包含相同的材料。
在一實施例中,第一接觸蝕刻停止層的寬度小於第二接觸蝕刻停止層的寬度。
另一實施例是半導體結構的形成方法。在基底的第一區中形成多個第一虛設閘極結構並在基底的第二區中形成多個第二虛設閘極結構。在相鄰的第一虛設閘極結構之間形成第一間隙,並在相鄰的第二虛設閘極結構之間形成第二間隙,第一間隙小於第二間隙。在多個第一虛設閘極結構、多個第二虛設閘極結構和基底上方形成間隔層。對第一區中的間隔層進行薄化操作。在相鄰的第一虛設閘極結構之間的基底上形成第一源極/汲極部件,並在相鄰的第二虛設閘極結構之間的基底上形成第二源極/汲極部件。用多個第一閘極結構取代多個第一虛設閘極結構,並且用多個第二閘極結構取代多個第二虛設閘極結構。在相鄰的第一閘極結構之間的第一源極/汲極部件上形成第一導電部件,並在相鄰的第二閘極結構之間的第二源極/汲極部件上形成第二導電部件。
在一實施例中,對第一區中的間隔層進行薄化操作包含:移除第一區中的間隔層的一部分,使得第一區中的間隔層的厚度小於第二區中的間隔層的厚度。
在一實施例中,在相鄰的第一虛設閘極結構之間的基底上形成第一源極/汲極部件並在相鄰的第二虛設閘極結構之間的基底上形成第二源極/汲極部件,包含:移除基底、多個第一虛設閘極結構和多個第二虛設閘極結構上的間隔層的一部分;以及進行離子佈植操作以在相鄰的第一虛設閘極結構之間和相鄰的第二虛設閘極結構之間的基底中形成輕摻雜汲極區(LDD)。
在一實施例中,在移除基底、多個第一虛設閘極結構和多個第二虛設閘極結構上的間隔層的一部分之後,第一間隙的側壁上的間隔層比第二間隙的側壁上的間隔層薄。
在一實施例中,用多個第一閘極結構取代多個第一虛設閘極結構,並且用多個第二閘極結構取代多個第二虛設閘極結構,包含:在相鄰的第一虛設閘極結構之間的第一源極/汲極部件和相鄰的第二虛設閘極結構之間的第二源極/汲極部件上方形成第一介電層,其中在相鄰的第一虛設閘極結構之間形成的第一介電層的寬度小於在相鄰的第二虛設閘極結構之間形成的第一介電層的寬度;移除多個第一虛設閘極結構與多個第二虛設閘極結構;以及在基底上形成多個第一閘極結構與多個第二閘極結構。
在一實施例中,此方法更包含:移除多個第一閘極結構和多個第二閘極結構的頂部;以及在多個第一閘極結構和多個第二閘極結構的每一個上形成硬遮罩層。
在一實施例中,在相鄰的第一閘極結構之間的第一源極/汲極部件上形成第一導電部件並在相鄰的第二閘極結構之間的第二源極/汲極部件上形成第二導電部件,包含:在多個第一閘極結構、多個第二閘極結構、第一介電層、和間隔層上方形成第二介電層;移除第一介電層和第二介電層的至少一部分以暴露出第一源極/汲極部件和第二源極/汲極部件;以及在第一源極/汲極部件上形成第一導電部件並在第二源極/汲極部件上形成第二導電部件。
在一實施例中,此方法更包含:在多個第一虛設閘極結構、多個第二虛設閘極結構、間隔層、第一源極/汲極部件、和第二源極/汲極部件上方形成接觸蝕刻停止層。
以上概述數個實施例的部件,使得本技術領域中具有通常知識者可以更加理解本發明實施例的多個面向。本技術領域中具有通常知識者應該理解,他們能輕易地以本發明實施例為基礎,設計或修改其他製程和結構,以達到與本文介紹的實施例相同的目的及/或優點。本技術領域中具有通常知識者也應該理解,此類等效的結構並未悖離本發明實施例的精神與範圍,並且他們能在不違背本發明實施例的精神和範圍下,做各式各樣的改變、取代和調整。
100,200,300:半導體結構 102:第一區 104:第二區 106:基底 108:虛設閘極介電層 110:虛設閘極電極層 112:硬遮罩 114:第一虛設閘極結構 114a,116a:凹槽 114b:第一閘極結構 116:第二虛設閘極結構 116b:第二閘極結構 118,118a,118b:間隔層 120,220:保護層 122:第一源極/汲極部件 124:第二源極/汲極部件 126a,126b:接觸蝕刻停止層 128a,128b:層間介電質 130:閘極介電層 132:閘極電極 134:硬遮罩層 136a:第一導電部件 136b:第二導電部件 400,500:方法 402,404,406,408,410,412,502,504,506,508,510,512,514:操作 D1:距離 W1,W3:間隙 W2,W4:寬度 W5,W6,W7,W8,W10,W11,W12,W13,W15,W16,W17,W18:厚度
藉由以下的詳細描述配合所附圖式,可以更加理解本發明實施例的面向。需強調的是,根據產業上的標準慣例,許多部件並未按照比例繪製。事實上,為了能清楚地討論,各種部件的尺寸可能被任意地增加或減少。 第1~13圖是根據一些實施例之製造半導體結構的各個階段的剖面側視圖。 第14~22圖是根據一些實施例之製造另一半導體結構的各個階段的剖面側視圖。 第23~26圖是根據一些實施例之製造另一半導體結構的各個階段的剖面側視圖。 第27圖是根據一些實施例之製造半導體結構的方法的流程圖。 第28圖是根據一些實施例之另一製造半導體結構的方法的流程圖。
100:半導體結構
102:第一區
104:第二區
106:基底
114b:第一閘極結構
116b:第二閘極結構
118a,118b:間隔層
122:第一源極/汲極部件
124:第二源極/汲極部件
126a,126b:接觸蝕刻停止層
130:閘極介電層
132:閘極電極
134:硬遮罩層
136a:第一導電部件
136b:第二導電部件
W1,W3:間隙
W2,W4:寬度
W6,W7,W8:厚度

Claims (1)

  1. 一種半導體結構,包括: 一第一半導體裝置,形成在一基底上方,包括: 一第一源極/汲極部件,在該基底上方; 一第一閘極結構,在該基底上方; 一第一導電部件,在該第一源極/汲極部件上方;以及 一第一絕緣層,在該第一閘極結構和該第一導電部件之間;以及 一第二半導體裝置,形成在該基底上方,包括: 一第二源極/汲極部件,在該基底上方; 一第二閘極結構,在該基底上方; 一第二導電部件,在該第二源極/汲極部件上方;以及 一第二絕緣層,在該第二閘極結構和該第二導電部件之間; 其中該第一導電部件的寬度與該第二導電部件的寬度不同,並且該第一絕緣層的寬度小於該第二絕緣層的寬度。
TW111105258A 2021-04-14 2022-02-14 半導體結構 TW202240893A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163175017P 2021-04-14 2021-04-14
US63/175,017 2021-04-14
US17/381,435 US11749677B2 (en) 2021-04-14 2021-07-21 Semiconductor structure and methods of forming the same
US17/381,435 2021-07-21

Publications (1)

Publication Number Publication Date
TW202240893A true TW202240893A (zh) 2022-10-16

Family

ID=82975463

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111105258A TW202240893A (zh) 2021-04-14 2022-02-14 半導體結構

Country Status (3)

Country Link
US (2) US11749677B2 (zh)
CN (1) CN114975256A (zh)
TW (1) TW202240893A (zh)

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8664679B2 (en) 2011-09-29 2014-03-04 Toshiba Techno Center Inc. Light emitting devices having light coupling layers with recessed electrodes
US8728332B2 (en) 2012-05-07 2014-05-20 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of patterning small via pitch dimensions
US9093530B2 (en) 2012-12-28 2015-07-28 Taiwan Semiconductor Manufacturing Company, Ltd. Fin structure of FinFET
US8987142B2 (en) 2013-01-09 2015-03-24 Taiwan Semiconductor Manufacturing Co., Ltd. Multi-patterning method and device formed by the method
US9053279B2 (en) 2013-03-14 2015-06-09 Taiwan Semiconductor Manufacturing Company, Ltd. Pattern modification with a preferred position function
US9153478B2 (en) 2013-03-15 2015-10-06 Taiwan Semiconductor Manufacturing Company, Ltd. Spacer etching process for integrated circuit design
US8796666B1 (en) 2013-04-26 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. MOS devices with strain buffer layer and methods of forming the same
US9548303B2 (en) 2014-03-13 2017-01-17 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET devices with unique fin shape and the fabrication thereof
US9548366B1 (en) * 2016-04-04 2017-01-17 Taiwan Semiconductor Manufacturing Company, Ltd. Self aligned contact scheme
CN108074820A (zh) * 2016-11-10 2018-05-25 中芯国际集成电路制造(上海)有限公司 半导体器件及其形成方法
US10249756B2 (en) * 2016-11-29 2019-04-02 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device including memory and logic circuit having FETs with ferroelectric layer and manufacturing methods thereof
CN108962754B (zh) * 2017-05-19 2021-11-30 中芯国际集成电路制造(上海)有限公司 半导体装置及其制造方法
US10510600B1 (en) * 2018-07-11 2019-12-17 Taiwan Semiconductor Manufacturing Company, Ltd. Shared contact structure and methods for forming the same
KR102516879B1 (ko) * 2018-08-17 2023-03-31 삼성전자주식회사 다양한 선폭을 가지는 반도체 소자 및 이의 제조 방법

Also Published As

Publication number Publication date
US20220336448A1 (en) 2022-10-20
CN114975256A (zh) 2022-08-30
US20230361114A1 (en) 2023-11-09
US11749677B2 (en) 2023-09-05

Similar Documents

Publication Publication Date Title
US10879374B2 (en) Semiconductor device and manufacturing method thereof
KR102183123B1 (ko) 반도체 디바이스 및 이의 제조 방법
TWI804735B (zh) 半導體裝置及其製造方法
US20220336449A1 (en) Semiconductor device structure and methods of forming the same
TW202143300A (zh) 半導體裝置及其製造方法
TW202240893A (zh) 半導體結構
US11177212B2 (en) Contact formation method and related structure
US11302796B2 (en) Method of forming self-aligned source/drain metal contacts
US11682707B2 (en) Contact formation method and related structure
TWI767417B (zh) 半導體裝置及其製造方法
US20230065045A1 (en) Contact formation method and related structure
US11862700B2 (en) Semiconductor device structure including forksheet transistors and methods of forming the same
US20230326986A1 (en) Contact formation method and related structure
US20230387120A1 (en) Semiconductor device structure and methods of forming the same
US20220415888A1 (en) Semiconductor Structure And Method For Forming The Same