TW202240718A - 半導體裝置之製造方法 - Google Patents

半導體裝置之製造方法 Download PDF

Info

Publication number
TW202240718A
TW202240718A TW111107992A TW111107992A TW202240718A TW 202240718 A TW202240718 A TW 202240718A TW 111107992 A TW111107992 A TW 111107992A TW 111107992 A TW111107992 A TW 111107992A TW 202240718 A TW202240718 A TW 202240718A
Authority
TW
Taiwan
Prior art keywords
protective film
semiconductor device
manufacturing
mpa
semiconductor
Prior art date
Application number
TW111107992A
Other languages
English (en)
Inventor
松原弘明
池田大助
祖父江省吾
小川紗瑛子
Original Assignee
日商昭和電工材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商昭和電工材料股份有限公司 filed Critical 日商昭和電工材料股份有限公司
Publication of TW202240718A publication Critical patent/TW202240718A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0231Manufacturing methods of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0233Structure of the redistribution layers
    • H01L2224/02333Structure of the redistribution layers being a bump
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02379Fan-out arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02381Side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/11001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

半導體裝置之製造方法具備:準備複數個半導體元件之步驟;準備支撐構件之步驟;以複數個半導體元件的第2面朝向支撐構件的方式將複數個半導體元件安裝於支撐構件之步驟;藉由密封材料密封複數個半導體元件之步驟;從藉由密封材料密封複數個半導體元件之密封材料層去除支撐構件之步驟;在位於複數個半導體元件的第2面側之密封材料層的第2面貼合第1保護膜之步驟;及將第1保護膜貼合於密封材料層後,在位於複數個半導體元件(10)的第1面側之密封材料層之第1面形成再配線層之步驟。

Description

半導體裝置之製造方法
本揭示有關一種半導體裝置之製造方法。
專利文獻1中揭示有利用扇出封裝技術之半導體裝置的構成及其製造方法。
[非專利文獻1]Boyd Rogers,其他2人,“IMPLEMENTATION OF A FULLY MOLDED FAN-OUT PACKAGING TECHNOLOGY(完全成型的扇出封裝技術)”,Deca Technologies,Inc.,2013年11月
在半導體裝置之製造方法中使用之扇出封裝技術中,將單片化之半導體晶片(管芯)排列且密封在其他晶圓上而設為再配置晶圓後,形成再配線層(RDL:Re-Distribution Layer)來製造各半導體裝置。然而,使用扇出封裝技術製造半導體裝置時,有可能損壞安裝於半導體裝置之半導體晶片。半導體晶片受到損壞時,具備這種半導體晶片的半導體裝置無法發揮所期望的性能,從而導致損害作為半導體裝置的可靠性。
本揭示的目的為,提供一種防止半導體元件的損壞而製造可靠性優異的半導體裝置的製造方法。
作為本揭示的一方面,係有關一種半導體裝置的製造方法。該半導體裝置之製造方法具備:準備分別具有形成有連接端子之第1面及位於該第1面的相反側之第2面之複數個半導體元件之步驟;準備支撐構件之步驟;以複數個半導體元件的第2面朝向支撐構件的方式將複數個半導體元件安裝於支撐構件之步驟;藉由密封材料密封複數個半導體元件之步驟;從藉由密封材料密封複數個半導體元件之密封體去除支撐構件之步驟;在位於複數個半導體元件的第2面側之密封體的第2面貼合第1保護膜之步驟;及將第1保護膜貼合於密封體後,在位於複數個半導體元件的第1面側之密封體之第1面形成再配線層之步驟。
在該方法中,將第1保護膜貼合於密封體後,在位於複數個半導體元件的第1面側之密封體的第1面形成再配線層。亦即,設為在形成再配線層之步驟前,在半導體元件的第2面側設置第1保護膜。該情況下,能夠防止在形成再配線層時損壞半導體元件或密封材料。藉此,能夠製造可靠性優異之半導體裝置。
在上述製造方法中,第1保護膜包含具有固化性之材料,第1保護膜的固化後的25℃下的儲存彈性模數為300MPa~6000MPa為較佳。保護密封體之第1保護膜的儲存彈性模數在該範圍內的情況下,能夠抑制組裝期間的整個半導體封裝體的翹曲,從而能夠以高精確度形成再配線層。在該態樣中,第1保護膜的固化後的250℃下的儲存彈性模數可以為0.1MPa~200MPa。該情況下,在製造工藝中,即使對密封體等施加基於熱之影響,亦能夠抑制整個半導體封裝體的翹曲,從而能夠以高精確度形成再配線層。
在上述製造方法中,第1保護膜包含具有固化性之材料,在貼合第1保護膜之步驟中,使貼合於密封體的第2面之第1保護膜固化,固化之第1保護膜與密封體的接著強度為1.0MPa以上為較佳。該情況下,藉由緊固接著第1保護膜與密封體,防止在製造工藝中第1保護膜剝離,藉此能夠更可靠地保護半導體元件。又,藉由第1保護膜緊固接著於密封體,能夠更可靠且以高精確度進行再配線層等的形成。
在上述製造方法中,第1保護膜包含具有固化性之材料,在貼合第1保護膜之步驟中,使貼合於密封體的第2面之第1保護膜固化,固化之第1保護膜與複數個半導體元件的接著強度為1.0MPa以上為較佳。該情況下,藉由緊固接著第1保護膜與複數個半導體元件,防止在製造工藝中第1保護膜剝離,藉此能夠更可靠地保護半導體元件。
在上述製造方法中,可以進一步具備在形成再配線層之步驟後,去除第1保護膜之步驟。該情況下,能夠設為在最終產品中不包含在製造半導體裝置之製造工藝中因保護半導體元件及密封材料而代替受損等之第1保護膜之形態。
上述製造方法可以進一步具備在再配線層形成焊球之步驟,亦可以在形成焊球之步驟後去除保護膜。該情況下,在半導體裝置之製造工藝中,利用第1保護膜將半導體元件保護至更後面的步驟,從而能夠製造可靠性更優異之半導體裝置。又,能夠設為將這種第1保護膜不包含在最終產品中的形態。
在上述製造方法中,保護膜可以包含環氧樹脂,在去除第1保護膜之步驟中,可以削除第1保護膜。藉由將環氧樹脂用於第1保護膜,除了保護半導體元件及密封材料而使其免受衝擊以外,還能夠使其免受製造步驟等中使用之藥品的影響。
上述製造方法可以進一步具備去除前述第1保護膜、並且在形成有再配線之密封體的第2面貼合第2保護膜之步驟。該情況下,能夠形成再配線層後設置第2保護膜,並將該保護膜直接用作所製造之半導體裝置的保護膜。藉此,能夠製作即使成為產品後亦能夠保護半導體元件之半導體裝置。
在上述製造方法中,第2保護膜包含具有固化性之材料,第2保護膜的固化後的25℃下的儲存彈性模數為300MPa~6000MPa為較佳。保護複數個半導體元件之第2保護膜的儲存彈性模數在該範圍內的情況下,提高封裝體的剛性,並抑制整個半導體封裝體的翹曲,藉此能夠以高精確度進行單片化等。又,能夠更可靠地保護單片化後的各半導體裝置中之半導體元件,從而能夠獲得可靠性高的半導體裝置。又,在該態樣中,第2保護膜的固化後的250℃下的儲存彈性模數可以為0.1MPa~200MPa。該情況下,在製造工藝中,即使對密封體等施加基於熱之影響,亦能夠以高精確度進行單片化等。又,即使單片化後的各半導體裝置受到基於熱之影響,亦能夠更可靠地保護半導體元件,從而能夠獲得可靠性高的半導體裝置。
在上述製造方法中,第2保護膜包含具有固化性之材料,在貼合第2保護膜之步驟中,使貼合於密封體的第2面之第2保護膜固化,固化之第2保護膜與密封體的接著強度為1.0MPa以上為較佳。該情況下,藉由緊固接著第2保護膜與密封體,防止單片化等時第2保護膜剝離,藉此,能夠獲得具有被第2保護膜適當保護之半導體元件之半導體裝置。又,藉由如上緊固接著,能夠藉由第2保護膜更可靠地保護所製造之半導體裝置中之半導體元件。在該態樣下,固化之第2保護膜與密封體的接著強度為7.0MPa以上為更佳。藉此,藉由第2保護膜進一步可靠地保護半導體元件,從而獲得可靠性更靠的半導體裝置。
在上述製造方法中,第2保護膜包含具有固化性之材料,在貼合第2保護膜之步驟中,使貼合於密封體的第2面之第2保護膜固化,固化之第2保護膜與複數個半導體元件的接著強度為1.0MPa以上為較佳。該情況下,藉由緊固接著第2保護膜與複數個半導體元件,防止單片化等時第2保護膜剝離,藉此,能夠獲得具有被第2保護膜適當保護之半導體元件之半導體裝置。又,藉由如上緊固接著,能夠藉由第2保護膜更可靠地保護所製造之半導體裝置中之半導體元件。在該態樣下,固化之第2保護膜與複數個半導體元件的接著強度為7.0MPa以上為更佳。藉此,藉由第2保護膜進一步可靠地保護半導體元件,從而獲得可靠性更靠的半導體裝置。
上述製造方法可以進一步具備在密封體的第2面貼合第2保護膜後,單片化成與複數個半導體元件分別對應之各半導體裝置之步驟。藉此,能夠更容易獲得包含第2保護膜之半導體裝置。
在上述製造方法中,第1保護膜與第2保護膜可以由相同種類的保護膜形成。該情況下,製造工藝中之保護膜的管理變得容易。 [發明效果]
依本揭示的一方面,能夠防止半導體裝置的製造中的半導體元件或密封材料的損壞,從而提供可靠性優異的半導體裝置。
以下,依需要而參閱圖式,對本揭示的幾個實施形態進行詳細說明。但是,本揭示並不限定於以下實施形態。在以下說明中,有時會對相同或相應部分附加相同符號,並省略重複說明。關於上下左右等位置關係,若無特別說明,則基於附圖中所示之位置關係。附圖的尺寸比率並不限定於圖示的比率。
在本說明書中,“層”一詞除了包括在以俯視圖觀察時,在整個表面形成之形狀的結構之外,還包括在一部分形成之形狀的結構。在本說明書中,“步驟”一詞並不僅係獨立的步驟,即使無法與其他步驟明確區分的情況下,只要實現該步驟所期望的作用,則亦包含於本用語中。
在本說明書中,利用“~”所示之數值範圍表示將記載於“~”前後之數值分別作為最小值及最大值而包含之範圍。在本說明書中階段性地記載之數值範圍內,某一階段的數值範圍的上限值或下限值可以替換為其他階段的數值範圍的上限值或下限值。在本說明書中所記載之數值範圍內,該數值範圍的上限值或下限值可以替換為實施例中所示之值。
(半導體裝置的構成) 圖1係示意性表示藉由本實施形態之製造方法製造之半導體裝置的一例之剖面圖。如圖1所示,半導體裝置1例如為具有扇出結構之裝置,並且具備半導體元件10、密封材料層11、保護層12、再配線層13及焊球14。半導體裝置1例如藉由扇出封裝(FO-PKG)技術製作,例如可以藉由扇出晶圓級封裝(FO-WLP)技術製作,或者,亦可以藉由扇出面板級封裝(FO-PLP)技術製作。
密封材料層11係藉由樹脂等密封材料密封半導體元件10之層。保護層12係配置於半導體元件10的第2面10b及密封材料層11的面11a上之固化層,並藉由固化後述之BSC膜34來形成。再配線層13係用於擴寬半導體元件10的第1面10a側的連接端子10c的端子間距的層,例如由聚醯亞胺等絕緣部分13a及銅配線等配線部分13b構成。焊球14連接於藉由再配線層13端子間距被擴寬之端子,藉此半導體元件10的連接端子10c的間距被轉換(被擴寬)而連接於焊球14。
(半導體裝置之製造方法) 接著,參閱圖2~圖5,對製造半導體裝置1之方法進行說明。圖2~圖5係依序表示製造半導體裝置1之方法之圖。在該半導體裝置之製造方法中,係依序說明製造具有扇出結構之半導體裝置之方法(面朝上、無支撐板)之圖。
首先,準備分別具有形成有連接端子10c之第1面10a及位於第1面10a的相反側的第2面10b之複數個半導體元件10(參閱圖1及圖2(b))。複數個半導體元件10例如藉由通常的半導體製程一併形成,之後,藉由切割被單片化而製作成各半導體元件10。該製作步驟能夠使用習知的方法,因此省略說明。
又,如圖2(a)所示,在該半導體裝置之製造方法中,在金屬製載體20上設置黏著層21,藉此形成(準備)用於支撐複數個半導體元件10之支撐構件22。載體20的厚度例如為0.1mm以上且2.0mm以下。然而,載體20的厚度並不限定於此。又,在俯視下,載體20可以為圓板狀的晶圓形狀,亦可以為矩形狀的面板形狀。作為黏著層21,例如能夠使用在常溫下具有黏著力但是黏著力因加熱降低之剝離片(例如,NITTO DENKO CORPORATION製、產品名稱:REVALPHA(註冊商標))等。黏著層21例如由丙烯酸系壓敏接著劑構成。
接著,若支撐構件22的準備結束,則如圖2(b)所示,以複數個半導體元件10的第2面10b朝向黏著層21的方式(亦即面朝上),在黏著層21上配置複數個半導體元件10。之後,若複數個半導體元件10已配置於支撐構件22上,則如圖2(c)所示,藉由環氧樹脂等密封樹脂(密封材料)密封複數個半導體元件10而形成密封材料層24(密封體)。藉此,複數個半導體元件10其整體被密封樹脂覆蓋而包含在密封材料層24內。密封半導體元件10之材料可以為環氧樹脂以外的絕緣樹脂。
接著,若密封結束,則如圖2(d)所示,加熱黏著層21等以從半導體元件10剝離黏著層21來去除載體20。此時,成為半導體元件10的第2面10b從密封材料層24露出之狀態。
接著,如圖2(e)所示,在密封材料層24的半導體元件10所露出之側的面(第2面)貼附保護膜26(第1保護膜)。保護膜26例如係稱為背面塗層(BSC)等者,且係保護半導體元件10及密封材料層24的露出面而使其免受之後的步驟中的基於藥品之污染或外力的賦予的影響之膜。該保護膜例如由環氧樹脂構成。保護膜26可以具有固化性,亦可以為不具有固化性之非固化性。保護膜26具有固化性之情況下,可以為熱固化性及能量射線固化性中的任一種,貼附保護膜26後,藉由熱及能量射線中的任一者來固化保護膜26而使其成為固化膜。保護膜26為非固化性保護膜之情況下,例如,能夠使用包含丙烯酸聚合物、聚醯亞胺、聚醯胺、矽酮聚合物等聚合物成分之非固化性保護膜來形成用組成物。保護膜26為熱固化性保護膜之情況下,只要至少含有具有藉由加熱而反應之官能基之化合物即可,例如,能夠使用包含具有羥基、羧基、環氧基、胺基等反應性基團之聚合性單體(含有反應性基團的聚合性單體)、該含有反應性基團的重合性單體的聚合物、或環氧樹脂、酚樹脂等熱固化性樹脂之熱固化性保護膜形成用組成物。此外,保護膜26為能量射線固化性保護膜的情況下,只要至少含有具有藉由能量射線的照射反應之官能基之化合物即可,能夠使用包含丙烯酸單體等含有反應性基團的聚合性單體、該含有反應性基團的聚合性單體的聚合物、或環氧樹脂等能量射線固化性樹脂之能量射線固化性保護膜形成用組成物。該等保護膜形成用組成物可以單獨使用,亦可以併用2種以上。此外,亦能夠與聚醯亞胺薄膜等基材併用。
保護膜26係熱固化性或能量射線固化性材料的情況下,固化後25℃下的儲存彈性模數可以為300MPa~6000MPa。保護密封材料層24之保護膜26的儲存彈性模數在該範圍內的情況下,能夠提高封裝體的剛性,且抑制組裝期間的整個半導體封裝體的翹曲,從而能夠以高精確度形成後述之再配線層28。此外,保護膜26的固化後的250℃下的儲存彈性模數可以為0.1MPa~200MPa。該情況下,在製造工藝中,即使對密封材料層24等施加基於熱之影響,亦能夠抑制整個半導體封裝體的翹曲,從而能夠以高精確度形成再配線層28。
又,保護膜26係熱固化性或能量射線固化性材料之情況下,其可以由固化之保護膜26與密封材料層24及半導體元件10的接著強度分別成為1.0MPa以上之固化性材料形成。如上,藉由緊固接著保護膜26與密封材料層24或半導體元件10,防止在製造工藝中保護膜26剝離,藉此能夠更可靠地保護半導體元件10或密封材料層24。又,藉由保護膜26緊固接著於密封材料層24或半導體元件10,能夠更可靠且以高精確度進行再配線層28等的形成。再者,保護膜26可以由固化之保護膜26與密封材料層24及半導體元件10的接著強度分別成為7.0MPa以上之固化性材料形成,亦可以由成為10MPa以上之固化性材料形成。再者,上述接著強度均為常溫(25℃)下的接著強度,但高溫(例如250℃)下的接著強度亦相同。
接著,若半導體元件10被密封樹脂密封且被保護膜26保護,則如圖3(a)所示,將保護膜26上的密封材料層24研磨至半導體裝置1的連接端子10c露出,作為密封材料層24a。在該研磨步驟中,例如,將密封材料層24研磨至配置於半導體元件10的第1面10a側之連接端子10c從密封樹脂露出至外側之程度。藉此,半導體元件10的連接端子10c從完成研磨的密封材料層24a的表面露出而能夠進行連接。再者,進行該研磨步驟時,由於半導體元件10的第2面10b側被保護膜26覆蓋,因此防止半導體元件10及與密封材料層24a的表面相反側的面(圖示的下面)受損。
接著,若密封材料層的研磨結束,則如圖3的(b)所示,在複數個半導體元件10固定於保護膜26上之狀態下,在複數個半導體元件10的第1表面10a上形成再配線層28。再配線層28係與上述半導體裝置1的再配線層13對應之部分,並由聚醯亞胺等絕緣層部分28a及絕緣層部分28a中的銅配線等配線部分28b構成。在再配線層28的形成步驟中,反覆進行規定次數的絕緣層的形成和配線部分的形成,形成用於進行間距轉換的配線層。在該步驟中,半導體元件10藉由被密封材料層24a及保護膜26覆蓋而受到保護,因此防止構建微細的再配線層時半導體元件10損壞。又,由於保護膜26的剛性高,因此能夠不產生翹曲等而形成再配線層28。
接著,若形成再配線層,則如圖3(c)所示,在複數個半導體元件10固定於保護膜26之狀態下,以複數個半導體元件10的連接端子10c經由再配線層28連接於焊球30的方式形成焊球30。此時,焊球30的間距形成為寬於半導體元件10的連接端子10c的端子間距。該焊球30與上述半導體裝置1中之焊球14對應。
接著,若形成焊球30,則如圖3(d)所示,進一步貼附保護焊球30之保護帶32(BG帶)。保護帶32例如由聚烯烴構成。然後,如圖4(a)所示,在焊球30被保護帶32保護之狀態下,進行削除保護膜26之處理。此時,可以切削半導體元件10的第2面10b側的一部分使其薄型化。該切削處理例如能夠使用表面研削裝置(例如DISCO Inc.製的表面研削裝置)。
之後,如圖4(b)及(c)所示,進行經由BSC膜34(第2保護膜)貼附切割帶36,並在該狀態下進行去除保護帶32之步驟。BSC膜34例如由環氧樹脂構成。然後,若保護帶32的去除結束,則如圖4(d)所示,藉由雷射光L對BSC膜34進行雷射標記來寫入產品名稱等所需的資訊。BSC膜34可以係能量射線固化性保護膜。可以藉由雷射等固化。BSC膜34構成半導體裝置的一部分(保護層12)。
BSC膜34例如係稱為背面塗層(BSC)等者,在製造工藝中,作為用於將切割帶36固定於密封材料層24a及半導體元件10的構件發揮作用。BSC膜34在製造成圖1所示之半導體裝置1後成為保護層12,在半導體裝置1中保護半導體元件10。這種BSC膜34可以由與上述之保護膜26相同種類的保護膜形成,例如由環氧樹脂構成。BSC膜34與保護膜26由相同材料形成,藉此製造工藝中之保護膜的管理變得容易。BSC膜34可以具有固化性,亦可以為不具有固化性之非固化性。BSC膜34具有固化性之情況下,可以為熱固化性及能量射線固化性中的任一種,貼附BSC膜34後,藉由熱及能量射線中的任一者來固化BSC膜34而使其成為固化膜。BSC膜34為非固化性保護膜之情況下,例如,能夠使用包含丙烯酸聚合物、聚醯亞胺、聚醯胺、矽酮聚合物等聚合物成分之非固化性保護膜來形成用組成物。BSC膜34為熱固化性保護膜之情況下,只要至少含有具有藉由加熱而反應之官能基之化合物即可,例如,能夠使用包含具有羥基、羧基、環氧基、胺基等反應性基團之聚合性單體(含有反應性基團的聚合性單體)、該含有反應性基團的重合性單體的聚合物、或環氧樹脂、酚樹脂等熱固化性樹脂之熱固化性保護膜形成用組成物。此外,BSC膜34為能量射線固化性保護膜的情況下,只要至少含有具有藉由能量射線的照射反應之官能基之化合物即可,能夠使用包含丙烯酸單體等含有反應性基團的聚合性單體、該含有反應性基團的聚合性單體的聚合物、或環氧樹脂等能量射線固化性樹脂之能量射線固化性保護膜形成用組成物。該等保護膜形成用組成物可以單獨使用,亦可以併用2種以上。此外,亦能夠與聚醯亞胺薄膜等基材併用。再者,BSC膜34可以由與保護膜26不同的材料形成。
BSC膜34係熱固化性或能量射線固化性材料的情況下,固化後25℃下的儲存彈性模數可以為300MPa~6000MPa。保護密封材料層24a之BSC膜34的儲存彈性模數在該範圍內的情況下,能夠提高封裝體的剛性,且抑制整個半導體封裝體的翹曲,藉此能夠以高精確度進行後述之單片化等。又,能夠更可靠地保護單片化後的各半導體裝置1中之半導體元件10,從而能夠獲得可靠性高的半導體裝置。此外,BSC膜34的固化後的250℃下的儲存彈性模數可以為0.1MPa~200MPa。該情況下,在製造工藝中,即使對密封材料層24a等施加基於熱之影響,亦能夠以高精確度進行單片化等。又,即使單片化後的各半導體裝置1受到基於熱之影響,亦能夠更可靠地保護半導體元件10,從而能夠獲得可靠性高的半導體裝置。
又,BSC膜34係熱固化性或能量射線固化性材料的情況下,可以由固化性材料形成,以使貼合後固化之BSC膜34與密封材料層24a及複數個半導體元件10(例如,矽晶片)的接著強度分別成為1.0MPa以上。如上,藉由緊固接著BSC膜34與密封材料層24a及半導體元件10,防止單片化等時BSC膜34剝離,藉此能夠獲得具有被BSC膜34(保護層12)適當保護之半導體元件10之半導體裝置1。又,藉由如上緊固接著,能夠藉由BSC膜34更可靠地保護所製造之半導體裝置1中之半導體元件10。再者,BSC膜34可以由固化之BSC膜34與密封材料層24a及複數個半導體元件10的接著強度分別成為7.0MPa以上之固化性材料形成,亦可以由成為10MPa以上之固化性材料形成。藉此,藉由BSC膜34進一步可靠地保護半導體元件10,從而能夠獲得可靠性更靠的半導體裝置。再者,上述接著強度均為常溫(25℃)下的接著強度,但高溫(例如250℃)下的接著強度亦相同。
接著,若對BSC膜34的雷射標記結束,則如圖5(b)及(c)所示,對圖5(a)所示之晶圓形狀或面板形狀的管芯再配置體,在規定處S切割管芯再配置體。此時,BSC膜34與密封材料層24a一同被切斷,但是由於其緊固接著於密封材料層24a,因此不易發生BSC膜34的剝離或偏移等。而且,將包含半導體元件10之各部分分別單片化來作為各半導體裝置1。藉此,能夠從重新配置複數個半導體元件10之管芯再配置體獲得圖5(d)及圖1所述之複數個半導體裝置1。
以上,依本實施形態之半導體裝置之製造方法,將保護膜26貼合於密封材料層24後,在位於複數個半導體元件10的第1面10a側之密封材料層24(24a)的第1面形成再配線層28。亦即,在形成再配線層28之步驟前,在半導體元件10的第2面10b側設置保護膜26。因此,依本方法,能夠防止在形成再配線層28時損壞半導體元件10及密封材料層24。藉此,能夠製造可靠性優異之半導體裝置1。
又,在上述實施形態之製造方法中,保護膜26包含具有固化性之材料,保護膜26的固化後的25℃下的儲存彈性模數可以為300MPa~6000MPa。該情況下,能夠抑制組裝期間的整個半導體封裝體的翹曲,從而能夠以高精確度形成再配線層28。此外,保護膜26的固化後的250℃下的儲存彈性模數可以為0.1MPa~200MPa。該情況下,在製造工藝中,即使對密封材料層24等施加基於熱之影響,亦能夠抑制整個半導體封裝體的翹曲,從而能夠以高精確度形成再配線層28。
又,在本實施形態之製造方法中,保護膜26包含具有固化性之材料,在貼合保護膜26之步驟中,使貼合於密封材料層24之保護膜26固化,固化之保護膜26與密封材料層24及半導體元件10的接著強度可以為1.0MPa以上。該情況下,藉由緊固接著保護膜26與密封材料層24及半導體元件10,防止在製造工藝中保護膜26剝離,藉此能夠更可靠地保護半導體元件10。又,藉由保護膜26緊固接著於密封材料層24或半導體元件10,能夠更可靠且以高精確度進行再配線層28等的形成。
又,在本實施形態之製造方法中,進一步具備在形成再配線層28之步驟後,去除保護膜26之步驟。藉此,能夠設為在最終產品中不包含在半導體裝置1之製造工藝中因保護半導體元件10及密封材料層24而代替受損等之保護膜26之形態。
又,本實施形態之製造方法進一步具備在再配線層28形成焊球30之步驟,且進一步具備在形成焊球30之步驟後,去除保護膜26之步驟。藉此,在半導體裝置1之製造工藝中,利用保護膜26將半導體元件10及密封材料層24保護至更後面的步驟,從而能夠製造可靠性更優異之半導體裝置1。又,能夠設為將這種保護膜26不包含在最終產品中的形態。
又,在本實施形態之製造方法中,保護膜26可以包含環氧樹脂,在去除保護膜26之步驟中,可以削除保護膜26。藉由將環氧樹脂用於保護膜26,除了保護半導體元件10及密封材料層24而使其免受衝擊以外,還能夠使其免受製造步驟等中使用之藥品的影響。
又,本實施形態之製造方法進一步具備去除保護膜26、並且在形成有再配線層28之密封材料層24a的第2面貼附其他保護膜亦即BSC膜34之步驟。藉此,能夠形成再配線層28後設置其他保護膜,並將BSC膜34直接用作所製造之半導體裝置1的保護膜12。藉此,能夠製作即使成為產品後亦能夠保護半導體元件10之半導體裝置1。
又,在上述實施形態之製造方法中,BSC膜34包含具有固化性之材料,BSC膜34的固化後的25℃下的儲存彈性模數可以為300MPa~6000MPa。該情況下,封裝體的剛性得以提高,且整個半導體封裝體的翹曲得以抑制,藉此能夠以高精確度進行單片化等。又,能夠更可靠地保護單片化後的各半導體裝置1中的半導體元件10。此外,BSC膜34的固化後的250℃下的儲存彈性模數可以為0.1MPa~200MPa。該情況下,在製造工藝中,即使對密封體等施加基於熱之影響,亦能夠抑制整個半導體封裝體的翹曲,從而能夠以高精確度進行單片化等。又,即使單片化後的各半導體裝置1受到基於熱之影響,亦能夠更可靠地保護半導體元件10。
又,在本實施形態之製造方法中,BSC膜34包含具有固化性之材料,在貼合BSC膜34之步驟中,使貼合於密封材料層24a之BSC膜34固化,固化之BSC膜34與密封材料層24a及半導體元件10的接著強度可以為1.0MPa以上。該情況下,藉由緊固接著BSC膜34與密封材料層24a及半導體元件10,防止單片化等時BSC膜34剝離而偏移,藉此能夠獲得具有被BSC膜34適當保護之半導體元件10之半導體裝置1。又,藉由如上緊固接著,能夠藉由BSC膜34(保護層12)更可靠地保護所製造之半導體裝置1中之半導體元件10。再者,固化之BSC膜34與密封材料層24a及半導體元件10的接著強度可以為7.0MPa以上,該情況下,藉由BSC膜34進一步可靠地保護半導體元件10,從而能夠獲得可靠性高的半導體裝置。
以上,對本揭示的實施形態進行了詳細說明,但本揭示並不限定於上述實施形態,能夠應用於各種實施形態中。 [實施例]
以下,舉出實施例對本發明進行更具體的說明。但是,本發明並不限定於該等實施例。再者,在以下實施例中,對在上述之實施形態之半導體裝置之製造方法中使用之保護膜26與密封材料層24的接著強度、及保護膜26與半導體元件1的接著強度進行說明。對BSC膜34與密封材料層24a的接著強度、及BSC膜34與半導體元件1的接著強度亦能夠同樣地適用上述各接著強度。
(實施例1) 作為保護膜26的原料準備以下,並將該等材料進行混合等而獲得了保護膜薄膜。 ・熱塑性樹脂:具有環氧基之丙烯酸聚合物(玻璃轉移溫度:12℃、重量平均分子量:80万)15質量份 ・熱固化性樹脂:YDF-8170C(產品名稱、NIPPON STEEL Chemical & Material Co., Ltd.、雙酚F型液狀環氧樹脂、環氧當量157)15質量份 ・熱固化性樹脂:N-500P-10(產品名稱、DIC Corporation製、甲酚酚醛清漆型環氧樹脂)5質量份 ・固化劑:PSM-4326(產品名稱、Gun Ei Chemical Industry Co., Ltd.製、酚樹脂)15質量份 ・二氧化矽填料:SC2050-HLG(產品名稱、ADMATECHS Co.,Ltd.製)50質量份 ・光吸收劑:FP-Black(產品名稱、SANYO COLOR WORKS, Ltd.製、包含30質量%的碳黑之分散液)3質量份 ・矽烷耦合劑:A-189(產品名稱、Momentive Performance Materials Inc.製、(3-巰基丙基)三甲氧基矽烷)0.1質量份 ・矽烷耦合劑::A-1160(產品名稱、Momentive Performance Materials Inc.製、3-脲基丙基三乙氧基矽烷)0.3質量份 ・固化促進劑:2PZ-CN(產品名稱、SHIKOKU CHEMICALS CORPORATION製、1-氰基乙基-2-苯基咪唑)0.05質量份
如圖6(a)及(b)所示,使用真空層合機(產品名稱V-130、Nikko-Materials Co., Ltd.製),將上述保護膜薄膜52真空層合於厚度700μm的9×9mm 2尺寸的玻璃載體50(EAGLE XG、Hiraoka Special Glass Mfg.co.,Ltd.製)上。關於層合條件,將層合機的上下溫度分別設為90℃及40℃,將上壓板的加壓力設為0.5MPa,將真空設定壓設為5.0hPa,將真空抽吸時間設為20秒,將上拍時間設為0秒,及上加壓時間設為60秒。藉此,獲得了在上述玻璃載體50上的一個面形成有厚度20μm的保護膜薄膜52之薄膜積層體54。
又,如圖6(c)所示,製作了由環氧樹脂(CEL―400ZHF40、Showa Denko Materials Techno Service Co., Ltd.製)構成之密封體56。該密封體56的剖面形狀為梯形,底面56a的面積為10mm 2。密封體56的底面56a係接著於上述之保護膜薄膜52之接著面。密封體56係固化者。
接著,如圖6(c)及(d)所示,在上述之薄膜積層體54的保護膜薄膜52上,使用推拉力計(FB―50N、IMADA CO.,LTD.製)以恆定荷重將密封體壓緊5秒,從而使密封體56的底面56a接著於保護膜薄膜52。而且,使薄膜積層體54上的保護膜薄膜52以其狀態固化。準備這種試驗體58作為試驗體1~6(參閱圖7)。製作各試驗體1~6時的壓緊荷重及固化條件如表1所示。在空氣(Air)氣氛下固化時,使用了完美烤箱 PHH-202(ESPEC Corp.製),在氮氣(N 2)氣氛下固化時,使用了高溫無塵烤箱 CLH-21CD(V)-S(Koyo Thermo Systems Co. Ltd.製)。
[表1]
  密封體的壓緊荷重 固化條件
試驗體1 1N 以130℃進行30分鐘+以170℃進行60分鐘(Air)
試驗體2 1N 以170℃進行60分鐘(Air)
試驗體3 5N 以130℃進行30分鐘+以170℃進行60分鐘(Air)
試驗體4 5N 以170℃進行60分鐘(Air)
試驗體5 5N 以170℃進行60分鐘(N 2
試驗體6 5N 以200℃進行60分鐘(N 2
接著,如圖8所示,對在上述條件下製作之試驗體1~6,進行剪切試驗,並測定了接著強度。測定時使用了ROYCE ins.製的System650。如圖8所示,關於測定條件,將測定裝置的探針60設置成探針60的前端62位於從保護膜薄膜52的表面52a距離100μm之位置,並以50μm/s移動探針60來剝離密封體56。將該剝離時的力設為密封體56與保護膜薄膜52的接著強度(Adhesion Strength(MPa))。再者,對各試驗體1~6分別以N=10進行試驗,而獲得圖9所示之結果。又,求出了各試驗體1~6的接著強度的平均值。在圖9及表2中示出試驗結果。再者,該試驗在室溫(25℃)下進行。
[表2]
  接著強度的平均(MPa)
試驗體1 7.85
試驗體2 8.51
試驗體3 12.27
試驗體4 13.51
試驗體5 9.34
試驗體6 12.03
(實施例2) 接著,為了測試保護膜薄膜52與半導體元件的接著強度,藉由與圖6所示的方法相同的方法,在上述之薄膜積層體54的保護膜薄膜52上壓緊厚度400μm的矽體,來使矽體接著於保護膜薄膜52。而且,使薄膜積層體54上的保護膜薄膜52以其狀態固化。準備這種試驗體作為試驗體7。試驗體7中的壓緊荷重及固化條件與試驗體1相同。接著面積與上述相同為10mm 2
接著,對以上述之條件製作之試驗體7進行與實施例1相同的剪切試驗,並測定了保護膜薄膜52與矽體(相當於半導體元件)的接著強度。對試驗體7以N=10進行試驗,並求出了其接著強度的平均值。在表3中示出試驗結果。再者,該試驗在室溫(25℃)下進行。
[表3]
  接著強度的平均(MPa)
試驗體7 13.59
(實施例3)
接著,除試驗時的溫度以外,以與實施例2相同的條件,測定了保護膜薄膜52與矽體的接著強度。該實施例3的試驗在250℃下進行。亦即,測定了高溫下的保護膜薄膜52與矽體的接著強度。在表4中示出試驗結果。
[表4]
  接著強度的平均(MPa)
試驗體8 8.12
如上述表2~表4所示,能夠確認到能夠使保護膜薄膜52與密封體56及半導體元件(矽體)的25℃下的接著強度成為1.0MPa以上及7.0MPa以上。又,能夠確認到即使在高溫氣氛下,亦能夠使保護膜薄膜52與半導體元件(矽體)的接著強度成為1.0MPa以上及7.0MPa以上。確認到,藉由將這種接著強度的保護膜薄膜用作半導體裝置之製造方法中之保護膜26或BSC膜34,能夠防止半導體裝置的製造中之半導體元件或密封材料的損壞,從而提供可靠性優異的半導體裝置。
1:半導體裝置 10:半導體元件 10a:第1面 10b:第2面 10c:連接端子 22:支撐構件 24:密封材料層(密封體) 24a:密封材料層(密封體) 26:保護膜 28:再配線層 30:焊球 34:BSC膜
圖1係表示藉由本揭示的一實施形態之方法製造之半導體裝置的一例之剖面圖。 圖2(a)~(e)係表示製造圖1所示之半導體裝置之方法的一部分之圖。 圖3(a)~(d)係表示在製造圖1所示之半導體裝置之方法中繼圖2的步驟之後進行之步驟之圖。 圖4(a)~(d)係表示在製造圖1所示之半導體裝置之方法中繼圖3的步驟之後進行之步驟之圖。 圖5(a)~(d)係表示在製造圖1所示之半導體裝置之方法中繼圖4的步驟之後進行之步驟之圖。 圖6係表示用於實施例之試驗體的製作方法之剖面圖。 圖7係表示用於實施例之試驗體的例子之剖面圖。 圖8係表示測定實施例中的試驗體的接著強度之方法之圖。 圖9係表示實施例1中之接著強度之圖。
10:半導體元件
10c:連接端子
24a:密封材料層(密封體)
26:保護膜
28:再配線層
28a:絕緣層部分
28b:配線部分
30:焊球
32:保護帶

Claims (17)

  1. 一種半導體裝置之製造方法,其具備: 準備分別具有形成有連接端子之第1面及位於前述第1面的相反側的第2面之複數個半導體元件之步驟; 準備支撐構件之步驟; 以所述複數個半導體元件的所述第2面朝向所述支撐構件的方式將所述複數個半導體元件安裝於所述支撐構件之步驟; 藉由密封材料密封前述複數個半導體元件之步驟;及 從藉由前述密封材料密封前述複數個半導體元件之密封體去除前述支撐構件之步驟; 在位於前述複數個半導體元件的前述第2面側之前述密封體的第2面貼合第1保護膜之步驟;及 將前述第1保護膜貼合於前述密封體後,在位於前述複數個半導體元件的前述第1面側之前述密封體之第1面形成再配線層之步驟。
  2. 如請求項1所述之半導體裝置之製造方法,其中 前述第1保護膜包含具有固化性之材料, 前述第1保護膜的固化後的25℃下的儲存彈性模數為300MPa~6000MPa。
  3. 如請求項2所述之半導體裝置之製造方法,其中 前述第1保護膜的固化後的250℃下的儲存彈性模數為0.1MPa~200MPa。
  4. 如請求項1至請求項3之任一項所述之半導體裝置之製造方法,其中 前述第1保護膜包含具有固化性之材料, 在貼合前述第1保護膜之步驟中,使貼合於前述密封體的前述第2面之前述第1保護膜固化, 固化之前述第1保護膜與前述密封體的接著強度為1.0MPa以上。
  5. 如請求項1至請求項4之任一項所述之半導體裝置之製造方法,其中 前述第1保護膜包含具有固化性之材料, 在貼合前述第1保護膜之步驟中,使貼合於前述密封體的前述第2面之前述第1保護膜固化, 固化之前述第1保護膜與前述複數個半導體元件的接著強度為1.0MPa以上。
  6. 如請求項1至請求項5之任一項所述之半導體裝置之製造方法,其進一步具備在形成前述再配線層之步驟後,去除前述第1保護膜之步驟。
  7. 如請求項6所述之半導體裝置之製造方法,其進一步具備在前述再配線層形成焊球之步驟, 在形成前述焊球之步驟後去除前述第1保護膜。
  8. 如請求項6或請求項7所述之半導體裝置之製造方法,其中 前述第1保護膜包含環氧樹脂, 在去除前述第1保護膜之步驟中,削除前述保護膜。
  9. 如請求項6至請求項8之任一項所述之半導體裝置之製造方法,其進一步具備去除前述第1保護膜、並且在形成有前述再配線之前述密封體的前述第2面貼合第2保護膜之步驟。
  10. 如請求項9所述之半導體裝置之製造方法,其中 前述第2保護膜包含具有固化性之材料, 前述第2保護膜的固化後的25℃下的儲存彈性模數為300MPa~6000MPa。
  11. 如請求項10所述之半導體裝置之製造方法,其中 前述第2保護膜的固化後的250℃下的儲存彈性模數為0.1MPa~200MPa。
  12. 如請求項9至請求項11所述之半導體裝置之製造方法,其中 前述第2保護膜包含具有固化性之材料, 在貼合前述第2保護膜之步驟中,使貼合於前述密封體的前述第2面之前述第2保護膜固化, 固化之前述第2保護膜與前述密封體的接著強度為1.0MPa以上。
  13. 如請求項12所述之半導體裝置之製造方法,其中 固化之前述第2保護膜與前述密封體的接著強度為7.0MPa以上。
  14. 如請求項9至請求項13所述之半導體裝置之製造方法,其中 前述第2保護膜包含具有固化性之材料, 在貼合前述第2保護膜之步驟中,使貼合於前述密封體的前述第2面之前述第2保護膜固化, 固化之前述第2保護膜與前述複數個半導體元件的接著強度為1.0MPa以上。
  15. 如請求項14所述之半導體裝置之製造方法,其中 固化之前述第2保護膜與前述複數個半導體元件的接著強度為7.0MPa以上。
  16. 如請求項9至請求項15之任一項所述之半導體裝置之製造方法,其進一步具備在前述密封體的前述第2面貼合前述第2保護膜後,單片化成與前述複數個半導體元件分別對應之各半導體裝置之步驟。
  17. 如請求項9至請求項16之任一項所述之半導體裝置之製造方法,其中 前述第1保護膜與前述第2保護膜由相同種類的保護膜形成。
TW111107992A 2021-03-04 2022-03-04 半導體裝置之製造方法 TW202240718A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/JP2021/008508 2021-03-04
PCT/JP2021/008508 WO2022185489A1 (ja) 2021-03-04 2021-03-04 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
TW202240718A true TW202240718A (zh) 2022-10-16

Family

ID=83154091

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111107992A TW202240718A (zh) 2021-03-04 2022-03-04 半導體裝置之製造方法

Country Status (6)

Country Link
US (1) US20240145256A1 (zh)
JP (2) JP7243934B2 (zh)
KR (1) KR20230151522A (zh)
CN (1) CN116941029A (zh)
TW (1) TW202240718A (zh)
WO (2) WO2022185489A1 (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130127044A1 (en) * 2011-11-22 2013-05-23 Texas Instruments Incorporated Micro surface mount device packaging
JP7096766B2 (ja) * 2016-08-31 2022-07-06 リンテック株式会社 半導体装置の製造方法
JP6880661B2 (ja) * 2016-11-04 2021-06-02 昭和電工マテリアルズ株式会社 半導体用仮固定材及びそれを用いた半導体装置の製造方法。
JP2019129179A (ja) * 2018-01-22 2019-08-01 日立化成株式会社 半導体装置の製造方法
KR102609674B1 (ko) * 2018-11-29 2023-12-05 가부시끼가이샤 레조낙 반도체 장치의 제조 방법 및 가고정재용 적층 필름

Also Published As

Publication number Publication date
KR20230151522A (ko) 2023-11-01
CN116941029A (zh) 2023-10-24
JP7243934B2 (ja) 2023-03-22
WO2022186372A1 (ja) 2022-09-09
JPWO2022186372A1 (zh) 2022-09-09
WO2022185489A1 (ja) 2022-09-09
JP2023060871A (ja) 2023-04-28
US20240145256A1 (en) 2024-05-02

Similar Documents

Publication Publication Date Title
US8198176B2 (en) Method for producing semiconductor chip with adhesive film, adhesive film for semiconductor used in the method, and method for producing semiconductor device
KR101105470B1 (ko) 반도체 칩 적층체 및 반도체 칩 적층용 접착제 조성물
JP5718005B2 (ja) 半導体装置製造用耐熱性粘着テープ及びそのテープを用いた半導体装置の製造方法。
US20100081258A1 (en) Thermosetting die-bonding film
KR20080088487A (ko) 점접착제 조성물, 점접착 시트 및 반도체장치의 제조방법
US10483148B2 (en) Protective tape and method for manufacturing semiconductor device
TW201541577A (zh) 電子零件封裝之製造方法
TW202034412A (zh) 半導體裝置之製造方法
TWI773341B (zh) 半導體裝置的製造方法
Hwang et al. Laser releasable temporary bonding film for fanout process with large panel
TW202240718A (zh) 半導體裝置之製造方法
US20220149008A1 (en) Semiconductor device having dolmen structure and manufacturing method therefor, and support piece formation laminate film and manufacturing method therefor
JP7226664B2 (ja) 半導体装置の製造方法
JP7226669B2 (ja) 半導体装置の製造方法
WO2022118969A1 (ja) 硬化性樹脂フィルム、半導体装置製造用フィルム材、半導体装置製造用硬化性樹脂組成物、及び、半導体装置を製造する方法
WO2022186285A1 (ja) フィルム状接着剤、ダイシング・ダイボンディング一体型フィルム、並びに半導体装置及びその製造方法
WO2023048188A1 (ja) フィルム状接着剤、ダイシング・ダイボンディング一体型フィルム、並びに半導体装置及びその製造方法
US20240071781A1 (en) Method for sealing electronic component mounting substrate, and heat-curable sheet
JP5406995B2 (ja) 半導体装置の製造方法に用いられる接着剤
TW202237786A (zh) 接著劑組成物、膜狀接著劑、切割晶粒接合一體型膜、以及半導體裝置及其製造方法
TW202044423A (zh) 具有支石墓結構的半導體裝置及其製造方法
KR20230129992A (ko) 필름상 접착제, 다이싱·다이본딩 일체형 필름, 및 반도체장치 및 그 제조 방법
TW202130773A (zh) 保護膜形成膜、保護膜形成用複合片及裝置的製造方法
TW202313342A (zh) 半導體元件封閉用層積體及半導體裝置之製造方法
TW202248380A (zh) 接著膜及其評價方法以及半導體裝置之製造方法及切割晶粒接合一體型膜