TW202236377A - 在高深寬比碳層蝕刻期間形成側壁鈍化層的非原子層沉積方法 - Google Patents

在高深寬比碳層蝕刻期間形成側壁鈍化層的非原子層沉積方法 Download PDF

Info

Publication number
TW202236377A
TW202236377A TW110146293A TW110146293A TW202236377A TW 202236377 A TW202236377 A TW 202236377A TW 110146293 A TW110146293 A TW 110146293A TW 110146293 A TW110146293 A TW 110146293A TW 202236377 A TW202236377 A TW 202236377A
Authority
TW
Taiwan
Prior art keywords
acl
substrate
silicon
plasma
layer
Prior art date
Application number
TW110146293A
Other languages
English (en)
Inventor
仕昇 張
大衛 歐米拉
安祖 梅茲
蘊 韓
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW202236377A publication Critical patent/TW202236377A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/30Electron-beam or ion-beam tubes for localised treatment of objects
    • H01J37/305Electron-beam or ion-beam tubes for localised treatment of objects for casting, melting, evaporating, or etching
    • H01J37/3053Electron-beam or ion-beam tubes for localised treatment of objects for casting, melting, evaporating, or etching for evaporating or etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02115Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material being carbon, e.g. alpha-C, diamond or hydrogen doped carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0332Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their composition, e.g. multilayer masks, materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • H01L21/31122Etching inorganic layers by chemical means by dry-etching of layers not containing Si, e.g. PZT, Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Plasma & Fusion (AREA)
  • Analytical Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Formation Of Insulating Films (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本文提供改良的處理流程及方法,用於在形成於非晶碳層(ACL)中的開口之側壁表面上形成鈍化層以防止ACL蝕刻處理期間的彎曲現象。更具體而言,提供改良的處理流程及方法以在ACL內所產生的開口之側壁表面上形成含矽鈍化層,而未使用原子層沉積(ALD)技術或將含矽鈍化層轉化為氧化物或氮化物。因此,本文所揭示之改良的處理流程及方法可用於保護ACL的側壁表面並防止ACL蝕刻處理期間的彎曲現象,且同時亦減少處理時間和改善產能。

Description

在高深寬比碳層蝕刻期間形成側壁鈍化層的非原子層沉積方法
本揭示內容涉及基板的處理。尤其,其提供一種新穎方法及處理流程,用於在非晶碳層(ACL)之側壁表面上形成鈍化層,以在 ACL 蝕刻處理期間防止彎曲。 [相關申請案]
本延續案主張2020年12月11日提交的美國非臨時專利申請案第17/119,019號的優先權,在此將其全部揭示內容引入以供參照。
隨著基板處理中的幾何持續縮小,透過微影及蝕刻技術在基板上形成結構的技術挑戰增加。 隨著對於更小的幾何結構之需求出現,已使用各種技術以實現合適的結構。雖然實現減小的特徵部尺寸,但在某些習知的小型幾何圖案化及蝕刻方法中出現圖案性能問題。
例如,微影技術已用於將圖案從圖案化層轉移至位於圖案化層下方的有機遮罩層,例如非晶碳層(ACL)膜。ACL膜通常用作硬遮罩,用於利用各種小型幾何圖案化方法將下伏層圖案化。然而,隨著特徵部尺寸減小,臨界尺寸(「CD」)變得更小且深寬比增加,其導致越來越大的蝕刻深度。因此,通常需要高離子能量以蝕刻ACL膜及下伏層中的高深寬比特徵部(例如通孔、接觸孔及線)。當蝕刻高深寬比特徵部時,可使ACL膜的厚度增加以抵擋對下伏層的蝕刻。然而,增加ACL的厚度可能在蝕刻特徵部中產生缺陷。
例如,當使用習知的圖案轉移技術蝕刻ACL膜中的高深寬比特徵部時,可能會出現「彎曲」。彎曲係在電漿離子轟擊ACL膜的側壁表面以橫向地蝕刻側壁表面時發生。「彎曲CD」為彎曲的量度,其大體上被定義為在垂直於膜層厚度的方向上形成於膜層中之開口的截面或寬度。當發生彎曲時,靠近膜層頂部的彎曲CD通常大於膜層底部。
圖1(先前技術)說明當使用習知的圖案轉移處理以蝕刻ACL膜中的高深寬比特徵部時,彎曲現象係如何發生的。如圖1所示,圖案化基板100大體上可包含形成於硬遮罩層106上方的圖案化層108,硬遮罩層106係進而形成於一或更多下伏層(例如氧化物層104及基底基板層102)上方。圖案化層108、氧化物層104及基底基板層102可由該領域中所公知的各種材料中之任何者所形成。硬遮罩層106為非晶碳層(ACL)膜,其用作硬遮罩,用於將圖案從圖案化層108轉移至下伏的氧化物層104。
在習知的圖案轉移處理中,在微影步驟期間使圖案化基板100曝光,並且在微影步驟之後執行濕式或乾式蝕刻處理以去除硬遮罩層106的暴露部分俾產生開口110。當使用乾式處理時,藉由高能量功率將處理氣體轉化為電漿及離子,其對硬遮罩層106的暴露部分進行轟擊。雖然離子轟擊主要係各向異性的,但由電漿中之分子的碰撞所引起的離子散射可能導致開口110之側壁的橫向蝕刻和彎曲。如圖1所示,彎曲CD在圖案化層108下方的硬遮罩層106之頂部附近通常較大。當發生明顯彎曲時,硬遮罩層106可能會崩塌,從而將開口110封閉。
圖2A-2D顯示用於在ACL蝕刻處理期間防止彎曲的習知解決方案。在圖2A中,形成圖案化基板200,其包含圖案化層208、硬遮罩層206、氧化物層204及基底基板層202,如以上參照圖1所述。在圖2B中,在微影步驟期間使圖案化基板200曝光,並且執行乾式蝕刻處理212以去除硬遮罩層206的暴露部分俾產生開口210。在一些實施例中,圖2B中所示的乾式蝕刻處理212可去除一些(但非所有)的硬遮罩層206之暴露部分。例如,乾式蝕刻處理212可經配置以蝕刻硬遮罩層206的暴露部分達第一蝕刻深度(d1)。
在圖2C中,將鈍化層216沉積在形成於硬遮罩層206中的開口210之底部及側壁表面上,以防止硬遮罩層206的側壁表面在乾式蝕刻處理212於圖2D中重新進行時發生彎曲。在習知的ACL蝕刻處理中,原子層沉積(ALD)處理214或其他電漿處理通常係用於將矽層沉積於硬遮罩層206的底部及側壁表面上。一旦沉積了矽層,ALD處理214可將圖案化基板200暴露於含氮或含氧氣體及/或電漿,以將矽層轉化為氧化矽或氮化矽鈍化層216。接著可重新進行乾式蝕刻處理212。當隨後重新進行乾式蝕刻處理212時(在圖2D中),鈍化層216保護硬遮罩層206的側壁表面以免於離子轟擊及橫向蝕刻的影響。雖然此等處理減少彎曲現象並且導致實質垂直的開口210,但ALD處理相對耗時,並且因此使得產能降低。
如該領域中所公知,原子層沉積(ALD)為一種處理,其中習知的化學氣相沉積(CVD)處理被分成個別的沉積步驟以藉由循序地在每個沉積步驟中沉積單一原子單層而建構薄膜。ALD技術係基於藉由化學吸附形成反應性前驅物分子之飽和單層的原理。典型的ALD處理包括注入第一前驅物達一段時間直到在基板上形成飽和單層為止。接著,使用惰性氣體將第一前驅物從腔室中排淨,以防止第一前驅物與後續的前驅物氣體物種發生混合。在將腔室排淨之後,將第二前驅物注入腔室中,同樣持續一段時間,從而由第二前驅物與形成於基板上之單層的反應而在基板上形成膜層。接著,將第二前驅物從腔室中排淨,且導入第一前驅物、將處理腔室排淨、導入第二前驅物、及將處理腔室排淨的程序通常係重複多次以達到期望的膜厚度。
各種ALD處理已被用於在硬遮罩層的側壁表面上形成ALD鈍化層。例如,ALD處理藉由利用將基板暴露於矽前驅物氣體(例如矽烷)然後暴露於含氧氣體(例如氧、O 2、臭氧、O 3等)之循環程序,而被用於在硬遮罩層的側壁表面上形成二氧化矽(SiO 2)鈍化層。其他的ALD處理藉由在循環程序中將基板暴露於矽前驅物氣體(例如矽烷)然後暴露於含氮氣體(例如氮、N 2、氨、NH 3等),而被用於在硬遮罩層的側壁表面上形成氮化矽(SiN)鈍化層。在任一情況下,導入矽前驅物氣體、將腔室排淨、導入含氧或含氮氣體、及將腔室排淨之循環程序皆係耗時的。因此,當使用ALD處理以在硬遮罩層的側壁表面上形成鈍化層時,產能會降低。此外,ALD處理可能導致側壁粗糙,其可能對所形成之結構(例如通孔或接觸孔)的性能造成負面影響。
因此,需要一種用於在非晶碳層(ACL)的側壁表面上形成鈍化層以防止在ACL蝕刻處理期間發生彎曲之改良的處理及方法。
本文提供改良的處理流程及方法,用於在形成於非晶碳層(ACL)中的開口之側壁表面上形成鈍化層以防止ACL蝕刻處理期間的彎曲現象。更具體而言,提供改良的處理流程及方法以在ACL內所產生的開口之側壁表面上形成含矽鈍化層,而未使用原子層沉積(ALD)技術或將含矽鈍化層轉化為氧化物或氮化物。因此,本文所揭示之改良的處理流程及方法可用於保護ACL的側壁表面並防止ACL蝕刻處理期間的彎曲現象,同時亦減少處理時間和改善產能。
在一實施例中,提供一種用於將基板圖案化之方法。該方法可包含:在形成於基板上的一或更多下伏層上形成一非晶碳層(ACL),其中該ACL的厚度大於1微米(μm);以及在該ACL上方形成一圖案化層。該方法更包含蝕刻該ACL之未被該圖案化層覆蓋的暴露部分以在該ACL中產生開口,其中該ACL的該等暴露部分被部分地蝕刻達第一深度,該第一深度小於該ACL的厚度。該方法更包含藉由使該基板暴露於含矽前驅物而在該ACL中所產生的該等開口之側壁表面上形成一含矽鈍化層。該方法接著包含繼續蝕刻該ACL的該等暴露部分達大於該第一深度的第二深度,而未將含矽鈍化層轉化為氧化物或氮化物。
可執行上述方法的變形例,其中所述之形成該含矽鈍化層之步驟包含在沒有電漿的情況下將該基板暴露於含矽前驅物,以在該ACL中所產生的該等開口之側壁表面上沉積矽單層。在另一變形例中,所述之形成該含矽鈍化層之步驟更包含:(1) 隨後將該基板暴露於氫電漿,以改變該矽單層的表面性質;以及(2) 重複進行所述之在沒有電漿的情況下將該基板暴露於含矽前驅物以及所述之隨後將該基板暴露於氫電漿之步驟多次,以在該等開口之側壁表面上形成複數矽單層。在另一變形例中,未使用原子層沉積(ALD)處理以沉積該矽單層。
在又另一變形例中,所述之在沒有電漿的情況下將該基板暴露於該含矽前驅物之步驟包含:(1)在耦合至第一射頻(RF)源及第二RF源的電漿腔室內設置該基板;以及(2)在未從該第一RF源或該第二RF源將功率供應至該電漿腔室的情況下將該含矽前驅物供應至該電漿腔室。在又另一實施例中,所述之在該電漿腔室內設置該基板之步驟包含在電容耦合式電漿(CCP)腔室或感應耦合式電漿(ICP)腔室內設置該基板。
在另一實施例中,該含矽前驅物包含氨基矽烷。在又另一實施例中,該含矽前驅物包含二異丙基氨基矽烷。在一些實施例中,該方法更包含重複所述之在開口的側壁表面上形成含矽鈍化層及所述之繼續蝕刻ACL的暴露部分之步驟達多個循環及/或直到ACL的暴露部分被完全移除為止。在一些實施例中,循環次數為5次以上。
在第二實施例中,提供一種用於將基板圖案化之方法。該方法包含:在形成於基板上的一或更多下伏層上形成一非晶碳層(ACL),其中該ACL的厚度大於1微米(μm);在該ACL上方形成一圖案化遮罩層;以及蝕刻該ACL之未被該圖案化遮罩層覆蓋的暴露部分以在該ACL中產生開口,其中該ACL的該等暴露部分被部分地蝕刻達第一深度,該第一深度小於該ACL的厚度。該方法更包含:在沒有電漿的情況下將該基板暴露於含矽前驅物,以在該ACL中所產生的該等開口之側壁表面上形成矽單層;以及隨後將該基板暴露於氫電漿,以改變該矽單層的表面性質。該方法亦包含:藉由重複進行所述之在沒有電漿的情況下將該基板暴露於含矽前驅物以及所述之隨後將該基板暴露於氫電漿之步驟多次,以在該等開口之側壁表面上形成複數矽單層。該方法亦包含繼續蝕刻該ACL的該等暴露部分達第二深度,該第二深度大於該第一深度。
該第二實施例可更包含重複所述之在開口的側壁表面上形成複數矽單層及所述之繼續蝕刻ACL的暴露部分之步驟達多個循環及/或直到ACL的暴露部分被完全移除為止。或者,未使用原子層沉積(ALD)處理以形成矽單層或複數矽單層。該第二實施例可更包含:所述之在沒有電漿的情況下將該基板暴露於該含矽前驅物之步驟包含(1)在耦合至第一射頻(RF)源及第二RF源的電漿腔室內設置該基板;以及(2)在未從該第一RF源或該第二RF源將功率供應至該電漿腔室的情況下將該含矽前驅物供應至該電漿腔室。在另一變形例中,所述之在該電漿腔室內設置該基板之步驟包含在電容耦合式電漿(CCP)腔室或感應耦合式電漿(ICP)腔室內設置該基板。在某些變形例中,該含矽前驅物包含氨基矽烷。在某些變形例中,該含矽前驅物包含二異丙基氨基矽烷。在某些變形例中,該複數矽單層未被轉化為氧化物或氮化物。在某些變形例中,次數為3次以上。
本文提供改良的處理流程及方法,用於在形成於非晶碳層(ACL)中之開口的側壁表面上形成鈍化層以防止ACL蝕刻處理期間的彎曲現象。更具體而言,提供改良的處理流程及方法以在ACL內所產生的開口之側壁表面上形成含矽鈍化層,而未使用原子層沉積(ALD)技術或將含矽鈍化層轉化為氧化物或氮化物。因此,本文所揭示之改良的處理流程及方法可用於保護ACL的側壁表面並防止ACL蝕刻處理期間的彎曲現象,並同時亦減少處理時間和改善產能。
在本揭示內容中,圖案化基板設置有形成於一或更多下伏層上的非晶碳層(ACL)、以及形成於ACL上方的圖案化層。在一些實施例中,ACL的厚度可大於1微米(μm)。在部分地蝕刻ACL之暴露部分達第一深度以在 ACL 內產生開口之後,本文所揭示之改良的處理流程及方法藉由將圖案化基板暴露於含矽前驅物氣體而在開口的側壁表面上形成含矽鈍化層。在一些實施例中,含矽前驅物氣體可包含氨基矽烷前驅物,例如但不限於二異丙基氨基矽烷 (SiH 3N(C 3H 7) 2,或者稱為LTO520)。亦可使用其他氨基矽烷及含矽前驅物氣體。例如,其他前驅物可包括但不限於四乙氧基矽烷(TEOS)、四甲氧基矽烷(TMOS)、二氯矽烷(DCS)、四氯矽烷(SiCl 4)等。
在第一實施例中,藉由在沒有電漿之情況下將圖案化基板暴露於含矽前驅物氣體以在ACL中所產生的開口之側壁表面上沉積矽單層,可形成含矽鈍化層。在一些實施例中,這可藉由以下方式實現:在耦合至第一射頻(RF)源及第二RF源的電漿腔室內提供圖案化基板;並且在未從第一RF源或第二RF源將功率供應至電漿腔室的情況下將含矽前驅物供應至電漿腔室。在一些實施例中,電漿腔室可為電容耦合式電漿(CCP)腔室或感應耦合式電漿(ICP)腔室。然而,此等腔室係例示性的,並且可使用其他的沉積腔室及技術,包括非電漿腔室。
在第二實施例中,含矽鈍化層可藉由以下方式形成:(a) 在沒有電漿之情況下將圖案化基板暴露於含矽前驅物氣體,以在ACL中所產生之開口的側壁表面上形成矽單層;(b) 隨後將基板暴露於氫電漿以改變矽單層的表面性質;以及(c) 重複進行在沒有電漿之情況下將基板暴露於含矽前驅物且隨後將基板暴露於氫電漿的步驟多次,以在開口的側壁表面上形成複數矽單層。
在形成含矽鈍化層之後,本文所揭示之改良的處理流程及方法繼續蝕刻ACL的暴露部分達第二深度,該第二深度大於第一深度。若第二深度小於ACL的厚度,則本文所揭示之改良的處理流程及方法可重複進行在開口之側壁表面上形成(複數)含矽鈍化層的處理,並且繼續蝕刻ACL的暴露部分達多個循環及/或直到ACL的暴露部分被完全移除。
與習知處理不同,本文所述之含矽鈍化層係在不使用原子層沉積(ALD)技術或將含矽鈍化層轉化為氧化物或氮化物之情況下形成。因此,所揭示的處理流程及方法在ACL蝕刻處理期間保護ACL的側壁表面並且防止彎曲,且同時減少處理時間和改善產能。在第一實施例中,藉由使用較薄的鈍化層(亦即,矽單層)可獲得較佳的堵塞餘裕(clogging margin)。然而,在第二實施例中,藉由在非電漿處理與電漿處理之間交替以建構矽單層俾提供實質上較厚的鈍化層,可實現較佳的側壁保護。
圖3A-3E顯示利用本文揭示之技術之改良的處理流程的一個實施例。應理解,圖3A-3E中所示之實施例僅係例示性的,且本文所描述的技術可應用於其他處理流程。
如圖3A所示,圖案化基板300包含形成於非晶碳層(ACL)306上方的圖案化層308,該非晶碳層(ACL)306係進而形成於一或更多下伏層上方。在一些實施例中,一或更多下伏層可包含氧化物層304及基底基板302,如圖3A所示。如所顯示和所描述的,基底基板302可由在先前之未顯示的處理步驟中形成的各種圖案化及未圖案化膜層組成,如在基板處理領域中所周知的。然而,應理解,圖式中所顯示和本文中所描述的下伏層僅係例示性的,且可使用更多、更少或其他的下伏層。此外,應理解,為了有助於顯示各個膜層的說明性目的,圖式中的下伏層之厚度可被顯示為比實際使用的厚度更薄許多。
基底基板302可為需要使用圖案化特徵部的任何基板。例如,基底基板302可為具有一或更多半導體處理層形成於其上的半導體基板。在一實施例中,基底基板302可為已經歷複數半導體處理步驟的基板,該等步驟產生各種的結構及膜層,其皆為在基板處理領域中所公知。
氧化物層304可由多種材料中之任一者形成,如該領域中所公知。在一實施例中,氧化物層304可為各種含氧化物層中之任一者,例如但不限於二氧化矽(SiO2)層、多層氧化物-氮化物-氧化物-氮化物(ONON)、多層氧化物-多晶矽-氧化物-多晶矽(OPOP)、或含有氧化物的膜層。氧化物層304可使用該領域中所公知的多種沉積處理中的任一者形成,例如但不限於化學氣相沉積(CVD)、電漿輔助化學氣相沉積(PECVD)、物理氣相沉積(PVD)、電容耦合式電漿(CCP)沉積、感應耦合式電漿(ICP)沉積、旋塗處理、原子層沉積(ALD)等。在一實施例中,使用TEOS化學氣相沉積技術以形成含矽氧化物層。在一些實施例中,可在圖3A所示之氧化物層304的上方及/或下方形成一或更多膜層。
如該領域中所公知,ACL 306亦可利用多種沉積處理中之任一者由多種材料中之任一者形成。可用於形成 ACL 306 的沉積處理之範例包括但不限於化學氣相沉積(例如CVD、PECVD)、物理氣相沉積(PVD)、電漿沉積(例如CCP、ICP)、旋塗處理等。在上述沉積處理中之一或多者中,可藉由將圖案化基板100暴露於氣體混合物而沉積ACL 306,該氣體混合物包含碳氫化合物氣體(例如C xH y)及惰性氣體(例如N 2、Ar、He、Ne、Kr、Xe等),其可能與其他氣體源(例如含氫氣體(例如H 2)、含氮氣體(例如N 2、NH 3)等)組合。
在一些實施例中,ACL 306係用作硬遮罩層,以在一或更多下伏層中蝕刻高深寬比特徵部(例如通孔、接觸孔及線)。當蝕刻高深寬比特徵部時,可使ACL 306的厚度增加以抵擋對ACL 306及一或更多下伏層的蝕刻。在一些實施例中,ACL 306的厚度(T)可大於1 µm(微米)。例如,ACL 306的厚度可在1 µm至4 µm之間的範圍內。此外,可能需要在ACL 306中形成300 nm以下和甚至70 nm以下的特徵部寬度及間隔。因此,可能需要在ACL 306中形成高深寬比特徵部。因此,可能形成10、50、或甚至更高的深寬比。
在形成ACL 306之後,可藉由在ACL 306上沉積一或更多材料層然後利用微影技術將(複數)材料層圖案化而在ACL 306上形成圖案化層308。如該領域中所公知,可使用各種沉積處理及各種微影技術以形成圖案化層308。此外,圖案化層308通常可由微影技術中常用的多種遮罩材料中之任一者所形成。例如,圖案化層308可包括光阻層或其他遮罩層(例如,由該領域中所公知的光阻微影及蝕刻處理圖案化的遮罩層)等。
在形成圖案化層308之後,可執行ACL蝕刻處理312以去除ACL 306的暴露部分(亦即,ACL 306之未受圖案化層308保護的部分)以在ACL 306中形成開口310。如圖3B所示,ACL蝕刻處理312可經配置以部分地蝕刻ACL 306之暴露部分達第一深度(d1),該第一深度(d1)小於ACL 306的厚度(T)。
可在圖3B中所示的ACL蝕刻處理312中使用各種蝕刻化學品。在一些實施例中,例如,可使用包含硫及氧的蝕刻化學品以蝕刻ACL 306的暴露部分。含硫及氧之蝕刻化學品的範例包括(但不限於)包含二氧化硫(SO 2)、羰基硫(COS)、一氧化碳(CO)、二氧化碳(CO 2)、氮(N 2)、及/或氫(H 2)的化學品。在一些實施例中,可將含氧氣體(例如O 2、O 3)及/或惰性氣體(例如N 2、Ar、He、Ne、Kr、Xe等)添加至ACL蝕刻處理312中所使用的蝕刻化學品。此外,可使用用於ACL蝕刻的多種化學品中之任一者,因為本文所揭示之技術不限於特定的化學品。然而,本文所述之技術不限於任何特定的ACL蝕刻化學品。
在一個例示性實施例中,圖3B中所示之ACL蝕刻處理312可經配置以將一氣體混合物供應至其中設置有圖案化基板100的電漿腔室(例如CCP或ICP腔室),該氣體混合物包含大約200至300標準立方公分(sccm)的二氧化硫(SO 2)、大約80至150 sccm的氧(O 2)、及大約20至80 sccm的氬(Ar)。如該領域中所公知,在氣體混合物被供應至電漿腔室時,藉由將來自第一射頻(RF)源的源功率及/或來自第二RF源的偏壓功率供應至電漿腔室,可在電漿腔室內產生電漿。在一些實施例中,可使用相對高的源功率(例如,1000至1400 W)、相對低的偏壓功率(例如,100至600 W)、相對低的腔室壓力(例如,10至30 mT )以及相對低的溫度(例如,0至60°C)以在電漿腔室內產生電漿。在ACL蝕刻處理312期間,在電漿內產生的離子對ACL 306的暴露部分進行轟擊以蝕刻或去除ACL 306的暴露部分俾產生開口310。
如上所述,圖3B中所示的ACL蝕刻處理312可經配置以部分地蝕刻ACL 306的暴露部分達第一深度(d1),其小於ACL 306的厚度(T)。在一些實施例中,可對ACL蝕刻處理312進行定時以將ACL 306的暴露部分蝕刻達第一深度(d1)。蝕刻時間及蝕刻深度可取決於若干因素,例如 ACL 306 的厚度 (T)、ACL 306 的材料組成、蝕刻化學品等。在一些實施例中,蝕刻時間可在1至4分鐘之間的範圍內,以實現500至2000 nm 的第一蝕刻深度(d1)。亦可使用其他蝕刻時間及蝕刻深度。
在圖3B中部分地蝕刻ACL 306之暴露部分以產生開口 310 之後,可藉由將圖案化基板100暴露於含矽前驅物314而在開口310的側壁表面上形成含矽鈍化層316。在一些實施例中,含矽前驅物314可包括氨基矽烷前驅物,例如但不限於二異丙基氨基矽烷(SiH 3N(C 3H 7) 2,或者稱為LTO520)。亦可使用其他氨基矽烷及含矽前驅物氣體。例如,其他前驅物可包括但不限於TEOS、TMOS、DCS、SiCl 4等。然而,亦可使用其他氨基矽烷及含矽前驅物。
含矽鈍化層316可利用多種沉積處理中之任一者形成,例如但不限於化學氣相沉積(例如CVD、PECVD)、物理氣相沉積(PVD)、及電漿沉積(例如CCP、ICP)處理。然而,含矽鈍化層316不需作為原子層沉積(ALD)處理的一部分而形成。如上所述,ALD處理藉由將基板交替地暴露於第一前驅物及第二前驅物且同時在前驅物氣體暴露操作之間排淨處理腔室以防止第一及第二前驅物發生混合,從而在基板表面上建立單層。例如,藉由交替地將基板暴露於矽前驅物氣體(例如矽烷)然後暴露於含氧氣體(例如O 2、O 3等)或含氮氣體(例如N 2、NH 3等),習知的ALD處理已被用於在硬遮罩層的側壁表面上形成二氧化矽(SiO2)或氮化矽(SiN)鈍化層。該等ALD處理耗時且限制產能。
在一個實施例中,圖3C所示之含矽鈍化層316可利用電漿沉積(例如CCP、ICP)處理而形成於開口310的側壁表面上。然而,含矽鈍化層316較佳係藉由以下方式形成:在沒有電漿之情況下將圖案化基板100暴露於含矽前驅物314以在開口310的側壁表面上沉積矽單層,如圖3C中示意性地顯示。在一些實施例中,這可藉由以下方式實現:在沒有供應源功率或偏壓功率至電漿腔室之情況下將含矽前驅物314供應至其中設置有圖案化基板100的電漿腔室(例如CCP或ICP腔室)。基於非電漿之腔室亦可於需要鈍化形成時使用。然而,就有利於產能問題而言,期望針對側壁鈍化形成及ACL 306之蝕刻處理使用相同的腔室。因此,在本文所述的一個例示性實施例中,所有的處理(蝕刻及鈍化形成)皆係在單一處理腔室中原位地進行。
在一個例示實施例中,可藉由將一氣體混合物供應至其中設置有圖案化基板100的電漿腔室(例如CCP或ICP腔室)而在開口310的側壁表面上形成含矽鈍化層316,該氣體混合物包含大約50至150 sccm的LTO520及大約50至150 sccm的氬(Ar)。亦可使用其他的氣體混合物。可在零源功率(0 W)、零偏壓功率(0 W)、相對高的腔室壓力(例如200至400 mT)及相對高的溫度(例如30至100°C)下將氣體混合物供應至電漿腔室。亦可使用其他的處理條件。
在一些實施例中,ACL蝕刻處理312可於在圖3C中形成矽單層之後繼續進行。例如,ACL蝕刻處理312可繼續蝕刻ACL 306的暴露部分,直到完全去除暴露部分為止,如圖3E所示。
在其他實施例中,圖3C及3E中所示之處理步驟可重複多個循環及/或直到ACL 306的暴露部分被完全去除為止。例如,在圖3B中部分地蝕刻ACL 306的暴露部分達第一深度(d1)並且在圖3C中於開口310的側壁表面上形成矽單層之後,ACL蝕刻處理312可繼續蝕刻ACL 306的暴露部分達第二深度(未圖示),該第二深度大於第一深度(d1)。若第二深度小於ACL 306的厚度(T),則可重複進行圖3C及3E中所示的處理步驟以在開口310的側壁表面上形成另一矽單層並且繼續蝕刻ACL 306的暴露部分。此程序可重複多個循環(例如5至15個)及/或直到ACL 306的暴露部分被完全移除為止,如圖3E所示。
在其他實施例中,含矽鈍化層316可藉由以下方式形成:(a)在沒有電漿的情況下將圖案化基板100暴露於含矽前驅物314以在開口310的側壁表面上沉積矽單層,如圖3C所示;(b)隨後將圖案化基板100暴露於氫電漿315,如圖3D所示;以及(c)重複進行在沒有電漿的情況下將圖案化基板100暴露於含矽前驅物314(圖3C)及隨後將圖案化基板100暴露於氫電漿315(圖3D)的步驟多次(例如2至6次),以在開口310的側壁表面上建立或形成複數矽單層。
在一個例示實施例中,藉由將大約100至300 sccm的氫(H 2)供應至其中設置有圖案化基板100的電漿腔室(例如CCP或ICP腔室),可產生氫電漿315。亦可使用其他含氫氣體。可在相對高的源功率(例如300至700 W)、很小或無偏壓功率(例如0 W)、相對低的腔室壓力(例如30至70 mT)及相對高的溫度(例如50至100°C)下將含氫氣體供應至電漿腔室。亦可使用高腔室壓力(例如100至500 mT)。亦可使用其他處理條件。可使用其他含氫氣體(例如氨(NH 3)),且惰性氣體(例如Ar、N 2、He、Ne、Kr、Xe)可替代性地使用或添加至氣流中。亦可使用N 2電漿處理。
將圖案化基板100暴露於氫電漿315能使得鈍化層316的厚度增加。該增加可歸因於各種機制,例如但不限於,允許建立額外之矽單層的表面性質變化、因使未吸附部位更具活性而更為完全的矽覆蓋率等。這導致形成實質上更厚的鈍化層316,其在ACL蝕刻處理312重新進行時提供比單一矽單層所提供者更佳的側壁保護。然而,暴露於氫電漿315不會將矽單層轉化為另一材料(例如氧化物或氮化物)。這使得與ALD技術相比而能實現經改善的產能。
在一些實施例中,在圖3D中形成複數矽單層之後,ACL蝕刻處理312可在圖3E中繼續進行。例如,ACL蝕刻處理312可繼續蝕刻ACL 306的暴露部分直到完全去除暴露部分為止,如圖3E所示。
在其他實施例中,圖3C、3D及3E中所示之處理步驟可重複多個循環及/或直到ACL 306的暴露部分被完全去除為止。例如,在圖3B中部分地蝕刻ACL 306的暴露部分達第一深度(d1)並在圖3C及3D中於開口310的側壁表面上形成複數矽單層之後,ACL蝕刻處理312可繼續蝕刻ACL 306的暴露部分達第二深度(未圖示),該第二深度大於第一深度(d1)。若第二深度小於ACL 306的厚度 (T),則可重複進行圖3C、3D及3E中所示的處理步驟以在開口310的側壁表面上形成另一複數矽單層,並且繼續蝕刻ACL 306的暴露部分。此程序可重複多個循環及/或直到ACL 306的暴露部分被完全去除為止,如圖3E所示。
圖4-5顯示利用本文所述處理技術的例示性方法。應理解,圖4-5的實施例僅是例示性的,且另外的方法可利用本文所述的技術。此外,可將額外的處理步驟添加至圖4-5中所示的方法,因為所描述的步驟並非意圖作為排他性的。此外,步驟的順序不限於圖中所示的順序,因為可出現不同的順序及/或可組合或同時執行各個步驟。
圖4顯示方法400的一個實施例,該方法400可用於利用本文所揭示之技術以將基板圖案化。在一些實施例中,方法400大體上可包含:在形成於基板上的一或更多下伏層上形成非晶碳層(ACL)(在步驟410中);在ACL上方形成圖案化層(在步驟420中);以及蝕刻ACL之未被圖案化層覆蓋的暴露部分以在ACL中產生開口,其中ACL的暴露部分被部分地蝕刻達第一深度,該第一深度小於ACL的厚度(在步驟430中)。在方法400的一些實施例中,ACL的厚度可大於1微米(μm)。例如,ACL的厚度可在1 µm至4 µm之間的範圍內。
此外,方法400可包含:藉由將基板暴露於含矽前驅物而在ACL中所產生的開口之側壁表面上形成含矽鈍化層(在步驟440中)。例如,藉由在沒有電漿的情況下將基板暴露於含矽前驅物以在ACL中所產生的開口之側壁表面上沉積矽單層,可形成含矽鈍化層(在步驟440中)。在將矽單層沉積於開口的側壁表面上之後,方法400可繼續蝕刻ACL的暴露部分達大於第一深度的第二深度,而未將含矽鈍化層轉化為氧化物或氮化物(在步驟450中)。在一些實施例中,方法400可重複所述在開口的側壁表面上形成含矽鈍化層(在步驟440中)及所述繼續蝕刻ACL的暴露部分(在步驟450中)達多個循環及/或直到ACL的暴露部分被完全移除為止。
圖5顯示方法500的另一實施例,該方法500可用於利用本文所揭示的技術以將基板圖案化。在一些實施例中,方法500大體上可包含:在形成於基板上的一或更多下伏層上形成非晶碳層(ACL),其中ACL的厚度大於1微米(μm)(在步驟510中);在ACL上方形成圖案化遮罩層(在步驟520中);以及蝕刻ACL之未被圖案化遮罩層覆蓋的暴露部分以在ACL中產生開口,其中ACL的暴露部分被部分地蝕刻達第一深度,該第一深度小於ACL的厚度(在步驟530中)。
方法500可更包含:在沒有電漿的情況下將基板暴露於含矽前驅物以在ACL中所產生的開口之側壁表面上形成矽單層(在步驟540中);隨後將基板暴露於氫電漿以改變矽單層的表面性質(在步驟550中);以及藉由使所述在沒有電漿的情況下將基板暴露於含矽前驅物和所述隨後將基板暴露於氫電漿之步驟重複多次,在開口的側壁表面上形成複數矽單層(在步驟560中)。在開口的側壁表面上形成複數矽單層之後,方法500可繼續蝕刻ACL的暴露部分達第二深度,該第二深度大於第一深度(在步驟570中)。在一些實施例中,方法500可重複所述在開口的側壁表面上形成複數矽單層(在步驟560中)及所述繼續蝕刻ACL的暴露部分(在步驟570中)達多個循環及/或直到ACL的暴露部分被完全移除為止。
圖3A-3E所示之處理流程及圖4-5所示之方法藉由提供在形成於ACL中之開口的側壁表面上形成含矽鈍化層之改良的方法以防止ACL蝕刻處理期間的彎曲現象。與習知處理流程及方法不同,本文所揭示的含矽鈍化層係在沒有利用原子層沉積(ALD)技術或將含矽鈍化層轉化為氧化物或氮化物的情況下形成。因此,本文所述之處理流程及方法可用於保護ACL的側壁表面並且防止ACL蝕刻處理期間的彎曲現象,且同時亦減少處理時間和改善產能。
圖6A-6C為在執行ACL蝕刻處理以在ACL中產生開口之後各種非晶碳層(ACL)的截面圖,其顯示出使用和未使用本文所述之技術所產生的彎曲CD。在圖6A中,在未使用本文所述技術的情況下於ACL 600內產生開口。例如,在圖6A中,具有大約3800奈米(nm)之厚度的ACL 600係在沒有側壁鈍化的情況下利用習知的SO 2/O 2蝕刻化學品加以蝕刻。當使用此等習知處理時,ACL 600之側壁表面的橫向蝕刻會導致明顯的彎曲。例如,且如圖6A所示,當在沒有側壁鈍化的情況下使用習知的SO 2/O 2蝕刻化學品時,在ACL 600之頂部附近產生大約107至109 nm的彎曲CD,且在結構向下約三分之一處產生約119至121 nm的彎曲CD。
圖6B及6C比較當使用本文所述之技術時在非晶碳層內產生的開口。更具體而言,圖6B顯示當使用圖3B、3C及3E所示之處理流程蝕刻具有約3800 nm之厚度的ACL 600時所產生的彎曲CD。在圖6B中,圖3B、3C及3E的蝕刻/沉積/蝕刻處理流程係重複進行十次。圖6C顯示當使用圖3B、3C、3D及3E中所示之處理流程蝕刻具有約3800 nm之厚度的ACL 600時所產生的彎曲CD。在圖6C中,對於形成鈍化層的每個步驟而言,藉由重複LTO/氫電漿步驟三個循環以形成鈍化層,並且執行蝕刻/沉積/蝕刻之整體程序十次。如圖6B及6C所示,本文所揭示之改良的處理流程及方法產生遠比使用習知技術所產生者更少的彎曲,且因此產生更小的彎曲CD(例如,約89至95 nm)。如圖6B所示,在ACL 600之頂部附近產生約95至91 nm的彎曲CD,且在結構向下約三分之一處產生約87至85 nm的彎曲CD。如圖6C所示,在ACL 600頂部附近產生約89至93 nm的彎曲CD,且在結構向下約三分之一處產生約87 nm的彎曲CD。結構底部處的典型CD可為60至70 nm,但此等CD僅係例示性的。
圖7提供電漿處理系統700的一個例示實施例,該電漿處理系統700可與所揭示之技術相關聯地使用,且僅係為說明目的而提供。雖然圖7所示之電漿處理系統700為電容耦合式電漿(CCP)處理系統,但熟習本技藝者將會理解本文所述之技術可於以下者中執行:感應耦合式電漿(ICP)處理系統、微波電漿處理系統、放射狀線槽孔天線(RLSATM)微波電漿處理系統、電子迴旋加速器共振(ECR)電漿處理系統、或其他類型的處理系統或系統之組合。因此,熟習本技藝者將理解,可將本文所述技術與各種電漿處理系統之任一者一同使用。
電漿處理系統700可用於各種操作,包括(但不限於)蝕刻、沉積、清潔、電漿聚合、電漿輔助化學氣相沉積(PECVD)等。電漿處理系統700之結構為習知的,且本文所提供之特定結構僅係為說明之目的。應理解,可實施不同及/或額外的電漿處理系統而仍利用本文所述之技術。
更詳細地觀察圖7,電漿處理系統700可包含處理腔室705。如熟習本技藝者所理解,處理腔室705可為壓力受控之腔室。可將基板710(在一範例中為半導體晶圓)固持於載置台或卡盤715上。可如圖示而設置上電極720及下電極725。可透過第一匹配網路755而使上電極720電氣耦合至第一射頻(RF)源730。第一RF源730可將在一上部頻率(f U)下的源電壓735提供至第一匹配網路755。可透過第二匹配網路757而使下電極725電氣耦合至第二RF源740。第二RF源740可將在一下部頻率(f L)下的偏電壓745提供至第二匹配網路757。雖然未圖示,但熟習本技藝者將理解,亦可將電壓施加至卡盤715上。
可將電漿處理系統700的元件連接至控制單元770並受其所控制,控制單元770可進而連接至相應的記憶體儲存單元與使用者介面(皆未圖示)。可經由使用者介面而執行各種電漿處理操作,且可將各種電漿處理配方及操作儲存於儲存單元中。因此,可在電漿處理腔室705內利用各種微加工技術以處理既定之基板。應理解,控制單元770可被耦接至電漿處理系統700之各種元件,以自該等元件接收輸入及提供輸出至該等元件。
可以各種方式實施控制單元770。例如,控制單元770可為一電腦。在另一範例中,控制單元770可包含一或更多可程式化積體電路,將該一或更多可程式化積體電路程式化以提供本文所述之功能性。例如,可利用軟體或其他程式化指令將下列各者程式化:一或更多處理器(例如微處理器、微控制器、中央處理單元等)、可程式化邏輯裝置(例如複雜可程式化邏輯裝置(CPLD)、現場可程式化閘陣列(FPGA)等)、及/或其他可程式化積體電路,以實施指定的處理配方之功能。應進一步注意,可將該軟體或其他程式化指令儲存在一或更多非暫態電腦可讀取媒體(例如記憶體儲存裝置、FLASH記憶體、動態隨機存取(DRAM)記憶體、可再程式化儲存裝置、硬碟、軟碟、DVDs、CD-ROMs等)中,且該軟體或其他程式化指令在藉由可程式化積體電路執行時使可程式化積體電路執行本文所述之處理、功能、及/或性能。亦可實現其他的變化。
在一些處理步驟期間,電漿處理系統700可將來自第一RF源730及第二RF源740的功率施加至上電極及下電極以在處理腔室705內產生電漿760。當在處理腔室705內產生電漿760時,電漿760內的離子被吸引至基板710。所產生之電漿760可用於在各種類型的處理(例如但不限於電漿蝕刻、沉積及/或濺射)中對目標基板(例如基板710或任何待處理之材料)進行處理。例如,電漿760可於處理腔室705內產生,以執行圖3B、3D及3E中所示的處理步驟中之一或多者。然而,如上所述,本文所述之其他處理步驟可在沒有產生電漿的情況下處理目標基板。例如,含矽鈍化層316可在沒有電漿的情況下形成於開口310的側壁表面上。
在圖7所示的CCP處理系統中,功率的施加導致在上電極720與下電極725之間產生高頻電場。接著,輸送至處理腔室705的處理氣體可被解離並轉化為電漿760。如圖7所示,本文所述之例示性電漿處理系統700使用兩個RF源。在一例示性實施例中,第一RF源730以相對高的頻率提供源功率俾將輸送至處理腔室705中的(複數)處理氣體轉化為電漿760並且控制電漿密度。第二RF源740以較低頻率提供偏壓功率以控制離子轟擊能量。
在一例示性電漿處理系統中,例如,第一RF源730可將在約3 MHz至150 MHz(或更高)之高頻(HF)範圍內之約0至1400 W的源功率提供至上電極720,且第二RF源740可將在約0.2 MHz至60 MHz之低頻(LF)範圍內之約0至1400 W的偏壓功率提供至下電極725。取決於電漿處理系統的類型及在其中執行之處理的類型(例如蝕刻、沉積、濺射等),亦可使用不同的操作範圍。
在一例示性實施例中,圖3B及3E所示的ACL蝕刻處理312可於以下處理條件下執行:1000 W至1400 W之源功率、200 W至600 W之偏壓功率、10 mT至30 mT之壓力、0°C至40°C之靜電卡盤溫度、及150 sccm SO 2、300 sccm O 2和50 sccm Ar之氣流混合物。
在一例示性實施例中,圖3C中所示的沉積步驟可於以下處理條件下執行:0 W之源功率、0 W之偏壓功率、200 mT至400 mT之壓力、50°C至100 °C之靜電卡盤溫度、及100 sccm LTO520和100 sccm Ar之氣流混合物。
在一例示性實施例中,圖3D中所示的電漿步驟可於以下處理條件下執行:300 W至700 W之源功率、0 W之偏壓功率、30 mT至70 mT之壓力(可替代性地使用更高的壓力)、50°C至100°C之靜電卡盤溫度、及200 sccm H 2氣體流量。
應注意,本文所述的技術可在廣泛的電漿處理系統中使用。雖然在圖7中顯示特定的電漿處理系統700,但應理解,本文所述的技術可於其他電漿處理系統中使用。在一例示性系統中,可將圖7中所示的RF源調換(例如,可將較高頻率供應至下電極725且可將較低頻率供應至上電極720)。此外,雙源系統在圖7中僅係作為例示性系統顯示。應理解,本文所述的技術可與其他電漿處理系統一起使用,在該等其他電漿處理系統中提供經調制之RF功率源至一或更多電極、使用直流(DC)偏壓源、或者使用其他系統元件。應進一步理解,亦可使用其他的電漿處理系統(例如ICP處理系統)以執行本文所述的各種沉積及蝕刻處理中之一或多者。
應注意,可使用各種沉積及蝕刻製程以形成本文所顯示和描述的材料層中之一或多者。例如,可使用化學氣相沉積(例如CVD、PECVD)、物理氣相沉積(PVD)、電漿沉積(例如CCP、ICP)、旋塗製程、原子層沉積(ALD)、及/或其他沉積製程來實施一或更多沉積。在一例示性沉積處理中,使用一氣體混合物,其包括但不限於LTO520。然而,亦可使用其他的氨基矽烷及/或含矽前驅物氣體。該程序可選用性地包括與一或更多稀釋氣體(例如氬、氮等)的組合。該程序可在各種壓力、功率、流量、及溫度條件下進行,以在形成於非晶碳層中的開口之側壁表面上形成含矽鈍化層。
應進一步注意,可使用各種蝕刻製程以蝕刻在此所顯示和描述的材料層中之一或多者。例如,可使用電漿蝕刻製程、放電蝕刻製程、及/或其他期望的蝕刻製程來實施一或更多蝕刻製程。在一例示性電漿蝕刻處理中,可在各種壓力、功率、流量及溫度條件下,使用選用性地與一或更多稀釋氣體(例如氬、氮等)組合的氣體混合物(包括但不限於SO 2及O 2)以蝕刻非晶碳層的暴露部分。
亦可對用於處理步驟的操作變數進行調整以控制本文所述之各種沉積及/或蝕刻製程。操作變數可包括例如腔室溫度、腔室壓力、氣體流率、氣體類型、及/或其他用於處理步驟的操作變數。當仍利用在此所述的技術時,亦可實施變化。
應注意,本說明書對「一實施例」或「實施例」的參照意指涉及該實施例所描述之一特定的特徵、結構、材料、或特性被包括在本發明的至少一實施例中,但不表示其存在於每一實施例中。因此,在本說明書各處之用語「在一實施例中」或「在實施例中」的出現不必然是意指本發明的相同實施例。又,可在一或更多實施例中以任何適當的方式來組合特定特徵、結構、材料、或特性。在其他實施例中,可包括各種額外的層及/或結構,可省略所描述的特徵。
在此使用的用語「基板」意指且包括一基底材料或構造,其中材料被形成在該基底材料或構造。可瞭解的是基板可包括單一材料、複數不同材料的層、具有不同材料或不同構造在其中的一層或多個層、或上述組合。例如,基板可為一半導體基板、位於一支撐結構上的一基底半導體層、一金屬電極、或具有一或更多層、結構或區域被形成在其上的一半導體基板。基板可為傳統的矽基板,或其他包含半導體材料層的塊體基板。如在此所使用,用語「塊體基板」意指且包括不僅矽晶圓,亦包括矽覆絕緣物(「SOI」)基板,諸如矽覆藍寶石(「SOS」)基板、及矽覆玻璃(「SOG」)基板,位於基底半導體基礎上的磊晶矽層,及其他半導體或光電材料,諸如矽-鍺、鍺、砷化鎵、氮化鎵、及磷化銦。基板可被摻雜或未被摻雜。
在各種實施例中描述用於處理基板的系統及方法。基板可包括元件(特別係半導體或其他電子元件)的任何材料部分或結構,並且例如可為基底基板結構(例如半導體基板)或在基底基板結構之上或覆蓋於其上方的膜層(例如薄膜)。因此,用語「基板」不應係限於任何特定的基底結構、下伏層或上覆層、圖案化或未圖案化,而是被考量為包括任何此等膜層或基底結構、以及膜層及/或基底結構之任何組合。
用以處理微電子工件的系統與方法被描述在各種實施例中。熟悉此相關技藝的人士可瞭解的是各種實施例能在不具有一或更多特定細節下或在具有其他替代與/或額外方法、材料或部件下來實施。在其他情況中,已知的結構、材料、或操作並未詳細地被顯示或描述,以為了避免模糊化本發明之各種實施例的態樣。相似地,為了說明目的,公開了特定數量、材料及組態,以為了提供本發明的完整瞭解。儘管如此,本發明可在不具有特定細節下來實施。又,可瞭解的是圖上顯示的各種實施例是例示性表示,並且不必然按比例繪製。
所描述的系統與方法之進一步變更和替代實施例對於熟悉此技藝之人士在參照本敘述是顯見的。因此,可瞭解的是所描述的系統與方法不會受到這些例示性配置所限制。可瞭解的是在此所示的系統與方法之形式是用來作為例示性實施例。可在實施方式中進行各種變化。因此,儘管在此是參照特定實施例來描述本發明,可在不脫離本發明的範疇下進行各種變更與變化。因此,說明書與圖式應被視為例示性的,而不是限制性的,並且這樣的變更應被包括在本發明的範疇內。又,任何在此所述關於特定實施例的好處、優點、或解決方式不應被解讀成申請專利範圍中任一或全部請求項之重要的、需要的、或必要的特徵或元件。
100:圖案化基板 102:基底基板層 104:氧化物層 106:硬遮罩層 108:圖案化層 110:開口 200:圖案化基板 202:基底基板層 204:氧化物層 206:硬遮罩層 208:圖案化層 210:開口 212:乾式蝕刻處理 214:原子層沉積(ALD)處理 216:鈍化層 300:圖案化基板 302:基底基板 304:氧化物層 306:非晶碳層(ACL) 308:圖案化層 310:開口 312:ACL蝕刻處理 314:含矽前驅物 315:氫電漿 316:鈍化層 400:方法 410:步驟 420:步驟 430:步驟 440:步驟 450:步驟 500:方法 510:步驟 520:步驟 530:步驟 540:步驟 550:步驟 560:步驟 570:步驟 600:非晶碳層(ACL) 700:電漿處理系統 705:處理腔室 710:基板 715:卡盤 720:上電極 725:下電極 730:第一射頻(RF)源 735:源電壓 740:第二射頻(RF)源 745:偏電壓 755:第一匹配網路 757:第二匹配網路 760:電漿 770:控制單元
透過結合附圖而參照以下說明,可獲得本發明及其優點之更完整理解,在附圖中相似的參考符號表示相似的特徵。然而,應注意,附圖僅顯示所揭示之概念的例示性實施例,且因此並非視為對範圍的限制,所揭示之概念可允許其他的等效實施例。
圖1(先前技術)為圖案化基板的截面圖,其圖示當使用習知圖案轉移處理蝕刻非晶碳層(ACL)膜中的高深寬比特徵部時出現的彎曲。
圖2A-2D(先前技術)圖示藉由使用原子層沉積(ALD)處理將鈍化層沉積於ACL膜之側壁表面上而防止ACL蝕刻處理期間之彎曲現象的習知圖案轉移處理。
圖3A-3E圖示改良的圖案轉移處理,其藉由在不使用原子層沉積(ALD)技術的情況下於ACL膜的側壁表面上沉積鈍化層而防止ACL蝕刻處理期間的彎曲現象。
圖4為圖示根據本文所述技術將基板圖案化之方法的一實施例的流程圖。
圖5為圖示根據本文所述技術將基板圖案化之方法的另一實施例的流程圖。
圖6A-6C為在執行ACL蝕刻處理之後的圖案化基板的截面圖,其比較使用和未使用本文所述技術產生的彎曲CD。
圖7為圖示電漿處理系統的一實施例之方塊圖,該電漿處理系統可用於利用本文所述技術將基板圖案化。
400:方法
410:步驟
420:步驟
430:步驟
440:步驟
450:步驟

Claims (20)

  1. 一種用於將基板圖案化之方法,包含: 在形成於基板上的一或更多下伏層上形成一非晶碳層(ACL),其中該ACL的厚度大於1微米(μm); 在該ACL上方形成一圖案化遮罩層; 蝕刻該ACL之未被該圖案化遮罩層覆蓋的暴露部分以在該ACL中產生開口,其中該ACL的該等暴露部分被部分地蝕刻達第一深度,該第一深度小於該ACL的厚度; 在該ACL中所產生的該等開口之側壁表面上形成一含矽層;以及 隨後將該基板暴露於氫,以改變該含矽層的表面性質。
  2. 如請求項1之用於將基板圖案化之方法,其中該含矽層為矽單層,該方法更包含藉由重複進行以下步驟而在該等開口之側壁表面上形成複數的額外矽單層: 在沒有電漿的情況下將該基板暴露於含矽前驅物,以及 將該基板暴露於氫電漿多次。
  3. 如請求項1之用於將基板圖案化之方法,更包含繼續蝕刻該等開口達第二深度,該第二深度大於該第一深度。
  4. 如請求項1之用於將基板圖案化之方法,更包含:在該等開口的側壁表面上形成額外的含矽層,並且繼續蝕刻該ACL之在由該等含矽層形成之額外開口中的暴露部分,直到完全移除該ACL之在該等額外開口內的部分為止。
  5. 如請求項1之用於將基板圖案化之方法,其中在該等開口的側壁表面上形成該含矽層以及後續將該基板暴露於氫之步驟在沒有將該含矽層轉化為氧化物或氮化物之情況下形成一蝕刻鈍化層。
  6. 如請求項1之用於將基板圖案化之方法,其中形成該含矽層之步驟包含: 在沒有電漿的情況下將該基板暴露於含矽前驅物,以在該ACL中所產生的該等開口之側壁表面上形成矽單層。
  7. 如請求項6之用於將基板圖案化之方法,其中,使用非原子層沉積(ALD)處理以沉積該矽單層。
  8. 如請求項6之用於將基板圖案化之方法,其中在沒有電漿的情況下將該基板暴露於該含矽前驅物之步驟包含: 在耦合至第一射頻(RF)源及第二RF源的電漿腔室內設置該基板;以及 在未從該第一RF源或該第二RF源將功率供應至該電漿腔室的情況下將該含矽前驅物供應至該電漿腔室。
  9. 如請求項8之用於將基板圖案化之方法,其中在該電漿腔室內設置該基板之步驟包含在電容耦合式電漿(CCP)腔室或感應耦合式電漿(ICP)腔室內設置該基板。
  10. 如請求項2之用於將基板圖案化之方法,其中該含矽前驅物包含氨基矽烷。
  11. 如請求項2之用於將基板圖案化之方法,其中該含矽前驅物包含二異丙基氨基矽烷。
  12. 如請求項6之用於將基板圖案化之方法,其中該含矽前驅物包含氨基矽烷。
  13. 如請求項6之用於將基板圖案化之方法,其中該含矽前驅物包含二異丙基氨基矽烷。
  14. 如請求項1之用於將基板圖案化之方法,其中將該基板暴露於氫之步驟包含將該基板暴露於氫電漿。
  15. 一種用於將基板圖案化之方法,包含: 在形成於基板上的一或更多下伏層上形成一非晶碳層(ACL),其中該ACL的厚度大於1微米(μm); 在該ACL上方形成一圖案化遮罩層; 蝕刻該ACL之未被該圖案化遮罩層覆蓋的暴露部分以在該ACL中產生開口,其中該ACL的該等暴露部分被部分地蝕刻達第一深度,該第一深度小於該ACL的厚度; 在該ACL中所產生的該等開口之側壁表面上形成非氧化物且非氮化物的鈍化層;以及 隨後將該基板暴露於氫,以改變該鈍化層的表面性質。
  16. 如請求項15之用於將基板圖案化之方法,其中將該基板暴露於氫之步驟包含將該基板暴露於氫電漿。
  17. 如請求項15之用於將基板圖案化之方法,更包含繼續蝕刻該等開口達第二深度,該第二深度大於該第一深度。
  18. 如請求項15之用於將基板圖案化之方法,更包含:在該等開口的側壁表面上形成額外的含矽層,並且繼續蝕刻該ACL之在由該等含矽層形成之額外開口中的暴露部分,直到完全移除該ACL之在該等額外開口內的部分為止。
  19. 如請求項15之用於將基板圖案化之方法,其中形成該鈍化層之步驟包含: 在沒有電漿的情況下將該基板暴露於一前驅物,以在該ACL中所產生的該等開口之側壁表面上形成單層。
  20. 如請求項19之用於將基板圖案化之方法,其中在沒有電漿的情況下將該基板暴露於該前驅物之步驟包含: 在耦合至第一射頻(RF)源及第二RF源的電漿腔室內設置該基板;以及 在未從該第一RF源或該第二RF源將功率供應至該電漿腔室的情況下將該前驅物供應至該電漿腔室。
TW110146293A 2020-12-11 2021-12-10 在高深寬比碳層蝕刻期間形成側壁鈍化層的非原子層沉積方法 TW202236377A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/119,019 US11195723B1 (en) 2020-12-11 2020-12-11 Non-atomic layer deposition (ALD) method of forming sidewall passivation layer during high aspect ratio carbon layer etch
US17/119,019 2020-12-11

Publications (1)

Publication Number Publication Date
TW202236377A true TW202236377A (zh) 2022-09-16

Family

ID=78818738

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110146293A TW202236377A (zh) 2020-12-11 2021-12-10 在高深寬比碳層蝕刻期間形成側壁鈍化層的非原子層沉積方法

Country Status (4)

Country Link
US (2) US11195723B1 (zh)
KR (1) KR20230113402A (zh)
TW (1) TW202236377A (zh)
WO (1) WO2022125781A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11195723B1 (en) * 2020-12-11 2021-12-07 Tokyo Electron Limited Non-atomic layer deposition (ALD) method of forming sidewall passivation layer during high aspect ratio carbon layer etch
WO2024019123A1 (ja) * 2022-07-22 2024-01-25 住友精化株式会社 炭素原子含有膜のドライエッチング方法
TW202414577A (zh) * 2022-07-22 2024-04-01 日商住友精化股份有限公司 含碳原子膜之乾式蝕刻法
US20240096640A1 (en) * 2022-09-20 2024-03-21 Tokyo Electron Limited High Aspect Ratio Contact (HARC) Etch
KR20240059375A (ko) * 2022-10-27 2024-05-07 피에스케이 주식회사 기판 처리 방법
CN116047859B (zh) * 2023-03-02 2024-09-17 广州新锐光掩模科技有限公司 光掩模钝化层制造方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100630677B1 (ko) * 2003-07-02 2006-10-02 삼성전자주식회사 포토레지스트 패턴에의 불소를 포함하지 않는 탄소 함유폴리머 생성을 위한 플라즈마 전처리를 포함하는 식각 방법
US7517804B2 (en) * 2006-08-31 2009-04-14 Micron Technologies, Inc. Selective etch chemistries for forming high aspect ratio features and associated structures
US9666414B2 (en) * 2011-10-27 2017-05-30 Applied Materials, Inc. Process chamber for etching low k and other dielectric films
US9659788B2 (en) * 2015-08-31 2017-05-23 American Air Liquide, Inc. Nitrogen-containing compounds for etching semiconductor structures
TWI749099B (zh) * 2016-11-09 2021-12-11 日商東京威力科創股份有限公司 碳基膜之自限性循環蝕刻方法
US11127599B2 (en) * 2018-01-12 2021-09-21 Applied Materials, Inc. Methods for etching a hardmask layer
US11195723B1 (en) * 2020-12-11 2021-12-07 Tokyo Electron Limited Non-atomic layer deposition (ALD) method of forming sidewall passivation layer during high aspect ratio carbon layer etch

Also Published As

Publication number Publication date
KR20230113402A (ko) 2023-07-28
US20220189781A1 (en) 2022-06-16
WO2022125781A1 (en) 2022-06-16
US11195723B1 (en) 2021-12-07
US11651967B2 (en) 2023-05-16

Similar Documents

Publication Publication Date Title
US11651967B2 (en) Non-atomic layer deposition (ALD) method of forming sidewall passivation layer during high aspect ratio carbon layer etch
US10468251B2 (en) Method for forming spacers using silicon nitride film for spacer-defined multiple patterning
US11676812B2 (en) Method for forming silicon nitride film selectively on top/bottom portions
JP7246547B2 (ja) 単一プラズマチャンバにおける、限界寸法制御のための原子層堆積及びエッチング
US9754779B1 (en) Method for forming silicon nitride film selectively on sidewalls or flat surfaces of trenches
US5811357A (en) Process of etching an oxide layer
JP7357688B2 (ja) 多重スペーサパターニングのスキーム
US10453751B2 (en) Tone inversion method and structure for selective contact via patterning
US20210391181A1 (en) Forming a semiconductor device using a protective layer
TW201839849A (zh) 具有選擇性阻隔層的結構
JP2005045053A (ja) 半導体装置の製造方法
CN116670802A (zh) 用于半导体装置形成的底层膜
US20230341781A1 (en) Methods for Extreme Ultraviolet (EUV) Resist Patterning Development
TWI766014B (zh) 在溝槽的側壁或平坦表面上選擇性地形成氮化矽膜之方法
US12112954B2 (en) Etching method, substrate processing apparatus, and substrate processing system
TWI774754B (zh) 自對準觸點與閘極處理流程
TWI758464B (zh) 含矽間隔物的選擇性形成
US20240162043A1 (en) Sidewall Inorganic Passivation for Dielectric Etching Via Surface Modification
US11538692B2 (en) Cyclic plasma etching of carbon-containing materials
TW202435268A (zh) 用於介電蝕刻的經由表面改質之側壁無機鈍化
US20240282585A1 (en) Treatments to improve etched silicon-and-germanium-containing material surface roughness
US20240096640A1 (en) High Aspect Ratio Contact (HARC) Etch
US20240332029A1 (en) High aspect ratio contact etching with additive gas
TW202044342A (zh) 使用犧牲性遮罩的選擇性蝕刻
CN113140503A (zh) 形成高纵横比特征的方法