TW202234587A - 半導體裝置及其製造方法 - Google Patents

半導體裝置及其製造方法 Download PDF

Info

Publication number
TW202234587A
TW202234587A TW111104266A TW111104266A TW202234587A TW 202234587 A TW202234587 A TW 202234587A TW 111104266 A TW111104266 A TW 111104266A TW 111104266 A TW111104266 A TW 111104266A TW 202234587 A TW202234587 A TW 202234587A
Authority
TW
Taiwan
Prior art keywords
gate
disposed
contact
layer
semiconductor device
Prior art date
Application number
TW111104266A
Other languages
English (en)
Other versions
TWI811991B (zh
Inventor
程仲良
王聖璁
趙皇麟
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US17/470,548 external-priority patent/US12002885B2/en
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202234587A publication Critical patent/TW202234587A/zh
Application granted granted Critical
Publication of TWI811991B publication Critical patent/TWI811991B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7851Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with the body tied to the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76846Layer combinations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76865Selective removal of parts of the layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76895Local interconnects; Local pads, as exemplified by patent document EP0896365
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0886Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28518Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table the conductive layers comprising silicides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28556Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
    • H01L21/28562Selective deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76805Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics the opening being a via or contact hole penetrating the underlying conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/7684Smoothing; Planarisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76855After-treatment introducing at least one additional element into the layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/76879Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Thin Film Transistor (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本揭露提供了半導體裝置及其製造方法。半導體裝置包括基板、設置於基板上的鰭片結構、設置於鰭片結構上的源極/汲極(S/D)區、以及設置於鄰近S/D區的鰭片結構上的閘極結構。閘極結構包括設置於鰭片結構上的閘極堆疊以及設置於閘極堆疊上的閘極蓋結構。閘極蓋結構包括設置於閘極堆疊上的導電閘極蓋以及設置於導電閘極蓋上的絕緣閘極蓋。半導體裝置更包括設置於閘極蓋結構內的第一接觸結構以及設置於第一接觸結構上的第一導孔結構。

Description

半導體裝置及其製造方法
本揭露是關於半導體裝置,特別是關於一種包含閘極蓋結構的半導體裝置。
隨著半導體技術的演進,對更高的儲存容量、更快的處理系統、更高的性能、及較低的成本的需求不斷增加。為了滿足這些需求,半導體產業持續微縮化半導體裝置的尺寸,例如金屬氧化物半導體場效電晶體(metal oxide semiconductor field effect transistors,MOSFETs),包括平面金屬氧化物半導體場效電晶體及鰭式場效電晶體(fin field effect transistors,finFETs)。這樣的微縮化增加了半導體製造過程的複雜度。
一種半導體裝置,包括:基板;鰭片結構,設置於基板上;源極/汲極(source/drain,S/D)區,設置於鰭片結構上;閘極結構,設置於鄰近S/D區的鰭片結構上,其中閘極結構包括設置於鰭片結構上的閘極堆疊以及設置於閘極堆疊上的閘極蓋結構,且其中閘極蓋結構包括設置於閘極堆疊上的導電閘極蓋以及設置於導電閘極蓋上的絕緣閘極蓋;第一接觸結構,設置於閘極蓋結構內;以及第一導孔結構,設置於第一接觸結構上。
一種半導體裝置,包括:基板;鰭片結構,設置於基板上;第一及第二源極/汲極(S/D)區,設置於鰭片結構上;第一及第二S/D接觸結構,分別設置於第一及第二S/D區上;S/D導孔結構,設置於第一S/D接觸結構上;第一及第二閘極結構,設置於鰭片結構上,其中第一及第二閘極結構各包括閘極堆疊及閘極蓋結構;閘極接觸結構,設置於第一閘極結構的閘極蓋結構內;以及合併的導孔接觸結構,設置於第二S/D接觸結構上以及第二閘極結構的閘極蓋結構內。
一種半導體裝置的製造方法,包括:在基板上形成鰭片結構;在鰭片結構上形成源極/汲極(S/D)區;在鰭片結構上形成多晶矽結構;以閘極堆疊取代多晶矽結構;在閘極堆疊上形成閘極蓋結構;在閘極蓋結構內形成第一接觸結構,其中第一接觸結構係藉由閘極蓋結構的一部分與閘極堆疊分隔;以及在第一接觸結構上形成第一導孔結構。
以下揭露提供了許多的實施例或範例,用於實施所提供的標的物之不同元件。各元件和其配置的具體範例描述如下,以簡化本發明實施例之說明。當然,這些僅僅是範例,並非用以限定本發明實施例。舉例而言,敘述中若提及第一元件形成在第二元件之上,可能包含第一和第二元件直接接觸的實施例,也可能包含額外的元件形成在第一和第二元件之間,使得它們不直接接觸的實施例。此外,本發明實施例可能在各種範例中重複參考數值以及/或字母。如此重複是為了簡明和清楚之目的,而非用以表示所討論的不同實施例及/或配置之間的關係。
再者,其中可能用到與空間相對用詞,例如「在……之下」、「下方」、「較低的」、「上方」、「較高的」等類似用詞,是為了便於描述圖式中一個(些)部件或特徵與另一個(些)部件或特徵之間的關係。空間相對用詞用以包括使用中或操作中的裝置之不同方位,以及圖式中所描述的方位。當裝置被轉向不同方位時(旋轉90度或其他方位),其中所使用的空間相對形容詞也將依轉向後的方位來解釋。
應注意的是,說明書中對「一個實施例」、「實施例」、「範例實施例」、「例示性」等的引用表示所描述的實施例可以包括特定的特徵、結構、或特性,但每個實施例不一定包括特定的特徵、結構、或特性。此外,這樣的片語不一定是指同一個實施例。再者,當結合實施例描述特定的特徵、結構或特性時,無論是否明確描述,將是在本領域具有通常知識者的知識範圍內,結合其他實施例以實現這樣的特徵、結構或特性。
應理解的是,此處的用語或術語是為了描述而非限制的目的,使得本說明書的術語或用語應由相關領域的技術人員根據在此處的教示來解釋。
在一些實施例中,「約」及「大抵」之用語可以表示給定量的值在值的5%內變化(例如,值的±1%、±2%、±3%、±4%、±5%)。這些值僅為範例且並非意圖限制。用語「約」及「大抵」可以是指由相關領域的技術人員根據在此處的教示來解釋的值的百分比。
在此揭露的鰭片結構可以藉由任何適合的方法來圖案化。舉例而言,可以使用一或多個圖案化製程來圖案化鰭片結構,包括雙重圖案化或多重圖案化製程。雙重圖案化或多重圖案化製程能夠結合微影製程與自對準製程,以創建出例如,比使用單一、直接微影製程所得的節距更小的圖案。例如,在基板上方形成犧牲層,並使用微影製程對其進行圖案化。使用自對準製程在圖案化的犧牲層旁邊形成間隔物。之後去除犧牲層,然後可以使用剩餘的間隔物以圖案化鰭片結構。
本揭露提供了具有閘極結構上的閘極接觸及導孔結構的範例半導體裝置(例如,鰭式場效電晶體、全繞式閘極(gate-all-around,GAA)場效電晶體、及/或金屬氧化物半導體場效電晶體)。此外,本揭露提供了這樣的半導體裝置的範例形成方法,其在閘極結構與閘極接觸及導孔結構之間具有降低的閘極接觸電阻。閘極接觸及導孔結構係在不同的沉積及/或成長製程中在閘極結構上的閘極接觸開口中形成為分隔的結構。閘極接觸結構係在形成閘極導孔結構之前形成,且作為用於成長閘極導孔結構的晶種層及/或成長促進層。在形成閘極導孔結構之前的閘極接觸結構的形成降低了閘極導孔結構形成於其中的閘極接觸開口的深寬比(例如,閘極接觸開口高度與閘極接觸開口寬度的比例)。在具有較小的深寬比的閘極開口中形成閘極導孔結構大抵上減少或防止了缺陷的形成,缺陷為例如閘極導孔結構內的空隙(voids)及接縫(seams)。這樣的缺陷的存在會增加閘極接觸及導孔結構之間的接觸電阻,且因此增加閘極結構與閘極接觸結構之間的閘極接觸電阻。與在類似尺寸的閘極開口中以同一沉積及/或成長製程將閘極接觸及導孔結構形成為單一的結構相比,在不同的沉積及/或成長製程中將閘極接觸及導孔結構形成為分隔的結構能夠降低約10%到約50%的閘極接觸電阻。
在一些實施例中,各個閘極結構可以包括:具有高k閘極介電層、功函數金屬(work function metal,WFM)層、及閘極金屬填充層的閘極堆疊;以及設置於閘極堆疊上的閘極蓋結構。閘極接觸結構形成於閘極蓋結構內。在一些實施例中,閘極蓋結構可以包括設置於閘極堆疊上的導電蓋以及設置於導電閘極蓋上的絕緣蓋。導電蓋改善了閘極堆疊與閘極接觸件之間的導電界面以將閘極堆疊電性連接到閘極接觸結構且不直接在閘極堆疊上或閘極堆疊內形成閘極接觸結構。閘極接觸結構不直接形成在閘極堆疊上或閘極堆疊內,以防止閘極堆疊被用於形成閘極接觸結構的任何處理材料汙染。閘極堆疊的汙染可能會導致裝置性能的劣化。因此,藉由使用導電閘極蓋,能夠將閘極堆疊電性連接到閘極接觸結構且不影響閘極結構的完整性。
在一些實施例中,絕緣閘極蓋在半導體裝置的後續製程中保護下方的導電閘極蓋與閘極堆疊不受結構上及/或成分上的劣化。在一些實施例中,除了在閘極堆疊與閘極接觸結構之間提供導電界面,導電閘極蓋也控制了閘極接觸結構的深度輪廓並防止閘極接觸結構延伸到閘極堆疊中。
第1A圖是根據一些實施例,繪示出FET100的等角視圖。根據一些實施例,FET100可以具有不同的剖面圖,如第1B~1E圖所繪示。第1B~1E圖繪示出沿著線A-A的FET100的剖面圖,且具有為了簡化起見而在第1A圖中未顯示的額外結構。第1A~1E圖中具有相同標記的元件的討論彼此適用,除非另有說明。在一些實施例中,FET100可以代表n型FET100(n型場效電晶體100)或p型場效電晶體100(p型場效電晶體100),且場效電晶體100的討論適用於n型場效電晶體100及p型場效電晶體100兩者,除非另有說明。
參照第1A圖,場效電晶體100可以包括設置於鰭片結構106上的閘極結構112A~112C的陣列以及設置於未被閘極結構112A~112C覆蓋的部分的鰭片結構106上的S/D區110A~110C(S/D區110C可見於第1A圖;110A~110B可見於第1B~1E圖)的陣列。場效電晶體100可以更包括閘極間隔物114、淺溝槽隔離(shallow trench isolation,STI)區116、蝕刻停止層(etch stop layers,ESLs)117A~117B(蝕刻停止層117A為了簡化起見而未顯示於第1B~1E圖;蝕刻停止層117B為了簡化起見而未顯示於第1A圖,顯示於第1B圖)、及層間介電(interlayer dielectric,ILD)層118A~118B(ILD層118B為了簡化起見而未顯示於第1A圖;顯示於第1B~1E圖)。ILD層118A可以設置於蝕刻停止層117A上。在一些實施例中,閘極間隔物114、STI區116、蝕刻停止層117A~117B、及ILD層118A~118B可以包括絕緣材料,例如氧化矽、氮化矽(SiN)、碳氮化矽(SiCN)、碳氮氧化矽(SiOCN)、及氧化矽鍺。在一些實施例中,閘極間隔物114可以具有約2nm到約9nm的厚度以用於閘極結構112A~112C與鄰近結構的充分電性隔離。
場效電晶體100可以形成於基板104上。可以在基板104上形成其他場效電晶體及/或結構(例如,隔離結構)。基板104可以是半導體材料,例如矽、鍺(Ge)、矽鍺(SiGe)、絕緣體上矽(silicon-on-insulator,SOI)結構、及前述之組合。此外,可以以p型摻質(例如,硼、銦、鋁、或鎵)或n型摻質(例如,磷或砷)摻雜基板104。在一些實施例中,鰭片結構106可以包括與基板104類似的材料並沿著X軸延伸。
參照第1B圖,場效電晶體100可以包括S/D區110A~110B、設置於S/D區110A~110B上的S/D接觸結構120A~120B、擴散阻障層128、設置於S/D接觸結構120A~120B上的S/D導孔結構130、設置於鰭片結構106上的閘極結構112A~112C、設置於閘極結構112A及112C上的閘極接觸結構148、以及設置於閘極接觸結構148上的閘極導孔結構150。閘極結構112A~112C的討論彼此適用,除非另有說明。在一些實施例中,閘極結構112B可以是虛置閘極結構,且可以不電性連接到場效電晶體100的其他元件。
對於n型場效電晶體100,各個S/D區110A~110B可以包括磊晶成長的半導體材料,例如Si、及n型摻質,例如磷及其他適合的n型摻質。對於p型場效電晶體100,各個S/D區110A~110B可以包括磊晶成長的半導體材料,例如Si及SiGe、及p型摻質,例如硼及其他適合的p型摻質。在一些實施例中,S/D接觸結構120A~120B可以包括:(i)設置於各個S/D區110A~110B內的矽化物層122、(ii)設置於矽化物層122上的黏著層124、以及(iii)設置於黏著層124上的接觸插塞126。
在一些實施例中,對於n型場效電晶體100,矽化物層122可以包括金屬或金屬矽化物,其功函數值比起S/D區110A~110B的材料的價帶邊緣能量更接近S/D區110A~110B的材料的傳導帶邊緣能量。舉例而言,上述金屬可以具有小於4.5eV(例如,約3.5eV到約4.4eV)的功函數值,且比起S/D區110A~110B的Si基材料的價帶能量(例如,Si為5.2eV),更接近S/D區110A~110B的Si基材料的傳導帶能量(例如,Si為4.1eV)。在一些實施例中,對於n型場效電晶體100,矽化物層122的金屬矽化物可以包括矽化鈦(Ti xSi y)、矽化鉭(Ta xSi y)、矽化鉬(Mo xSi y)、矽化鋯(Zr xSi y)、矽化鉿(Hf xSi y)、矽化鈧(Sc xSi y)、矽化釔(Y xSi y)、矽化鋱(Tb xSi y)、矽化鎦(Lu xSi y)、矽化鉺(Er xSi y)、矽化鐿(Yb xSi y)、矽化銪(Eu xSi y)、矽化釷(Th xSi­ y)、其他適合的金屬矽化物材料、或前述之組合。
在一些實施例中,對於p型場效電晶體100,矽化物層122可以包括金屬或金屬矽化物,其功函數值比起S/D區110A~110B的材料的傳導帶邊緣能量更接近S/D區110A~110B的材料的價帶邊緣能量。舉例而言,上述金屬可以具有大於4.5eV(例如,約4.5eV到約5.5eV)的功函數值,且比起S/D區110A~110B的Si基材料的傳導帶能量(例如,Si為4.1eV),更接近S/D區110A~110B的Si基材料的價帶能量(例如,Si為5.2eV)。在一些實施例中,對於p型場效電晶體100,矽化物層122的金屬矽化物可以包括矽化鎳(Ni xSi y)、矽化鈷(Co xSi y)、矽化錳(Mn xSi y)、矽化鎢(W xSi y)、矽化鐵(Fe xSi y)、矽化銠(Rh xSi y)、矽化鈀(Pd xSi y)、矽化釕(Ru xSi y)、矽化鉑(Pt xSi y)、矽化銥(Ir xSi y)、矽化鋨(Os xSi y)、其他適合的金屬矽化物材料、或前述之組合。
黏著層124(也被稱為「襯層」或「膠層」)能夠促進接觸插塞126與擴散阻障層128的材料之間的黏著,且因此幫助形成沒有空隙的接觸插塞126。在一些實施例中,黏著層124可以包括金屬氮化物,例如氮化鈦(TiN)、氮化鉭(TaN)、及其他適合的金屬氮化物材料。在一些實施例中,各個黏著層124可以包括單層的金屬氮化物或可以包括金屬層、及金屬氮化物層的堆疊。可以在矽化物層122上設置金屬層,且可以在金屬層上設置金屬氮化物層。在一些實施例中,金屬層可以包括Ti、Ta、或其他適合的金屬,且可以包括與金屬氮化物層相同的金屬。
接觸插塞126可以包括具有低電阻率(例如,約50μΩ-cm、約40μΩ-cm、約30μΩ-cm、約20μΩ-cm、或約10μΩ-cm的電阻率)的導電材料,例如鈷(Co)、鎢(W)、釕(Ru)、銥(Ir)、鎳(Ni)、鋨(Os)、銠(Rh)、鋁(Al)、鉬(Mo)、具有低電阻率的其他適合的導電材料、及前述之組合。擴散阻障層128可以藉由防止氧原子從鄰近的結構擴散到接觸插塞126以防止接觸插塞126的氧化。在一些實施例中,擴散阻障層128可以包括介電質氮化物,例如氮化矽(Si xN y)、氮氧化矽(SiON)、碳氮化矽(SiCN)、及其他適合的介電質氮化物材料。
在一些實施例中,S/D接觸結構120A~120B可以包括黏著層125而不是黏著層124,如第1C圖所示。當接觸插塞126包括金屬,例如W、Ru、Ir、及Mo,可以使用黏著層125,其中上述金屬可以不需要用於促進與擴散阻障層128的材料的黏著的膜層。在一些實施例中,黏著層125作為用於接觸插塞126的沉積或由下而上的(bottom-up)成長的晶種層及/或成長層。在一些實施例中,黏著層125能夠作為氧化阻障層以防止矽化物層122的氧化。在一些實施例中,黏著層125可以包括金屬氮化物,例如TiN、TaN、及其他適合的金屬氮化物材料。在一些實施例中,各個黏著層125可以包括單層的金屬氮化物或可以包括金屬層與金屬氮化物層的堆疊。金屬層可以設置於矽化物層122上,且金屬氮化物層可以設置於金屬層上。在一些實施例中,金屬層可以包括Ti、Ta、或其他適合的金屬,且可以包括與金屬氮化物層相同的金屬。
S/D接觸結構120A~120B可以透過導孔結構130以電性連接到上方的內連線結構(未顯示)、電力供應(power supplies)(未顯示)、及/或場效電晶體100的其他元件。S/D導孔結構130可以設置於S/D接觸結構120A~120B上且可以包括導電材料,例如Ru、Co、Ni、Al、Mo、W、Ir、Os、Cu、及Pt。在一些實施例中,S/D導孔結構130的導電材料是藉由以下詳述的由下而上的方法所形成,且如此一來,形成了S/D導孔結構130且沒有沿著S/D導孔結構130的側壁的黏著層(也被稱為「襯層」或「膠層」)。在一些實施例中,場效電晶體100可以具有S/D導孔結構152而不是S/D導孔結構130,如第1D圖所示。在一些實施例中,S/D導孔結構152可以包括黏著層154及導孔插塞156。黏著層154可以促進導孔插塞156與ILD層118B的材料之間的黏著。在一些實施例中,黏著層124可以包括金屬氮化物,例如氮化鈦(TiN)、氮化鉭(TaN)、及其他適合的金屬氮化物材料。在一些實施例中,導孔插塞156可以包括導電材料,例如Co、Ni、Al、Mo、W、Ir、Os、Cu、及Pt。
在一些實施例中,S/D導孔結構130及152可以使用六氟化鎢(WF 6)的前驅氣體來形成,且如此一來,S/D導孔結構130及152可以包括具有氟原子的雜質的鎢。在各個S/D導孔結構130及152中的氟原子雜質的濃度可以是各個S/D導孔結構130及152中的原子的總濃度的從約1原子百分比到約10原子百分比。在一些實施例中,各個S/D導孔結構130及152的底表面130b及152b可以具有曲線(curved)輪廓以增加接觸插塞126與S/D導孔結構130及152的接觸面積,且因此減少接觸插塞126與S/D導孔結構130及152的之間的接觸電阻。在一些實施例中,S/D導孔結構130及152可以具有沿著X軸的從約10nm到約20nm的直徑(或寬度)以在S/D接觸結構120A~120B與上方的內連線結構(未顯示)之間提供最佳的接觸面積而不影響裝置尺寸及製造成本。在一些實施例中,S/D導孔結構130可以具有沿著Z軸的從約20nm到約30nm的高度,且接觸插塞126可以具有沿著Z軸的從約20nm到約30nm的高度。在一些實施例中,S/D導孔結構130與接觸插塞126的高度(沿著Z軸)之間的比例可以是從約1:1到約1:1.5而不影響S/D接觸結構120A~120B與S/D區110A~110B之間的接觸面積以及裝置尺寸。
參照第1B圖,各個閘極結構112A~112C可以包括設置於鰭片結構106上的閘極堆疊132以及設置於閘極堆疊132上的閘極蓋結構134。閘極堆疊132可以包括:(i)設置於鰭片結構106上的界面氧化物(interfacial oxide,IO)層136;(ii)設置於IO層136上的高k(high-k,HK)閘極介電層138;(iii)設置於HK閘極介電層138上的WFM層140;以及(iv)設置於WFM層140上的閘極金屬填充層142。
在一些實施例中,IO層136可以包括SiO 2、矽鍺氧化物(SiGeO x)、氧化鍺(GeO x)、或其他適合的氧化物材料。在一些實施例中,HK閘極介電層138可以包括:(i)高k介電材料,例如氧化鉿(HfO 2)、氧化鈦(TiO 2)、氧化鉿鋯(HfZrO)、氧化鉭(Ta 2O 3)、矽酸鉿(HfSiO 4)、氧化鋯(ZrO 2)、及矽酸鋯(ZrSiO 2);以及(ii)具有鋰(Li)、鈹(Be)、鎂(Mg)、鈣(Ca)、鍶(Sr)、鈧(Sc)、釔(Y)、鋯(Zr)、鋁(Al)、鑭(La)鈰(Ce)、鐠(Pr)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)、或鎦(Lu)的氧化物的高k介電材料;(iii)前述之組合;或(iv)其他適合的高k介電材料。在此所使用的用語「高k」是指高介電常數。在半導體裝置結構及製造過程的領域中,高k是指大於SiO 2的介電常數(例如,大於約3.9)的介電常數。
對於n型場效電晶體100,WFM層140可已包括鈦鋁(TiAl)、碳化鈦鋁(TiAlC)、鉭鋁(TaAl)、碳化鉭鋁(TaAlC)、Al摻雜的Ti、Al摻雜的TiN、Al摻雜的Ta、Al摻雜的TaN、其他適合的Al基導電材料、或前述之組合。對於p型場效電晶體100,WFM層140可以包括大抵上不含Al(例如,沒有Al)的Ti基或Ta基氮化物或合金,例如氮化鈦(TiN)、氮化鈦矽(TiSiN)、鈦金(titanium gold,Ti-Au)合金、鈦銅(titanium copper,Ti-Cu)合金、氮化鉭(TaN)、氮化鉭矽(TaSiN)、鉭金(Ta-Au)合金、鉭銅(Ta-Cu)合金、其他適合的大抵上不含Al的導電材料、或前述之組合。
在一些實施例中,閘極金屬填充層142可以包括適合的導電材料,例如鎢(W)、鈦(Ti)、銀(Ag)、釕(Ru)、鉬(Mo)、銅(Cu)、鈷(Co)、鋁(Al)、銥(Ir)、鎳(Ni)、其他適合的導電材料、或前述之組合。在一些實施例中,閘極金屬填充層142可以包括大抵上不含氟的金屬層(例如,不含氟的W)。大抵上不含氟的金屬層可以包括以離子、原子、及/或分子形式存在的小於約5原子百分比的量的氟汙染物。閘極金屬填充層142與WFM層140的堆疊(或HK閘極介電層138上的所有導電閘極層的堆疊)可以被稱為閘極堆疊132的導電堆疊。在一些實施例中,導電堆疊的厚度T2可以是從約10nm到約15nm以具有足夠的閘極性能而不影響裝置尺寸及製造成本。
在一些實施例中,HK閘極介電層138在WFM層140與閘極金屬填充層142上方以從約1nm到約5nm的厚度T1延伸。HK閘極介電層138的頂表面相對於WFM層140及閘極金屬填充層142的頂表面的平坦度(planarity)取決於HK閘極介電層138、WFM層140、及閘極金屬填充層142的材料在閘極堆疊132的製造時的蝕刻速率,以下將對此詳細描述。
在一些實施例中,各個閘極蓋結構134可以包括設置於閘極堆疊132上的導電閘極蓋144以及設置於導電閘極蓋144上的絕緣閘極蓋146。絕緣閘極蓋146在半導體裝置的後續製程中保護下方的導電閘極蓋144與閘極堆疊132不受結構上及/或成分上的劣化。在一些實施例中,絕緣閘極蓋146可以包括氮化物材料,例如氮化矽,且可以具有從約5nm到約10nm的厚度T3以充分保護下方的導電閘極蓋144與閘極堆疊132。
導電閘極蓋144在閘極堆疊132與閘極接觸結構148之間提供導電界面以將閘極堆疊132電性連接到閘極接觸結構148,而不直接在閘極堆疊132之上或之內形成閘極接觸結構148。閘極接觸結構148並未直接形成在閘極堆疊132之上或之內,藉此防止閘極堆疊132被閘極接觸結構148的形成中所使用的任何處理材料汙染,以下將對此詳細描述。閘極堆疊132的汙染可能會導致裝置性能的劣化。因此,藉由使用導電閘極蓋144,閘極堆疊132可以被電性連接到閘極接觸結構148而不影響閘極結構112A~112C的完整性。
在一些實施例中,導電閘極蓋144可以包括金屬材料,例如W、Ru、Ir、Mo、其他適合的金屬材料、及前述之組合。在一些實施例中,可以使用五氯化鎢(WCl 5)或六氯化鎢(WCl 6)的前驅氣體來形成導電閘極蓋144,且如此一來,導電閘極蓋144可以包括具有氯原子的雜質的鎢。氯原子雜質的濃度可以是各個導電閘極蓋144中的原子的總濃度的約1原子百分比到約10原子百分比。
在一些實施例中,除了在閘極堆疊132與閘極接觸結構148之間提供導電界面以外,導電閘極蓋144能夠控制閘極接觸結構148的深度輪廓並防止閘極接觸結構148延伸到閘極堆疊132中。在一些實施例中,導電閘極蓋144可以具有從約4nm到約5nm的厚度T4,且閘極接觸結構148可以延伸從約1nm到約4nm的距離D1到導電閘極蓋144中以充分控制閘極接觸結構148的深度輪廓。為了防止閘極接觸結構148延伸到閘極堆疊132中,導電閘極蓋144係形成為具有大於距離D1的厚度T4。在一些實施例中,為了閘極堆疊132與閘極接觸結構148之間的足夠的導電介面,導電閘極蓋144的厚度T4與導電堆疊的厚度T2之間的比例(T4:T2)可以是從約1:2到約1:4。在一些實施例中,為了充分保護下方的導電閘極蓋144,導電閘極蓋144的厚度T4與絕緣閘極蓋146的厚度T3的比例(T4:T3)可以是從約1:1到約1:2。
在一些實施例中,閘極接觸結構148可以包括金屬材料,例如W、Ir、Mo、其他適合的金屬材料、及前述之組合。在一些實施例中,閘極導孔結構150可以包括金屬材料,例如Ru、W、Ir、Mo、其他適合的金屬材料、及前述之組合。閘極接觸結構148與閘極導孔結構150的材料可以彼此不同。在一些實施例中,閘極導孔結構150與S/D導孔結構130可以具有相同的材料。
在一些實施例中,閘極接觸結構148作為用於由下而上地沉積閘極導孔結構150的晶種層及/或成長促進層。在一些實施例中,閘極接觸結構148控制了其中形成有閘極導孔結構150的閘極接觸開口2276(顯示於第22圖中)的深寬比,以下將對此詳細描述。控制閘極接觸開口2276的深寬比以減少或防止缺陷的形成,例如閘極導孔結構150內的空隙及接縫。這樣的缺陷的存在可能會增加閘極接觸結構148與閘極導孔結構150之間的接觸電阻,且因此增加閘極接觸結構148與閘極結構112A及112C之間的閘極接觸電阻。
在一些實施例中,為了充分控制閘極接觸開口2276的深寬比、閘極接觸結構148的頂表面148s可以與絕緣閘極蓋146的頂表面146s大抵上共平面。在一些實施例中,為了充分控制閘極接觸開口2276的深寬比,閘極接觸結構148的厚度T5可以是從約5nm到約10nm。在一些實施例中,為了充分控制閘極接觸開口2276的深寬比,厚度T5與閘極導孔結構150的厚度T6可以是從約1:2到約1:6。在一些實施例中,厚度T6可以是從約20nm到約30nm。
在一些實施例中,閘極導孔結構150的導電材料是以由下而上的方法來形成,以下將詳細描述,且如此一來,形成了閘極導孔結構150而不具有沿著閘極導孔結構150的側壁的黏著層。在一些實施例中,場效電晶體100可以具有導孔結構158而不是導孔結構150,如第1D圖所示。在一些實施例中,導孔結構158可以包括黏著層160與導孔插塞162。黏著層160可以促進導孔插塞162與ILD層118B的材料之間的黏著。在一些實施例中,黏著層160可以包括金屬氮化物,例如氮化鈦(TiN)、氮化鉭(TaN)、及其他適合的金屬氮化物材料。在一些實施例中,導孔插塞162可以包括導電材料,例如Co、Ni、Al、Mo、W、Ir、Os、Cu、及Pt。在一些實施例中,閘極導孔結構158可以與S/D導孔結構152類似。
在一些實施例中,如第1E圖所示,可以在S/D區110B與閘極結構112C上設置合併的導孔接觸結構164,而不是S/D接觸結構120B上的S/D導孔結構130以及閘極結構112C上的閘極接觸結構148與導孔結構150。當場效電晶體100係形成於積體電路(未顯示)的邏輯裝置區中及/或靜態隨機存取記憶體(static random access memory,SRAM)裝置區中時,合併的導孔接觸結構164使S/D區110B與閘極結構112C彼此電性連接並與上方的內連線結構(未顯示)電性連接。合併的導孔接觸結構164可以包括黏著層166與設置於黏著層166上的接觸插塞168。在一些實施例中,黏著層166與接觸插塞168可以分別包括與黏著層154與接觸插塞156類似的材料。
第1F圖是根據一些實施例,繪示出場效電晶體100的另一個等角視圖。在一些實施例中,場效電晶體100可以具有合併的S/D區210A~210C(S/D區210A可見於第1F圖;S/D區210B~210C位於ILD層118A下方)而不是源極/汲極區110A~110C。S/D區110A~110C的討論適用於合併的S/D區210A~210C,除非另有說明。第1D圖的場效電晶體100可以具有沿著線A-A的剖面圖,與第1B~1E圖的剖面圖類似。第1A~1E圖中具有相同標號的元件的討論彼此適用。
參照第1G圖,在一些實施例中,場效電晶體100可以是全繞式閘極場效電晶體100而不是第1B~1E圖所示的鰭式場效電晶體100。對於全繞式閘極場效電晶體100,閘極結構112A~112C可以具有如第1G圖所示的剖面圖,而不是第1B~1E圖所示的剖面圖。全繞式閘極場效電晶體100的閘極結構112A~112C可以包繞奈米結構通道區121。如此處所使用的,用語「奈米結構」將結構、膜層、及/或區定義為具有小於約100nm的水平尺寸(例如,沿著X及/或Y軸)及/或垂直尺寸(例如,沿著Z軸)的,例如約90nm、約50nm、約10nm、或其他小於約100nm的值係位於本揭露的範圍內。
奈米結構通道區121可以包括與基板104類似或不同的半導體材料。在一些實施例中,奈米結構通道區121可以包括Si、SiAs、磷化矽(SiP)、SiC、SiCP、SiGe、矽鍺硼(SiGeB)、鍺硼(GeB)、矽鍺錫硼(SiGeSnB)、三五族半導體化合物、或其他適合的半導體材料。儘管顯示了矩形剖面的奈米結構通道區121,奈米結構通道區121可以具有其他幾何形狀(例如,圓形、橢圓形、三角形、多邊形)的剖面。閘極結構112A~112C環繞奈米結構通道區121的閘極部可以藉由內間隔物113與鄰近的S/D區110A~110B電性隔離。內間隔物113可以包括絕緣材料,例如SiO x、SiN、SiCN、SiOCN、及其他適合的絕緣材料。
第2圖是根據一些實施例之製造具有顯示於第1B圖的剖面的場效電晶體100的範例方法200的流程圖。為了說明之目的,第2圖中繪示的操作將參照如第3~33圖所繪示的用於製造場效電晶體100的範例製造過程來描述。第3~33圖是根據一些實施例,繪示出在製造的各個階段的沿著第1A圖的線A-A的場效電晶體100的剖面圖。取決於特定的應用,操作可以以不同的順序進行或不進行。應注意的是,方法200可以不形成完整的場效電晶體100。因此,應理解的是,可以在方法200之前、期間、及之後提供額外的製程,且一些其他的製程可以僅在此簡略描述。以上描述了第3~33圖中與第1A~1E圖的元件具有相同的標號的元件。
在操作205中,在基板上的鰭片結構上形成多晶矽結構與S/D區。舉例而言,如第3圖所示,多晶矽結構312與S/D區110A~110B形成於鰭片結構106上,且鰭片結構106形成於基板104上。在後續製程中,多晶矽結構312可以在閘極取代製程中被取代以形成閘極結構112A~112C。在形成S/D區110A~110C之後,可以形成蝕刻停止層117A(顯示於第1A圖中;為了簡單起見而未顯示於第3~33圖中)與ILD層118A以形成第3圖的結構。
參照第2圖,在操作210中,以閘極堆疊取代多晶矽結構。舉例而言,參照第4~5圖所描述,以閘極堆疊132取代多晶矽結構312。閘極堆疊132的形成可以包括以下連續的操作:(i)如第4圖所示,以閘極堆疊132的膜層取代多晶矽結構312,上述膜層為IO層136、HK閘極介電層138、WFM層140、及閘極金屬填充層142;(ii)如第5圖所示,蝕刻閘極堆疊132的膜層以形成閘極蓋開口566。
參照第2圖,在操作215中,在閘極堆疊上形成導電閘極蓋。舉例而言,參照第6~8圖所描述,在閘極堆疊132上形成導電閘極蓋144。導電閘極蓋144的形成可以包括以下連續的操作:(i)在第5圖的結構上沉積導電層644以形成第6圖的結構;(ii)對導電層644進行化學機械拋光(chemical mechanical polish,CMP)製程以形成導電層744,如第7圖所示;以及(iii)使用乾蝕刻或濕蝕刻製程蝕刻導電層744以形成導電閘極蓋144,如第8圖所示。在一些實施例中,沉積導電層644可以包括在從約300℃到約550℃的溫度以及從約15torr到約40torr的壓力下以WCl 5前驅氣體沉積不含氟的W層。其他厚度、溫度、及壓力範圍也在本揭露的範圍內。對導電層644使用不含氟的W防止了下方的閘極堆疊132因氟汙染而劣化。
參照第2圖,在操作220中,在導電閘極蓋上形成絕緣閘極蓋。舉例而言,如第9圖所示,在導電閘極蓋144上形成絕緣閘極蓋146。絕緣閘極蓋146的形成可以包括以下連續的操作:(i)在第8圖的結構上沉積絕緣氮化層(未顯示);以及(ii)對絕緣氮化層進行CMP製程以形成第9圖的結構。在形成絕緣閘極蓋146之後,可以在第9圖的結構上形成ILD層1018。
參照第2圖,在操作225中,在S/D區上形成S/D接觸結構。舉例而言,參照第10~20圖所述,在各個S/D區110A~110B上形成S/D接觸結構120A~120B。S/D接觸結構120A~120B的形成可以包括以下連續的操作:(i)穿過ILD層118A及1018以在S/D區110A~110B上形成接觸開口1070,如第10圖所示;(ii)在第10圖的結構上沉積介電氮化層1128,如第11圖所示;(iii)從ILD層1018與S/D區110A~110B的頂表面選擇性蝕刻部分的介電氮化層1128以形成擴散阻障層128,如第12圖所示;(iv)沉積金屬層1224,如第12圖所示;(v)在沉積金屬層1224之後對上述結構進行退火製程以在S/D區110A~110B內形成矽化物層122,如第12圖所示;(vi)使用氨(NH 3)或氮氣1372以對第12圖的結構進行氮化製程以形成金屬氮化物層1324,如第13圖所示;(vii)在金屬氮化物層1324位於接觸開口1070內的部分上形成遮蔽層1474(例如,光阻層或抗反射塗層),其具有與ILD層1018的頂表面大抵上共平面的頂表面,如第14圖所示;(viii)從ILD層1018的頂表面蝕刻部分的金屬氮化物層1324以形成金屬氮化物層1524,如第15圖所示;(ix)使用濕蝕刻製程(例如,基於NH 3溶液的濕蝕刻製程)選擇性蝕刻金屬氮化物層1524的側壁部分以形成金屬氮化物層1624,如第16圖所示;(x)對第16圖的結構進行清洗(cleaning)製程(例如,氟基的乾蝕刻製程)以從金屬氮化物層1624的頂表面移除原生氧化物(native oxides);(xi)在第16圖的已清洗的結構上沉積金屬氮化物層1724,如第17圖所示;(xii)在金屬氮化物層1724上原位沉積金屬層1726;(xiii)在第17圖的結構上原位沉積金屬層1826以形成第18圖的結構;(xiv)對第18圖的結構進行CMP製程以形成第19圖的結構;以及(xv)對第19圖的結構進行CMP製程及/或蝕刻製程以形成S/D接觸結構120A~120B,如第20圖所示。在形成S/D接觸結構120A~120B之後,可以在第20圖的結構上形成蝕刻停止層117B,且可以在蝕刻停止層117B上形成ILD層118B以形成第21圖的結構。
在一些實施例中,第12圖中的金屬層1224的沉積可以包括在從約400℃到約500℃的溫度下以化學氣相沉積(chemical vapor deposition)沉積Ti的膜層。由於Ti對Si的沉積選擇性高於對介電材料的沉積選擇性,Ti的膜層在S/D區110A~110B上形成的速度可以比在擴散阻障層128的側壁上以及ILD層1018的頂表面上快約5到約8倍。如此一來,可以將金屬層1224及金屬氮化物層1324形成為具有比在擴散阻障層128的側壁以及ILD層1018的頂表面上的厚度T7的部分更厚的在S/D區110A~110B上的厚度T8的部分。在一些實施例中,厚度T7及T8之間的比例(T7:T8)可以是從約1:2到約1:4。在一些實施例中,如果是在CVD製程中形成金屬層1224,則不進行用於形成矽化物層122之在形成金屬層1224之後的退火製程,因為CVD製程溫度會引發Si與金屬層1224的材料之間的矽化反應以形成矽化物層122。
在一些實施例中,第12圖中的金屬層1224的沉積可以包括在室溫下以物理氣相沉積(physical vapor deposition,PVD)製程沉積Ti的膜層。可以調整PVD製程以在S/D區110A~110B上成長比在擴散阻障層128的側壁以及ILD層1018的頂表面上的厚度T7的部分更厚的厚度T8的部分。由於PVD製程是在室溫下進行,進行形成金屬層1224之後的退火製程以形成矽化物層122。
如第20圖所示,以雙重金屬氮化物層1624及1724形成黏著層124。在一些實施例中,當接觸插塞126包括例如W、Ru、Ir、及Mo的金屬時,不形成金屬氮化物層1724,其中上述金屬不需要用於促進與擴散阻障層128的材料的黏著的膜層,且如此一來形成了如第1C圖所示的S/D接觸結構120A~120B。
在一些實施例中,可以在約400℃到約450℃的溫度下使用ALD製程以沉積具有約1nm到約2nm的厚度的金屬氮化物層1724。在一些實施例中,金屬氮化物層1724的沉積可以包括在ALD製程中使用氨氣及氯化鈦前驅物或四(二甲胺基)鈦(tetrakis(dimethylamino)titanium,TDMAT)前驅物。其他厚度及溫度範圍也在本揭露的範圍內。在一些實施例中,金屬氮化物層1724可以包括與金屬氮化物層1624中包括的金屬類似或不同的金屬。
金屬氮化物層1724與金屬層1726及1826的形成為原位製程,藉此防止金屬氮化層1724的氧化,且因此防止了下方的矽化物層122的氧化。在一些實施例中,金屬層1726可以包括與金屬層1826中包括的金屬類似或不同的金屬。
參照第2圖,在操作230中,在閘極結構上形成閘極接觸結構。舉例而言,參照第22~26圖所述,在閘極結構112A~112C上形成閘極接觸結構148。閘極接觸結構148的形成可以包括以下連續的操作:(i)形成延伸到導電閘極蓋144中的閘極接觸開口2276,如第22圖所示;(ii)在第22圖的基板上沉積金屬層2348以形成第23圖的結構;(iii)在金屬層2348的位於閘極接觸開口2276內的部分上形成遮蔽層2478(例如,光阻層或抗反射塗層),如第24圖所示;(iv)蝕刻(例如,濕蝕刻)金屬層2348以形成具有與遮蔽層2478的頂表面大抵上共平面的頂表面的金屬層2548,如第25圖所示;(v)從第25圖的結構移除遮蔽層2478;以及(vi)從第25圖的結構移除在頂表面148s上方延伸的金屬氮化物層2548的側壁部分以形成閘極接觸結構148,如第26圖所示。
金屬層2348的形成可以包括使用方向性的沉積製程沉積金屬層,例如PVD。可以調整PVD製程參數以形成沿著閘極接觸開口2276、在ILD層118B上、以及在閘極蓋結構134內具有不同的厚度的部分的金屬層2348。在一些實施例中,沿著閘極接觸開口2276的側壁的部分的金屬層2348具有厚度T10,且在ILD層118B上以及閘極蓋結構134內的部分的金屬層2348具有厚度T9,其大於厚度T10。在一些實施例中厚度T10及T9之間的比例(T10:T9)可以是從約1:2到約1:5。為了容易選擇性移除沿著側壁的部分,沿著閘極接觸開口2276的側壁的部分的金屬層2348係形成為比那些閘極蓋結構134內的部分更薄。
參照第2圖,在操作235中,在S/D接觸結構上形成S/D導孔開口。舉例而言,參照第27~30圖所述,在S/D接觸結構120A~120B上形成S/D導孔開口2980。S/D導孔開口2980的形成可以包括以下連續的操作:(i)在第26圖的結構上沉積遮蔽層2782以形成第27圖的結構;(ii)在遮蔽層2782上形成具有開口2886的圖案化遮蔽層2884,如第28圖所示;(iii)蝕刻開口2886下方的部分的遮蔽層2782及ILD層118B以形成S/D導孔開口2980,如第29圖所示;以及(iv)移除遮蔽層2782及2784以形成第30圖的結構。
參照第2圖,在操作240中,在S/D接觸結構與閘極接觸結構上分別形成S/D導孔結構與閘極導孔結構。舉例而言,參照第30~33圖所示,在S/D接觸結構120A~120B及閘極接觸結構148上形成S/D導孔結構130與閘極導孔結構150。S/D導孔結構130與閘極導孔結構150的形成可以包括以下連續的操作:(i)在S/D導孔開口2980與閘極接觸開口2276內沉積金屬層3188,如第31圖所示;(ii)在第31圖的結構上大抵上順應性地沉積膠層3290,如第32圖所示;(iii)在膠層3290上沉積金屬層3292,如第32圖所示;以及(iv)對第32圖的結構進行CMP製程以形成S/D導孔結構130與閘極導孔結構150,如第33圖所示。
在一些實施例中,可以在從約250℃到約300℃的溫度以及從約2torr到約10torr的壓力下以WF 6及H 2前驅氣體使用由下而上的沉積製程沉積金屬層3188。其他厚度、溫度、及壓力範圍也在本揭露的範圍內。可以在從約250℃到約300℃的溫度以及從約2torr到約10torr的壓力下以WF 6及H 2前驅氣體沉積具有從約3nm到約5nm的厚度之用於促進金屬層3188的沉積的膠層3290。其他厚度、溫度、及壓力範圍也在本揭露的範圍內。在一些實施例中,金屬層3188及3292可以具有相同的材料。
第34圖是根據一些實施例之用於製造具有顯示於第1E圖的剖面的場效電晶體100的範例方法3400的流程圖。為了說明之目的,第34圖中繪示的操作將參照用於製造如第3~33圖及第35~38圖中繪示的場效電晶體100的範例製造過程來描述。第3~33圖及第35~38圖是根據一些實施例之在製造的各個階段沿著第1A圖的線A-A的場效電晶體100的剖面圖。取決於特定的應用,可以以不同的順序進行或不進行操作。應注意的是,方法3400可以不形成完整的場效電晶體100。因此,應理解的是,可以在方法3400之前、期間、及之後提供額外的製程,且一些其他的製程可以僅在此簡略描述。第3~33圖及第35~38圖中與第1A~1E圖中的元件具有相同標號的元件如上所述。
參照第34圖,第2圖的操作205~240適用於操作3405~3440,除非另有說明。與操作230~240不同,在操作3430~3440中,閘極接觸結構148並未形成於閘極結構112C上,S/D導孔開口2980並未形成於S/D接觸結構120B上,S/D導孔結構130並未形成於S/D接觸結構120B上,且閘極導孔結構150並未形成於閘極結構112C上。如此一來,在操作3440之後,形成了顯示於第35圖的結構,且閘極接觸結構148不在閘極結構112C上,S/D導孔結構130不在S/D接觸結構120B上,且閘極導孔結構150不在閘極結構112C上。
參照第34圖,在操作3445中,在第二個S/D接觸結構上以及第二個導電閘極蓋上形成合併的導孔接觸結構。舉例而言,參照第36~38圖所述,在S/D接觸結構120B與閘極結構112C的導電閘極蓋144上形成合併的導孔接觸結構164。合併的導孔接觸結構164可以包括以下連續的操作:(i)形成接觸開口3694,如第36圖所示;(ii)在第36圖的結構上沉積黏著層166;(iii)在黏著層166上沉積接觸插塞168,如第37圖所示;以及(iv)對第37圖的結構進行CMP製程以形成第38圖的結構。
本揭露提供了在閘極結構(例如,閘極結構112A~112C)上具有閘極接觸及導孔結構(例如,閘極接觸結構148與閘極導孔結構150)的範例半導體裝置(例如,場效電晶體100)。此外,本揭露提供了形成在閘極結構與閘極接觸及導孔結構之間具有降低的閘極接觸電阻之這樣的半導體裝置的範例方法(例如,方法200及3400)。閘極接觸及導孔結構係在不同的沉積及/或成長製程中在閘極結構上的閘極接觸開口中形成為分隔的結構。閘極接觸結構是在形成閘極導孔結構之前形成,且作為用於成長閘極導孔結構的晶種層及/或成長促進層。在形成閘極導孔結構之前形成閘極接觸結構降低了閘極導孔結構形成於其中的閘極接觸開口(例如,閘極接觸開口2276)的深寬比。在閘極開口中形成具有降低的深寬比的閘極導孔結構大抵上減少或防止了缺陷的形成,例如閘極導孔結構內的空隙及接縫。這樣的缺陷的存在可能會增加閘極接觸及導孔結構之間的接觸電阻,且因此增加閘極結構與閘極接觸結構之間的閘極接觸電阻。相較於以同一沉積及/或成長製程在類似尺寸的閘極開口中形成為單一結構的閘極接觸及導孔結構,在不同的沉積及/或成長製程中將閘極接觸及導孔結構形成為分隔的結構能夠降低閘極接觸電阻約10%到約50%。
在一些實施例中,一種半導體裝置包括:基板;鰭片結構,設置於基板上;源極/汲極(S/D)區,設置於鰭片結構上;以及閘極結構,設置於鄰近S/D區的鰭片結構上。閘極結構包括設置於鰭片結構上的閘極堆疊以及設置於閘極堆疊上的閘極蓋結構。閘極蓋結構包括設置於閘極堆疊上的導電閘極蓋以及設置於導電閘極蓋上的絕緣閘極蓋。半導體裝置更包括設置於閘極蓋結構內的第一接觸結構以及設置於第一接觸結構上的第一導孔結構。
在一些實施例中,第一接觸結構係藉由導電閘極蓋的一部分與閘極堆疊分隔。
在一些實施例中,第一接觸結構的第一部分係設置於導電閘極蓋內且第一接觸結構的第二部分係設置於絕緣閘極蓋內。
在一些實施例中,上述半導體裝置更包括設置於閘極蓋結構上的蝕刻停止層,其中第一導孔結構的一部分係設置於蝕刻停止層內。
在一些實施例中,上述半導體裝置更包括設置於閘極蓋結構上的層間介電層,其中第一導孔結構的一部分係設置於ILD層內。
在一些實施例中,上述半導體裝置更包括:蝕刻停止層,設置於閘極蓋結構上;以及層間介電(ILD)層,設置於蝕刻停止層上,其中第一導孔結構的第一部分係設置於蝕刻停止層內且第一導孔結構的第二部分係設置於ILD層內,且其中第二部分比第一部分厚。
在一些實施例中,第一接觸結構與第一導孔結構包括彼此不同的多個材料。
在一些實施例中,第一接觸結構的厚度與第一導孔結構的厚度的比例係從約1:2到約1:6。
在一些實施例中,導電閘極蓋的厚度與絕緣閘極蓋的厚度的比例係從約1:1到約1:2。
在一些實施例中,第一接觸結構的頂表面與絕緣閘極蓋的頂表面大抵上共平面。
在一些實施例中,上述半導體裝置更包括位於S/D區上的第二接觸結構。
在一些實施例中,上述半導體裝置更包括位於第二接觸結構上的第二導孔結構,其中第一及第二導孔結構的多個材料彼此相同。
在一些實施例中,一種半導體裝置包括:基板;鰭片結構,設置於基板上;第一及第二S/D區,設置於鰭片結構上;第一及第二S/D接觸結構,分別設置於第一及第二S/D區上;S/D導孔結構,設置於第一S/D接觸結構上;以及第一及第二閘極結構,設置於鰭片結構上。第一及第二閘極結構各包括閘極堆疊與閘極蓋結構。上述半導體裝置更包括:閘極接觸結構,設置於第一閘極結構的閘極蓋結構內;以及合併的導孔接觸結構,設置於第二S/D接觸結構上以及第二閘極結構的閘極蓋結構內。
在一些實施例中,第一及第二閘極結構的閘極蓋結構各包括導電閘極蓋及絕緣閘極蓋。
在一些實施例中,合併的導孔接觸結構的第一部分設置有導電閘極蓋且合併的導孔接觸結構的第二部分設置有絕緣閘極蓋。
在一些實施例中,上述半導體裝置更包括設置於閘極接觸結構上的閘極導孔結構。
在一些實施例中,一種半導體裝置的製造方法包括:在基板上形成鰭片結構;在鰭片結構上形成S/D區;在鰭片結構上形成多晶矽結構;以閘極堆疊取代多晶矽結構;在閘極堆疊上形成閘極蓋結構;在閘極蓋結構內形成第一接觸結構;以及在第一接觸結構上形成第一導孔結構。第一接觸結構係藉由閘極蓋結構的一部分與閘極堆疊分隔。
在一些實施例中,形成閘極蓋結構包括:在閘極堆疊上形成導電閘極蓋;以及在導電閘極蓋上形成絕緣閘極蓋。
在一些實施例中,第一接觸結構的形成包括:形成接觸開口;以及在接觸開口內沉積具有基部與側壁部的金屬層,其中基部比側壁部厚。
在一些實施例中,第一導孔結構的形成包括以由下而上的沉積製程沉積金屬層。
以上概述數個實施例之特徵,以使本發明所屬技術領域中具有通常知識者可更易理解本發明實施例的觀點。本發明所屬技術領域中具有通常知識者應理解,可輕易地以本發明實施例為基礎,設計或修改其他製程和結構,以達到與在此介紹的實施例相同之目的及/或優勢。在本發明所屬技術領域中具有通常知識者也應理解到,此類等效的製程和結構並無悖離本發明的精神與範圍,且可在不違背後附之請求項之精神和範圍之下,做各式各樣的改變、取代和替換。
100:場效電晶體 104:基板 106:鰭片結構 110A,110B,110C,210A,210B,210C:S/D區 112A,112B,112C:閘極結構 113:內間隔物 114:閘極間隔物 116:淺溝槽隔離區 117A,117B:蝕刻停止層 118A,118B,1018:層間介電層(ILD層) 120A,120B:S/D接觸結構 121:奈米結構通道區 122:矽化物層 124,125,154,160,166:黏著層 126,168:接觸插塞 128:擴散阻障層 130,152:S/D導孔結構 130b,152b:底表面 132:閘極堆疊 134:閘極蓋結構 136:界面氧化物層(IO層) 138:高k閘極介電層(HK閘極介電層) 140:WFM層 142:閘極金屬填充層 144:導電閘極蓋 146:絕緣閘極蓋 146s,148s:頂表面 148:閘極接觸結構 150:閘極導孔結構(導孔結構) 156,162,168:導孔插塞 158:導孔結構 162:導孔插塞 164:合併的導孔接觸結構 200,3400:方法 205,210,215,220,225,230,235,240,3405,3410,3415,3420,3425,3430,3435,3440,3445:操作 312:多晶矽結構 566:閘極蓋開口 644,744:導電層 1070:接觸開口 1128:介電氮化層 1224,1726,1826,2348,3188,3292:金屬層 1324,1524,1624,1724,2548:金屬氮化物層 1372:氨或氮氣 1474,2478,2782,2884:遮蔽層 2276:閘極接觸開口 2886:蝕刻開口 2980:S/D導孔開口 3290:膠層 3694:接觸開口 A-A:線 D1:距離 T1,T2,T3,T4,T5,T6,T7,T8,T9,T10:厚度 X,Y,Z:軸
以下將配合所附圖式詳述本發明實施例。 第1A及1F圖是根據一些實施例,繪示出半導體裝置的等角視圖。 第1B~1E及1G圖是根據一些實施例,繪示出具有閘極接觸及導孔結構的半導體裝置的剖面圖。 第2圖是根據一些實施例之具有閘極接觸及導孔結構的半導體裝置的製造方法的流程圖。 第3~33圖是根據一些實施例,繪示出具有閘極接觸及導孔結構的半導體裝置在其製造過程的各個階段的剖面圖。 第34圖是根據一些實施例之具有閘極接觸及導孔結構的半導體裝置的製造方法的流程圖。 第35~38圖是根據一些實施例,繪示出具有閘極接觸及導孔結構的半導體裝置在其製造過程的各個階段的剖面圖。 說明的實施例將參照所附的圖式以進行描述。在圖式中,相似的參考數字通常表示相同、功能上類似、及/或結構上類似的元件。對具有相同標記的元件的討論彼此適用,除非另有說明。
100:場效電晶體
104:基板
106:鰭片結構
110A,110B:S/D區
112A,112B,112C:閘極結構
114:閘極間隔物
117B:蝕刻停止層(ESL)
118B:層間介電層(ILD層)
120A,120B:S/D接觸結構
122:矽化物層
124:黏著層
126:接觸插塞
128:擴散阻障層
130:S/D導孔結構
130b:底表面
132:閘極堆疊
134:閘極蓋結構
136:界面氧化物層(IO層)
138:高k閘極介電層(HK閘極介電層)
140:WFM層
142:閘極金屬填充層
144:導電閘極蓋
146:絕緣閘極蓋
146s,148s:頂表面
148:閘極接觸結構
150:閘極導孔結構(導孔結構)
D1:距離
T1,T2,T3,T4,T5,T6:厚度

Claims (20)

  1. 一種半導體裝置,包括: 一基板; 一鰭片結構,設置於該基板上; 一源極/汲極(source/drain,S/D)區,設置於該鰭片結構上; 一閘極結構,設置於鄰近該S/D區的該鰭片結構上, 其中該閘極結構包括設置於該鰭片結構上的一閘極堆疊以及設置於該閘極堆疊上的一閘極蓋結構,且 其中該閘極蓋結構包括設置於該閘極堆疊上的一導電閘極蓋以及設置於該導電閘極蓋上的一絕緣閘極蓋; 一第一接觸結構,設置於該閘極蓋結構內;以及 一第一導孔結構,設置於該第一接觸結構上。
  2. 如請求項1之半導體裝置,其中該第一接觸結構係藉由該導電閘極蓋的一部分與該閘極堆疊分隔。
  3. 如請求項1之半導體裝置,其中該第一接觸結構的一第一部分係設置於該導電閘極蓋內且該第一接觸結構的一第二部分係設置於該絕緣閘極蓋內。
  4. 如請求項1之半導體裝置,更包括設置於該閘極蓋結構上的一蝕刻停止層,其中該第一導孔結構的一部分係設置於該蝕刻停止層內。
  5. 如請求項1之半導體裝置,更包括設置於該閘極蓋結構上的一層間介電(interlayer dielectric,ILD)層,其中該第一導孔結構的一部分係設置於該ILD層內。
  6. 如請求項1之半導體裝置,更包括: 一蝕刻停止層,設置於該閘極蓋結構上;以及 一層間介電(ILD)層,設置於該蝕刻停止層上, 其中該第一導孔結構的一第一部分係設置於該蝕刻停止層內且該第一導孔結構的一第二部分係設置於該ILD層內,且 其中該第二部分比該第一部分厚。
  7. 如請求項1之半導體裝置,其中該第一接觸結構與該第一導孔結構包括彼此不同的多個材料。
  8. 如請求項1之半導體裝置,其中該第一接觸結構的厚度與該第一導孔結構的厚度的比例係從約1:2到約1:6。
  9. 如請求項1之半導體裝置,其中該導電閘極蓋的厚度與該絕緣閘極蓋的厚度的比例係從約1:1到約1:2。
  10. 如請求項1之半導體裝置,其中該第一接觸結構的頂表面與該絕緣閘極蓋的頂表面大抵上共平面。
  11. 如請求項1之半導體裝置,更包括位於該S/D區上的一第二接觸結構。
  12. 如請求項11之半導體裝置,更包括位於該第二接觸結構上的一第二導孔結構,其中該第一及第二導孔結構的多個材料彼此相同。
  13. 一種半導體裝置,包括: 一基板; 一鰭片結構,設置於該基板上; 第一及第二源極/汲極(S/D)區,設置於該鰭片結構上; 第一及第二S/D接觸結構,分別設置於該第一及第二S/D區上; 一S/D導孔結構,設置於該第一S/D接觸結構上; 第一及第二閘極結構,設置於該鰭片結構上,其中該第一及第二閘極結構各包括一閘極堆疊及一閘極蓋結構; 一閘極接觸結構,設置於該第一閘極結構的該閘極蓋結構內;以及 一合併的導孔接觸結構,設置於該第二S/D接觸結構上以及該第二閘極結構的該閘極蓋結構內。
  14. 如請求項13之半導體裝置,其中該第一及第二閘極結構的該些閘極蓋結構各包括一導電閘極蓋及一絕緣閘極蓋。
  15. 如請求項14之半導體裝置,其中該合併的導孔接觸結構的一第一部分設置有該導電閘極蓋且該合併的導孔接觸結構的一第二部分設置有該絕緣閘極蓋。
  16. 如請求項13之半導體裝置,更包括設置於該閘極接觸結構上的一閘極導孔結構。
  17. 一種半導體裝置的製造方法,包括: 在一基板上形成一鰭片結構; 在該鰭片結構上形成一源極/汲極(S/D)區; 在該鰭片結構上形成一多晶矽結構; 以一閘極堆疊取代該多晶矽結構; 在該閘極堆疊上形成一閘極蓋結構; 在該閘極蓋結構內形成一第一接觸結構,其中該第一接觸結構係藉由該閘極蓋結構的一部分與該閘極堆疊分隔;以及 在該第一接觸結構上形成一第一導孔結構。
  18. 如請求項17之半導體裝置的製造方法,其中形成該閘極蓋結構包括: 在該閘極堆疊上形成一導電閘極蓋;以及 在該導電閘極蓋上形成一絕緣閘極蓋。
  19. 如請求項17之半導體裝置的製造方法,其中該第一接觸結構的形成包括: 形成一接觸開口;以及 在該接觸開口內沉積具有一基部與一側壁部的一金屬層,其中該基部比該側壁部厚。
  20. 如請求項17之半導體裝置的製造方法,其中該第一導孔結構的形成包括以一由下而上的(bottom-up)沉積製程沉積一金屬層。
TW111104266A 2021-02-11 2022-02-07 半導體裝置及其製造方法 TWI811991B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163148198P 2021-02-11 2021-02-11
US63/148,198 2021-02-11
US17/470,548 US12002885B2 (en) 2021-09-09 Gate contact and via structures in semiconductor devices
US17/470,548 2021-09-09

Publications (2)

Publication Number Publication Date
TW202234587A true TW202234587A (zh) 2022-09-01
TWI811991B TWI811991B (zh) 2023-08-11

Family

ID=81992806

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111104266A TWI811991B (zh) 2021-02-11 2022-02-07 半導體裝置及其製造方法

Country Status (2)

Country Link
CN (1) CN114649266A (zh)
TW (1) TWI811991B (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9997632B2 (en) * 2015-12-15 2018-06-12 Taiwan Semiconductor Manufacturing Co., Ltd. Fin-type field effect transistor device and manufacturing method thereof
US9893184B2 (en) * 2015-12-15 2018-02-13 Taiwan Semiconductor Manufacturing Co., Ltd. Fin-type field effect transistor device and method of fabricating the same
US20170250268A1 (en) * 2016-02-25 2017-08-31 Taiwan Semiconductor Manufacturing Co., Ltd. Fin field effect transistor and method for fabricating the same
US10693004B2 (en) * 2018-08-14 2020-06-23 Taiwan Semiconductor Manufactruing Co., Ltd. Via structure with low resistivity and method for forming the same
US10950729B2 (en) * 2018-10-26 2021-03-16 Taiwan Semiconductor Manufacturing Co., Ltd. Contact structure with insulating cap
US10777455B2 (en) * 2019-01-29 2020-09-15 Taiwan Semiconductor Manufacturing Co., Ltd. Multi-etching process for forming via opening in semiconductor device structure

Also Published As

Publication number Publication date
TWI811991B (zh) 2023-08-11
CN114649266A (zh) 2022-06-21
US20220254927A1 (en) 2022-08-11

Similar Documents

Publication Publication Date Title
US11349015B2 (en) Dual metal via for contact resistance reduction
CN111987096B (zh) 半导体器件的栅极结构及其形成方法
US11699621B2 (en) Method for patterning a lanthanum containing layer
US11177364B2 (en) Integrated circuit device and method of manufacturing the same
US20240105848A1 (en) Semiconductor device structure with high contact area
US20230387328A1 (en) Semiconductor device and method
US20230282725A1 (en) Semiconductor Devices and Methods of Forming the Same
US20230261051A1 (en) Transistor Gate Structures and Methods of Forming the Same
US20220181202A1 (en) Air-replaced spacer for self-aligned contact scheme
US20230052295A1 (en) Field effect transistor with air spacer and method
TWI811991B (zh) 半導體裝置及其製造方法
US12002885B2 (en) Gate contact and via structures in semiconductor devices
TWI778692B (zh) 半導體裝置及其形成方法
US20230343699A1 (en) Field effect transistor with source/drain via and method
US20230282729A1 (en) Work-Function Metal in Transistors and Method Forming Same
US20230282712A1 (en) Work-Function Layers in the Gates of pFETs
CN113675192B (zh) 半导体器件及其制造方法
US20230015572A1 (en) Liner layer for backside contacts of semiconductor devices
US20240096706A1 (en) Semiconductor device including thin film transistor and method for forming the same
US20230155004A1 (en) Transistor source/drain contacts and methods of forming the same
TW202320238A (zh) 半導體裝置及其形成方法
CN113675192A (zh) 半导体器件及其制造方法
CN115101474A (zh) 半导体装置的制造方法