TW202230515A - 聚合物保護層的形成方法 - Google Patents

聚合物保護層的形成方法 Download PDF

Info

Publication number
TW202230515A
TW202230515A TW110106275A TW110106275A TW202230515A TW 202230515 A TW202230515 A TW 202230515A TW 110106275 A TW110106275 A TW 110106275A TW 110106275 A TW110106275 A TW 110106275A TW 202230515 A TW202230515 A TW 202230515A
Authority
TW
Taiwan
Prior art keywords
protective layer
layer
pads
polymeric
polymeric protective
Prior art date
Application number
TW110106275A
Other languages
English (en)
Inventor
黃致凡
王茂南
利宗倫
李慈莉
陳殿豪
陳燕銘
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202230515A publication Critical patent/TW202230515A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4864Cleaning, e.g. removing of solder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76804Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics by forming tapered via holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76814Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics post-treatment or after-treatment, e.g. cleaning or removal of oxides on underlying conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02123Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body inside the bonding area
    • H01L2224/02125Reinforcing structures
    • H01L2224/02126Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02123Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body inside the bonding area
    • H01L2224/0215Material of the auxiliary member
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/031Manufacture and pre-treatment of the bonding area preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0341Manufacturing methods by blanket deposition of the material of the bonding area in liquid form
    • H01L2224/03416Spin coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/035Manufacturing methods by chemical or physical modification of a pre-existing or pre-deposited material
    • H01L2224/03515Curing and solidification, e.g. of a photosensitive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/038Post-treatment of the bonding area
    • H01L2224/0381Cleaning, e.g. oxide removal step, desmearing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • H01L2224/05572Disposition the external layer being disposed in a recess of the surface the external layer extending out of an opening
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13113Bismuth [Bi] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13116Lead [Pb] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/13124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13139Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/13184Tungsten [W] as principal constituent

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

在一些實施例中,本揭露關於一種聚合物保護層的形成方法,其包含形成互連結構於基板之上。銲墊可耦合至互連結構,且聚合物材料可沉積於銲墊之上。在一些實施例中,方法進一步包含執行圖案化製程來移除部分的聚合物材料以形成開口於聚合物材料中。上述開口直接在銲墊上並暴露該銲墊。另外,方法包含第一清潔製程。固化聚合物材料以形成聚合物保護層以及執行第二清潔製程。

Description

聚合物保護層的形成方法
本發明實施例係有關於半導體技術,且特別是有關於積體晶片中的聚合物保護層及包含上述聚合物保護層的積體晶片。
半導體產業透過例如減小最小部件的尺寸(這允許將更多的組件積體到給定區域中),來持續提高各種電子組件(例如,電晶體、二極體、電阻器、電容器等)的積體密度。已開發出利用較小面積或較小高度的較小封裝結構來封裝半導體裝置。正在研究新的材料和相應的方法,以使電子組件和封裝結構中的部件尺寸最小化。
在一些實施例中,提供一種方法,其包括:形成互連結構於基板之上;形成耦合至上述互連結構的銲墊;沉積聚合物材料於銲墊之上;執行圖案化製程來移除部分的聚合物材料以形成開口於聚合物材料中,其中上述開口直接在銲墊上並暴露該銲墊;執行第一清潔製程;固化聚合物材料以形成聚合物保護層;以及執行第二清潔製程。
在其他實施例中,提供一種方法,其包括:沉積聚合物材料於銲墊之上;執行光學微影以及蝕刻製程來移除直接覆蓋銲墊的部分的聚合物材料以形成開口於聚合物材料中;執行包括電漿氣體的第一清潔製程以清潔銲墊;在執行第一清潔製程之後固化聚合物材料以自聚合物材料形成聚合物保護層;以及執行包括液態溶液的第二清潔製程以清潔銲墊以及聚合物保護層,其中第二清潔製程係在固化聚合物材料之後執行。
在又一實施例中,提供一種積體晶片,其包括:佈置於基板之上的互連結構,其中互連結構包括嵌於互連介電質結構中的線路以及導孔;佈置於互連結構之上的銲墊;佈置於銲墊之上的鈍化層結構,其中鈍化層結構包括直接佈置於銲墊之上的第一開口;以及佈置於鈍化層結構以及銲墊之上的聚合物保護層,其中聚合物保護層包括直接佈置於銲墊之上的第二開口,其中第二開口小於第一開口,且其中聚合物保護層包括鹵素。
以下的揭露內容提供許多不同的實施例或範例以實施本案的不同特徵。以下的揭露內容敘述各個構件及其排列方式的特定範例,以簡化說明。當然,這些特定的範例並非用以限定。例如,若是本揭露書敘述了一第一特徵形成於一第二特徵之上或上方,即表示其可能包含上述第一特徵與上述第二特徵是直接接觸的實施例,亦可能包含了有附加特徵形成於上述第一特徵與上述第二特徵之間,而使上述第一特徵與第二特徵可能未直接接觸的實施例。另外,以下揭露書不同範例可能重複使用相同的參考符號及/或標記。這些重複係為了簡化與清晰的目的,並非用以限定所討論的不同實施例及/或結構之間有特定的關係。
此外,其與空間相關用詞。例如“在…下方”、“下方”、“較低的”、“上方”、“較高的”及類似的用詞,係為了便於描述圖示中一個元件或特徵與另一個(些)元件或特徵之間的關係。除了在圖式中繪示的方位外,這些空間相關用詞意欲包含使用中或操作中的裝置之不同方位。裝置可能被轉向不同方位(旋轉90度或其他方位),則在此使用的空間相關詞也可依此相同解釋。
積體晶片可包括封裝結構,其包含耦合至其下互連結構的銲墊以及設置於銲墊之上並耦合至銲墊的接合結構(例如,凸塊下方金屬(under bump metallurgy))。為了與銲墊接觸,接合結構延伸穿過配置以保護積體晶片免受外部接合製程(例如,將積體晶片接合至印刷電路板、將積體晶片接合至另一個積體晶片等)期間的熱以及機械應力。聚合物保護層可透過將聚合物材料沉積於銲墊之上、圖案化聚合物材料以形成開口於銲墊之上、以及固化上述聚合物材料而形成。於固化聚合物材料後,透過灰化製程清潔銲墊,且接著透過洗滌製程清潔積體晶片。
對聚合物保護層的要求隨著積體晶片尺寸的減縮而增加。舉例而言,隨著積體晶片尺寸的減縮,期望具有較低固化溫度、銲墊之上較小的開口、較小的熱膨脹係數(例如,CTE)等的聚合物保護層。已經認識到,與不包括鹵素的其他聚合物保護層相比,使用包括鹵素(例如,氟、氯等)的聚合物保護層可使聚合物保護層更厚並因此更具保護性而不犧牲聚合物保護層中開口的尺寸。此外,與不包括鹵素的其他聚合物保護層相比,包括鹵素的聚合物保護層可具有較低的固化溫度、較低的熱膨脹係數,並因此具有改善的熱性能。
然而,在用於清潔銲墊的灰化製程期間,鹵素和聚合物主鏈(例如,碳結構)之間的鍵結可能會斷裂,從而在銲墊上出現“未固定(loose)”的鹵素離子。“未固定”的鹵素離子可能會與洗滌製程中使用的清潔溶液(像是水)反應,並形成腐蝕銲墊的酸。隨著時間流逝,可能會對銲墊產生腐蝕,並且銲墊可能無法在互連結構和接合結構之間提供電連接。因此,存在於聚合物保護層中的鹵素會將積體晶片置於發生故障的風險中。
本公開的各種實施例提出了防止或減輕對銲墊的腐蝕之包括鹵素的聚合物保護層的形成方法。在此種實施例中,以在聚合材料固化之前執行灰化製程代替在聚合材料固化之後執行灰化製程。據此,在灰化製程期間形成的“未固定”的鹵素離子可在固化期間以及在執行洗滌製程之前重新接合回聚合物材料中。例如,在一些實施例中,在聚合物材料的固化期間,至少50%的“未固定”的鹵素離子被重新接合。然後,在聚合材料固化之後,於存在降低的鹵素離子濃度的情況下進行洗滌製程,從而減輕對銲墊的腐蝕並提高銲墊的壽命。
第1A圖繪示包括聚合物保護層的積體晶片的一些實施例的剖面圖100A。
剖面圖100A中的積體晶片包含佈置於基板102之上的半導體裝置104。在一些實施例中,半導體裝置104可為電晶體,或在其他實施例中,半導體裝置104可為二極體、電阻器、電容器等。舉例而言,在剖面圖100A中,半導體裝置104為金屬氧化物半導體場效電晶體(MOSFET)或包括金屬氧化物半導體場效電晶體(MOSFET)。在此種實施例中,半導體裝置104可包括阱區域104a於基板102中,其中阱區域104a可具有第一摻雜類型。源極/汲極區域104b可佈置於基板102中且具有與第一摻雜類型不同的第二摻雜類型。閘極電極104d可佈置於基板102之上且可佈置於源極/汲極區域104b之間。在一些實施例中,閘極介電質層104c將閘極電極104d與基板102分隔開。
在一些實施例中,互連結構105佈置於基板102之上。在一些實施例中,互連結構105包括嵌於互連介電質結構106中的互連線路108以及互連導孔110。在一些實施例中,互連線路108以及互連導孔110被耦合至半導體裝置104。舉例而言,在第1A圖的剖面圖100A中,互連結構105至少被耦合至半導體裝置104的源極/汲極區域104b。
在一些實施例中,封裝結構115佈置於互連結構105之上。封裝結構115可包括耦合至互連線路108以及互連導孔110的銲墊118。銲墊118可包括導電金屬,像是例如鋁、銅、鎢等。在一些實施例中,銲墊118佈置於互連介電質結構106之上。在其他實施例中,部分的互連介電質結構106至少部分的環繞銲墊118的外側壁。在一些實施例中,鈍化層114佈置於銲墊118之上且佈置於互連結構105之上。鈍化層114可包括介電質材料,像是例如氮化矽、氧化矽等。
在一些實施例中,封裝結構115可進一步包括佈置於鈍化層114之上且佈置於銲墊118之上的聚合物保護層116。聚合物保護層116可延伸穿過鈍化層114以直接接觸銲墊118。在一些實施例中,聚合物保護層116具有在約3 微米以及約10 微米之間的範圍內的第一厚度t 1。在一些實施例中,第一厚度t 1可為自聚合物保護層116的頂表面至鈍化層114的頂表面測得之聚合物保護層116的最小厚度。聚合物保護層116為光阻劑材料,且可包括聚合物結構,聚合物結構包括碳、氧以及鹵素。舉例而言,在一些實施例中,聚合物保護層116可包括 C aX b ,其中 C為碳, X為鹵素(例如,氯、氟等),且 a以及 b各為任意整數。舉例而言,在一些實施例中, a等於1,且 b等於3。 C aX b 基團可直接或間接接合至聚合物保護層116的聚合物結構的其他組成部分,例如像是碳、苯環或是例如氧。另外,在一些實施例中,聚合物保護層116可為聚醯亞胺或可包括聚醯亞胺,且因此,也包括包含氮以及氧的醯亞胺官能基。將理解的是,其他官能基及/或元素亦包含於本揭露的範圍內。
因為聚合物保護層116包括鹵素,與不包括鹵素的其他類型的聚合物保護層相比,在一些實施例中,聚合物保護層116可更厚,且因此,更具有保護性,而不犧牲聚合物保護層116中開口的尺寸。另外,與不包括鹵素的其他類型的聚合物保護層相比,因為包括鹵素的聚合物保護層116可具有較低的固化溫度、較低的熱膨脹係數,並因此具有改善的熱性能。據此,可減輕包括包含鹵素的聚合物保護層116的積體晶片的熱降解,並因此可增加積體晶片的可靠性。
舉例而言,在一些實施例中,聚合物保護層116可具有小於或等於每克氏溫度百萬分之30的熱膨脹係數。舉例而言,在一些實施例中,聚合物保護層116可具有在約每克氏溫度百萬分之5以及約每克氏溫度百萬分之20之間的範圍內的熱膨脹係數。在暴露至溫度變化時,較低的熱膨脹係數減少聚合物保護層116的膨脹以及收縮。因此,由於聚合物保護層116具有較低的熱膨脹係數(例如,小於或等於每克氏溫度百萬分之30),因此,在溫度變化期間施加於積體晶片的機械應力較小。另外,在一些實施例中,聚合物保護層116具有小於或等於約300攝氏度的固化溫度。舉例而言,在一些實施例中,聚合物保護層116的固化溫度可在大約50攝氏度到大約300攝氏度之間的範圍內。例如,在一些其他實施例中,聚合物保護層116的固化溫度可在大約275攝氏度和大約285攝氏度之間的範圍內。在較低的固化溫度(例如,小於或等於300攝氏度)下,在聚合物保護層116的形成期間,積體晶片部件處於熱降解的風險較低。因此,至少基於這些理由,聚合物保護層116減輕了封裝結構115形成期間及/或外部接合製程(例如,將接合結構120耦合至另一個積體晶片及/或印刷電路板)期間積體晶片的封裝結構115及其下部件上的熱應力和機械應力。
在一些實施例中,接合結構120可延伸穿過聚合物保護層116和鈍化層114以直接接觸銲墊118。在一些實施例中,接合結構120可包括例如凸塊下方金屬化(UBM)層122和佈置在UBM層122之上的導電凸塊124。在一些實施例中,外部接合製程包括重新加熱導電凸塊124以將導電凸塊124接合到一些其他的電子電路(例如印刷電路板、另一個積體晶片)。因此,聚合物保護層116可保護其下的積體晶片免受與外部接合製程相關的機械和熱應力的損壞。
另外,在一些實施例中,據剖面圖100A,聚合物保護層116具有內角區域116c,其直接接觸UBM層122且實質上為圓弧形的。
第1B圖繪示第1A圖的聚合物保護層116、鈍化層114、以及銲墊118的一些實施例的放大剖面圖100B。因此,為了清楚起見,第1B圖的放大剖面圖100B不包含接合結構120或鈍化層114下方的部件(例如,第1A圖的基板102、第1A圖的互連結構105等)。
如第1B圖的放大剖面圖100B所示,聚合物保護層116包括直接在銲墊118上並暴露銲墊118的第一開口128。第1A圖的接合結構120可延伸穿過第一開口128以接觸銲墊118。在一些實施例中,聚合物保護層116具有直接接觸銲墊118的最底表面116b以及透過內角區域116c連接或耦合至最底表面116b的最內側壁116s。在一些實施例中,第一開口128具有等於第一距離d 1的寬度。第一開口128的寬度可為第一開口128的最大寬度且可在聚合物保護層116的內側壁之間測得。在一些實施例中,因為聚合物保護層116的組成部分及其形成,第一距離d 1可在例如約10 微米以及約40 微米之間的範圍內。
舉例而言,在一些實施例中,因為聚合物保護層116包括鹵素,第一開口128可形成以具有與第一距離d 1一樣小的約10 微米,而聚合物保護層116的第一厚度t 1約等於約10 微米。因此,在一些實施例中,聚合物保護層11的第一厚度t 1與第一開口128的第一距離d 1的比例可等於約1。在一些實施例中,聚合物保護層116的第一厚度t 1與第一開口128的第一距離d 1的比例可大於至少0.5。
另外,在一些實施例中,在聚合物保護層116的形成期間,聚合物保護層116在灰化製程以及洗滌製程之間被固化。因為聚合物保護層116包括多個鹵素,該些鹵素在灰化製程期間可能自聚合物保護層116的聚合物結構去接合(de-bond)或變得“未固定”。在進一步的製程步驟期間,該些鹵素可與溶液(例如,水)反應以形成將腐蝕暴露的金屬(像是例如銲墊118)的酸。透過在灰化製程之後,固化聚合物保護層116,一些“未固定”的鹵素可重新接合回聚合物保護層116的聚合物結構中。然後,當聚合物保護層116在洗滌製程期間被暴露於高濕度環境中時,會減少能夠與溼氣(例如,水)反應並形成酸之“未固定”的鹵素的量,從而減少對銲墊的腐蝕,並增加整個積體晶片的可靠性以及壽命。
在一些實施例中,由於聚合物保護層116的組成部分及/或前述形成,內角區域116c具有小於或等於約5 微米的曲率半徑r 1。在一些實施例中,曲率半徑r 1可透過繪製圓圈126來測量,圓圈126具有與內角區域116c的曲率實質上重疊的周長。圓圈126的半徑等於曲率半徑r 1。另外,在一些實施例中,內角區域116c相對於包括第一軸線130和第二軸線132的一組軸線從放大的剖面圖100B凹入。第一軸線130可垂直於第二軸線132,且第二軸線132可正交於銲墊118的頂表面118t。
第2圖繪示包括聚合物保護層的積體晶片的一些實施例的剖面圖200。
在一些實施例中,記憶體裝置202佈置於互連結構105中且耦合至互連線路108以及互連導孔110。舉例而言,在一些實施例中,記憶體裝置202透過互連結構105耦合至半導體裝置104。在一些實施例中,記憶體裝置202可包括,例如,金屬-絕緣體-金屬(MIM)、相變化隨機存取記憶體(phase change random access memory, PCRAM)、磁阻式隨機存取記憶體(magnetoresistive random-access memory, MRAM)等。記憶體裝置202亦可包括各種層,像是例如,頂電極層202a、底電極層202c、以及佈置於頂電極層202a以及底電極層202c之間的記憶體層202b(例如,絕緣體層、相變化層等)。
另外,在一些實施例中,可將額外的鈍化層204佈置於鈍化層114以及互連介電質結構106之間。在此種實施例中,額外的鈍化層204亦可直接佈置於鈍化層114以及銲墊118之間。在一些實施例中,額外的鈍化層204可包括,例如介電質材料,像是氮化物(例如,氮化矽、氮氧化矽)、碳化物(例如,碳化矽)、氧化物(例如,氧化矽)、未摻雜的矽酸鹽玻璃(USG)、硼矽酸玻璃(BSG)、磷矽酸玻璃(PSG)、硼磷矽酸鹽玻璃(BPSG)、低k氧化物(例如,碳摻雜氧化物,SiCOH)等。
在一些實施例中,接合結構120進一步包括佈置於UBM層122以及導電凸塊124之間的導電芯結構206。在一些實施例中,導電凸塊124包括焊料材料,像是例如錫、銀、銅、鉍、鎳、鉛或其組合。在一些實施例中,導電芯結構206可包括銅、鋁等。另外,在一些實施例中,UBM層122可包括銅、銅合金、鋁、鋁合金等。
另外,在一些實施例中,因為UBM層122直接接觸銲墊118且延伸穿過聚合物保護層116的第一開口(第1B圖的128),UBM層122可直接接觸聚合物保護層116的內角區域116c。因此,在一些實施例中,UBM層122亦具有直接接觸聚合物保護層116的內角區域116c的內角區域122c,且在此種實施例中,UBM層122的內角區域122c亦相對於第一軸線和第二軸線(第1B圖的130、132)凹入。另外,在此種實施例中,UBM層122的內角區域122c亦可具有小於或等於約5 微米的曲率半徑r 1
第3-15圖繪示形成聚合物保護層於銲墊之上的一些實施例的各種圖式300-1500。雖然第3-15圖描述關於方法,將理解的是,第3-15圖所揭露之結構不受此種方法限制,而是可作為結構獨立於方法地單獨存在。
如第3圖的剖面圖300所示,提供基板102。在一些實施例中,基板102可包括任何類型的半導體本體(semiconductor body)(例如,矽/CMOS塊、SiGe、SOI等),像是半導體晶圓或晶圓上的一或多個晶粒以及任何其他類型的半導體及/或形成於其上及/或以其他方式與其相關的磊晶層。
在一些實施例中,半導體裝置104,像是金屬氧化物半導體場效電晶體(MOSFET)形成於基板102中以及基板102之上。舉例而言,在剖面圖300中,阱區域104a可使用離子佈植製程將基板102摻雜成具有第一摻雜濃度的第一摻雜類型地形成於基板102中。另外,源極/汲極區域104b可使用離子佈植製程將基板102摻雜成具有第二摻雜濃度的第二摻雜類型地形成。在一些實施例中,閘極介電質層104c形成於基板102之上且於源極/汲極區域104b之間,且閘極電極104d形成於閘極介電質層104c之上。在一些實施例中,閘極介電質層104c包括二氧化矽且在一些實施例中,閘極電極104d包括導電材料,像是多晶矽或導電金屬。閘極介電質層104c以及閘極電極104d可透過各種步驟形成,其包括沉積製程(例如,物理氣相沉積(PVD)、化學氣相沉積(CVD)、PE-CVD、原子層沉積(ALD)、濺射等)、移除製程(例如,濕蝕刻、乾蝕刻、化學機械平坦化(CMP)等)、及/或圖案化製程(例如光學微影/蝕刻)。
另外,在一些實施例中,第一介電質層106a可形成於基板102之上。在一些實施例中,第一介電質層106a透過沉積製程(例如,CVD、PVD、ALD等)的方式形成。在一些實施例中,第一介電質層106a包括介電質材料,像是例如氮化物(例如氮化矽、氮氧化矽)、碳化物(例如碳化矽)、氧化物(例如氧化矽)、硼矽酸玻璃(BSG)、磷矽酸玻璃(PSG)、硼磷矽酸鹽玻璃(BPSG)、低k氧化物(例如,碳摻雜氧化物,SiCOH)等。
如第4圖的剖面圖400所示,在一些實施例中,互連結構105形成於基板102之上。互連結構105可包括嵌於互連介電質結構106中的互連線路108以及互連導孔110。在一些實施例中,互連介電質結構106包括複數個層。另外,在一些實施例中,第4圖的互連介電質結構106包含第3圖的第一介電質層106a。互連介電質結構106可包括,例如氮化物(例如氮化矽、氮氧化矽)、碳化物(例如,碳化矽)、氧化物(例如,氧化矽)、未摻雜的矽酸鹽玻璃(USG)、硼矽酸玻璃(BSG)、磷矽酸玻璃(PSG)、硼磷矽酸鹽玻璃(BPSG)、低k氧化物(例如,碳摻雜氧化物,SiCOH)或其組合。另外,互連線路108以及互連導孔110可包括,例如,導電金屬,像是例如銅、鋁、鎢等。
在一些實施例中,記憶體裝置202亦可形成於互連介電質結構106中。記憶體裝置202可透過互連線路108以及互連導孔110耦合至半導體裝置104。在一些實施例中,記憶體裝置202可包括,例如金屬-絕緣體-金屬(MIM)、相變化隨機存取記憶體(phase change random access memory, PCRAM)、磁阻式隨機存取記憶體(magnetoresistive random-access memory, MRAM)等。記憶體裝置202亦可包括各種層,像是例如,頂電極層202a、底電極層202c、以及佈置於頂電極層202a以及底電極層202c之間的記憶體層202b(例如,絕緣體層、相變化層等)。
在一些實施例中,互連結構105及/或記憶體裝置202可透過各種步驟形成,其包括沉積製程(例如,PVD、CVD、PE-CVD、ALD、濺射等)、移除製程(例如,濕蝕刻、乾蝕刻、CMP等)、及/或圖案化製程(例如光學微影/蝕刻)。舉例而言,在一些實施例中,互連線路108以及互連導孔110可透過鑲嵌或雙重鑲嵌製程形成。
如第5圖的剖面圖500所示,銲墊118形成於互連結構105之上。銲墊118耦合至互連線路108或互連導孔110中之其一。在一些實施例中,銲墊118亦耦合至佈置於基板102之上的記憶體裝置202及/或半導體裝置104。在一些實施例中,銲墊118係透過沉積製程(例如,PVD、CVD、PE-CVD、ALD、濺射等)、移除製程(例如,濕蝕刻、乾蝕刻、CMP等)、及/或圖案化製程(例如光學微影/蝕刻)的方式形成。在一些實施例中,銲墊118包括導電材料,像是導電金屬,像是鋁、銅、鋁銅等。
舉例而言,在一些實施例中,遮罩層可被形成於互連結構105之上且包括開口以暴露互連導孔110。可將導電材料沉積於遮罩層之上且沉積於開口之中,然後可執行移除製程以移除遮罩層之上的導電材料。然後可移除遮罩層,藉以形成銲墊118。在其他實施例中,舉例而言,導電材料可沉積於互連結構105之上,然後周邊部分可藉由圖案化(例如光學微影/蝕刻)以及移除製程(例如,濕蝕刻、乾蝕刻、CMP等)的方式選擇性的移除。
如第6圖的剖面圖600所示,將鈍化材料602形成於銲墊118之上以及互連介電質結構106之上。在一些實施例中,鈍化材料602透過沉積製程(例如,PVD、CVD、PE-CVD、ALD等)的方式形成。在一些實施例中,鈍化材料602可包括氮化矽、氮氧化矽、碳化矽、氧化物(例如,二氧化矽、二氧化鉿等)或一些其他介電質材料。在一些實施例中,舉例而言,鈍化層602具有在約2 微米以及約5 微米之間的範圍內的厚度。
如第7圖的剖面圖700所示,第二開口702形成於鈍化材料(第6圖的602)中藉以形成包括第二開口702的鈍化層114以暴露銲墊118。在一些實施例中,鈍化層114中的第二開口702係透過選擇性地移除覆蓋銲墊118的部分鈍化層114而形成。舉例而言,在一些實施例中,遮罩結構形成於鈍化材料(第6圖的602)之上,其中遮罩結構包括直接在銲墊118上的開口。遮罩結構以及相應的開口可透過圖案化製程(例如光學微影/蝕刻)的方式形成。在一些實施例中,接著根據遮罩結構中的開口執行移除製程(例如,濕蝕刻、乾蝕刻)以移除部分的鈍化材料(第6圖的602)以形成包括第二開口702的鈍化層114。然後可透過例如濕蝕刻移除遮罩結構。
如第8圖的剖面圖800所示,聚合物材料802形成於銲墊118以及鈍化層114之上。在一些實施例中,聚合物材料802係透過旋轉塗佈製程的方式形成,而在其他實施例中,聚合物材料802係透過其他沉積製程(例如,PVD、CVD、PE-CVD、ALD等)的方式形成。聚合物材料802為光阻劑材料,且因此可透過光學微影製程移除。在一些實施例中,聚合物材料802為聚合物或包括聚合物。在一些實施例中,聚合物材料802包括碳、氧以及鹵素。舉例而言,鹵素可為氟或氯。在與第8圖的剖面圖800相關的步驟中,沉積但不固化聚合物材料802。另外,在一些實施例中,聚合物材料802具有在約3 微米以及約10 微米之間的範圍內的第一厚度t 1。在一些實施例中,第一厚度t 1可為自聚合物材料802的頂表面至鈍化層114的頂表面測得之聚合物材料802的最小厚度。在一些實施例中,聚合物材料802可具有為最大厚度的第二厚度t 2。在一些實施例中,第二厚度t 2在約3 微米以及約15 微米之間的範圍內。
如在第9圖的剖面圖900所示,在一些實施例中,執行光學微影曝光製程以將部分的聚合物材料802暴露至光902(例如,紫外(UV)光)。在一些實施例中,使用光罩904來將光902聚焦至部分的聚合物材料802同時保護其他部分的聚合物材料802免於暴露至光902。在第9圖的剖面圖900中,光902被引導至直接覆蓋銲墊118的部分的聚合物材料802。在一些實施例中,經由暴露至光902,聚合物材料802的結構可變成比未暴露至光902的部分的聚合物材料802更易溶。在此種實施例中,聚合物材料802可為不溶性的,而光902使部分的聚合物材料802變為易溶。在其他實施例中(未顯示),聚合物材料802可已經是易溶的,而光902使部分的聚合物材料變為不溶。在此種其他實施例中,將使用與第9圖中的光罩904不同的光罩。
如第10圖的剖面圖1000所示,在一些實施例中,執行光微顯影製程1002以移除因光學微影暴露製程而可溶的部分的聚合物材料802。在一些實施例中,光微顯影製程1002包括化學顯影劑或濕蝕濕劑。光微顯影製程1002於聚合物材料802中形成第一開口128。在此種實施例中,第一開口128直接在銲墊118上並暴露銲墊118。在一些實施例中,在光微顯影製程1002之後,殘餘物1004可殘留於銲墊118上。在一些實施例中,殘餘物1004可包括,例如,鋁、氧、銅、碳、鹵素、或其組合。
如第11圖的剖面圖1100所示,執行灰化製程1102以清潔佈置於第一開口128之下的銲墊118。因此,在一些實施例中,灰化製程1102可自銲墊118移除殘餘物(第10圖的1004)。在一些實施例中,灰化製程1102包括電漿氣體。舉例而言,在一些實施例中,灰化製程1102包括氧氣以及氮氣的混合物。在一些實施例中,灰化製程1102以約每秒0.1 微米以及每秒0.5 微米之間的範圍內的蝕刻速率移除聚合物材料802。在一些實施例中,因為聚合物材料802未被固化,灰化製程1102的蝕刻速率高於若聚合物材料802被固化時的蝕刻速率。在一些實施例中,為了移除殘餘物(第10圖的1004),進行約5秒以及約10秒之間的範圍內的時間週期的灰化製程1102。
另外,在一些實施例中,聚合物材料802未被覆蓋,因此暴露於灰化製程1102。於此種實施例中,在灰化製程1102之後,聚合物材料802可比在灰化製程1102之前薄。舉例而言,在灰化製程1102之前,聚合物材料802具有約3 微米以及約10 微米之間的範圍內的第一厚度(第10圖的t 1)和約3 微米以及約15 微米之間的範圍內的第二厚度(第10圖的t 2)。在一些實施例中,灰化製程1102使第一厚度以及第二厚度(第10圖的t 1、t 2)減少了約0.5 微米以及1 微米之間的範圍內的數值。因此,在灰化製程1102之後,在一些實施例中,聚合物材料802具有約2 微米以及約9.5 微米之間的範圍內的第三厚度t 3和約2 微米以及約14.5 微米之間的範圍內的第四厚度t 4
如第12圖的剖面圖1200所示,在一些實施例中,可執行固化製程1202以固化聚合物材料(第11圖的802),藉以形成聚合物保護層116於銲墊118以及鈍化層114之上。在一些實施例中,在爐中進行固化製程1202。在一些實施例中,爐被加熱至低於或等於攝氏300度的溫度以固化聚合物材料(第11圖的802)。舉例而言,在一些實施例中,爐可被加熱至約攝氏275度以及約攝氏285度之間的範圍內的溫度以固化聚合物材料(第11圖的802)。用以固化的溫度越低,半導體裝置104、記憶體裝置202、及/或佈置於基板102之上其他部件的熱降解風險越低。
在一些實施例中,在固化製程1202之後,聚合物保護層116中的第一開口128具有等於第一距離d 1的第一寬度。第一開口128的第一距離d 1可為第一開口128的最大寬度且可在聚合物保護層116的內側壁之間的第一位置測得。在一些實施例中,第一距離d 1可在例如約10 微米以及約40 微米之間的範圍內。另外,在一些實施例中,聚合物保護層116中的第一開口128具有等於第二距離d 2的第二寬度。第一開口128的第二距離d 2可在聚合物保護層116的內側壁之間的第二位置測得,其中第二位置在第一位置下方。在一些實施例中,第二距離d 2可在例如約10 微米以及約40 微米之間的範圍內。在一些實施例中,第二距離d 2小於或等於第一距離d 1。另外,第一開口128的底表面可由暴露且直接下伏於第一開口128的銲墊118的頂表面定義。在此種實施例中,第一開口128的底表面可具有等於第三距離d 3的第三寬度。第一開口128的第三距離d 3可在聚合物保護層116的內側壁之間的第三位置測得,其中第三位置在第一位置以及第二位置下方。第一開口128的第三距離d 3可為第一開口128的最大寬度。在一些實施例中,第三距離d 3可在例如約8 微米以及約40 微米之間的範圍內。因此,在一些實施例中,第三距離d 3小於第一距離d 1以及第二距離d 2。另外,在一些實施例中,因為聚合物保護層116包括鹵素,當第一厚度(第10圖的t 1)高至10 微米時,第一距離d 1可低至10 微米,舉例而言,在一些實施例中,第一厚度(第10圖的t 1)與第一距離d 1的比例大於約0.5。將理解的是,在其他實施例中,第一厚度(第10圖的t 1)與第一距離d 1的比例小於或等於0.5。
在一些實施例中,因為聚合物保護層116的內角區域116c實質上為圓弧形的,因此第三距離d 3小於第一距離d 1。在一些實施例中,第三距離d 3與第一距離d 1之間的差係在約1 微米以及約5 微米之間的範圍內。
固化製程1202在灰化製程(第11圖的1102)之後執行。在一些實施例中,在灰化製程(第11圖的1102)期間,鹵素自聚合物材料(第11圖的802)的聚合物結構釋出/去接合,使得“未固定”的鹵素離子可存在於銲墊118及/或聚合物材料(第11圖的802)之上。鹵素離子可與製程的後續步驟中使用的各種蝕刻及/或清潔溶液反應,並形成腐蝕銲墊的酸。因此,在灰化製程(第11圖的1102)之後執行固化製程1202以將“未固定”的鹵素離子重新接合至聚合物結構。在一些實施例中,在灰化製程(第11圖的1102)之後且在固化製程1202之前,銲墊118包括第一濃度的鹵素離子。在固化製程1202之後,銲墊118包括第二濃度的鹵素離子,其少於第一濃度的鹵素離子。舉例而言,在一些實施例中,第二濃度與第一濃度的比例為約等於百分之50。在其他實施例中,固化製程1202可使鹵素離子的濃度減少多於百分之50。在一些實施例中,銲墊118上第二濃度的鹵素離子可等於或少於百萬分之0.9。舉例而言,在一些實施例中,銲墊118上第二濃度的鹵素離子可等於約百萬分之0.8。在一些實施例中,第一以及第二濃度的鹵素離子可藉由例如歐傑電子顯微術(auger electron microscopy)測量。將理解的是,本揭露的範圍中包含可進行以測量銲墊118上的第一以及第二濃度的鹵素離子其他分析技術。
如第13圖的剖面圖1300所示,在一些實施例中,執行洗滌製程1302以清潔基板102的背側102b。在一些實施例中,洗滌製程1302包括被導向基板102的背側102b的以水為基底的溶液(water based solution)。基板102的背側102b與基板102的前側102f相對,其中互連結構105係佈置於基板102的前側102f上。於洗滌製程1302期間,積體晶片係處於高水蒸氣濃度的環境中。洗滌製程1302在灰化製程(第11圖的1102)之後執行,且固化製程(第12圖的1202)係在灰化製程(第11圖的1102)以及洗滌製程1302之間執行。因此,減輕了將會形成酸之“未固定”的鹵素離子與來自洗滌製程1202的水蒸氣的反應,藉以減輕此種酸對銲墊118的腐蝕。
如第14A圖的剖面圖1400A所示,在洗滌製程1302之後,聚合物保護層116可具有實質上為圓弧形的內角區域116c。另外,在一些實施例中,內角區域116c具有小於或等於約5 微米的曲率半徑r 1。在一些實施例中,曲率半徑r 1可透過繪製圓圈126來測量,圓圈126具有與內角區域116c的曲率實質上重疊的周長。圓圈126的半徑等於曲率半徑r 1。在一些實施例中,聚合物保護層116的內角區域116c定義聚合物保護層116的第一開口128的下角。
第14B圖繪示聚合物保護層116中的第一開口128的一些實施例的俯視圖1400B。在一些實施例中,自俯視圖1400B透視,聚合物保護層116中的第一開口128具有實質上為圓形的形狀。在一些實施例中,俯視圖1400B中第一開口128的圓形形狀的直徑可等於第三距離d 3。在此種實施例中,第三距離d 3可在例如約8 微米以及約40 微米之間的範圍內。在其他實施例中,據俯視圖1400B,第一開口128可具有實質上類橢圓形、類正方形、類矩形或類其他多邊形的形狀。
如第15圖的剖面圖1500所示,在一些實施例中,接合結構120可形成於聚合物保護層116之上且延伸穿過聚合物保護層116的第一開口(第14A圖的128)以直接接觸銲墊118。在此種實施例中,接合結構120以及聚合物保護層116可組成積體晶片的封裝結構115。在一些實施例中,接合結構120包括直接接觸聚合物保護層116以及銲墊118的凸塊下方金屬化(UBM)層122。在一些實施例中,接合結構120進一步包括佈置於UBM層122之上的導電芯結構206以及佈置於導電芯結構206之上的導電凸塊124。在此種實施例中,舉例而言,UBM層122包括銅、鋁或其組合。另外,在一些實施例中,導電芯結構206可包括,例如銅、鋁、鎢或一些其他導電金屬。在一些實施例中,導電凸塊124包括焊料材料,像是例如錫、銀、銅、鉍、鎳、鉛、或其組合。
在一些實施例中,接合結構120可透過各種步驟形成,其包括沉積製程(例如,物理氣相沉積(PVD)、化學氣相沉積(CVD)、PE-CVD、原子層沉積(ALD)、濺射等)、移除製程(例如,濕蝕刻、乾蝕刻、化學機械平坦化(CMP)等)、及/或圖案化製程(例如光學微影/蝕刻)。舉例而言,在一些實施例中,遮罩結構可形成於包括直接在第一開口(第14A圖的128)上且暴露第一開口的開口的聚合物保護層116之上。然後,UBM層122、導電芯結構206、及/或導電凸塊124可透過鍍覆製程形成於遮罩結構的開口中。然後,可透過移除製程(例如,濕蝕刻、乾蝕刻)移除遮罩結構以及佈置於遮罩結構之上的接合結構120的過量材料,藉以形成接合結構120。
因為聚合物保護層116的熱以及機械特性,聚合物保護層116保護下伏的部件免受接合結構120形成期間的熱以及機械應力。另外,聚合物保護層116可保護下伏的部件免受外部接合製程(例如,使用導電凸塊124將第15圖中的積體晶片接合至一些外部裝置,像是例如覆晶接合中的另一個積體晶片)期間的熱以及機械應力。另外,因為聚合物保護層116在灰化製程(第11圖的1102)之後,但在洗滌製程(第13圖的1302)之前固化,因此減少了對銲墊118的腐蝕且增加了積體晶片的可靠性以及壽命。
第16圖繪示相應於第3-15圖的方法1600的一些實施例的流程圖。
雖然以下將方法1600繪示並描述為一系列動作或事件,但將理解的是,此種動作或事件的繪示順序不被解釋為限制。舉例而言,一些動作可以與本文繪示及/或描述的不同的順序發生及/或與本文繪示及/或描述的那些動作或事件之外的其他動作或事件同時發生。此外,實現本文描述的一或多個態樣或實施例可能不需要所有繪示的動作。另外,本文描述的一或多個動作可在一或多個單獨的動作及/或階段中實行。
在動作1602,形成銲墊於基板之上的互連結構之上並耦合至上述基板之上的互連結構。第5圖繪示相應於動作1602的一些實施例的剖面圖500。
在動作1604,沉積鈍化層於銲墊之上。第6圖繪示相應於動作1604的一些實施例的剖面圖600。
在動作1606,形成第一開口於鈍化層中以暴露銲墊的頂表面。第7圖繪示相應於動作1606的一些實施例的剖面圖700。
在動作1608,沉積聚合物材料於鈍化層之上以及銲墊之上。第8圖繪示相應於動作1608的一些實施例的剖面圖800。
在動作1610,形成第二開口於聚合物材料中以暴露銲墊的頂表面。第9以及10圖繪示相應於動作1610的一些實施例的剖面圖900以及1000。
在動作1612,執行灰化製程以清潔銲墊的頂表面。第11圖繪示相應於動作1612的一些實施例的剖面圖1100。
在動作1614,執行固化製程以固化聚合物材料,藉以形成聚合物保護層。第12圖繪示相應於動作1614的一些實施例的剖面圖1200。
在動作1616,執行以水為基底的洗滌製程以清潔基板。第13圖繪示相應於動作1616的一些實施例的剖面圖1300。
在動作1618,形成接合結構於銲墊之上。第15圖繪示相應於動作1618的一些實施例的剖面圖1500。
因此,本揭露係關於佈置於銲墊之上的包括鹵素的聚合物保護層以及形成聚合物保護層以減輕對銲墊的腐蝕的方法。
據此,在一些實施例中,本揭露關於一種方法,其包括:形成互連結構於基板之上;形成耦合至上述互連結構的銲墊;沉積聚合物材料於銲墊之上;執行圖案化製程來移除部分的聚合物材料以形成開口於聚合物材料中,其中上述開口直接在銲墊上並暴露該銲墊;執行第一清潔製程;固化聚合物材料以形成聚合物保護層;以及執行第二清潔製程。
在一些實施例中,第一清潔製程為灰化製程或包括灰化製程。
在一些實施例中,灰化製程包括氮氣以及氧氣。
在一些實施例中,第二清潔製程包括以水為基底的溶液的洗滌製程。
在一些實施例中,方法進一步包括:形成凸塊下方金屬化層於銲墊以及聚合物保護層之上,其中上述凸塊下方金屬化層直接接觸銲墊;以及形成導電凸塊於上述凸塊下方金屬化層之上。
在一些實施例中,聚合物材料包括鹵素。
在一些實施例中,圖案化製程包括:將聚合物材料選擇性地暴露至UV光源;以及透過蝕刻移除暴露至UV光源的部分的聚合物材料。
在一些實施例中,聚合物材料的固化係在第一清潔製程之後且第二清潔製程之前執行。
在其他實施例中,本揭露係關於一種方法,其包括:沉積聚合物材料於銲墊之上;執行光學微影以及蝕刻製程來移除直接覆蓋銲墊的部分的聚合物材料以形成開口於聚合物材料中;執行包括電漿氣體的第一清潔製程以清潔銲墊;在執行第一清潔製程之後固化聚合物材料以自聚合物材料形成聚合物保護層;以及執行包括液態溶液的第二清潔製程以清潔銲墊以及聚合物保護層,其中第二清潔製程係在固化聚合物材料之後執行。
在一些實施例中,電漿氣體包括氮以及氧。
在一些實施例中,聚合物材料的沉積步驟包括旋轉塗佈製程。
在一些實施例中,聚合物材料的固化步驟包括:在爐中以約攝氏50度以及攝氏300度之間的溫度加熱聚合物材料。
在一些實施例中,第一清潔製程以至少約每秒0.2 微米的速率移除聚合物材料。
在又一實施例中,本揭露係關於一種積體晶片,其包括:佈置於基板之上的互連結構,其中互連結構包括嵌於互連介電質結構中的線路以及導孔;佈置於互連結構之上的銲墊;佈置於銲墊之上的鈍化層結構,其中鈍化層結構包括直接佈置於銲墊之上的第一開口;以及佈置於鈍化層結構以及銲墊之上的聚合物保護層,其中聚合物保護層包括直接佈置於銲墊之上的第二開口,其中第二開口小於第一開口,且其中聚合物保護層包括鹵素。
在一些實施例中,聚合物保護層包括:直接接觸銲墊的最底表面;以及透過為圓弧形的內角區域耦合至最底表面的內側壁,其中內角區域相對於包括第一軸線和第二軸線的一組軸線凹入,其中第一軸線垂直於第二軸線且其中第二軸線正交於銲墊的頂表面。
在一些實施例中,內角區域具有最多5 微米的曲率半徑。
在一些實施例中,積體晶片進一步包括佈置於聚合物保護層之上的凸塊下方金屬化層,其中上述凸塊下方金屬化層延伸穿過第一開口以及第二開口並直接接觸銲墊。
在一些實施例中,凸塊下方金屬化層具有直接接觸聚合物保護層的最底角,其中上述最底角為彎曲的,且其中最底角相對於包括第一軸線和第二軸線的一組軸線凹入,其中第一軸線垂直於第二軸線且其中第二軸線正交於銲墊的頂表面
在一些實施例中,最底角具有最多5 微米的曲率半徑。
在一些實施例中,其中第二開口具有最大寬度,其中聚合物保護層具有第一厚度,其為在聚合物保護層的頂表面至鈍化層的頂表面之間測得的聚合物保護層的最小厚度,且其中第一厚度與最大寬度的比例大於0.5。
前述內文概述了許多實施例的特徵,使本技術領域中具有通常知識者可以從各個方面更佳地了解本揭露。本技術領域中具有通常知識者應可理解,且可輕易地以本揭露為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例等相同之優點。本技術領域中具有通常知識者也應了解這些相等的結構並未背離本揭露的發明精神與範圍。在不背離本揭露的發明精神與範圍之前提下,可對本揭露進行各種改變、置換或修改。
100A,100B,200,300,400,500,600,700,800,900,1000,1100,1200,1300,1400A,1400B,1500:剖面圖 1400B:俯視圖 102:基板 102b:背側 102f:前側 104:半導體裝置 104a:阱區域 104b:源極/汲極區域 104c:閘極介電質層 104d:閘極電極 105:互連結構 106:互連介電質結構 106a:第一介電質層 108:互連線路 110:互連導孔 114,204:鈍化層 115:封裝結構 116:聚合物保護層 116b:最底表面 116c,122c:內角區域 116s:最內側壁 118:銲墊 118t:頂表面 120:接合結構 122:凸塊下方金屬化(UBM)層 124:導電凸塊 126:圓圈 128:第一開口 130:第一軸線 132:第二軸線 202:記憶體裝置 202a:頂電極層 202b:記憶體層 202c:底電極層 206:導電芯結構 602:鈍化材料 702:第二開口 802:聚合物材料 902:光 904:光罩 1002:光微顯影製程 1004:殘餘物 1102:灰化製程 1202:固化製程 1302:洗滌製程 1600:方法 1602,1604,1606,1608,1610,1612,1614,1616,1618:動作 t 1,t 2,t 3,t 4:厚度 d 1,d 2,d 3:距離 r 1:曲率半徑
根據以下的詳細說明並配合所附圖式做完整揭露。應注意的是,根據本產業的一般作業,圖式並未必按照比例繪製。事實上,可能任意的放大或縮小元件的尺寸,以做清楚的說明。 第1A圖繪示具有設置於互連結構之上的聚合物保護層的積體晶片的一些實施例的剖面圖,其中聚合物保護層具有實質上彎曲的內角區域。 第1B圖繪示具有小曲率半徑的第1A圖的聚合物保護層的放大剖面圖。 第2圖繪示具有佈置於半導體裝置之上的聚合物保護層的積體晶片的一些其他實施例的剖面圖,其中聚合物保護層具有實質上彎曲的內角區域。 第3、4、5、6、7、8、9、10、11、12、13、14A、14B以及15圖繪示具有佈置於銲墊之上的聚合物保護層的積體晶片的形成方法的一些實施例的各種圖式,其中聚合物保護層的形成期間減輕了對銲墊的損壞。 第16圖繪示相應於第3、4、5、6、7、8、9、10、11、12、13、14A、14B以及15圖的方法的一些實施例的流程圖。
1600:方法
1602,1604,1606,1608,1610,1612,1614,1616,1618:動作

Claims (1)

  1. 一種聚合物保護層的形成方法,包括: 形成一互連結構於一基板之上; 形成耦合至該互連結構的一銲墊; 沉積一聚合物材料於該銲墊之上; 執行一圖案化製程來移除部分的該聚合物材料以形成一開口於該聚合物材料中,其中該開口直接在該銲墊上並暴露該銲墊; 執行一第一清潔製程; 固化該聚合物材料以形成一聚合物保護層;以及 執行一第二清潔製程。
TW110106275A 2020-02-24 2021-02-23 聚合物保護層的形成方法 TW202230515A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/798,749 2020-02-24
US16/798,749 US11222857B2 (en) 2020-02-24 2020-02-24 Method of forming a photoresist over a bond pad to mitigate bond pad corrosion

Publications (1)

Publication Number Publication Date
TW202230515A true TW202230515A (zh) 2022-08-01

Family

ID=76709385

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110106275A TW202230515A (zh) 2020-02-24 2021-02-23 聚合物保護層的形成方法

Country Status (3)

Country Link
US (1) US11222857B2 (zh)
CN (1) CN113113316A (zh)
TW (1) TW202230515A (zh)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8603910B2 (en) * 2012-01-13 2013-12-10 Infineon Technologies Ag Method of processing a contact pad
US10026707B2 (en) * 2016-09-23 2018-07-17 Microchip Technology Incorportated Wafer level package and method

Also Published As

Publication number Publication date
CN113113316A (zh) 2021-07-13
US11222857B2 (en) 2022-01-11
US20210265291A1 (en) 2021-08-26

Similar Documents

Publication Publication Date Title
US6426556B1 (en) Reliable metal bumps on top of I/O pads with test probe marks
US8072070B2 (en) Low fabrication cost, fine pitch and high reliability solder bump
JP5186392B2 (ja) 界面キャップ構造体を用いて最終レベル銅・c4間接続部を形成する方法
US8158508B2 (en) Structure and manufacturing method of a chip scale package
US7449785B2 (en) Solder bump on a semiconductor substrate
US7479447B2 (en) Method of forming a crack stop void in a low-k dielectric layer between adjacent fuses
TWI495067B (zh) 包括凸塊結構之半導體裝置及形成包含保護層之凸塊結構的方法
US20080050909A1 (en) Top layers of metal for high performance IC's
US8994181B2 (en) Bond pad structure to reduce bond pad corrosion
US20090155982A1 (en) Method of manufacturing semiconductor device having semiconductor formation regions of different planar sizes
JP2010508673A (ja) 終端アルミニウム金属層のないメタライゼーション層積層体
TW202021041A (zh) 半導體結構及其製造方法
TW202119476A (zh) 半導體裝置的形成方法
TW202230515A (zh) 聚合物保護層的形成方法
KR20090075883A (ko) 알루미늄 단자 금속층이 없는 금속화층 스택
JP2006332694A (ja) 半導体表面上に金属バンプを形成する方法
JP2003258014A (ja) 半導体表面上に金属バンプを形成する方法
JP2012119444A (ja) 半導体装置
TW202030846A (zh) 半導體裝置及製造方法
CN112582274A (zh) 半导体装置的形成方法