TW202227841A - 彈性測試系統和方法 - Google Patents

彈性測試系統和方法 Download PDF

Info

Publication number
TW202227841A
TW202227841A TW110104534A TW110104534A TW202227841A TW 202227841 A TW202227841 A TW 202227841A TW 110104534 A TW110104534 A TW 110104534A TW 110104534 A TW110104534 A TW 110104534A TW 202227841 A TW202227841 A TW 202227841A
Authority
TW
Taiwan
Prior art keywords
test
type
testing
functional
dut
Prior art date
Application number
TW110104534A
Other languages
English (en)
Other versions
TWI815082B (zh
Inventor
麥可 包提斯塔
Original Assignee
日商愛德萬測試股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商愛德萬測試股份有限公司 filed Critical 日商愛德萬測試股份有限公司
Publication of TW202227841A publication Critical patent/TW202227841A/zh
Application granted granted Critical
Publication of TWI815082B publication Critical patent/TWI815082B/zh

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31708Analysis of signal quality
    • G01R31/3171BER [Bit Error Rate] test
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2268Logging of test results
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/281Specific types of tests or tests for a specific type of fault, e.g. thermal mapping, shorts testing
    • G01R31/2815Functional tests, e.g. boundary scans, using the normal I/O contacts
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2834Automated test systems [ATE]; using microprocessors or computers
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2855Environmental, reliability or burn-in testing
    • G01R31/2872Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31701Arrangements for setting the Unit Under Test [UUT] in a test mode
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31708Analysis of signal quality
    • G01R31/31711Evaluation methods, e.g. shmoo plots
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31712Input or output aspects
    • G01R31/31716Testing of input or output with loop-back
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • G01R31/318307Generation of test inputs, e.g. test vectors, patterns or sequences computer-aided, e.g. automatic test program generator [ATPG], program translations, test program debugging
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318533Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31903Tester hardware, i.e. output processing circuits tester configuration
    • G01R31/31908Tester set-up, e.g. configuring the tester to the device under test [DUT], down loading test patterns
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/076Error or fault detection not based on redundancy by exceeding limits by exceeding a count or rate limit, e.g. word- or bit count limit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/263Generation of test inputs, e.g. test vectors, patterns or sequences ; with adaptation of the tested hardware for testability with external testers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/273Tester hardware, i.e. output processing circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3058Monitoring arrangements for monitoring environmental properties or parameters of the computing system or of the computing system component, e.g. monitoring of power, currents, temperature, humidity, position, vibrations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3466Performance evaluation by tracing or monitoring

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Nonlinear Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Environmental & Geological Engineering (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Computing Systems (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Measurement And Recording Of Electrical Phenomena And Electrical Characteristics Of The Living Body (AREA)
  • Investigating Or Analysing Biological Materials (AREA)
  • Eye Examination Apparatus (AREA)

Abstract

所呈現的實施例有利於一測試系統中不同類型之測試流程的高效及有效的彈性實行。在一實施例中,一測試系統包含預審測試組件、功能測試組件、一控制器、一收發器、及一切換器。該等預審測試組件係組配來對一受測裝置執行預審測試。該等功能測試組件係組配來對該受測裝置執行功能測試。該控制器係組配來指導該預審測試與該功能測試間之選擇。該收發器係組配來將信號發送至該受測裝置/自該受測裝置接收。該切換器係組配來選擇性地將該收發器耦接至該等預審測試組件及功能測試組件。

Description

彈性測試系統和方法
本發明係關於電子測試領域。
電子系統及裝置對現代社會進展具顯著貢獻,並已於各種商務、科學、教育、及娛樂應用中,促進生產力增加以及分析與傳達資訊之成本的降低。這些電子系統及裝置一般經過測試以確保正常操作。雖然對於系統及裝置的測試已有顯著進展,但傳統作法一般昂貴,且通常具有吞吐量及便利上之限制。
受測裝置(DUT)通常係複雜的,且需要不同類型之複雜測試流程來得到可靠結果。一般來說,測試係針對判定受測裝置是否正在適當執行且運行。另外,許多功能及效能測試需要預審或預篩測試流程。例如,會執行諸如位元錯誤率測試之鏈路品質測試,來檢查/驗證通道完整性。
習知測試作法一般需要各別不同的單獨測試系統來執行功能測試及預審測試。將DUT裝載於單獨/專用的預審測試設備上,執行預審測試(例如鏈路品質測試、位元錯誤率測試(BERT)等),且隨後自預審測試設備移除DUT,並裝載於針對功能測試的不同單獨功能測試器上。若功能測試錯誤/除錯指示出需要額外預審類型的測試,DUT通常必須於功能測試器與單獨預審測試設備之間再次來回移動。許多測試相關成本產生於DUT對單獨預審測試設備及功能測試器之裝載/卸載。
習知測試系統一般包括一大型控制環境室,其具有機架,該等機架的數個裝載板托架中裝著受測裝置(DUT)。裝載板托架以人工放置受測裝置、插入環境室中、並人工連接至測試器的電子元件。此程序可能是勞力密集作業且繁瑣。在受測裝置能被添加或移出之前,整個托架一般來說必須要先以人工移除。
就多種不同類型之測試而言,習知系統一般效率不高,此因:1)單獨不同系統建造及操作昂貴;以及2)單獨測試系統之間的受測裝置之實體操縱(例如插入、移除等)為勞力密集作業。因為裝載板一般必須被以人工自環境室中移除並更換、以人工放置數個受測裝置、並接著以人工再耦接至測試器分層,所以工作量是相當大的。習知測試頭及烘箱外殼的接取限制及測試分層與裝載板耦接之一般硬佈線性質,這些都增加了作業的困難度。
習知測試作法之其他態樣通常亦會不利地衝擊到生產力及吞吐量。為了將受測裝置自一單獨測試系統實體移動至另一者,整個習知測試器系統(例如測試頭、烘箱等)一般需要被關閉,並且打開環境室或烘箱(失去環境條件之維護)。在實體操縱其他裝置時,這些繁瑣的習知受測裝置的作法一般來說會中斷所有受測裝置之測試操作,且一般不允許某些裝置之彈性或持續測試。由於對於執行不同類型之測試(例如預審測試、功能測試、效能測試等)上傳統作法所關聯之成本及困難,長久以來一直存在著對於一種較便宜且便利之電子裝置產品測試作法的需求。
所呈現的實施例促進一測試系統中不同類型之測試流程的高效及有效的彈性實行。在一實施例中,一測試系統包含預審測試組件、功能測試組件、一控制器、一收發器、及一切換器。預審測試組件係組配來對一受測裝置(DUT)執行預審測試。功能測試組件係組配來對該DUT執行功能測試。控制器係組配來指導該預審測試與功能測試間之選擇。在一範例性實行方式中,該控制器提供專用於該DUT之選擇指導。在另一範例性實行方式中,該控制器提供用於多個DUT之選擇指導。收發器係組配來將信號發送至該DUT/自該DUT接收。切換器係組配來選擇性地將該收發器耦接至該等預審測試組件及功能測試組件。
在一實施例中,對DUT之預審測試包括一位元錯誤率測試(BERT)。BERT可關於針對鏈路品質之測試。預審測試組件可經組配來分析一測試信號之單純回送,其係從該預審組件遞送至一DUT,且由該預審組件接收作為來自該DUT之一發送信號。預審測試組件亦可經組配來分析自DUT所接收之一BERT圖案,其中該BERT圖案係由該DUT所產生。預審測試可檢查/驗證通道完整性。
在一實施例中,控制器係組配來使單一測試系統中能夠有持續的預審測試及功能測試。在一範例性實行方式中,無需在測試系統與另一單獨測試系統之插座間實體移動DUT,即可執行預審測試與功能測試之間的選擇。功能測試可包括掃描測試。掃描測試可針對測試該DUT之功能操作(例如聯合行動測試組(JTAG)類型測試等)。控制器可包括一支援BERT的硬巨集。測試系統亦可包含一環境控制組件,其係組配來控制該DUT附近之周圍環境條件。
在一實施例中,一測試方法包括:選擇一第一類型之測試流程、對測試系統中之受測裝置執行該第一類型之測試流程、選擇一第二類型之測試、及對同測試系統中之該等受測裝置執行該第二類型之測試流程。第一類型之測試流程可為一預審測試流程。第一類型之測試流程可為一鏈路品質測試(例如包括一位元錯誤率測試(BERT)等)。第一類型之測試流程可包括分析從受測裝置接收之一信號中的位元錯誤率。第二類型之測試流程可為一功能測試流程。第二類型之測試流程可包括將封包移動至受測裝置/自該等受測裝置移動封包,及分析自受測裝置返回的邏輯位元序列之信號。在一實施例中,受測裝置在以下各別流程中,皆保持耦接至測試系統:選擇第一類型之測試流程、執行第一類型之測試流程、選擇第二類型之測試、及執行第二類型之測試流程。可在與第一類型之測試流程相同的測試系統中執行第二類型之測試流程,而不需自測試系統移除受測裝置並將其置放於另一單獨測試系統中。
可以自動選擇一測試流程類型且執行該測試流程。可基於一各別測試類型選擇觸發基準,以選擇第一類型之測試流程及選擇第二類型之測試流程。功能測試可利用自動測試圖案產生(ATPG)序列。
選擇第一類型之測試流程、執行該第一類型之測試流程、選擇第二類型之測試、及執行該第二類型之測試流程可反覆執行。在一實施例中,最初選擇並執行一第一類型之測試流程。若結果指示出初始第一類型測試為可接受,則切換程序,並接著進行選擇並執行一第二類型之測試流程。在一實施例中,第二類型測試(例如功能測試等)可具有指示出關於第一類型測試之顧慮(例如預審測試疑難等)的結果。在一範例性實行方式中,在多個DUT中落在統計常模之外或超出的相似功能測試故障或錯誤,可指示出BERT測試有問題。若第二類型測試指示出初始第一類型測試之結果有問題,則可施行一額外版本的第一類型之測試流程選擇及執行。額外版本的第一類型之測試流程,可比初始版本的第一類型之測試流程更嚴密。若額外版本的第一類型之測試流程的結果為可接受,則程序可切回並繼續施行第二類型之測試。第一類型測試與第二類型測試之間的來回選擇,可由使用者啟動或自動執行。
在一實施例中,一測試系統包含一測試器及一裝載板。測試器係組配來指導一受測裝置之測試,其中該測試器選擇性地對該受測裝置執行位元錯誤率測試(BERT)及功能測試。裝載板通訊式耦接至該測試器,其中該裝載板係組配來與該受測裝置通訊式耦接及解耦。在對該受測裝置之位元錯誤率測試及功能測試的執行期間及測試之間,該受測裝置皆維持耦接至裝載板。在受測裝置上執行位元錯誤率測試與功能測試之間的選擇,可為自動的。測試器可包括一切換器,其係組配來選擇性地將一收發器耦接至BERT組件與功能測試組件。收發器可經組配來與該受測裝置通訊式耦接及解耦。在一範例性實行方式中,位元錯誤率測試結果被利用來分析通道完整性。位元錯誤率測試參數可包括發送/接收頻率及位元圖案。測試器可包括一現場可規劃閘陣列(FPGA)。
現將詳細參考本發明之較佳實施例,其範例將例示於隨附圖式中。雖然本發明將結合較佳實施例來說明,但是應理解,其非意欲將本發明限制於這些實施例。相反地,本發明意欲涵蓋可包括在如由所附申請專利範圍所界定的本發明之精神及範疇內的替代例、修改及等效內容。此外,在本發明之以下詳細說明中,闡述數個特定細節以便提供對本發明之透徹理解。然而,對本發明所屬技術領域中具有通常知識者而言,本發明會很明顯地可在沒有這些特定細節的情況下實踐。於其他實例中,熟知方法、流程、組件、及電路未予詳細說明,以免不必要地模糊了本發明的態樣。
所呈現實施例促進電子裝置之便利及高效測試。受測裝置可於一單一測試系統中輕易地做出預審或預篩及功能測試。在一實施例中,彈性測試系統及方法以相同硬體組配支援了多種不同測試操作模式(例如BERT模式、功能測試模式等)。在一範例性實行方式中,此涉及將通道完整性及鏈路品質的診斷測試,整合進一亦可執行功能測試模式操作的測試器系統。與其他作法(例如,其中測試器/FPGA可重新組配來支援功能測試或BERT-但並非兩者在一單一組配中)不同,所得產品不必重新組配即可支援功能測試及鏈路測試。測試系統及方法亦允許DUT個別於功能測試或BER中。彈性測試系統及方法不同於其他作法,重新組配不需要終止所有DUT之功能測試來就BERT重新組配。彈性測試系統及方法可被指導以啟用一測試器的BERT分析,以藉由測試或檢驗與通道相關聯的位元錯誤率來驗證通道完整性。
圖1為根據一實施例之範例性測試環境或系統100的方塊圖。測試環境或系統100包括受測裝置(例如110、111、112等)、裝載板120、測試系統130及使用者測試介面140。受測裝置(例如110、111、112等)耦接至測試板或裝載板120,該測試板或裝載板耦接至測試系統130,該測試系統又耦接至使用者介面140。使用者測試介面140包括CPU 241、記憶體142、及顯示器143。在一實施例中,測試系統130包含包括一測試加速器131之一FPGA。FPGA係組配來執行持續性測試資訊之初步分析。裝載板120係組配來將一受測裝置電氣及實體上耦接至該測試系統。
可以自動從一測試形式或類型轉換到另一測試形式或類型。在一實施例中,當預審測試之結果符合一特定觸發基準或臨界值時,系統可自動設置且開始功能測試。在一實施例中,一系統中之測試可設置並執行較嚴密的預審測試(例如BERT測試等)。若初始預審測試未符合特定基準或臨界值,則可啟動更嚴密的預審測試。
在一實施例中,預審測試(例如通道完整性測試、BERT等)能力與功能測試能力被附加至一測試器。在一範例性實行方式中,測試器可包括一切換器,其操作以在一預審測試模式與一功能測試模式之間選擇。切換器將選定資訊發送至收發器。收發器被通訊式耦接至受測裝置。對控制及測試資訊的存取可經由一共同介面提供給使用者。
圖2為根據一實施例之範例性測試系統200的方塊圖。測試系統200包括通訊式耦接至受測裝置291、292、及299之測試器210。測試器210包括控制器220、預審測試組件231、232、及293、功能測試組件241、242、及249、切換器251、252、及259、以及收發器271、272、及279。控制器220係通訊式耦接至預審測試組件(例如231、232、293等)、功能測試組件(例如241、242、249等)、及切換器(例如271、272、279等)。預審測試可包括BERT測試。切換器251係通訊式耦接至預審測試組件231、功能測試組件241、及收發器271。切換器252係通訊式耦接至預審測試組件232、功能測試組件242、及收發器272。切換器259係通訊式耦接至預審測試組件239、功能測試組件249、及收發器279。在一實施例中,該等收發器係乙太網路實體層(PHY)收發器。
測試系統200之組件合作地操作以在一單一測試系統上執行多種類型之測試。切換器251選擇性地將預審測試組件231或功能測試組件241對收發器271耦接及解耦。切換器252選擇性地將預審測試組件232或功能測試組件242對收發器272耦接及解耦。切換器259選擇性地將預審測試組件239或功能測試組件249對收發器279耦接。控制器220控制各別預審測試組件或功能測試組件之選擇。控制器220亦參與指導執行各別預審測試及功能測試。收發器271將資訊遞送至DUT 291且自其接收資訊。收發器272將資訊遞送至DUT 292且自其接收資訊。收發器279將資訊遞送至DUT 279且自其接收資訊。
為了最小化邏輯消耗,在一實施例中,在FPGA內存在一單一控制器,可就多個DUT供給一模式(例如BERT模式、功能模式等)之選擇。在一替代實施例中,每一個DUT具有一可促進加快測試時間之專用控制器。BERT可組配參數可包括發送/接收頻率及位元圖案。一FPGA收發器可具有支援硬巨集之BERT。在一實施例中,單獨BERT組件係專用於各別的個別DUT。該系統及收發器可經正確地組配來取用FPGA收發器BERT能力,以及設置用於功能測試的收發器。
在一實施例中,在起動時可自動選擇BERT模式,並且啟動一鏈路品質預篩。在初始BERT模式完成之後,可自動將該等測試器操作切換至功能模式。基於功能測試之結果及作為除錯程序之部分,可進行任擇的由使用者所啟動或經自動化之切回至BERT模式的切換。
圖3係根據一實施例之測試方法的方塊圖300。
在方塊310中,一第一類型之測試流程被選擇。在實施例中,第一類型之測試流程為預審測試流程。在一範例性實行方式中,第一類型之測試流程為BERT流程。
在一實施例中,BERT組件包括一測試圖案產生器及一分析器,該產生器可產生一邏輯1與0之預定應力圖案,該分析器可比較一回應圖案及傳送圖案。應理解的是,可實行各種類型的BERT測試(例如,偽隨機二進位序列(PRBS)、準隨機信號源(QRSS)、Min/Max、邏輯1與0之特定比率、橋接分接、多圖案等)。
在方塊320中,在測試系統中執行第一類型之測試流程。對裝載於測試系統中之DUT執行第一類型之測試流程
在方塊330中,一第二類型之測試流程被選擇。該選擇可基於一測試類型觸發基準。該觸發基準可基於一特定目標或臨界值。
在方塊340中,在測試系統中執行一第二類型之測試流程。在不自測試系統移除並置放於另一單獨測試系統中的情況下,在相同測試系統中執行第二類型之測試流程。在實施例中,第二類型之測試流程為功能測試流程。
應瞭解,測試系統對第一類型之測試流程與第二類型之測試流程之間的選擇可為反覆的。在一實施例中,作出是否執行額外或更嚴密第一類型測試之一判定,且測試系統作出要執行更嚴密第一類型測試的一選擇。在一實施例中,符合一初始預審基準或臨界值,且一測試系統開始功能測試。在一範例性實行方式中,該功能測試結果具有指示出關於預審類型問題之顧慮的結果。在一範例性實行方式中,在多個DUT中落在統計常模之外或超出的相似功能測試故障或錯誤,可指示出BERT測試有問題。在一實施例中,係在無需自測試系統移除DUT的情況下作出回到BERT測試的選擇,並執行更嚴密的BERT測試。應瞭解,系統可再次便利地設置以對通過更嚴密BERT測試的DUT持續功能測試。在一實施例中,一測試系統可在預審測試類型測試與功能測試之間來回切換多次。
應可瞭解的是,可選的測試系統及方法可實行於各種測試系統組配或作法中。圖4為根據一實施例之範例性測試系統的方塊圖。其由一大型控制環境室或烘箱71組成,其含有一烘箱架10及加熱及冷卻元件11。烘箱架10容納受測裝置(DUT)於數個裝載板托架31、32、33、34、41、42、43、及44中。環境測試室71具有包圍測試架10的實心壁及一實心門72。加熱及冷卻元件11可具有廣泛的溫度範圍(例如-10至120℃)。測試器或測試頭81含有各種上架之組件,包括系統控制器網路切換器52、系統電力供應組件53、及測試器分層50(測試器分層含有測試器電子元件)。裝載板托架(例如30、31等)連接至測試器分層50(多個裝載板托架可耦接至一單一測試器分層)。亦存在一測試器托架30及受測裝置(例如91、92等)的方塊圖。裝載板托架以人工放置受測裝置。測試器托架(例如30、31等)整體是以人工插入環境室71中,且以人工連接至測試器電子元件(例如50、52、53等)。此程序可能是勞力密集作業且繁瑣(例如,該程序需要打開環境室71之門72,並試圖以人工將托架經由門72插入適當位置中)。在一實施例中,一實行預審測試及功能測試兩者之彈性測試系統不同於習知測試作法,不需要昂貴又耗時地在單獨測試系統之間多次移動DUT。
在一實施例中,一測試系統包括一裝置介面板及控制測試操作之測試器電子元件。測試器電子元件可位於一外殼中,其與該外殼一起稱為基元。裝置介面板具有一允許受測裝置之實體操縱(例如人工操縱、機械操縱等)的受測裝置接取介面。一受測裝置可被獨立地操縱而實體上極少或不干擾或影響另一受測裝置之測試操作。裝置介面板及其等之裝載板可便利地設置以適應不同的裝置形狀因子。在一實施例中,裝載板經組配有受測裝置介面及通用基元介面。在一範例性實行方式中,裝置介面板可控制一受測裝置之周圍環境
圖5為根據一實施例之範例性測試系統500的方塊圖。測試系統500包括一測試基元590(例如,含有用於受測裝置之測試控制硬體及電力供應組件等),及安置於基元590前方且耦接至基元590之一裝置介面板(DIB) 510。在一實施例中,裝置介面板510為一部分外殼,且係組配來與置放於耦接機構或組件550中的受測裝置520耦接。裝載板亦耦接至與基元590且與之電氣介接,以獲得用於測試受測裝置520的電力及高速電氣信號。該裝置介面板可包括氣流通道544,其允許至及自受測裝置環境之氣流。氣流通道544可包括擋板。裝置介面板510部分外殼包括一受測裝置接取介面570,允許輕易地實體接取(例如無障礙、不受阻等)受測裝置。環境控制組件511及514控制並維持受測裝置周圍環境條件(例如溫度、氣流速率等)。環境控制組件可以產生一環境包封,其可防止或減輕外部環境條件對於受測裝置操作的干擾。雖然對測試系統500之接取可比測試系統400容易,但一實行預審測試及功能測試兩者之彈性測試系統不同於習知測試作法,仍可提供不需要昂貴又耗時地在單獨測試系統之間多次移動DUT的優點。
應瞭解,可利用彈性測試系統及方法來達成類似於其他測試作法之結果。在一實施例中,BERT流程係針對測試一通道之傳輸線完整性,其類似其他作法,但係以不同方式執行。在某一層意義上,可將一BERT模式視為對鏈路品質測試的一替代/補充。
在一實施例中,一DUT之一BERT特徵包括一回送特徵,可接收來自測試器之一測試信號、並將該信號作為來自該DUT之一發送信號來傳回至該測試器。在一實施例中,一DUT具有支援BERT之額外能力。在一範例性實行方式中,一DUT可量測所接收之一位元錯誤率、並發送一BERT圖案給一測試器,比起單純的一回送特徵,提供了更好的鏈路品質測試。在一單純BERT回送DUT組配中,很難分離出一位元錯誤來源(例如,一測試器發送至DUT接收鏈路、一DUT發送至測試器接收鏈路等)。然而,於可量測所接收之一位元錯誤率及發送一BERT圖案的DUT,偵測一錯誤來源可更為容易。
因此,本發明之實施例可有利於對一單一測試系統中之受測裝置以便利的多種不同類型之測試流程之高效及有效的測試。在一實施例中,彈性測試系統及方法不需要單獨/專用測試設備來執行預審測試(例如鏈路品質測試、BERT測試等)及功能測試。在一範例性實行方式中,一測試系統不必改變其他測試電子組件(例如,基元、其他裝置介面板等),即可藉由於預審測試與功能測試之間之便利切換,輕易支援多種不同類型之測試。整體測試皆可加快執行,且減少顧客整體成本。在一實施例中,成本降低係關聯於:1)從預篩BERT專用機器裝載與卸載;2)供應/維持專用BERT設備;以及3)提供用於專用BERT設備的工廠地板空間。
詳細說明的一些部分係藉由流程、邏輯方塊、處理、及對一電腦記憶體內的資料位元之操作的其他符號表示來呈現。這些說明及表示通常而言為熟習資料處理技術者使用以將其工作實質有效地傳遞至其他熟習此藝者的手段。流程、邏輯方塊、處理等在此處且通常而言被設想為是造成所欲結果之一自相一致的步驟或指令序列。該等步驟包括具物理量的實體操縱。儘管非必然,但一般來說這些量採取能夠在一電腦系統中予以儲存、傳送、組合、比較及其他操縱之電氣、磁性、光學或量子信號之形式。主要為了通用之原因,已證明將這些信號稱為位元、值、元件、符號、字元、用語、數字或類似者,有時是方便的。
然而,應牢記,所有這些用語及類似用語係關聯於適當物理量,且僅為應用於這些量的方便標籤。除非另外特別指出,否則如以下論述顯然可見,應可瞭解的是,本申請案通篇中,利用諸如「處理」、「運算」、「計算」、「判定」、「顯示」或類似者之用語的論述,係指一電腦系統或類似處理裝置(例如一電子、光學、或量子的運算裝置)之動作及程序,其操縱且轉換表示為物理(例如電子)量的資料。該等用語係指該等處理裝置,其將一電腦系統之組件(例如暫存器、記憶體、其他此類資訊儲存、傳輸或顯示裝置等)內之物理量操縱或轉換成相似地表示為其他組件內之物理量的其他資料之動作及程序。
應可瞭解的是,本發明之實施例可相容於且被實行以多種不同類型之有形記憶體或儲存體(例如,RAM、DRAM、快閃、硬碟機、CD、DVD等)。記憶體或儲存體雖然能被改變或重寫,仍可被視為一非暫時性儲存媒體。就指示出一非暫時性儲存媒體而言,其非意欲限制媒體之特性,且可包括多種儲存媒體(例如,可規劃、可抹除、不可規劃、讀取/寫入、唯讀等),且「非暫時性」電腦可讀媒體包含所有電腦可讀媒體,唯一例外為一暫時性傳播信號。
應可瞭解的是,以下為與新穎作法相關聯的範例性概念或實施例之列表。亦應可瞭解的是,該列表並非詳盡無遺,且未必包括所有可能實行方式。以下概念及實施例可以硬體來實行。在一實施例中,以下方法或程序說明以各種處理組件或單元執行之操作。在一範例性實行方式中,可在一記憶體中儲存與該等方法、程序、操作等相關聯之指令或指導,並且致使一處理器實行該等操作、功能、動作等。
應可瞭解的是,一記憶體儲存管理系統及方法可包括以下範例性概念或實施例。亦應可瞭解的是,列表並非詳盡無遺,且未必包括所有可能實行方式。以下概念及實施例可以硬體、韌體、軟體等來實行。在一實施例中,以下概念包括說明以各種處理組件或單元來執行之操作的方法或程序。在一範例性實行方式中,可在一記憶體中儲存與該等方法、程序、操作等相關聯之指令或指導,並且致使一處理器實行該等操作、功能、動作等。
本發明特定實施例的前述說明為例示及說明之目的而被提出。這些實施例不意欲作到詳盡無遺或限制本發明為被揭露之精確形式,且有鑑於上述教示,明顯有許多修改和變化是可能的。該等實施例經選擇與說明以便最好地解釋本發明之原理及其實際應用,進而使其他熟習此藝者能夠以合適於所思慮之特定用途的各項修改,最佳利用本發明及各種實施例。本發明範疇意欲以隨附之申請專利範圍及其等效內容來定義。除非請求項中明確陳述,否則方法請求項中步驟之列表並不暗示執行該等步驟之任何特定次序。
10:烘箱架,測試架 11:加熱及冷卻元件 30,31,32,33,34,41,42,43,44:裝載板托架,測試器托架 50:測試器分層,測試器電子元件 52:系統控制器網路切換器,測試器電子元件 53:系統電力供應組件,測試器電子元件 71:環境室,烘箱,環境測試室 72:(實心)門 81:測試器,測試頭 100:測試環境,系統 110,111,112,291,292,299,520:受測裝置(DUT) 120:裝載板,測試板 130,200,400,500:測試系統 131:測試加速器 140:使用者(測試)介面 141:CPU 142:記憶體 143:顯示器 210:測試器 220:控制器 231,232,239:預審測試組件 241,242,249:功能測試組件 251,252,259:切換器 271,272,279:收發器 300:方塊圖 310,320,330,340:方塊 510:裝置介面板(DIB) 511,514:環境控制組件 544:氣流通道 550:耦接機構或組件 570:受測裝置接取介面 590:(測試)基元
併入本說明書中且形成本說明書之部分的隨附圖式係為了本發明之原理之範例性例示而被包括,且非意欲用以限制本發明於本文所例示之特定實行方式。除非另有具體指示,否則該等圖式不按比例繪製。
圖1為根據一實施例之範例性測試環境或系統的方塊圖。
圖2為根據一實施例之範例性測試系統的方塊圖。
圖3係根據一實施例之測試方法的方塊圖。
圖4為根據一實施例之範例性測試系統的方塊圖。
圖5為根據一實施例之另一範例性測試系統的方塊圖。
200:測試系統
210:測試器
220:控制器
231,232,239:預審測試組件
241,242,249:功能測試組件
251,252,259:切換器
271,272,279:收發器
291,292,299:受測裝置(DUT)

Claims (20)

  1. 一種測試系統,其包含: 一預審測試組件,其係組配來對一受測裝置(DUT)執行預審測試,包括針對鏈路品質的位元錯誤率測試(BERT),其中該預審測試組件係組配來分析以下兩者: 一測試信號之一單純回送,其係從該預審組件遞送至該DUT,且作為來自該DUT之一發送信號由該預審組件接收,及 自該DUT所接收之一BERT圖案,其中該BERT圖案係由該DUT所產生; 一功能測試組件,其係組配來對該DUT執行功能測試; 一控制器,其係組配來指導針對該DUT在該預審測試與該功能測試間之選擇,其中該控制器係專用於指導針對該DUT之選擇; 一收發器,其係組配來將信號發送至該DUT/自該DUT接收;以及 一切換器,其係組配來選擇性地將該收發器耦接至該預審測試組件及該功能測試組件。
  2. 如請求項1之測試系統,其中該預審測試檢查/驗證通道之完整性。
  3. 如請求項1之測試系統,其中該功能測試包括掃描測試。
  4. 如請求項1之測試系統,其中該控制器係組配來使在單一的該測試系統中能夠有持續的預審測試及功能測試。
  5. 如請求項1之測試系統,其中在預審測試與功能測試間之該選擇係在無需於該測試系統與另一單獨測試系統之插座間實體地移動該DUT下執行。
  6. 如請求項1之測試系統,其中該控制器包括支援BERT的一硬巨集。
  7. 如請求項1之測試系統,其進一步包含一環境控制組件,其係組配來控制該DUT附近之周圍環境條件。
  8. 一種測試方法,其包含: 選擇一第一類型測試流程,其中該第一類型測試為包括一位元錯誤率測試(BERT)的一鏈路品質測試; 對該測試系統中之受測裝置執行該第一類型測試流程,包括分析自該等受測裝置所接收之一信號中的位元錯誤率, 選擇一第二類型測試,其中該第二類型測試為一功能測試;以及 對在相同測試系統中之該等受測裝置執行該第二類型測試流程,其包括:將測試圖案遞送至該等受測裝置,及分析自該等受測裝置返回之邏輯位元序列之信號,其中該等受測裝置在以下各別流程始終保持耦接至該測試系統:選擇一第一類型測試流程、該執行該第一類型測試流程、該選擇一第二類型測試、及該執行該第二類型測試流程。
  9. 如請求項8之測試方法,其中該選擇該第一類型測試流程、該執行該第一類型測試流程、該選擇該第二類型測試、及該執行該第二類型測試流程為自動的。
  10. 如請求項8之測試方法,其中該選擇該第一類型測試流程及該選擇該第二類型測試流程,係基於一各別測試類型選擇觸發基準。
  11. 如請求項8之測試方法,其中該選擇一第一類型測試流程、該執行該第一類型測試流程、該選擇一第二類型測試、及該執行該第二類型測試流程係反覆執行。
  12. 如請求項8之測試方法,其中: 該選擇一第一類型測試流程及該執行該第一類型測試流程係被初始執行, 若結果指示出該第一類型測試為可接受,則該選擇一第一類型測試流程及該執行該第一類型測試流程被施行, 若該第二類型測試指示出該第一類型測試之結果有一問題,則施行一額外版本的該選擇一第一類型測試流程及該執行該第一類型測試流程;以及 若該額外版本的該執行該第一類型測試流程為可接受,則施行一額外版本的該選擇一第二類型測試流程及該執行該第二類型測試流程。
  13. 如請求項8之測試方法,其中該額外版本的該第一類型測試流程係比初始版本的該第一類型測試流程更嚴密。
  14. 如請求項8之測試方法,其中該功能測試包括利用自動測試圖案產生(ATPG)序列之掃描測試流程。
  15. 一種測試系統,其包含: 一測試器,其係組配來指導一受測裝置之測試,其中該測試器對該受測裝置選擇性地執行位元錯誤率測試(BERT)及功能測試;以及 一裝載板,其通訊式耦接至該測試器,其中該裝載板係組配來與該受測裝置通訊式耦接及解耦,且其中在對該受測裝置執行該BERT及該功能測試之期間及之間,該受測裝置維持耦接至該裝載板。
  16. 如請求項15之測試系統,其中對該受測裝置執行該BERT與該功能測試之間的選擇為自動的。
  17. 如請求項15之測試系統,其中該測試器包括一切換器,其係組配來選擇性地將一收發器耦接至一BERT組件及一功能測試組件,其中該收發器係組配來與該受測裝置通訊式耦接及解耦。
  18. 如請求項15之測試系統,其中該位元錯誤率測試之結果被利用來分析通道完整性。
  19. 如請求項15之測試系統,其中位元錯誤率測試之參數包括發送/接收頻率及位元圖案。
  20. 如請求項15之測試系統,其中該測試器包括一現場可規劃閘陣列(FPGA)。
TW110104534A 2020-08-18 2021-02-05 彈性測試系統和方法 TWI815082B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/996,756 US11334459B2 (en) 2020-08-18 2020-08-18 Flexible test systems and methods
US16/996,756 2020-08-18

Publications (2)

Publication Number Publication Date
TW202227841A true TW202227841A (zh) 2022-07-16
TWI815082B TWI815082B (zh) 2023-09-11

Family

ID=80270726

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110104534A TWI815082B (zh) 2020-08-18 2021-02-05 彈性測試系統和方法

Country Status (5)

Country Link
US (1) US11334459B2 (zh)
JP (1) JP7348236B2 (zh)
KR (1) KR102613770B1 (zh)
CN (1) CN114076864B (zh)
TW (1) TWI815082B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11867720B2 (en) * 2020-11-16 2024-01-09 Advantest Corporation Test system configuration adapter systems and methods
WO2022111804A1 (en) * 2020-11-25 2022-06-02 Advantest Corporation An automated test equipment comprising a device under test loopback and an automated test system with an automated test equipment comprising a device under test loopback
US11874318B2 (en) * 2021-08-27 2024-01-16 Hamilton Sundstrand Corporation Online health monitoring and fault detection for high voltage DC distribution networks
DE102022104032B4 (de) * 2022-02-21 2023-10-19 BitifEye Digital Test Solutions GmbH Verfahren, Computerprogrammprodukt, Testsignal und Testvorrichtung zum Testen einer datenübertragenden Anordnung mit einem Sender, Kanal und Empfänger
JP2024033502A (ja) * 2022-08-30 2024-03-13 エスペック株式会社 環境形成装置
CN117639930B (zh) * 2023-12-07 2024-05-14 中捷通信有限公司 基于标准模块化组件调用的光纤收发器测试方法、装置、电子设备及计算机可读存储介质

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7363557B2 (en) * 2002-04-12 2008-04-22 Broadcom Corporation System for at-speed automated testing of high serial pin count multiple gigabit per second devices
EP1353189B1 (en) * 2002-04-12 2006-06-14 Broadcom Corporation Systems and methods utilized for automated at-speed testing of high serial pin count multiple gigabit per second devices
US7174490B2 (en) * 2002-04-12 2007-02-06 Broadcom Corporation Test system rider utilized for automated at-speed testing of high serial pin count multiple gigabit per second devices
US7278079B2 (en) * 2002-04-12 2007-10-02 Broadcom Corporation Test head utilized in a test system to perform automated at-speed testing of multiple gigabit per second high serial pin count devices
US7308608B1 (en) * 2002-05-01 2007-12-11 Cypress Semiconductor Corporation Reconfigurable testing system and method
JP2004260677A (ja) * 2003-02-27 2004-09-16 Renesas Technology Corp 通信装置
EP1464970A1 (en) * 2003-04-04 2004-10-06 Agilent Technologies Inc Loop-back testing with delay elements
US20050265717A1 (en) * 2004-05-28 2005-12-01 Yu Zhou Opto-electronic device testing apparatus and method
US7313496B2 (en) * 2005-02-11 2007-12-25 Advantest Corporation Test apparatus and test method for testing a device under test
US8442788B2 (en) 2006-02-27 2013-05-14 Advantest Corporation Measuring device, test device, electronic device, measuring method, program, and recording medium
US7620858B2 (en) * 2006-07-06 2009-11-17 Advantest Corporation Fabric-based high speed serial crossbar switch for ATE
JP5006121B2 (ja) * 2007-06-27 2012-08-22 ルネサスエレクトロニクス株式会社 論理検証装置、論理検証方法
DE102007033127A1 (de) * 2007-07-16 2009-01-29 Qimonda Ag Testvorrichtung für Halbleiterbausteine
JP2009300126A (ja) * 2008-06-11 2009-12-24 Fujitsu Microelectronics Ltd 被試験装置の試験方法
US8726112B2 (en) * 2008-07-18 2014-05-13 Mentor Graphics Corporation Scan test application through high-speed serial input/outputs
US8347153B2 (en) * 2008-10-10 2013-01-01 Teledyne Lecroy, Inc. Protocol aware error ratio tester
JP5016663B2 (ja) * 2009-12-28 2012-09-05 アンリツ株式会社 誤り率測定装置及び方法
US8718967B2 (en) * 2010-05-28 2014-05-06 Advantest Corporation Flexible storage interface tester with variable parallelism and firmware upgradeability
CN102811454B (zh) * 2011-05-30 2015-08-26 比亚迪股份有限公司 一种移动终端灵敏度的测试方法、装置及系统
WO2013060361A1 (en) * 2011-10-25 2013-05-02 Advantest (Singapore) Pte. Ltd. Automatic test equipment
WO2013083839A1 (en) 2011-12-09 2013-06-13 Presto Engineering Europe Method for self-testing of a pulsed transceiver device having a unique emitting/receiving terminal
US9411701B2 (en) * 2013-03-13 2016-08-09 Xilinx, Inc. Analog block and test blocks for testing thereof
US9310427B2 (en) * 2013-07-24 2016-04-12 Advantest Corporation High speed tester communication interface between test slice and trays
CN103487705B (zh) * 2013-10-12 2016-03-23 江苏思源赫兹互感器有限公司 一种c型铁芯电压互感器励磁特性质量控制方法
US9594117B2 (en) * 2013-11-22 2017-03-14 The United States Of America As Represented By The Secretary Of The Navy Compact electronics test system having user programmable device interfaces and on-board functions adapted for use in proximity to a radiation field
JP2015169524A (ja) * 2014-03-06 2015-09-28 株式会社アドバンテスト 試験装置、キャリブレーションデバイス、キャリブレーション方法、および試験方法
US10673723B2 (en) * 2017-01-13 2020-06-02 A.T.E. Solutions, Inc. Systems and methods for dynamically reconfiguring automatic test equipment
US10241146B2 (en) * 2017-05-01 2019-03-26 Advantest Corporation Test system and method
CN107302477A (zh) 2017-08-09 2017-10-27 武汉微创光电股份有限公司 一种以太网交换机接口测试方法
CN110597531B (zh) * 2019-08-05 2022-11-08 平安科技(深圳)有限公司 分布式的模块升级方法、装置及存储介质

Also Published As

Publication number Publication date
KR102613770B1 (ko) 2023-12-13
TWI815082B (zh) 2023-09-11
JP7348236B2 (ja) 2023-09-20
CN114076864B (zh) 2024-01-12
US11334459B2 (en) 2022-05-17
CN114076864A (zh) 2022-02-22
US20220058097A1 (en) 2022-02-24
JP2022034518A (ja) 2022-03-03
KR20220022437A (ko) 2022-02-25

Similar Documents

Publication Publication Date Title
TW202227841A (zh) 彈性測試系統和方法
CN109346119B (zh) 一种半导体存储器老化测试核心板
US20240103037A1 (en) Test system configuration adapter systems and methods
KR102043487B1 (ko) 독립적으로 다수의 dut를 시험하기 위한 다수의 fpga 기반 하드웨어 가속기 블록을 갖는 시험 아키텍처
US5701309A (en) Automated test equipment digital tester expansion apparatus
CA2468860C (en) Method and apparatus for embedded built-in self-test (bist) of electronic circuits and systems
US8127187B2 (en) Method and apparatus of ATE IC scan test using FPGA-based system
GB2312984A (en) System for testing hard disk drives
US7825650B2 (en) Automated loader for removing and inserting removable devices to improve load time for automated test equipment
US7423443B2 (en) Method of performing parallel test on semiconductor devices by dividing voltage supply unit
WO2020040870A9 (en) Carrier-based test system
JP2020507764A (ja) プリント基板のための機能検査器、関連するシステム及び方法
US10162006B2 (en) Boundary scan testing a storage device via system management bus interface
US11137910B2 (en) Fast address to sector number/offset translation to support odd sector size testing
TWI785539B (zh) 測試器系統、測試器系統診斷方法及測試系統分析方法
US20070096758A1 (en) Method and apparatus for eliminating automated testing equipment index time
US20210302469A1 (en) Universal Test Interface Systems and Methods
US6990619B1 (en) System and method for automatically retargeting test vectors between different tester types
US20170370988A1 (en) Burn-in testing of individually personalized semiconductor device configuration
US20020087932A1 (en) Method of determining non-accessible device I/O pin speed using on chip LFSR and MISR as data source and results analyzer respectively
CN113468002B (zh) 多名称空间测试系统和方法
US11237202B2 (en) Non-standard sector size system support for SSD testing
US7821254B2 (en) Method and apparatus for improving load time for automated test equipment
Spinner et al. Parallel Mixed Signal Testing as an Embedded Instrument
CN115078971A (zh) 集成电路测试设备及其测试方法