TW202126845A - 半導體製程工具中用於靜電消散的超薄正形塗層 - Google Patents

半導體製程工具中用於靜電消散的超薄正形塗層 Download PDF

Info

Publication number
TW202126845A
TW202126845A TW109133277A TW109133277A TW202126845A TW 202126845 A TW202126845 A TW 202126845A TW 109133277 A TW109133277 A TW 109133277A TW 109133277 A TW109133277 A TW 109133277A TW 202126845 A TW202126845 A TW 202126845A
Authority
TW
Taiwan
Prior art keywords
coating
thickness
end effector
sheet resistance
containing layer
Prior art date
Application number
TW109133277A
Other languages
English (en)
Inventor
加雅崔 納圖
葛堤卡 班傑
皮耶納 葛拉迪亞
達桑 薩卡雷
大衛 芬威克
小明 賀
桑尼 塞帕拉
語南 孫
拉杰庫瑪 薩努
傑佛利 哈德俊
卡瑞普賽彌 慕蘇坎齊
艾朗 達亞蘭
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202126845A publication Critical patent/TW202126845A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32458Vessel
    • H01J37/32477Vessel characterised by the means for protecting vessels or internal parts, e.g. coatings
    • H01J37/32495Means for protecting the vessel against plasma
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K9/00Screening of apparatus or components against electric or magnetic fields
    • H05K9/0064Earth or grounding circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05FSTATIC ELECTRICITY; NATURALLY-OCCURRING ELECTRICITY
    • H05F1/00Preventing the formation of electrostatic charges
    • H05F1/02Preventing the formation of electrostatic charges by surface treatment
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B25HAND TOOLS; PORTABLE POWER-DRIVEN TOOLS; MANIPULATORS
    • B25JMANIPULATORS; CHAMBERS PROVIDED WITH MANIPULATION DEVICES
    • B25J18/00Arms
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B25HAND TOOLS; PORTABLE POWER-DRIVEN TOOLS; MANIPULATORS
    • B25JMANIPULATORS; CHAMBERS PROVIDED WITH MANIPULATION DEVICES
    • B25J19/00Accessories fitted to manipulators, e.g. for monitoring, for viewing; Safety devices combined with or specially adapted for use in connection with manipulators
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/06Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of metallic material
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45527Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/02Details
    • H01J37/20Means for supporting or positioning the objects or the material; Means for adjusting diaphragms or lenses associated with the support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32458Vessel
    • H01J37/32477Vessel characterised by the means for protecting vessels or internal parts, e.g. coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/677Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations
    • H01L21/67739Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations into and out of processing chamber
    • H01L21/67742Mechanical parts of transfer devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68707Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a robot blade, or gripped by a gripper for conveyance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68757Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a coating or a hardness or a material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05FSTATIC ELECTRICITY; NATURALLY-OCCURRING ELECTRICITY
    • H05F1/00Preventing the formation of electrostatic charges
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/332Coating
    • H01J2237/3321CVD [Chemical Vapor Deposition]

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Analytical Chemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Plasma & Fusion (AREA)
  • Robotics (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Vapour Deposition (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Other Surface Treatments For Metallic Materials (AREA)
  • Physical Vapour Deposition (AREA)

Abstract

在一些實施例中揭露了一種用超薄電氣耗散材料塗覆以提供從塗層到接地的耗散路徑的腔室元件(例如末端執行器主體)。該塗層可以經由化學前驅物沉積來沉積以用高成本效益的方式提供均勻、保形、且不含孔隙的塗層。在該腔室元件包括末端執行器主體的一個實施例中,該末端執行器主體可以更包括可替換接觸墊以供支撐基片,且接觸墊頭的接觸表面也可以用電氣耗散材料塗覆。

Description

用於半導體工序工具中的靜電耗散的超薄保形塗層
本揭示內容的實施例大致與塗覆的半導體工序工具(例如用於在處理系統中傳輸物體的裝置)、電氣耗散的塗層、及用於沉積此類塗層的方法相關。在某些實施例中,本揭示內容與用電氣耗散材料塗覆的機器手臂的末端執行器相關。
在電子器件製造中,可以藉由機器手圍繞製造設施且在製造設備工具內移動基片(例如含矽晶圓、含矽板)。機器手可以包括機器手臂,該等機器手臂具有耦接到該等機器手臂的一或更多個末端執行器,該一或更多個末端執行器可以在此類運輸期間接觸及支撐基片。末端執行器包括其上的接觸墊,該等接觸墊提供升高的接觸表面,基片被支撐在該等接觸表面上。
在某些實施例中,本揭示內容可以涉及一種塗覆的腔室元件,其包括腔室元件及沉積於該腔室元件的表面上的塗層。在某些實施例中,該塗層可以包括電氣耗散材料。該電氣耗散材料可以提供從該塗層到接地的耗散路徑。該塗層可以是均勻、保形、且不含孔隙的。該塗層可以具有範圍從約10 nm到約900 nm的厚度,及範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的表面/薄片電阻。
在某些實施例中,本揭示內容可以涉及一種方法,其包括以下步驟:使用原子層沉積(ALD)工序、化學氣相沉積(CVD)工序、電漿增強原子層沉積(PEALD)工序、金屬有機化學氣相沉積(MOCVD)、或分子束外延(MBE)工序,來將塗層沉積到腔室元件的表面上。該塗層可以包括電氣耗散材料。該電氣耗散材料可以提供從該塗層到接地的耗散路徑。該塗層可以是均勻、保形、且不含孔隙的,具有範圍從約10 nm到約900 nm的厚度,及範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的表面/薄片電阻。
在某些實施例中,本揭示內容可以涉及一種電氣耗散塗層,其包括電氣耗散材料。該塗層可以是均勻、保形、且不含孔隙的,具有範圍從約10 nm到約900 nm的厚度,及範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的表面/薄片電阻。
在某些實施例中,本揭示內容可以涉及一種用於機器手臂的末端執行器。該末端執行器可以包括末端執行器主體及沉積於該末端執行器主體的表面上的塗層。該塗層可以包括電氣耗散材料。該電氣耗散材料可以提供從該塗層到接地的耗散路徑。該塗層可以是均勻、保形、且不含孔隙的。該塗層可以具有範圍從約10 nm到約900 nm的厚度。該塗層可以具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的表面/薄片電阻。
在某些實施例中,本揭示內容可以涉及一種方法。該方法可以包括以下步驟:使用原子層沉積(ALD)工序、化學氣相沉積(CVD)工序、電漿增強原子層沉積(PEALD)工序、金屬有機化學氣相沉積(MOCVD)、或分子束外延(MBE)工序,來將塗層沉積到機器手臂的末端執行器的表面上。該塗層可以包括電氣耗散材料。該電氣耗散材料可以提供從該塗層到接地的耗散路徑。該塗層可以是均勻、保形、且不含孔隙的。該塗層可以具有範圍從約10 nm到約900 nm的厚度。該塗層可以具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的表面/薄片電阻。
在某些實施例中,本揭示內容可以涉及一種基片處理系統。該基片處理系統可以包括腔室、設置在該腔室中的機器手、及連接到該機器手的機器手臂。該機器手臂可以包括末端執行器主體、可替換的接觸墊、及塗層。可以將該可替換的接觸墊設置在該末端執行器主體上。該可替換的接觸墊可以包括具有配置為接觸基片的接觸表面的接觸墊頭,及軸桿,該軸桿耦接到該接觸墊頭且被接收在形成於該末端執行器的主體中且延伸到凹部中的孔中。可以將該塗層沉積於該末端執行器主體的表面上及該接觸墊頭的該接觸表面上。該塗層可以包括電氣耗散材料。該電氣耗散材料可以提供從該塗層到接地的耗散路徑。該塗層可以是均勻且保形的。
在電子器件製造工序中,通常經由使用一或更多個機器手,將配置為生產電子元件(例如電子晶片或其電子子元件)的基片(例如矽晶圓、含矽板等等)移動通過多個製造步驟。機器手包括在此類移動期間支撐基片的末端執行器。非常快速地移動基片可以增加生產量及減少生產的電子元件的製造成本。
然而,在運輸基片時快速移動機器手也可能產生帶電顆粒,該等帶電顆粒可能聚集在表面上且轉而導致基片缺陷。可以藉由用電氣耗散塗層塗覆傾向帶電的表面(例如機器手臂的末端執行器)來最小化此類基片缺陷。電氣耗散塗層可以協助從表面釋放電荷,從而允許顆粒擺脫凡德瓦爾力且重新分佈。電氣耗散塗層可以能夠支援靜電放電及避免帶電的腔室元件表面(例如帶電的末端執行器主體)及/或其上的晶圓與其他系統元件之間的發弧及其他突發導電事件。
本揭示內容包含各種實施例,其與電氣耗散塗層、用於沉積此類電氣耗散塗層的方法、用電氣耗散塗層塗覆的腔室元件、用電氣耗散塗層塗覆的末端執行器主體、及利用用此類電氣耗散塗層塗覆的元件(例如腔室元件及/或基片運輸元件(例如末端執行器))的基片處理系統相關。在一些實施例中,電氣耗散塗層也是抗電漿塗層。
本文中所述的塗覆工序可以是有利且高成本效益的,因為它們可以利用更容易可取得、面臨較小的製造及良率問題、具有較短的提前期等等的裸腔室元件(例如末端執行器主體)。並且,可以同時塗覆(例如藉由將末端執行器主體安插到ALD、CVD、PEALD、MOCVD、或MBE沉積腔室中來同時塗覆)複數個腔室元件(例如複數個末端執行器主體)。與藉由其他工序(例如本體陶瓷摻雜工序及基於漿體的塗覆工序)製造的腔室元件相比,生成的塗層也可以更均勻、更保形、具有更低的孔隙率、更堅固、維持其完整性更久(即使處於諸如真空、熱衝擊、熱循環等等的極端條件下也是如此)、且具有更窄的表面/薄片電阻率分佈。
在一個示例性的實施例中,本揭示內容可以涉及一種用於運輸基片且用具有某些性質的塗層塗覆的元件。在一個實施例中,用於運輸基片的該元件可以是機器手臂的末端執行器。該塗層可以具有耗散性質,且可以包括電氣耗散材料以提供從該塗層到接地的電氣耗散路徑。該塗層可以是均勻、保形、且不含孔隙的。該塗層可以具有範圍從約10 nm到約900 nm(例如約20 nm到約500 nm)的厚度。該塗層可以具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的表面/薄片電阻。
用於運輸基片的該元件的主體可以包括絕緣體或導體,例如但不限於陶瓷、導電材料(例如金屬)、聚合物、石英等等。在一個實施例中,用於運輸基片的該元件的主體可以包括適於高溫工序的材料,例如石英。石英由於其透明度可以適於高溫工序,該透明度容許輻射穿過石英,同時對所運輸的基片的熱影響最小。沉積於該元件上的該塗層可以保持下伏元件的構造材料的性質中的一些。例如,該塗層可以保持下伏石英元件的透明度以維持對基片的熱影響最小。在某些實施例中,沉積於該元件上的該塗層可以具有與下伏元件的構造材料的性質無關的某些性質。例如,該塗層的電阻率性能可以與下伏的元件無關。
該塗層可以是雙層堆疊或複數個交錯層的堆疊。該塗層可以包括各種材料,且可以除了其他因素以外基於最終塗層的目標性質(例如電氣耗散性質、透明度、導熱率、腐蝕抗性、硬度、熱衝擊抗性、熱循環抗性、真空抗性、刮痕黏著力、磨損率、純度、粗糙度、保形性等等)來選定。在某些實施例中,該塗層可以包括第一含材料層與第二含材料層的交錯層的堆疊。每個第一含材料層的厚度與每個第二含材料層的厚度的厚度比率的範圍可以從約50:1到約1:50。在一個實施例中,雙層堆疊或交錯層堆疊可以包括氧化鋁及氧化鈦中的一或更多者。每個氧化鋁層的厚度與每個氧化鈦層的厚度的厚度比率的範圍可以從約10:1到約1:10。
在某些實施例中,用於運輸基片且被塗覆的該元件可以是末端執行器。末端執行器主體可以包括其上的可替換的接觸墊以供減少及/或消除基片在運輸期間從末端執行器的表面滑落。在一個實施例中,可以使用本文中所述的塗覆方法中的任一者用本文中所述的塗層中的任一者塗覆可替換的接觸墊以及末端執行器。替代性地或附加性地,可替換的接觸墊可以由電氣耗散材料組成。
本文中所述的塗層可以經由原子層沉積(ALD)工序、經由化學氣相沉積(CVD)工序、經由電漿增強原子層沉積(PEALD)工序、經由金屬有機化學氣相沉積(MOCVD)工序、經由分子束外延(MBE)工序、及其他類似的化學前驅物沉積工序來沉積。包括多於一個層及/或多於一種金屬的塗層可以通過順序沉積、通過共沉積、或通過對前驅物的共配量來沉積。
在此揭示內容中,ALD(及可選的CVD、PEALD、MOCVD、及/或MBE)可以是合適的沉積方法,因為它們能夠均勻地及保形地塗覆具有複雜的三維特徵、孔洞、大的縱橫比等等的元件。此外,利用該等塗覆工序,還可以將還未塗覆的複數個裸元件(例如末端執行器)(例如還未用氧化鈦摻雜的裸塊狀氧化鋁)安置在沉積腔室中且同時塗覆。除了其他因素以外,較便宜的起始材料、塗覆複數個腔室元件的能力、及最佳化塗覆工序的彈性及能力提供了成本效益更高的工序且最終提供了更平價的塗覆的元件。
如本文中所使用的,單數形式「一個」及「該」包括了複數的指涉對象,除非上下文另有清楚指示。因此,例如,對「一晶圓」的指稱包括單個晶圓以及二或更多個晶圓的混合物;而對「金屬」的指稱包括單種金屬以及二或更多種金屬的混合物等等。
如本文中所使用的,與測量量結合的用語「約」指的是該測量量的常態變化,其是本領域中的一般技術人員在進行測量及行使與測量目標及測量設備的精確度相稱的注意水平時所預期的。在某些實施例中,用語「約」包括所記載數字的±10%,使得「約10」會包括從9到11。
本文中值的範圍的敘述僅旨在用作個別指稱落在該範圍之內的每個單獨的值的速記法,除非在本文中另有指示,且每個單獨的值均被併入到本說明書中,好像該值被個別記載在本文中一樣。除非在本文中另有指示或明顯抵觸上下文,否則本文中所述的所有方法都可以用任何合適的順序執行。本文中所提供的任何及所有示例、或示例性語言(例如「例如」)的使用僅旨在說明某些材料及方法且不對範圍構成限制。本說明書中的所有語言都不應被解釋為將任何未主張的構件指示為對於所揭露的材料及方法的實行來說是必要的。
如本文中所使用的,用語「對電漿有抗性」意味著對一或更多種電漿有抗性以及對與該一或更多種電漿相關聯的化學物質及自由基有抗性。
在本文中參照用電氣耗散塗層塗覆的末端執行器來論述某些實施例。然而,應了解,本文中的實施例中所描述的電氣耗散塗層也可以用來塗覆處理腔室、傳輸腔室、工廠接口腔室、裝載鎖氣室、裝載端口、縫閥等等的其他元件。因此,本文中所述的電氣耗散塗層可以塗覆電子器件處理工具或系統的任何元件。此類元件的一些示例包括基片支撐組件、靜電卡盤、氣體遞送板、蓋體、噴嘴、襯墊、環(例如工序套件環或單個環)、基部、淋噴頭、氣體線路、襯墊套件、屏蔽物、電漿屏(plasma screen)、流量均衡器、冷卻基部、腔室視口、腔室蓋等等。
圖1描繪可以用本文中所述的電氣耗散塗層塗覆的腔室元件的第一示例實施例。在圖1中,示例性腔室元件是末端執行器100,該末端執行器被配置為支撐基片101(其一部分用虛線示出)。末端執行器100可以由末端執行器主體102構成,該末端執行器主體具有頂面102T(圖2)及底面102B。頂面102T可以包括包含三個點表面的平面,該等點表面凸起於末端執行器主體102的下伏的平坦表面102PS上方。可以將末端執行器主體102配置為在內側端104I處與機器手元件(例如機器手臂(例如機器手腕653,參照圖6))耦接或互連。耦接可以藉由通過孔腔105接收的緊固件(未示出)來進行,因此將末端執行器100耦接到機器手臂(例如手腕653)。可以直接對手腕構件653或通過中間元件(例如安裝板654(圖6))來進行耦接,以在末端執行器100由陶瓷或玻璃材料製成時減少其破裂。
末端執行器主體102的外側端104O可以包括第一分叉107A及第二分叉107B,可以將該等分叉中的每一者配置為接收接觸墊108及將該接觸墊支撐在其上。在一些實施例中,接觸墊108由電氣耗散材料組成或用電氣耗散材料塗覆。外側端104O上的接觸墊108及內側端104I附近的第三接觸墊108可以提供穩定的三點接觸,其將基片101支撐在其上(圖1及2中僅示出基片101的一部分)。可以將基片101支撐在末端執行器100的介於內側擱架109I(其可以是半徑大約與基片101相同的弓形階梯)與外側擱架109O之間的接觸墊108上。相應的內側擱架109I與外側擱架109O之間的間隔可以比基片101稍大(例如數mm),例如其中尺度111可以是比300 mm的直徑或450 mm的直徑或基片101的其他尺度稍大的直徑。可以使用所示的配置以外的末端執行器主體102的其他配置。在實施例中,末端執行器102及/或接觸墊108可以用電氣耗散塗層塗覆。
圖2是示例性末端執行器主體102的側視圖,其描繪底面102B、頂面102T、內側擱架109I、外側擱架109O、及沉積於頂面102T上的塗層200。末端執行器主體102及塗層200的尺度可以是不按比例的,且僅出於說明的目的描繪於圖2中。接觸墊108未描繪在圖2中。雖然在本文中將塗層200描述為沉積於末端執行器主體102的頂面(102T)上,但即使在本文中未明確記載,也可以將塗層200沉積於其他腔室元件的頂面上。可以用電氣耗散塗層200塗覆的示例性腔室元件可以包括傳輸腔室、工廠接口腔室、裝載鎖氣室、裝載端口、縫閥等等。
末端執行器主體102可以由剛性材料製造。在一些實施例中,末端執行器主體102可以由穩定、輕便的材料製成,該材料減少末端執行器在包括壓力及溫度的不同腔室處理條件下的偏差。末端執行器主體102的合適、非限制性的材料包括絕緣材料或導電材料,例如但不限於聚合物、玻璃、石英、陶瓷、導電材料(例如金屬材料)。
例如,可以使用諸如塊狀氧化鋁的陶瓷。在一些實施例中,合適的陶瓷可以是半導電的,以促進可能累積在基片上的任何靜電電荷的放電。其他的半導電陶瓷材料包括例如氧化鋁-SiC複合物、SiC、氮化矽、氮化硼、及硼。在某些實施例中,本文中所揭露的塗層200對塗覆的末端執行器主體(或任何塗覆的腔室元件)的半導電性質有貢獻。半導電性質可以避免高電導,高電導可能導致在塗覆的腔室元件(例如末端執行器)與其他系統元件之間發弧。也可以經由如下文進一步詳細描述的塗層200實現該等半導電性質。
可選地,末端執行器主體102可以包括導電材料,例如金屬。例如,示例性的合適導電材料可以包括但不限於不銹鋼、鋁、鎳、銅、鉻、鈷、鉬、釕、鎢、或鉑。也可以使用其他合適的金屬或合金(例如鋁合金Al6061)。導電的末端執行器主體(或另一個導電腔室元件)也可以用塗層200塗覆以產生具有電氣耗散特性的塗覆的末端執行器主體(或另一個塗覆的腔室元件),且可以能夠支援靜電放電及避免末端執行器(或其他腔室元件)及/或其上的晶圓及/或其他系統元件之間的發弧及突發導電事件。
本文中的用語「半導電」旨在包括展現半導電電氣性質的特定元件的主體材料以及導電或不導電的主體材料,該導電或不導電的主體材料例如藉由設置在該導電或不導電的主體材料上或設置通過該導電或不導電的主體材料的半導電材料塗層或其他半導電的電路徑(例如佈線、層、帶、線、或其他電氣通道)而呈半導電。類似地,本文中的用語「導電」旨在包括導電的主體材料或半導電或不導電的材料,該半導電或不導電的材料藉由形成通過該半導電或不導電的材料或形成在該半導電或不導電的材料上的導電塗層或導電的電路徑而呈導電。
在一些實施例中,可以在150℃到650℃之間的溫度下使用末端執行器100。在高溫熱工序中,在末端執行器與緊鄰的晶圓之間可能存在大量的導熱。與從氧化鋁末端執行器到晶圓的導熱相關聯的熱衝擊可能會破壞晶圓。相比之下,使用透明的末端執行器(例如包括石英的末端執行器)不會傳遞此類劇烈的熱衝擊。用石英末端執行器觀察到的減輕的熱衝擊認為是由於石英不像陶瓷(例如氧化鋁)那麼導熱及由於石英是透明的而引起的,石英透明會允許輻射穿過石英(與諸如氧化鋁的不透明陶瓷材料相比)。
在某些實施例中,因為石英產生最小的熱影(換言之,石英對晶圓具有最小的熱影響),所以石英可以用作用來運輸高溫熱工序的基片的末端執行器的構造材料。類似地,石英可以用作會受益於其最小熱影響的其他腔室元件的構造材料。在此類實施例中,塗層可以透明,以維持石英末端執行器或任何其他石英腔室元件的有利性質。
在某些態樣,使塗層維持與下伏元件的構造材料的彼等性質類似的性質(例如透明度)可能是有利的。在其他態樣,使塗層的某些性質(例如電阻率性能)與下伏元件的構造材料的彼等性質無關可能是有利的。
機器手在運輸基片時的快速移動可能產生顆粒。認為使顆粒聚集在帶電表面上(例如耦接到機器手的手臂的末端執行器主體的帶電表面上)的靜電荷及親和力是造成基片上的缺陷的原因中的一者。據信,藉由用電氣耗散材料(例如塗層200)塗覆末端執行器主體(或展現類似現象的另一個腔室元件)的表面,可以從末端執行器主體(或另一個腔室元件)的表面釋放電荷。這會允許顆粒擺脫凡德瓦爾力(van der vaals force)及重新分佈。換言之,電氣耗散材料可以提供從塗層到接地的耗散路徑。認為耗散電荷的能力會改善基片上的顆粒性能及缺陷性能。此外,塗層200及/或墊108可以在支撐的晶圓與接地之間提供電氣耗散路徑。若由末端執行器102所支撐的晶圓具有任何殘餘的電荷,則該電荷可以經由通過墊108及/或塗層200的路徑而放電。
塗覆的末端執行器主體(及其他塗覆的腔室元件)可以用電氣耗散材料摻雜物製造以實現上述的耗散特性。然而,由於各種因素(例如有限的供應、製造及良率問題、長的提前期(lead time)等等),經由主體摻雜或基於漿體的塗覆來製造摻雜的元件可能是昂貴的。進一步地,摻雜的元件可能導致跨塗覆的表面具有寬範圍的表面/薄片電阻率分佈的脆性塗層。本揭示內容藉由以下步驟實現上述耗散特性:經由原子層沉積(ALD)工序、經由化學氣相沉積(CVD)工序、經由電漿增強原子層沉積(PEALD)工序、經由金屬有機化學氣相沉積(MOCVD)工序、或經由分子束外延(MBE)工序(關於圖4及5更詳細描述了該等工序中的一些),在末端執行器主體(或另一個腔室元件)的頂面上沉積塗層200。因為裸腔室元件(例如裸末端執行器主體)更容易取得、面臨較小的製造及良率問題、具有較短的提前期等等,所以該等工序可以是有利且高成本效益的。並且,可以同時塗覆(例如藉由將複數個末端執行器主體安插到ALD、CVD、PEALD、MOCVD、或MBE沉積腔室中來同時塗覆)複數個腔室元件(例如複數個末端執行器主體)。與摻雜的腔室元件(例如末端執行器)或藉由基於漿體的塗覆工序來塗覆的腔室元件(例如末端執行器)相比,生成的塗層也可以更均勻、更保形、具有更低的孔隙率、更堅固、維持其完整性更久、且跨塗覆的表面具有較窄的表面/薄片電阻率分佈。
塗層200可以包括電氣耗散材料。在某些實施例中,塗層200也可以包括抗腐蝕材料,其可以是抗電漿腐蝕及/或侵蝕的材料。
在一些實施例中,塗層200可以是多層塗層,其中多層塗層中的層中的至少一者是包括上述電氣耗散材料中的一者的電氣耗散層,且其中多層塗層中的至少一個其他層是包括抗電漿材料的抗電漿層。
在一些實施例中,塗層200是多層塗層,且多層塗層中的至少一個層可以包括以下項目中的至少一者:氧化鋁、氧化釔、氧化鋯、Y3 Al5 O12 、Y2 O3 -ZrO2 的固溶體、包括Y4 Al2 O9 以及Y2 O3 -ZrO2 的固溶體的化合物、HfO2 、HfAlOx 、HfZrOx 、HfYOx 、Hf摻雜的Y2 O3 、氧化鋅、氧化鉭、氧化鈦,氧化鉺、氧化釓、氧化鑭、氧化鐠、氧化釹、氧化鉕、氧化釤、氧化銪、氧化鋱、氧化鏑、氧化鈥、氧化銩、氧化鐿、或氧化鎦。
在一些實施例中,塗層200是多層塗層,且多層塗層中的至少一個層可以包括以下項目:基於Y2 O3 及Y2 O3 的陶瓷、Y3 Al5 O12 (YAG)、Al2 O3 (氧化鋁)、Y4 Al2 O9 (YAM)、YF3 、SiC(碳化矽)、ErAlO3 、GdAlO3 、NdAlO3 、YAlO3 、Si3 N4 (氮化矽)、AlN(氮化鋁)、TiO2 (氧化鈦)、ZrO2 (氧化鋯)、TiC(碳化鈦)、ZrC(碳化鋯)、TiN(氮化鈦)、Y2 O3 穩定的ZrO2 (YSZ)、基於Er2 O3 及Er2 O的陶瓷、基於Gd2 O3 及Gd2 O3 的陶瓷、Er3 Al5 O12 (EAG)、Gd3 Al5 O12 (GAG)、基於Nd2 O3 及Nd2 O3 的陶瓷、包括Y4 Al2 O9 以及Y2 O3 -ZrO2 的固溶體的陶瓷化合物、包括Y2 O3 、Er2 O3 、ZrO2 、Gd2 O3 、及SiO2 的陶瓷化合物、基於Hf的氧化物及固溶體、基於鑭系元素的氧化物及固溶體、或上述項目中的任一者的組合。
在一些實施例中,塗層200是多層塗層,且多層塗層中的至少一個層包括由上述陶瓷中的任一者所形成的固溶體。塗層200也可以包括可以是多相材料的層,該層包括上述材料中的一或更多者的固溶體及一或更多個額外的相。
參照Y2 O3 -ZrO2 的固溶體,塗層200的層可以包括濃度為10-90莫耳比(莫耳百分比)的Y2 O3 及濃度為10-90莫耳百分比的ZrO2 。在一些示例中,Y2 O3 -ZrO2 的固溶體可以包括10-20莫耳百分比的Y2 O3 及80-90莫耳百分比的ZrO2 ,可以包括20-30莫耳百分比的Y2 O3 及70-80莫耳百分比的ZrO2 ,可以包括30-40莫耳百分比的Y2 O3 及60-70莫耳百分比的ZrO2 ,可以包括40-50莫耳百分比的Y2 O3 及50-60莫耳百分比的ZrO2 ,可以包括60-70莫耳百分比的Y2 O3 及30-40莫耳百分比的ZrO2 ,可以包括70-80莫耳百分比的Y2 O3 及20-30莫耳百分比的ZrO2 ,可以包括80-90莫耳百分比的Y2 O3 及10-20莫耳百分比的ZrO2 等等。
參照包括Y4 Al2 O9 以及Y2 O3 -ZrO2 的固溶體的塗層200的層,在一個實施例中,陶瓷化合物包括62.93莫耳比(莫耳百分比)的Y2 O3 、23.23莫耳百分比的ZrO2 及13.94莫耳百分比的Al2 O3 。在另一個實施例中,陶瓷化合物可以包括50-75莫耳百分比的範圍中的Y2 O3 、10-30莫耳百分比的範圍中的ZrO2 、及10-30莫耳百分比的範圍中的Al2 O3 。在另一個實施例中,塗層200可以包括40-100莫耳百分比的範圍中的Y2 O3 、0.1-60莫耳百分比的範圍中的ZrO2 、及0.1-10莫耳百分比的範圍中的Al2 O3 。在另一個實施例中,塗層200的層可以包括40-60莫耳百分比的範圍中的Y2 O3 、35-50莫耳百分比的範圍中的ZrO2 、及10-20莫耳百分比的範圍中的Al2 O3 。在另一個實施例中,塗層200的層可以包括40-50莫耳百分比的範圍中的Y2 O3 、20-40莫耳百分比的範圍中的ZrO2 、及20-40莫耳百分比的範圍中的Al2 O3 。在另一個實施例中,塗層200的層可以包括80-90莫耳百分比的範圍中的Y2 O3 、0.1-20莫耳百分比的範圍中的ZrO2 、及10-20莫耳百分比的範圍中的Al2 O3 。在另一個實施例中,塗層200的層可以包括60-80莫耳百分比的範圍中的Y2 O3 、0.1-10莫耳百分比的範圍中的ZrO2 、及20-40莫耳百分比的範圍中的Al2 O3 。在另一個實施例中,塗層200的層可以包括40-60莫耳百分比的範圍中的Y2 O3 、0.1-20莫耳百分比的範圍中的ZrO2 、及30-40莫耳百分比的範圍中的Al2 O3 。在其他的實施例中,也可以將其他分佈用於塗層200的一或更多個層。
在一個實施例中,塗層200是多層塗層,且至少一個層包括一種陶瓷化合物或由該陶瓷化合物組成,該陶瓷化合物包括Y2 O3 、ZrO2 、Er2 O3 、Gd2 O3 、及SiO2 的組合。在一個實施例中,塗層200的層可以包括40-45莫耳百分比的範圍中的Y2 O3 、0-10莫耳百分比的範圍中的ZrO2 、35-40莫耳百分比的範圍中的Er2 O3 、5-10莫耳百分比的範圍中的Gd2 O3 、及5-15莫耳百分比的範圍中的SiO2。在第一示例中,塗層200的層包括40莫耳百分比的Y2 O3 、5莫耳百分比的ZrO2 、35莫耳百分比的Er2 O3 、5莫耳百分比的Gd2 O3 、及15莫耳百分比的SiO2 。在第二示例中,塗層200的層包括45莫耳百分比的Y2 O3 、5莫耳百分比的ZrO2 、35莫耳百分比的Er2 O3 、10莫耳百分比的Gd2 O3 、及5莫耳百分比的SiO2 。在第三示例中,塗層200的層包括40莫耳百分比的Y2 O3 、5莫耳百分比的ZrO2 、40莫耳百分比的Er2 O3 、7莫耳百分比的Gd2 O3 、及8莫耳百分比的SiO2
上述塗層材料中的任一者可以包括痕量的其他材料,例如ZrO2 、Al2 O3 、SiO2 、B2 O3 、Er2 O3 、Nd2 O3 、Nb2 O5 、CeO2 、Sm2 O3 、Yb2 O3 、或其他氧化物。
在一些實施例中,如上文所論述,塗層200可以包括第一含材料層與第二含材料層的交錯堆疊。第一含材料層可以包括單種金屬或金屬合金。可以用於第一含材料層的示例性金屬或金屬合金可以包括其氧化物一般整體用作陶瓷的彼等金屬或金屬合金。在一些實施例中,第一含材料層可以包括Al、Zr、Y-Zr、Mg-Al、Ca-Al、或Si中的一或更多者。第二含材料層可以是電阻率調節劑,例如但不限於以下項目中的一或更多者:過渡金屬、稀土、主族金屬、半導體、或上述項目的合金。在一些實施例中,第二含材料層可以包括以下項目中的一或更多者:Ti、Fe、Co、Cu、Ni、Mn、V、Y、Nb、In、Sn、Fe-Co、或La-Ta。
在一些實施例中,第一含材料層及第二含材料層可以獨立地是氧化物、氫氧化物、氮化物、碳化物、或是金屬的(即幾乎沒有或沒有氧或氫或氮或碳)。在一個實施例中,第一含材料層及第二含材料層可以都呈氧化物、氫氧化物、氮化物、碳化物、或金屬的形式。在另一個實施例中,第一含材料層可以具有與第二含材料層不同的形式。例如,第一含材料層可以包括氫氧化鋁(例如Al2 O2.99 H0.01 ),而第二含材料層可以是金屬的Ti、TiN、SiC、金屬的Al等等。
在一些實施例中,第一含材料層可以具有第一目標厚度,而第二含材料層可以具有第二目標厚度。第一目標厚度與第二目標厚度的比率的範圍可以從約50:1到約1:50、從約30:1到約1:30、從約20:1到約1:20、從約10:1到約1:10、從約10:1到約1:1、從約8:1到約1:1、從約5:1到約1:1、從約10:1到約2:1、從約8:1到約2:1、從約5:1到約2:1、或從約5:2到約1:1。
在一個實施例中,塗層200可以是氧化鋁。在一個實施例中,塗層200可以是氧化鈦。在一個實施例中,塗層200可以是氧化鋁與氧化鈦的組合,例如氧化鋁與氧化鈦的交錯堆疊。在一個實施例中,電氣耗散材料是氧化鋁與氧化鈦的交錯層的堆疊,且堆疊中的每個氧化鋁層的厚度與每個氧化鈦層的厚度的比率的範圍從約10:1到約1:10。例如,厚度的比率可以從約8:1到約1:1、從約5:1到約1:1、從約10:1到約2:1、從約8:1到約2:1、從約5:1到約2:1、或從約5:2到約1:1。在一個實施例中,電氣耗散材料可以是氧化鋁與金屬的鈦的堆疊、或氫氧化鋁與金屬的鈦的堆疊等等。
例如, 7A 描繪包括氧化鋁與氧化鈦的交錯層的堆疊的塗層的能量色散X射線能譜(EDS)線掃描,而 7B 描繪圖7A中所描繪的塗層在50 nm尺度下的透射電子顯微鏡(TEM)影像。在圖7A中,氧的原子百分比由圖形表示730所描繪,鋁的原子百分比由圖形表示720所描繪,而鈦的原子百分比由圖形表示710所描繪。圖7A繪示,電氣耗散塗層包括氧化鋁層與氧化鈦層的充分分離的交錯堆疊,其部分地由30 nm到130 nm範圍中的波形圖形表示710及720所顯示。 7A 7B 中所描繪的電氣耗散塗層包括充分分離的層,其中每個氧化鋁(AlOx )層均具有約5 nm的厚度,而每個氧化鈦(TiOy )層均具有約2 nm的厚度。每個氧化鋁層的厚度與每個氧化鈦層的厚度的比率可以藉由將圖7A的EDS線掃描中的鋁的原子百分比與鈦的原子百分比進行比較來顯示。總電氣耗散塗層具有約100 nm的厚度。如圖7A的EDS線掃描中在140 nm到280 nm範圍中顯示的,電氣耗散塗層被沉積於塊狀氧化鋁表面上。
塗層200可以是結晶或非晶的,且可以用實質均勻的厚度均勻地且保形地覆蓋腔室元件(例如末端執行器主體)及其上的任何特徵(例如接觸墊102)。在一個實施例中,塗層200用均勻的厚度保形地覆蓋被塗覆的下伏表面(包括塗覆的表面特徵),當將一個位置處的塗層的厚度與另一個不同位置處的塗層的厚度進行比較時(或當評估由在複數個位置處所評估出的複數個厚度所引起的標準差時),該均勻的厚度具有小於約+/- 20%的厚度變化、小於約+/- 10%的厚度變化、小於約+/- 5%的厚度變化、或更小的厚度變化。依據一個實施例的電氣耗散塗層的圖7B中的TEM影像繪示跨整個描繪的表面的均勻的塗層厚度。
跨塗層的表面,塗層200也可以具有實質均勻的表面/薄片電阻率,或換言之具有窄的表面/薄片電阻率分佈。在一些實施例中,塗層200具有均勻的表面/薄片電阻率,當將一個位置處的塗層的表面/薄片電阻率與另一個不同位置處的塗層的表面/薄片電阻率進行比較時(或當評估由在複數個位置處所評估出的複數個表面/薄片電阻率所引起的標準差時),表面/薄片電阻率變化小於約+/- 35%、小於約+/- 30%、小於約+/- 25%、小於約+/- 20%、小於約+/- 10%、小於約+/- 5%、或更小。
例如,圖9A及9B分別描繪依據一個實施例用塗層塗覆的示例性末端執行器的前部及後部的影像。在標識位置中的每一者中所測量到的薄片電阻值總結在下面的表格1中。
表格 1 :跨用依據一個實施例的塗層塗覆的示例性末端執行器的前表面及後表面的薄片電阻分佈
位置 薄片電阻(歐姆 / 平方)
1 2.90E+06
2 3.60E+06
3 1.50E+06
4 2.20E+06
5 2.80E+06
6 2.60E+06
7 2.50E+06
8 3.40E+06
9 4.20E+06
10 2.90E+06
平均值 2.86E+06
標準差 25%
相比之下,圖10A及10B分別描繪示例性主體摻雜(bulk-doped)的陶瓷末端執行器的前部及後部的影像。在標識位置中的每一者中所測量到的薄片電阻值總結在下面的表格2中。
表格 2 :跨示例性主體摻雜的陶瓷末端執行器的前表面及後表面的薄片電阻分佈
位置 薄片電阻(歐姆 / 平方)
1 2.60E+11
2 4.00E+07
3 2.20E+10
4 7.00E+10
5 2.00E+11
6 5.00E+07
7 1.80E+07
8 8.70E+11
9 1.40E+07
10 3.30E+07
平均值 3.25E+10
標準差 6E10%
表格1及表格2中的標準差是薄片電阻值跨末端執行器上的各種位置的均勻性的指標。表格2中的標準差說明了主體摻雜的陶瓷末端執行器的表面上的薄片電阻的顯著不均勻性。相比之下,依據本文中所述的實施例來塗覆末端執行器說明了末端執行器的表面上改善的薄片電阻均勻性。這可以由表格1中的較小標準差及跨塗覆表面較窄的表面/薄片電阻率分佈所顯示。
因為本文中所述的沉積工序(ALD、CVD、PEALD、MOCVD、MBE)是非常保形的工序,所以塗層200可以具有與被塗覆的下伏表面的粗糙度匹配的粗糙度。在某些實施例中,與被塗覆的下伏表面的表面粗糙度相比,塗層200可以具有約+/-20%或更小、約+/-10%或更小、或約+/-5%或更小的表面粗糙度。本文中所述的塗層可以有利於具有高的縱橫比(例如約3:1到約300:1、20:1、50:1、100:1、150:1等等的縱橫比)、複雜的幾何形狀、及三維結構的元件,因為塗層均勻地且保形地塗覆元件的整個表面,包括其上的所有複雜特徵。
例如,依據一個實施例,用50 nm厚的氧化鋁-氧化鈦奈米層合結構塗覆的試樣的表面顯微照片(未示出)說明,塗層是保形的、薄的、無裂縫的、且遵循下伏氧化鋁基片的表面粗糙度,該奈米層合結構的每個氧化鋁層厚度與每個氧化鈦層厚度的比率均為5nm:2nm且表面/薄片電阻為約1.6x107 (按照ASTM D-257方法)。
這進一步由未摻雜的裸氧化鋁基片及奈米層合結構塗覆的氧化鋁基片的俯視圖掃描式電子顯微鏡(SEM)影像(未示出)支持。未摻雜的裸氧化鋁基片的粗糙度測量為51 ± 13微英寸。奈米層合結構塗覆的氧化鋁基片的粗糙度測量為49 ± 6微英寸。粗糙度測量及兩個SEM影像顯示,依據本文中所述的實施例的塗層在200 nm的厚度下保留了下伏基片的特徵及粗糙度。此資料表明,本文中所述的薄且保形的塗層保留了亞微米尺度的下伏基片及特徵形狀的機械性質。
與其他沉積技術(例如電子束IAD或電漿噴塗)相比,塗層200可以是非常緻密的,且具有非常低的孔隙率。例如,塗層200可以具有小於約1.5%、小於約1%、小於約0.5%、或約0%(即無孔隙)的孔隙率。如本文中所使用的用語「無孔隙」意味著如由透射電子顯微鏡(TEM)所測量到的,沿著塗層200的整個深度不存在任何孔、針孔、空隙、或裂縫。相比之下,在利用常規的電子束IAD或電漿噴塗技術或摻雜或基於漿體的塗覆的情況下,孔隙率可能是1-5%,且在一些情況下甚至更高。依據一個實施例的電氣耗散塗層的圖7B中的TEM影像說明了塗層的高密度及低孔隙率性質。
可以用包括抗腐蝕材料的塗層200塗覆末端執行器主體102(或其他腔室元件)以耐受腐蝕性電漿中的處理。腐蝕性處理氣體的非限制性示例包括含鹵素的氣體(例如C2 F6 、SF6 、SiCl4 、HBr、NF3 、CF4 、CHF3 、CH2 F3 、F、Cl2 、CCl4 、BCl3 、及SiF4 等等)及其他氣體(例如O2 或N2 O)。
可以通過在塗覆的元件的操作及暴露於電漿的整個持續時間內的「蝕刻速率(ER)」(其可以具有埃/分鐘(Å/min)的單位)來測量塗層200對電漿的抗性。也可以通過單位為奈米/射頻小時(nm/RFHr)的侵蝕速率來測量電漿抗性,其中一個RFHr表示在電漿處理條件下一個小時的處理。可以在不同的處理時間之後進行測量。例如,可以在處理之前、在50個處理小時之後、在150個處理小時之後、在200個處理小時之後等等進行測量。對於抗腐蝕的塗層而言,在鹵素電漿中的侵蝕速率一般小於約100 nm/RFHr。沉積於末端執行器主體(或其他腔室元件)上的塗層200的組成的變化可以造成多個不同的電漿抗性或侵蝕速率值。此外,暴露於各種電漿的具有一種組成的抗腐蝕的塗層200可以具有多個不同的電漿抗性或侵蝕速率值。例如,塗層200可以具有與第一類型的電漿相關聯的第一電漿抗性或侵蝕速率及與第二類型的電漿相關聯的第二電漿抗性或侵蝕速率。
塗層200的表面/薄片電阻的範圍可以從約1x104 歐姆/平方到約1x1012 歐姆/平方、從約1x104 歐姆/平方到約1x1011 歐姆/平方、從約1x105 歐姆/平方到約1x1011 歐姆/平方、從約1x104 歐姆/平方到約1x1010 歐姆/平方、從約1x104 歐姆/平方到約1x109 歐姆/平方、從約1x104 歐姆/平方到約1x108 歐姆/平方、從約1x104 歐姆/平方到約1x107 歐姆/平方、從約1x104 歐姆/平方到約1x106 歐姆/平方、從約1x104 歐姆/平方到約1x105 歐姆/平方、從約1x105 歐姆/平方到約1x1010 歐姆/平方、從約1x105 歐姆/平方到約1x109 歐姆/平方、從約1x105 歐姆/平方到約1x108 歐姆/平方、從約1x105 歐姆/平方到約1x107 歐姆/平方、從約1x105 歐姆/平方到約1x106 歐姆/平方、從約1x106 歐姆/平方到約1x1011 歐姆/平方、從約1x106 歐姆/平方到約1x1010 歐姆/平方、從約1x106 歐姆/平方到約1x109 歐姆/平方、從約1x106 歐姆/平方到約1x108 歐姆/平方、從約1x106 歐姆/平方到約1x107 歐姆/平方、從約1x107 歐姆/平方到約1x1011 歐姆/平方、從約1x107 歐姆/平方到約1x1010 歐姆/平方、從約1x107 歐姆/平方到約1x109 歐姆/平方、從約1x107 歐姆/平方到約1x108 歐姆/平方、從約1x1010 歐姆/平方到約1x1012 歐姆/平方、從約1x1010 歐姆/平方到約1x1011 歐姆/平方、或該等範圍之間的任何其他的表面/薄片電阻,其是按照方法ASTM D-257使用表面/薄片電阻測量系統(例如具有Probe PRF-912的Prostat PRS-801)來測量的。
在某些實施例中,塗層200的表面/薄片電阻在經受範圍從約150℃到約800℃、從約200℃到約750℃、從約300℃到約700℃、從約400℃到約600℃、或約500℃的溫度下的熱循環之後可以保持不變。在某些實施例中,與塗層200在熱循環之前的表面/薄片電阻相比,塗層200在熱循環之後可以具有約+/- 35%內、約+/-30%內、約+/-25%內、約+/-20%內、約+/-10%內、或約+/-5%內的表面/薄片電阻。
在塗層200包括矽上的100 nm厚的氧化鋁和氧化鈦奈米層合結構塗層的一個實施例中(其中每個氧化鋁層的厚度與每個氧化鈦層的厚度的比率為約5:2,且塗層是使用200℃下的ALD來沉積的),剛沉積的塗層的表面/薄片電阻為約9.53x106 歐姆/平方。在使所述塗層經受熱循環之後,塗層的抗性為約3.90 x106 歐姆/平方。熱循環藉由使塗層在空氣中經受400℃五次來進行,每次的持續時間為一個小時。具體而言,所述塗層所經受的熱循環曲線為:a)溫度從30℃用10℃/分鐘的速率增加到約400℃;b)將塗層保持在400℃下達約1小時的持續時間;c)將溫度減少到60℃;d)再重複循環a)到c)四次;e)最終將溫度減少到30℃。
塗層200可以對熱衝擊有抗性。對熱衝擊的抗性可以藉由將剛沉積的塗層的裂縫量及表面/薄片電阻與已經經受熱衝擊的塗層的裂縫量及表面/薄片電阻進行比較來估算。可以藉由以下步驟使塗層經受熱衝擊:將其在熱板上暴露在200℃下達約10分鐘,然後將加熱的塗層浸泡到冰水中,然後進行空氣乾化。對熱衝擊有抗性的塗層在熱衝擊之後可以具有塗層在熱衝擊之前的表面/薄片電阻的約+/- 35%內、約+/-30%內、約+/- 25%內、約+/-20%內、約+/-10%內、或約+/-5%內的表面/薄片電阻。對熱衝擊有抗性的塗層可以是在熱衝擊之前沒有裂縫且在已經經受熱衝擊之後也沒有裂縫的塗層。
例如,將厚度為100 nm的5 nm:3 nm的AlO:TiO(即每個氧化鋁層厚度與每個氧化鈦層厚度的比率是5:3)的奈米層合塗層沉積於石英試件上,其中在石英試件與塗層之間不具有任何中間緩衝層。此剛沉積的示例性塗層的薄片電阻為5.7 (± 1.2) x E6歐姆/平方。在使塗覆的試件經受200℃的衝擊測試之後,塗層的薄片電阻為7.3 (± 1) x E6歐姆/平方。此資料說明,例示的塗層的電阻率性能與下伏元件(或基片,其在此示例中為石英試件)的電阻率性能無關。此資料也說明,塗層在熱衝擊之後維持塗層在熱衝擊之前的表面/薄片電阻的至少約+/- 35%內的表面/薄片電阻。
在塗層200包括50 nm厚的氧化鋁和氧化鈦奈米層合塗層的一個實施例(其中每個氧化鋁層的厚度與每個氧化鈦層的厚度的比率為約5:2)中,剛沉積的塗層的薄片電阻為約1.6x107 歐姆/平方。在使所述塗層經受200℃下的熱處理之後,依據ASTM D-257方法所測量到的,塗層的電阻為約1.90 x108 歐姆/平方。
塗層200可以對真空有抗性。對真空的抗性可以藉由將塗層200在真空之外與在真空中的薄片電阻進行比較來估算。對真空有抗性的塗層在真空中可以具有塗層在真空之外的薄片電阻的約+/- 35%內、約+/-30%內、約+/- 25%內、約+/-20%內、約+/-10%內、或約+/-5%內的薄片電阻。在塗層200包括氧化鋁和氧化鈦奈米層合塗層的一個實施例(其中每個氧化鋁層的厚度與每個氧化鈦層的厚度的比率為約5:2,且塗層是在200℃下沉積的)中,如 8 中所見,塗層在298 K(或500 K)下在真空中的薄片電阻在塗層在298 K(或500 K)下在真空之外的薄片電阻的約+/-20%內。
塗層200可以具有範圍從約500 kg/mm2 到約1000 kg/mm2 、從約600 kg/mm2 到約900 kg/mm2 、或從約700 kg/mm2 到約800 kg/mm2 的維氏硬度。塗層200可以具有範圍從約100 GPa到約300 GPa、從約120 GPa到約250 GPa、或從約150 GPa到約200 GPa的壓痕模量。
在塗層200包括矽上的氧化鋁和氧化鈦奈米層合塗層的一個實施例(其中每個氧化鋁層的厚度與每個氧化鈦層的厚度的比率為5:2,且塗層是在200℃下沉積的)中,維氏硬度值為約791.88 ± 50.55 kg/mm2 ,且壓痕模量為約168.74 ± 7.42 GPa。使用約0.5 mN、1.0 mN、2.0 mN、及5.0 mN的最大力、約15秒的負載時間、約15秒的卸載時間、約10秒的暫停時間、約0.2的泊松比、及ID為Berkovich Diamond的壓痕器,硬度及壓痕模量可以在約21-23℃的溫度下使用奈米硬度測試器來測量。
相比之下,藉由120℃下的ALD來沉積的100 nm的氧化鋁的維氏硬度值為約510 kg/mm2 ,而藉由120℃下的ALD來沉積的100 nm的氧化鈦的維氏硬度值為約127 kg/mm2 。對於α氧化鋁礦物而言,維氏硬度為約1365 kg/mm2 ,而彈性模量為約370 GPa。對於銳鈦礦氧化鈦礦物而言,維氏硬度為約980 kg/mm2 ,而彈性模量為約230 -290 GPa。
由X射線光電子能譜所測量到的,塗層200可以具有約90%到約100%、約95%到約99.9%、約97%到約99.8%、約99%到約99.7%、或約99.5%的組成純度。
塗層200的合適厚度的範圍可以從約1 nm到1000 nm。在實施例中,塗層可以具有約750 nm的最大厚度、約500 nm的最大厚度、約400 nm的最大厚度、約300 nm的最大厚度、約250 nm的最大厚度、約200 nm的最大厚度、約150 nm的最大厚度、約100 nm的最大厚度、50 nm的最大厚度、30 nm的最大厚度、20 nm的最大厚度、或另一個最大厚度。在實施例中,塗層200可以具有5 nm的最小厚度、10 nm的最小厚度、20 nm的最小厚度、25 nm的最小厚度、35 nm的最小厚度、50 nm的最小厚度、100 nm的最小厚度、150 nm的最小厚度、或另一個最小厚度。
回到圖1,末端執行器100可以包括三個接觸墊108。然而,其他的實施例可以包括其他數量的接觸墊108。可以將接觸墊108包括在末端執行器主體上以在運輸期間最小化末端執行器主體上的基片滑動。為了減少基片的滑動,某些末端執行器包括整體機加工的接觸墊。整體機加工的接觸墊可以具有圓拱形接觸表面,該等圓拱形接觸表面具有接觸及支撐基片且也提供低滑動傾向的表面特性。每個整體機加工的接觸墊均可以具有帶有特定圓拱形輪廓及表面粗糙度的機加工的接觸表面,這可以減少基板在其上滑動的可能性。在一些情況下,用矽顆粒/灰塵磨損及污染整體機加工的末端執行器接觸墊可能增加基片在接觸墊上滑動的傾向且因此可能限制末端執行器的使用壽命。為了防止基片滑動,可以週期性地替換整個末端執行器。在一些實施例中,塗層200覆蓋接觸墊180。在一些實施例中,接觸墊180由電氣耗散材料組成。
在本揭示內容的某些實施例中,提供了可替換的接觸墊,該可替換的接觸墊可以在被磨損時快速更換及替換。因此,可以急劇減少繼續提供低滑動末端執行器的整體成本。可以設置在末端執行器主體102中的示例性可替換接觸墊示於圖3中。
如圖3中所描繪,末端執行器主體102的底面102B可以包括形成在其中的凹部214。凹部214可以是圓形的,且可以從底面102B延伸到末端執行器主體102中達深度HR。孔215可以形成於末端執行器主體102中且可以延伸於頂面102T與凹部214之間。例如,凹口214可以具有從約5 mm到約10 mm的凹口直徑DR,及從約1.1 mm到約2.0 mm的凹口高度HR。例如,孔215可以具有從約2.8 mm到約4.8 mm的孔DA直徑,及從約0.85 mm到約1.1 mm的孔高度HA。可以使用其他的直徑及高度及深度。每一者均可以較大以供與直徑為450 mm的基片一起使用。
接觸墊108可以包括接觸墊頭208H,該接觸墊頭可以具有可以配置為接觸基片101的接觸表面210。接觸表面210可以包括圓拱形形狀。接觸表面210可以具有使用輪廓儀(例如符合JIS標準的Surfcorder SE-2300設備)來測量到的從約45 µin Ra到約65 µin Ra的表面粗糙度。例如,接觸墊頭208H可以具有從約1.0 mm到約2.0 mm的接觸墊高度HP。例如,接觸墊頭208H可以具有從6.0 mm到12.0 mm的接觸墊直徑DP。可以使用其他合適的接觸表面尺度、輪廓、半徑、及表面粗糙度。
接觸墊108可以更包括耦接到接觸墊頭208H的軸桿212,且軸桿212可以被接收在孔215中。可以將接觸墊頭208H及軸桿212一體地形成為一件式元件。軸桿212可以進一步從接觸墊頭208H的下側213延伸到凹部214中一定距離。軸桿212可以包括形成於其中的軸桿凹痕216。軸桿212不應延伸於末端執行器主體102的底面102B下方,以便不干擾基片安置。軸桿凹痕216可以用凹槽的形式提供,且可以在接觸墊頭208H的下側213與軸桿212的軸桿端部212E之間的位置處形成於軸桿212中。
軸桿凹痕216可以包括具有弓形底部的表面輪廓。圓形固定構件218可以被接收在軸桿212周圍,且可以被安置在軸桿凹痕216以將接觸墊108固定到末端執行器主體102。當圓形固定構件218被安置在軸桿凹痕216中時,圓形固定構件218接觸凹口214的安置表面214S且也接觸軸桿凹痕216的至少一部分。在所描繪的實施例中,圓形固定構件218包括O形環,該O形環在剛安裝的條件下抵著安置表面214S壓縮。O形環可以由彈性體材料製造,例如從DUPONT PERFORMANCE ELASTOMERS公司以KALREZ®可取得的全氟彈性體、六氟丙烯(HFP)與偏二氟乙烯(VDF或VF2)的共聚物(其從Chemours公司以VITON®可取得)、或任何其他合適的高溫彈性體。彈性體的O形環可以在高達約316℃的溫度下使用。
可以使用所示的配置以外的可替換接觸墊108配置。例如,可以使用配置為用於高溫用途(例如從約250℃到約650℃,或大於約320℃)的可替換接觸墊。在替代性的實施例中,軸桿凹痕216可以不同(例如形狀及/或尺度及/或位置不同),固定構件218可以不同(例如形狀及/或尺度及/或位置及/或構造材料不同),接觸墊的任何部分的尺度中的任一者可以不同,接觸墊的構造材料可以不同等等。
在某些實施例中,接觸墊108可以由上文針對末端執行器主體所列出的構造材料中的任一者構成或包括該構造材料。例如,在一些實施例中,接觸墊108可以包括玻璃、石英、陶瓷、或導電材料(例如金屬材料)。示例性陶瓷可以包括塊狀氧化鋁、氧化鋁-SiC複合物、SiC、氮化矽、氮化硼、及硼。示例性導電材料可以包括不銹鋼、鋁、鎳、銅、鉻、鈷、鉬、釕、鎢、鉑、或其他合適的金屬或合金(例如鋁合金Al6061)。
可以將上文針對圖2所描述的塗層沉積於末端執行器主體(例如末端執行器主體102)的頂面上及沉積在末端執行器主體中的接觸墊的接觸墊頭(例如208H)的接觸表面上。
4 描繪依據用來在製品(例如腔室元件(例如具有或不具有接觸墊的末端執行器主體))上沉積塗層的ALD技術的沉積工序的一個實施例。在起動選定的沉積工序(例如ALD、CVD、PEALD、MOCVD、MBE等等)之前,可以將要用本文中所述的塗層中的任一者塗覆的一或更多個腔室元件(例如一或更多個末端執行器)安置在受控的溫度-壓力沉積腔室中。
存在各種類型的ALD工序,且可以基於幾個因素(例如要塗覆的表面、塗層材料、表面與塗層材料之間的化學交互作用等等)來選定特定的類型。各種ALD工序的一般原理包括藉由使要塗覆的表面重複暴露於氣態化學前驅物的脈波來生長薄膜層,該等氣態化學前驅物的脈波一次一個脈波地用自限方式與表面起化學反應。
4 繪示具有表面的製品110。製品110可以表示腔室元件(例如與圖1中所描繪的末端執行器主體102類似的末端執行器主體)。對於ALD而言,前驅物被吸收到表面上或反應物與吸收的前驅物起反應中的任一者可以稱為「半反應」。在第一半反應期間,將第一含材料前驅物(例如含金屬前驅物)160注入/脈衝到製品110的表面上一段時間,該段時間足以允許前驅物完全吸收到表面上。吸收是自限的,因為前驅物將吸收到表面上有限數量的可用位點上,從而在表面上形成均勻、保形、及連續的吸收層114。已經吸收前驅物的任何位點將變得不可用於相同前驅物的進一步吸收,除非吸收的位點經受處理及/或直到吸收的位點經受處理為止,該處理將在均勻、保形、及連續的塗層上形成新的可用位點。示例性處理可以是電漿處理、藉由將吸收層暴露於自由基來進行的處理、或將能夠與所吸收的最近的層起反應的不同前驅物引入到表面。
在一些實施例中,同時或依序地一起注入/脈衝二或更多種前驅物,且將該二或更多種前驅物吸收到製品的表面上。用惰性氣體泵送/吹掃出過量的前驅物。此後,注入/脈衝第一反應物165(例如含氧的氧化/羥化、含氮的反應物、含碳的反應物等等)以與吸收層114起反應以形成第一含材料層116(例如第一金屬氧化物層或多重金屬氧化物層)。第一含材料層116可以是均勻、連續、保形的,且具有低的孔隙率。在一些實施例中,在單次ALD沉積循環之後,層116可以具有小於一個原子層到幾個原子的厚度。
可以實施多次全ALD沉積循環以沉積較厚的層116,其中每次全循環(例如包括引入前驅物160、沖洗/吹掃、引入反應物165、然後再次沖洗/吹掃)均增加厚度達一個原子的一小部份或幾個原子。如所示,可以執行高達n次的全循環以生長層116直到實現第一目標厚度為止,其中n是大於1的整數值。在實施例中,層116可以具有約5埃到約100埃、約10埃到約80埃、或約20埃到約50埃的第一目標厚度。在一些實施例中,第一目標厚度的範圍可以從約1 nm到約1000 nm、從約20 nm到約500 nm、從約20 nm到約400 nm、從約20 nm到約300 nm、從約20 nm到約200 nm、從約20 nm到約100 nm、從約50 nm到約100 nm、或從約20 nm到約50 nm。
隨後,可以將具有第一含材料層的製品110引入到額外的前驅物,例如第二含材料前驅物(例如第二含金屬前驅物)170達第二持續時間以形成第三半反應及/或直到第二吸收層118形成為止。隨後,可以將製品110引入到第二反應物175以與吸收層118起反應以形成第四半反應及/或生長第二含材料層120。層120可以是均勻、連續、保形的,且具有低的孔隙率。在單次全循環(例如包括引入前驅物170、沖洗/吹掃、引入反應物175、然後再次沖洗/吹掃)之後,層120可以具有小於一個原子到幾個原子(例如2-3個原子)的厚度。可以實施多次循環以沉積較厚的層120,其中每次循環均增加厚度達一個原子的額外一小部份到幾個原子。如所示,可以重複全循環m次以使層120具有第二目標厚度,其中m是大於1的整數值。在實施例中,層120可以具有約1埃到約50埃、約5埃到約30埃、或約10埃到約20埃的第二目標厚度。在一些實施例中,第二目標厚度的範圍可以從約1 nm到約1000 nm、從約20 nm到約500 nm、從約20 nm到約400 nm、從約20 nm到約300 nm、從約20 nm到約200 nm、從約20 nm到約100 nm、從約50 nm到約100 nm、或從約20 nm到約50 nm。
可以重複全ALD沉積循環z次,直到實現塗層的總目標厚度為止。循環次數z可以由具有大於1的值的分數或整數(例如2-50、5-30、7-17、及該等範圍內的任何其他次數或次數範圍)所表示。總目標厚度的範圍可以從約1 nm到約1000 nm、從約20 nm到約500 nm、從約20 nm到約400 nm、從約20 nm到約300 nm、從約20 nm到約200 nm、從約20 nm到約100 nm、從約50 nm到約100 nm、或從約20 nm到約50 nm。最終塗層可以包括第一含材料層116與第二含材料層120的交錯層的堆疊。
上文所述的形成交錯層的堆疊的工序在本文中也可以稱為順序沉積。其他的ALD序列(例如共沉積或共配量)也可以用於本文中(例如在將反應物引入到ALD沉積腔室中之前共注入多種含金屬前驅物或依序注入多種含金屬前驅物)。
在交錯層的堆疊已經形成之後,在一些實施例中,可以執行退火工序以使不同材料的交錯層擴散到彼此中及形成複合塗層(例如複合氧化物、複合氫氧化物、複合氮化物、複合碳化物等等),該複合塗層具有單個結晶/非晶相或多個結晶/非晶相。在退火工序之後,交錯層的堆疊可以變成單個相互擴散的塗覆層(未示於圖4中)。例如,若堆疊中的層是Y2 O3 、Al2 O3 、ZrO2 ,則生成的單個相互擴散塗覆層可以是包括Y4 Al2 O9 以及Y2 O3 -ZrO2 的固溶體的陶瓷化合物。
可以將n次循環(其用於沉積第一含材料層116)的與m次循環(其用於沉積第二含材料層120)的比率標誌為n:m。n:m可以與每個層116的第一目標厚度與每個層120的第二目標厚度的比率對應。n:m也可以與塗層200中的第一材料與第二材料的組成比率對應。
在一個實施例中,可以用如 4 中所描述的ALD工序將塗層200沉積於末端執行器主體的頂面102T(或其他腔室元件的頂面)上。塗層200可以包括電氣耗散材料,其是交錯的奈米層116與120的堆疊(在本文中也可以稱為奈米層合結構)。堆疊中的每個奈米層116的厚度與每個奈米層120的厚度的比率的範圍可以從約50:1到約1:50、從約30:1到約1:30、從約20:1到約1:20、從約10:1到約1:10、從約10:1到約1:1、從約8:1到約1:1、從約5:1到約1:1、從約10:1到約2:1、從約8:1到約2:1、從約5:1到約2:1、或從約5:2到約1:1。
第一含材料層的第一目標厚度及第二含材料層的第二目標厚度可以在沉積循環之間獨立地變化。例如,第一含材料層的一個層的厚度可以是5 nm,而第一含材料層的另一個層的厚度可以是7 nm。類似地,第二含材料層的一個層的厚度可以是2 nm,而第二含材料層的另一個層的厚度可以是3 nm。
沉積工序溫度可以與塗層200中的反應物組成對應。換言之,沉積工序溫度可以決定塗層200中氧、氫、氮、碳等等的量。取決於工序類型,可以在各種溫度下進行ALD工序。特定ALD工序的最佳溫度範圍稱為「ALD溫度窗口」。小於ALD溫度窗口的溫度可能導致不良的生長速率及非ALD類型的沉積。大於ALD溫度窗口的溫度可能導致經由化學氣相沉積(CVD)機制而發生反應。ALD溫度窗口的範圍可以從約80℃到約500℃、從約100℃到約400℃。在一些實施例中,ALD溫度窗口介於約100-300℃之間,或為約200℃。
用塗層200塗覆的腔室元件(例如末端執行器主體)的靜電耗散可以是塗層200的表面電阻率(或薄片電阻)的函數。塗層200的表面/薄片電阻率可以是塗層的組成(例如n:m比率及反應物組成/含量)及塗層的厚度(其由全ALD循環的次數(z值)所決定)的函數。例如,氧化鋁層厚度與氧化鈦層厚度的比率為5 nm:2 nm的50 nm厚的氧化鋁-氧化鈦奈米層合結構具有約1.6x107 歐姆/平方的薄片電阻,氧化鋁層厚度與氧化鈦層厚度的比率為5 nm:2 nm的100 nm厚的氧化鋁-氧化鈦奈米層合結構具有約9.4x106 歐姆/平方的薄片電阻,氧化鋁層厚度與氧化鈦層厚度的比率為5 nm:1 nm的100 nm厚的氧化鋁-氧化鈦奈米層合結構具有約7.5x107 歐姆/平方的薄片電阻,其中所有薄片電阻都是按照ASTM D-257方法來測量的。
如可以根據上文所述的ALD工序所了解的,塗層200可以使用原子精確的逐層方法來形成以產生具有可以在亞奈米範圍中控制的組成及厚度的奈米層合結構。
在一個實施例中,層116可以是氧化鋁,而層120可以是氧化鈦。可以用來沉積氧化鋁層的示例性含鋁前驅物包括但不限於三甲基鋁(TMA)、乙醇二乙基鋁、三(乙基甲基氨基)鋁(tris(ethylmethylamido)aluminum)、仲丁醇鋁、三溴化鋁、三氯化鋁、三乙基鋁(TEA)、三異丁基鋁、三甲基鋁、或三(二乙基氨基)鋁(tris(diethylamido)aluminum)。
可以用來沉積氧化鈦層的示例性含鈦前驅物包括但不限於四(二甲基醯胺基)鈦(tetrakis(dimethylamido)titanium)、四(乙基甲基醯胺基)鈦(tetrakis(ethylmethylamido)titanium)、四氯化鈦、乙醇鈦、異丙醇鈦、甲基環戊二烯基異丙氧基鈦(methylcyclopentadienyl titanium isopropoxide),鈦二甲基醯胺基乙醇異丙醇變體(titanium dimethylaminoethoxide isopropoxide variant)、三(二甲基醯胺基)乙基環戊二烯基鈦(tris(dimethylamido)ethylcyclopentadienyl titanium)、環庚三烯基環戊二烯基鈦(cycloheptatrienyl cyclopentadienyl titanium)、三(甲氧基)環戊二烯基鈦。
取決於塗層200的組成,可以使用其他的含金屬前驅物。
可以使用含釔前驅物(例如但不限於三(N,N-雙(三甲基甲矽烷基)醯胺)釔(III)(tris(N,N-bis(trimethylsilyl)amide)yttrium (III))、丁酸釔(III)(yttrium (III) butoxide)、三(環戊二烯基)釔(III)(tris(cyclopentadienyl)yttrium(III))、及Y(thd)3(thd = 2,2,6,6-四甲基-3,5-庚二酮酸(2,2,6,6-tetramethyl-3,5-heptanedionato)))藉由ALD沉積基於釔的塗層。
基於鋯的塗層可以使用含鋯前驅物(例如但不限於溴化鋯(IV)、氯化鋯(IV)、叔丁醇鋯(IV)、四(二乙基氨基)鋯(IV)(tetrakis(diethylamido)zirconium (IV))、四(二甲基氨基)鋯(IV)(tetrakis(dimethylamido)zirconium (IV))、或四(乙基甲基氨基)鋯(IV)(tetrakis(ethylmethylamido)zirconium (IV)))藉由ALD來沉積。
基於鉿的塗層可以使用含鉿前驅物(例如但不限於HfCl4 、TEMAHf、TDMAHf、HfCp變體、ZrCp變體)藉由ALD來沉積。
基於鉺的塗層可以使用含鉺前驅物(例如但不限於三甲基環戊二烯基鉺(III)(Er(MeCp)3 )、硼烷醯胺鉺(Er(BA)3 )、Er(TMHD)3 、三(2,2,6,6-四甲基-3,5-庚二酮酸)鉺(III)(erbium(III) tris(2,2,6,6-tetramethyl-3,5-heptanedionate)、及三(丁基環戊二烯基)鉺(III)(tris(butylcyclopentadienyl)erbium(III)))藉由ALD來沉積。
可以用在ALD工序中的示例性氧化反應物可以包括但不限於氧、氧自由基、水、臭氧、乙醇反應物等等。可以用在ALD工序中以形成電氣耗散層的堆疊的其他示例性反應物可以包括但不限於還原劑(H2 、H2 電漿、諸如氫化鋁衍生物的金屬有機試劑、矽烷)、氮化劑(氨、胺、N2 )、滲碳劑(烷烴)等等。
在一些實施例中,可以經由CVD工序將塗層200沉積於腔室元件(例如具有或不具有接觸墊的末端執行器主體)的表面上。示例性的CVD系統繪示在 5 中。該系統包括化學氣相前驅物供應系統505及CVD反應器510。氣相前驅物供應系統505的作用是從起始材料515(其可以呈固體、液體、或氣體形式)產生氣相前驅物520。隨後可以將蒸氣運輸到CVD反應器510中且沉積作為製品530的表面(例如末端執行器主體的頂面102T)上的塗層525及/或545,該表面可以定位在製品固持器535上。
圖5中所描繪的塗層包括層525及層545的雙層。本領域中的普通技術人員應了解,雖然僅關於CVD工序例示一個雙層,但在本文中也關於CVD工序考慮多層塗層(例如多於兩個交錯層的堆疊)。在本文中在某些實施例中考慮包括藉由CVD來沉積的氧化鋁與氧化鈦的交錯層的堆疊的多層塗層。
CVD反應器510使用加熱器540將製品530加熱到沉積溫度。在一些實施例中,加熱器可以加熱CVD反應器的壁(也稱為「熱壁反應器」),且反應器的壁可以將熱傳導到製品。在其他的實施例中,可以單獨加熱製品,同時將CVD反應器的壁維持是冷的(也稱為「冷壁反應器」)。要了解,不應將CVD系統配置解釋為限制。可以將各種設備用於CVD系統,且將設備選擇為獲得可以給予塗層均勻的厚度、表面形態、結構、及組成的最佳處理條件。
各種CVD技術包括以下階段:(1)由起始材料產生活性氣態反應物種(也稱為「前驅物」);(2)將前驅物運輸到反應腔室(也稱為「反應器」)中;(3)將前驅物吸收到加熱的製品上;(4)在氣固界面處參與前驅物與製品之間的化學反應以形成沉積物及氣體副產物;及(5)從反應腔室移除氣態副產物及未反應的氣態前驅物。
合適的CVD前驅物在室溫下可以是穩定的,可以具有低的蒸發溫度,可以產生在低溫下穩定的蒸氣,具有合適的沉積速率(對於薄膜塗層而言沉積速率低,對於厚膜塗層而言沉積速率高)、相對低的毒性,成本效益高,且相對純粹。對於一些CVD反應(例如熱分解反應(也稱為「熱解」)或不均化反應)而言,化學前驅物可以足以單獨完成沉積。
CVD具有許多優點,包括其沉積高度緻密及純的塗層的能力,及其用相當高的沉積速率生產具有良好可重現性及黏著力的均勻膜的能力。在實施例中,使用CVD來沉積的層可以具有小於1%的孔隙率、小於0.1%的孔隙率、或是無孔隙的(例如0%孔隙率)。因此,它可以用來均勻地塗覆複雜形狀的元件及沉積具有良好保形覆蓋性(例如具有實質均勻的厚度)的保形的膜。藉由用預定的比率將複數種化學前驅物饋送到混合腔室中,然後將混合物供應到CVD反應器系統,CVD也可以用來沉積由複數種成分製成的膜。
本文中所考慮的CVD工序可以利用上文關於本文中所考慮的ALD工序所列出的前驅物中的一些。
在某些實施例中,可能優選的是使用ALD工序而不是CVD工序來沉積塗層200。
6 繪示電子器件處理工具600的示例實施例,該電子器件處理工具包括具有支撐基片101(出於說明的目的用虛線示出)的末端執行器100的傳輸機器手650,其中基片101被支撐在接觸墊(其是一體的或可替換的)上。末端執行器100(具有或不具有沉積在其上的接觸墊)可以使用如本文中所述的ALD、CVD、PEALD、或MBE工序用電氣耗散材料塗覆。電子器件處理工具600可以包括耦接到傳輸腔室648的多個處理腔室655(用虛線示出)。傳輸腔室648可以收容傳輸腔室(TC)機器手650。TC機器手650可以具有第一臂651、第二臂652、及第三臂653(例如機器手腕)。末端執行器100例如通過安裝板654耦接到第三臂653。末端執行器100可以接觸基片101(例如半導體晶圓、玻璃板等等)及將該基片支撐在其上。
處理工具600的傳輸腔室648可以經由一或更多個裝載鎖氣閘室656連接到工廠接口662。工廠接口662可以收容工廠接口(FI)機器手661。FI機器手661可以包括末端執行器(未示出,但與末端執行器100實質相同),該末端執行器可以具有如本文中所述的可替換接觸墊108且可以使用如本文中所述的ALD或CVD工序用電氣耗散材料塗覆。
基片載具664可以可拆離地連接到工廠接口662的前壁,且其中的基片101可以藉由FI機器手661在基片載具664與該一或更多個裝載鎖氣閘室656之間移動。
處理工具100可以耦接到控制器665。控制器665可以控制基片101的移動及其處理。例如,控制器665可以包括中央處理單元(CPU)、支援電路、及記憶體。例如,操作時,經受來自控制器665的命令,TC機器手650可以用來在各種工序腔室655與裝載鎖氣閘室656之間或在不同的工序腔室655之間移動基片101。
當製造工序進行時,串聯工作的FI機器手661及TC機器手650可以在基片載具664與處理腔室655之間移動基片101。各種電子器件製造工序(例如半導體器件製造工序)(例如氧化、薄膜沉積、蝕刻、熱處理、脫氣、冷卻等等)可以在工序腔室655內進行。
雖然TC腔室機器手650被描述為具有用電氣耗散塗層塗覆的末端執行器,但FI機器手661也可以附加性或替代性地包括具有電氣耗散塗層的末端執行器。
在第一實施例中,描述了一種塗覆的腔室元件,其包括: 腔室元件;及塗層,沉積於該腔室元件的表面上,該塗層包括電氣耗散材料,其中該電氣耗散材料提供從該塗層到接地的耗散路徑,其中該塗層是均勻、保形、且無孔隙的,其中該塗層具有範圍從約10 nm到約900 nm的厚度,且其中該塗層具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的表面/薄片電阻。
在第二實施例中,描述第一實施例的塗覆的腔室元件,其中該塗層的該表面/薄片電阻在範圍從約300℃到約700℃的溫度下的熱循環之後保持不變。
在第三實施例中,描述第一實施例的塗覆的腔室元件,其中該塗層具有範圍從約20 nm到約900 nm的厚度。
在第四實施例中,描述第一實施例的塗覆的腔室元件,其中該腔室元件包括導電材料、陶瓷、聚合物、或石英。
在第五實施例中,描述第一實施例的塗覆的腔室元件,其中該塗層具有範圍從約500 kg/mm2 到約1000 kg/mm2 的維氏硬度。
在第六實施例中,描述第一實施例的塗覆的腔室元件,其中由跨該塗層的小於約± 35%的表面/薄片電阻變化所顯示,該塗層的該表面/薄片電阻是均勻的。
在第七實施例中,描述第一實施例的塗覆的腔室元件,其中該電氣耗散材料包括第一含材料層與第二含材料層的交錯堆疊。
在第八實施例中,描述第七實施例的塗覆的腔室元件,其中該第一含材料層包括金屬或金屬合金,該金屬或該金屬合金包括Al、Zr、Y-Zr、Mg-Al、Ca-Al、Si中的一或更多者。
在第九實施例中,描述第七實施例的塗覆的腔室元件,其中該第二含材料層包括過渡金屬、稀土、主族金屬、半導體、或上述項目的合金。
在第十實施例中,描述第九實施例的塗覆的腔室元件,其中該二含材料層包括Ti、Fe、Co、Cu、Ni、Mn、V、Y、Nb、In、Sn、Fe-Co、La-Ta中的一或更多者。
在第十一實施例中,描述第七實施例的塗覆的腔室元件,其中該交錯堆疊中的每個第一含材料層的厚度與每個第二含材料層的厚度的比率的範圍從約50:1到約1:50。
在第十二實施例中,描述第一實施例的塗覆的腔室元件,其中該塗層對腐蝕性電漿有抗性。
在第十三實施例中,描述了一種方法,該方法包括以下步驟:使用原子層沉積(ALD)工序、化學氣相沉積(CVD)工序、電漿增強原子層沉積(PEALD)工序、金屬有機化學氣相沉積(MOCVD)、或分子束外延(MBE)工序,來將塗層沉積到腔室元件的表面上,該塗層包括電氣耗散材料,其中該電氣耗散材料提供從該塗層到接地的耗散路徑,其中該塗層是均勻、保形、且無孔隙的,其中該塗層具有範圍從約10 nm到約900 nm的厚度,且其中該塗層具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的表面/薄片電阻。
在第十四實施例中,描述第十三實施例的方法,其中使用該ALD工序來沉積該塗層的步驟包括以下步驟:執行沉積循環,該沉積循環包括以下步驟:將第一含材料前驅物注入到包含該腔室元件的沉積腔室中,以使得該第一含材料前驅物吸收到該腔室元件的該表面上以形成第一半反應;將第一反應物注入到該沉積腔室中以形成第二半反應;重複該注入該第一含材料前驅物的步驟及該注入該第一反應物的步驟一或更多次,直到實現該塗層的第一含材料層的第一目標厚度為止;將第二含材料前驅物注入到該沉積腔室中以使得該第二含材料前驅物吸收到該第一含材料層上以形成第三半反應;將第二反應物注入到該沉積腔室中以形成第四半反應;及重複該注入該第二含材料前驅物的步驟及該注入該第二反應物的步驟一或更多次,直到實現該塗層的第二含材料層的第二目標厚度為止;及重複該沉積循環一或更多次,直到實現範圍從約20 nm到約500 nm的該厚度為止。
在第十五實施例中,描述第十三實施例的方法,其中該第一目標厚度與該第二目標厚度的該比率的範圍從約50:1到約1:50。
在第十六實施例中,描述第十三實施例的方法,其中該第一目標厚度及該第二目標厚度可以在沉積循環之間獨立變化。
在第十七實施例中,描述第十三實施例的方法,其中該塗層具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的表面/薄片電阻,且其中由跨該塗層的小於約± 35%的表面/薄片電阻變化所顯示,該塗層的該表面/薄片電阻是均勻的。
在第十八實施例中,描述第十三實施例的方法,其中該第一含材料層包括金屬或金屬合金,該金屬或該金屬合金包括Al、Zr、Y-Zr、Mg-Al、Ca-Al、Si中的一或更多者,且其中該第二含材料層包括Ti、Fe、Co、Cu、Ni、Mn、V、Y、Nb、In、Sn、Fe-Co、La-Ta中的一或更多者。
在第十九實施例中,描述了一種電氣耗散塗層,其包括電氣耗散材料,其中該塗層是均勻、保形、且無孔隙的,其中該塗層具有範圍從約20 nm到約500 nm的厚度,且其中該塗層具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的表面/薄片電阻。
在第二十實施例中,描述第十九實施例的電氣耗散塗層,其中該電氣耗散材料包括第一含材料層與第二含材料層的交錯堆疊,其中該第一含材料層包括金屬或金屬合金,該金屬或該金屬合金包括Al、Zr、Y-Zr、Mg-Al、Ca-Al、Si中的一或更多者,其中該二含材料層包括Ti、Fe、Co、Cu、Ni、Mn、V、Y、Nb、In、Sn、Fe-Co、La-Ta中的一或更多者,其中該塗層具有範圍從約500 kg/mm2 到約1000 kg/mm2 的維氏硬度,及其中由跨該塗層的小於約± 35%的表面/薄片電阻變化所顯示,該塗層的該表面/薄片電阻是均勻的。
在第二十一實施例中,描述了一種用於機器手臂的末端執行器,該末端執行器包括:末端執行器主體;及塗層,沉積於該末端執行器主體的表面上,該塗層包括電氣耗散材料,其中該電氣耗散材料提供從該塗層到接地的耗散路徑,其中該塗層是均勻、保形、且無孔隙的,其中該塗層具有範圍從約20 nm到約500 nm的厚度,且其中該塗層具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的電阻。
在第二十二實施例中,描述第二十一實施例的末端執行器,其中該塗層的該電阻在範圍從約300℃到約700℃的溫度下的熱循環之後保持不變。
在第二十三實施例中,描述第二十一實施例的末端執行器,其中該塗層具有範圍從約20 nm到約200 nm的厚度。
在第二十四實施例中,描述第二十一實施例的末端執行器,其中該末端執行器主體包括導電材料、陶瓷、或石英。
在第二十五實施例中,描述第二十四實施例的末端執行器,其中該末端執行器主體包括是金屬的導電材料。
在第二十六實施例中,描述第二十一實施例的末端執行器,其中該末端執行器主體包括是塊狀氧化鋁的陶瓷。
在第二十七實施例中,描述第二十六實施例的末端執行器,其中該電氣耗散材料包括氧化鋁、氧化鈦、或上述項目的組合。
在第二十八實施例中,描述第二十七實施例的末端執行器,其中該電氣耗散材料包括氧化鋁與氧化鈦的交錯堆疊。
在第二十九實施例中,描述第二十八實施例的方法,其中氧化鋁與氧化鈦的該交錯堆疊中的每個氧化鋁層的厚度與每個氧化鈦層的厚度的比率的範圍從約10:1到約1:1。
在第三十實施例中,描述第二十四實施例的末端執行器,其中該末端執行器主體包括石英,且該塗層是透明的。
在第三十一實施例中,描述第二十一實施例的末端執行器,其中該塗層對腐蝕性電漿有抗性。
在第三十二實施例中,描述第二十一實施例的末端執行器,更包括設置在該末端執行器主體上的可替換的接觸墊,該可替換的接觸墊包括具有配置為接觸基片的接觸表面的接觸墊頭,及軸桿,該軸桿耦接到該接觸墊頭且被接收在形成於該末端執行器的主體中且延伸到凹部中的孔中。
在第三十三實施例中,描述第三十二實施例的末端執行器,其中該塗層被沉積於該末端執行器主體的該表面上及該接觸墊頭的該接觸表面上。
在第三十四實施例中,描述了一種方法,該方法包括以下步驟:使用原子層沉積(ALD)工序或化學氣相沉積(CVD)工序,來將塗層沉積到機器手臂的末端執行器的表面上,該塗層包括電氣耗散材料,其中該電氣耗散材料提供從該塗層到接地的耗散路徑,其中該塗層是均勻、保形、且無孔隙的,其中該塗層具有範圍從約20 nm到約500 nm的厚度,且其中該塗層具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的電阻。
在第三十五實施例中,描述第三十四實施例的方法,其中使用該ALD工序來沉積該塗層的步驟包括以下步驟:執行沉積循環,該沉積循環包括以下步驟:將第一含材料前驅物注入到包含該末端執行器主體的沉積腔室中,以使得該第一含材料前驅物吸收到該末端執行器主體的該表面上以形成第一半反應;將第一反應物注入到該沉積腔室中以形成第二半反應;重複該注入該第一含材料前驅物的步驟及該注入該第一反應物的步驟一或更多次,直到實現該塗層的第一含材料層的第一目標厚度為止;將第二含材料前驅物注入到該沉積腔室中以使得該第二含材料前驅物吸收到該第一含材料層上以形成第三半反應;將第二反應物注入到該沉積腔室中以形成第四半反應;及重複該注入該第二含材料前驅物的步驟及該注入該第二反應物的步驟一或更多次,直到實現該塗層的第二含材料層的第二目標厚度為止;及重複該沉積循環一或更多次,直到實現範圍從約20 nm到約500 nm的該厚度為止。
在第三十六實施例中,描述第三十五實施例的方法,其中該塗層包括氧化鋁與氧化鈦的交錯堆疊,其中該第一含材料前驅物是含鋁前驅物,該含鋁前驅物包括以下項目中的至少一者:三甲基鋁(TMA)、乙醇二乙基鋁、三(乙基甲基氨基)鋁(tris(ethylmethylamido)aluminum)、仲丁醇鋁、三溴化鋁、三氯化鋁、三乙基鋁(TEA)、三異丁基鋁、三甲基鋁、或三(二乙基氨基)鋁(tris(diethylamido)aluminum);其中該第二含材料前驅物是含鈦前驅物,該含鈦前驅物包括四(二甲基醯胺基)鈦(tetrakis(dimethylamido)titanium)中的至少一者;其中該第一反應物及該第二反應物獨立包括以下項目中的至少一者:水、臭氧、乙醇、及氧。
在第三十七實施例中,描述第三十六實施例的方法,其中氧化鋁與氧化鈦的該交錯堆疊中的每個氧化鋁層的厚度與每個氧化鈦層的厚度的比率的範圍從約10:1到約1:1。
在第三十八實施例中,描述了一種基片處理系統,其包括:腔室;機器手,設置在該腔室中;及機器手臂,連接到該機器手,該機器手臂包括:末端執行器主體;可替換的接觸墊,設置在該末端執行器主體上,該可替換的接觸墊包括具有配置為接觸基片的接觸表面的接觸墊頭,及軸桿,該軸桿耦接到該接觸墊頭且被接收在形成於該末端執行器的主體中且延伸到凹部中的孔中;及塗層,沉積於該末端執行器主體的表面上及該接觸墊頭的該接觸表面上,該塗層包括電氣耗散材料,其中該電氣耗散材料提供從該塗層到接地的耗散路徑,且其中該塗層是均勻且保形的。
在第三十九實施例中,描述第三十八實施例的基片處理系統,其中該末端執行器主體包括導電材料、陶瓷、或石英,其中該塗層具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的電阻,其中該塗層具有範圍從約20 nm到約500 nm的厚度,且其中該塗層是無孔隙的。
在第四十實施例中,描述第三十八實施例的基片處理系統,其中該末端執行器主體包括塊狀氧化鋁,且其中該電氣耗散材料包括氧化鋁與氧化鈦的交錯堆疊。
在前述說明中,闡述了許多具體細節(例如具體的材料、尺度、工序參數等等)以提供對本發明的透徹了解。可以在一或更多個實施例中用任何合適的方式組合特定的特徵、結構、材料、或特性。用詞「示例」或「示例性」在本文中用來意指用作示例、實例、或說明。本文中描述為「示例」或「示例性」的任何態樣或設計不一定要被解釋為相對於其他態樣或設計而言是優選或有利的。而是,用詞「示例」或「示例性」的使用僅僅旨在用具體的方式呈現概念。如此申請案中所使用的,用語「或」旨在意指包括性的「或」而不是排他性的「或」。也就是說,除非另有指定或可以根據上下文清楚看出,否則「X包括A或B」旨在意指自然的包括性排列中的任一者。也就是說,若X包括A;X包括B;或X包括A及B兩者,則在前述情況中的任一者下均滿足「X包括A或B」。整篇此說明書內對於「一實施例」、「某些實施例」、或「一個實施例」的指稱意味著,與該實施例組合描述的特定特徵、結構、或特性被包括在至少一個實施例中。因此,整篇此說明書內的各種地方中的語句「一實施例」、「某些實施例」、或「一實施例」的出現不一定都指同一實施例。
已經參照本發明的具體示例性實施例來描述本發明。因此,要用說明性而非限制性的意義來看待本說明書及附圖。除了本文中所示出及描述的彼等變體以外的本發明的各種變體將由本領域中的技術人員所理解,且旨在落在隨附請求項的範圍之內。
100:末端執行器 101:基片 102:末端執行器主體 105:孔腔 108:接觸墊 110:製品 111:尺度 114:吸收層 116:第一含材料層 118:吸收層 120:第二含材料層 160:前驅物 165:反應物 170:前驅物 175:反應物 200:塗層 210:接觸表面 212:軸桿 213:下側 214:凹部 215:孔 216:軸桿凹痕 218:圓形固定構件 505:化學氣相前驅物供應系統 510:CVD反應器 515:起始材料 520:氣相前驅物 525:塗層 530:製品 535:製品固持器 540:加熱器 545:塗層 600:電子器件處理工具 648:傳輸腔室 650:傳輸腔室(TC)機器手 651:第一臂 652:第二臂 653:第三臂 654:安裝板 655:工序腔室 656:裝載鎖氣閘室 661:工廠接口(FI)機器手 662:工廠接口 664:基片載具 665:控制器 102B:底面 102PS:下伏的平坦表面 102T:頂面 104I:內側端 104O:外側端 107A:第一分叉 107B:第二分叉 109I:內側擱架 109O:外側擱架 208H:接觸墊頭 212E:軸桿端部 214S:安置表面 DA:孔直徑 DP:接觸墊直徑 DR:凹口直徑 HA:孔高度 HP:接觸墊高度 HR:凹口高度
藉由示例的方式而非限制的方式在附圖的圖式中繪示本揭示內容,在該等附圖中,類似的參考符號指示類似的構件。應注意,在此揭示內容中對於「一」或「一個」實施例的不同指稱不一定指相同的實施例,且此類指稱意指至少一個。
圖1繪示包括依據本揭示內容的一個實施例來提供的一或更多個接觸墊的末端執行器的示例的透視圖。
圖2描繪依據本揭示內容的一個實施例的塗覆的末端執行器主體的側視圖。
圖3繪示依據本揭示內容的實施例的末端執行器的包括可替換接觸墊的一部分的沿著圖1的區段2A-2A截取的部分橫截面圖。
圖4描繪依據本揭示內容的實施例的原子層沉積工序,其可以用來塗覆機器手臂的末端執行器主體或另一個腔室元件。
圖5描繪依據本揭示內容的實施例的化學氣相沉積工序的示例性腔室,該腔室可以用來塗覆機器手臂的末端執行器主體或另一個腔室元件。
圖6繪示依據本揭示內容的一或更多個實施例包括傳輸機器手的電子器件製造裝置的俯視示意圖,該傳輸機器手具有包括可替換接觸墊的末端執行器,該等可替換接觸墊可以一起被塗覆。
圖7A描繪依據本揭示內容的一個實施例的塗層的EDS線掃描。
圖7B描繪圖7A中所描繪的塗層在50 nm尺度下的TEM影像。
圖8描繪依據一個實施例塗層的表面/薄片電阻與壓力的關係。
圖9A及9B分別描繪依據一個實施例用塗層塗覆的示例性末端執行器的前部及後部的影像。在標識位置中的每一者中所測量到的薄片電阻值總結在表格1中。
圖10A及10B分別描繪示例性主體摻雜(bulk-doped)的陶瓷末端執行器的前部及後部的影像。在標識位置中的每一者中所測量到的薄片電阻值總結在表格2中。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無
102:末端執行器主體
200:塗層
102B:底面
102T:頂面
109I:內側擱架
109O:外側擱架

Claims (20)

  1. 一種塗覆的腔室元件,包括: 一腔室元件;及 一塗層,沉積於該腔室元件的一表面上,該塗層包括一電氣耗散材料,其中該電氣耗散材料提供從該塗層到接地的一耗散路徑,其中該塗層是均勻、保形、且無孔隙的,其中該塗層具有範圍從約10 nm到約900 nm的一厚度,且其中該塗層具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的一表面/薄片電阻。
  2. 如請求項1所述之塗覆的腔室元件,其中該塗層的該表面/薄片電阻在範圍從約300℃到約700℃的一溫度下的熱循環之後保持不變。
  3. 如請求項1所述之塗覆的腔室元件,其中該塗覆具有範圍從約20 nm到約900 nm的一厚度。
  4. 如請求項1所述之塗覆的腔室元件,其中該腔室元件包括一導電材料、一陶瓷 、一聚合物、或石英。
  5. 如請求項1所述之塗覆的腔室元件,其中該塗層具有範圍從約500 kg/mm2 到約1000 kg/mm2 的一維氏硬度。
  6. 如請求項1所述之塗覆的腔室元件,其中由跨該塗層的小於約± 35%的表面/薄片電阻變化所顯示,該塗層的該表面/薄片電阻是均勻的。
  7. 如請求項1所述之塗覆的腔室元件,其中該電氣耗散材料包括一第一含材料層與一第二含材料層的一交錯堆疊。
  8. 如請求項7所述之塗覆的腔室元件,其中該第一含材料層包括一金屬或一金屬合金,該金屬或該金屬合金包括Al、Zr、Y-Zr、Mg-Al、Ca-Al、Si中的一或更多者。
  9. 塗覆的腔室元件請求項7,其中該第二含材料層包括一過渡金屬、一稀土、一主族金屬、一半導體、或上述項目的一合金。
  10. 如請求項9所述之塗覆的腔室元件,其中該第二含材料層包括Ti、Fe、Co、Cu、Ni、Mn、V、Y、Nb、In、Sn、Fe-Co、La-Ta中的一或更多者。
  11. 如請求項7所述之塗覆的腔室元件,其中該交錯堆疊中的每個第一含材料層的一厚度與每個第二含材料層的一厚度的一比率的範圍從約50:1到約1:50。
  12. 如請求項1所述之塗覆的腔室元件,其中該塗層對腐蝕性電漿有抗性。
  13. 一種方法,包括以下步驟: 使用一原子層沉積(ALD)工序、一化學氣相沉積(CVD)工序、一電漿增強原子層沉積(PEALD)工序、金屬有機化學氣相沉積(MOCVD)、或一分子束外延(MBE)工序,來將一塗層沉積到一腔室元件的一表面上,該塗層包括一電氣耗散材料, 其中該電氣耗散材料提供從該塗層到接地的一耗散路徑,其中該塗層是均勻、保形、且無孔隙的,其中該塗層具有範圍從約10 nm到約900 nm的一厚度,且其中該塗層具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的一表面/薄片電阻。
  14. 如請求項13所述之方法,其中使用該ALD工序來沉積該塗層的步驟包括以下步驟:執行一沉積循環,該沉積循環包括以下步驟: 將一第一含材料前驅物注入到包含該腔室元件的一沉積腔室中,以使得該第一含材料前驅物吸收到該腔室元件的該表面上以形成一第一半反應; 將一第一反應物注入到該沉積腔室中以形成一第二半反應; 重複該注入該第一含材料前驅物的步驟及該注入該第一反應物的步驟一或更多次,直到實現該塗層的一第一含材料層的一第一目標厚度為止; 將一第二含材料前驅物注入到該沉積腔室中以使得該第二含材料前驅物吸收到該第一含材料層上以形成一第三半反應; 將一第二反應物注入到該沉積腔室中以形成一第四半反應;及 重複該注入該第二含材料前驅物的步驟及該注入該第二反應物的步驟一或更多次,直到實現該塗層的一第二含材料層的一第二目標厚度為止;及 重複該沉積循環一或更多次,直到實現範圍從約20 nm到約500 nm的該厚度為止。
  15. 如請求項13所述之方法,其中該第一目標厚度與該第二目標厚度的該比率的範圍從約50:1到約1:50。
  16. 如請求項13所述之方法,其中該第一目標厚度及該第二目標厚度可以在沉積循環之間獨立變化。
  17. 如請求項13所述之方法,其中該塗層具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的一表面/薄片電阻,且其中由跨該塗層的小於約± 35%的表面/薄片電阻變化所顯示,該塗層的該表面/薄片電阻是均勻的。
  18. 如請求項13所述之方法,其中該第一含材料層包括一金屬或一金屬合金,該金屬或該金屬合金包括Al、Zr、Y-Zr、Mg-Al、Ca-Al、Si中的一或更多者,且其中該第二含材料層包括Ti、Fe、Co、Cu、Ni、Mn、V、Y、Nb、In、Sn、Fe-Co、La-Ta中的一或更多者。
  19. 一種電氣耗散塗層,包括一電氣耗散材料,其中該塗層是均勻、保形、且無孔隙的,其中該塗層具有範圍從約20 nm到約500 nm的一厚度,且其中該塗層具有範圍從約1x105 歐姆/平方到約1x1011 歐姆/平方的一表面/薄片電阻。
  20. 如請求項19所述之電氣耗散塗層,其中該電氣耗散材料包括一第一含材料層與一第二含材料層的一交錯堆疊, 其中該第一含材料層包括一金屬或一金屬合金,該金屬或該金屬合金包括Al、Zr、Y-Zr、Mg-Al、Ca-Al、Si中的一或更多者, 其中該二含材料層包括Ti、Fe、Co、Cu、Ni、Mn、V、Y、Nb、In、Sn、Fe-Co、La-Ta中的一或更多者, 其中該塗層具有範圍從約500 kg/mm2 到約1000 kg/mm2 的一維氏硬度,及 其中由跨該塗層的小於約± 35%的表面/薄片電阻變化所顯示,該塗層的該表面/薄片電阻是均勻的。
TW109133277A 2019-09-26 2020-09-25 半導體製程工具中用於靜電消散的超薄正形塗層 TW202126845A (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
IN201941038863 2019-09-26
IN201941038863 2019-09-26
US16/890,336 US11540432B2 (en) 2019-09-26 2020-06-02 Ultrathin conformal coatings for electrostatic dissipation in semiconductor process tools
US16/890,346 US11547030B2 (en) 2019-09-26 2020-06-02 Ultrathin conformal coatings for electrostatic dissipation in semiconductor process tools
US16/890,336 2020-06-02
US16/890,346 2020-06-02

Publications (1)

Publication Number Publication Date
TW202126845A true TW202126845A (zh) 2021-07-16

Family

ID=75162433

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109133277A TW202126845A (zh) 2019-09-26 2020-09-25 半導體製程工具中用於靜電消散的超薄正形塗層

Country Status (6)

Country Link
US (3) US11540432B2 (zh)
JP (2) JP2022548981A (zh)
KR (1) KR20220066389A (zh)
CN (1) CN114424676A (zh)
TW (1) TW202126845A (zh)
WO (1) WO2021062349A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11540432B2 (en) 2019-09-26 2022-12-27 Applied Materials, Inc. Ultrathin conformal coatings for electrostatic dissipation in semiconductor process tools
WO2022269429A1 (en) * 2021-06-25 2022-12-29 Advanced Potash Technologies, Ltd. Multi-step methods of making a high temperature multi-phase material and related materials, compositions and methods of use
TW202346240A (zh) * 2022-02-26 2023-12-01 日商Toto股份有限公司 複合結構物及具備複合結構物之半導體製造裝置
WO2024006393A1 (en) * 2022-06-28 2024-01-04 Entegris, Inc. Modules for delivery systems and related methods
WO2024010711A1 (en) * 2022-07-05 2024-01-11 Lam Research Corporation End effector
KR102652284B1 (ko) * 2022-07-11 2024-03-28 한국생산기술연구원 기판 이송용 핸드

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2031098A1 (en) 1990-01-16 1991-07-17 William F. Banholzer Cvd diamond coated annulus components and method of their fabrication
US5955858A (en) 1997-02-14 1999-09-21 Applied Materials, Inc. Mechanically clamping robot wrist
US6641939B1 (en) 1998-07-01 2003-11-04 The Morgan Crucible Company Plc Transition metal oxide doped alumina and methods of making and using
TW543079B (en) * 1999-06-03 2003-07-21 Applied Materials Inc Robot blade for semiconductor processing equipment
US6316734B1 (en) * 2000-03-07 2001-11-13 3M Innovative Properties Company Flexible circuits with static discharge protection and process for manufacture
JP2002292920A (ja) * 2001-04-02 2002-10-09 Matsushita Electric Ind Co Ltd 電極構造体およびその製造方法ならびに電極構造体を用いる画像形成装置
US20080213496A1 (en) 2002-02-14 2008-09-04 Applied Materials, Inc. Method of coating semiconductor processing apparatus with protective yttrium-containing coatings
US20040183135A1 (en) * 2003-03-19 2004-09-23 Oh-Hun Kwon ESD dissipative structural components
US9204525B2 (en) 2006-07-07 2015-12-01 Cocoon Inc. Protective covers
KR101119075B1 (ko) * 2007-03-12 2012-03-15 주식회사 코미코 웨이퍼 이송 장치
KR100825418B1 (ko) 2007-10-15 2008-04-29 (주)쓰리나인 케이스 외관의 정전기 방지용 박막 및 그 제조방법
WO2012088172A2 (en) 2010-12-20 2012-06-28 Entegris, Inc. Front opening large substrate container
US9105379B2 (en) 2011-01-21 2015-08-11 Uchicago Argonne, Llc Tunable resistance coatings
KR101387387B1 (ko) 2011-12-21 2014-04-30 (주)탑나노시스 대전방지용 시트 및 이를 포함하여 대전방지된 작업 스테이지
US20150311043A1 (en) 2014-04-25 2015-10-29 Applied Materials, Inc. Chamber component with fluorinated thin film coating
US20150334812A1 (en) * 2014-05-16 2015-11-19 John Mazzocco Design to manage charge and discharge of wafers and wafer carrier rings
KR102674364B1 (ko) 2015-11-16 2024-06-13 쿠어스 테크, 인코포레이티드 내부식성 부품 및 제조 방법
US9850573B1 (en) * 2016-06-23 2017-12-26 Applied Materials, Inc. Non-line of sight deposition of erbium based plasma resistant ceramic coating
US20180016678A1 (en) 2016-07-15 2018-01-18 Applied Materials, Inc. Multi-layer coating with diffusion barrier layer and erosion resistant layer
US11540432B2 (en) 2019-09-26 2022-12-27 Applied Materials, Inc. Ultrathin conformal coatings for electrostatic dissipation in semiconductor process tools

Also Published As

Publication number Publication date
US20230077895A1 (en) 2023-03-16
US20210100087A1 (en) 2021-04-01
US12004337B2 (en) 2024-06-04
US11540432B2 (en) 2022-12-27
WO2021062349A1 (en) 2021-04-01
US11547030B2 (en) 2023-01-03
US20210100141A1 (en) 2021-04-01
JP2022548981A (ja) 2022-11-22
JP2024001007A (ja) 2024-01-09
KR20220066389A (ko) 2022-05-24
CN114424676A (zh) 2022-04-29

Similar Documents

Publication Publication Date Title
TW202126845A (zh) 半導體製程工具中用於靜電消散的超薄正形塗層
US11639547B2 (en) Halogen resistant coatings and methods of making and using thereof
US12002657B2 (en) Multi-layer plasma resistant coating by atomic layer deposition
US11008653B2 (en) Multi-layer coating with diffusion barrier layer and erosion resistant layer
US20220349041A1 (en) Erosion resistant metal silicate coatings
WO2017222601A1 (en) Non-line of sight deposition of erbium based plasma resistant ceramic coating
CN212357383U (zh) 制品
TWI811232B (zh) 用於高溫加熱器的原子層沉積塗層
US20190169444A1 (en) Anti-wetting coating
US20210123143A1 (en) Hafnium aluminum oxide coatings deposited by atomic layer deposition
TW202012168A (zh) 通過原子層沉積來沉積的抗侵蝕金屬氧化物塗層
US20240003003A1 (en) Corrosion resistant film on a chamber component and methods of depositing thereof
WO2022120063A1 (en) Erosion resistant metal fluoride coated articles, methods of preparation and methods of use thereof