TW202125771A - 記憶裝置及其製造方法 - Google Patents
記憶裝置及其製造方法 Download PDFInfo
- Publication number
- TW202125771A TW202125771A TW109124402A TW109124402A TW202125771A TW 202125771 A TW202125771 A TW 202125771A TW 109124402 A TW109124402 A TW 109124402A TW 109124402 A TW109124402 A TW 109124402A TW 202125771 A TW202125771 A TW 202125771A
- Authority
- TW
- Taiwan
- Prior art keywords
- active
- layer
- active layer
- forming
- drain region
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 45
- 239000003990 capacitor Substances 0.000 claims abstract description 75
- 239000000758 substrate Substances 0.000 claims abstract description 46
- 239000000463 material Substances 0.000 claims description 122
- 238000003860 storage Methods 0.000 claims description 60
- 230000002093 peripheral effect Effects 0.000 claims description 34
- 239000012535 impurity Substances 0.000 claims description 31
- 238000002955 isolation Methods 0.000 claims description 27
- 239000003989 dielectric material Substances 0.000 claims description 24
- 238000004519 manufacturing process Methods 0.000 claims description 9
- 239000004020 conductor Substances 0.000 claims description 7
- 239000002210 silicon-based material Substances 0.000 claims 2
- 230000000149 penetrating effect Effects 0.000 abstract description 7
- 239000010410 layer Substances 0.000 description 352
- 239000011241 protective layer Substances 0.000 description 22
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 21
- 238000005530 etching Methods 0.000 description 21
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 21
- 239000011229 interlayer Substances 0.000 description 19
- 229920005591 polysilicon Polymers 0.000 description 19
- 229910052751 metal Inorganic materials 0.000 description 18
- 239000002184 metal Substances 0.000 description 18
- 239000004065 semiconductor Substances 0.000 description 12
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 11
- 239000011149 active material Substances 0.000 description 11
- 229910052814 silicon oxide Inorganic materials 0.000 description 11
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 8
- MCMNRKCIXSYSNV-UHFFFAOYSA-N Zirconium dioxide Chemical compound O=[Zr]=O MCMNRKCIXSYSNV-UHFFFAOYSA-N 0.000 description 8
- CJNBYAVZURUTKZ-UHFFFAOYSA-N hafnium(iv) oxide Chemical compound O=[Hf]=O CJNBYAVZURUTKZ-UHFFFAOYSA-N 0.000 description 8
- 150000004767 nitrides Chemical class 0.000 description 7
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 7
- RVTZCBVAJQQJTK-UHFFFAOYSA-N oxygen(2-);zirconium(4+) Chemical compound [O-2].[O-2].[Zr+4] RVTZCBVAJQQJTK-UHFFFAOYSA-N 0.000 description 7
- 239000010936 titanium Substances 0.000 description 7
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 7
- 229910052721 tungsten Inorganic materials 0.000 description 7
- 239000010937 tungsten Substances 0.000 description 7
- 229910001928 zirconium oxide Inorganic materials 0.000 description 7
- 229910052581 Si3N4 Inorganic materials 0.000 description 6
- 239000013078 crystal Substances 0.000 description 6
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 6
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 5
- 238000000151 deposition Methods 0.000 description 5
- 238000010438 heat treatment Methods 0.000 description 5
- 229910052719 titanium Inorganic materials 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- RKTYLMNFRDHKIL-UHFFFAOYSA-N copper;5,10,15,20-tetraphenylporphyrin-22,24-diide Chemical compound [Cu+2].C1=CC(C(=C2C=CC([N-]2)=C(C=2C=CC=CC=2)C=2C=CC(N=2)=C(C=2C=CC=CC=2)C2=CC=C3[N-]2)C=2C=CC=CC=2)=NC1=C3C1=CC=CC=C1 RKTYLMNFRDHKIL-UHFFFAOYSA-N 0.000 description 4
- 239000007769 metal material Substances 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- 229910000449 hafnium oxide Inorganic materials 0.000 description 3
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 3
- 229910021332 silicide Inorganic materials 0.000 description 3
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 3
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 2
- 238000000231 atomic layer deposition Methods 0.000 description 2
- IVHJCRXBQPGLOV-UHFFFAOYSA-N azanylidynetungsten Chemical compound [W]#N IVHJCRXBQPGLOV-UHFFFAOYSA-N 0.000 description 2
- HTXDPTMKBJXEOW-UHFFFAOYSA-N dioxoiridium Chemical compound O=[Ir]=O HTXDPTMKBJXEOW-UHFFFAOYSA-N 0.000 description 2
- 229910052741 iridium Inorganic materials 0.000 description 2
- GKOZUEZYRPOHIO-UHFFFAOYSA-N iridium atom Chemical compound [Ir] GKOZUEZYRPOHIO-UHFFFAOYSA-N 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 230000001590 oxidative effect Effects 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 229910052707 ruthenium Inorganic materials 0.000 description 2
- WOCIAKWEIIZHES-UHFFFAOYSA-N ruthenium(iv) oxide Chemical compound O=[Ru]=O WOCIAKWEIIZHES-UHFFFAOYSA-N 0.000 description 2
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- QCWXUUIWCKQGHC-UHFFFAOYSA-N Zirconium Chemical compound [Zr] QCWXUUIWCKQGHC-UHFFFAOYSA-N 0.000 description 1
- 229910003481 amorphous carbon Inorganic materials 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 229910052735 hafnium Inorganic materials 0.000 description 1
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000002648 laminated material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 229910052726 zirconium Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/31—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
- H10B12/312—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with a bit line higher than the capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/82—Electrodes with an enlarged surface, e.g. formed by texturisation
- H01L28/90—Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4085—Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4097—Bit-line organisation, e.g. bit-line layout, folded bit lines
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0688—Integrated circuits having a three-dimensional layout
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/05—Making the transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/48—Data lines or contacts therefor
- H10B12/482—Bit lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/50—Peripheral circuit region structures
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Semiconductor Memories (AREA)
Abstract
記憶裝置包括:基板;主動層,其與基板間隔開並橫向地定向;字線,其沿著主動層的一側平行於主動層而橫向地定向;主動主體,其通過貫穿主動層的方式垂直地定向;位元線,其通過貫穿主動層的方式垂直地定向而與主動主體的一側間隔開;以及電容器,其通過貫穿主動層的方式垂直地定向而與主動主體的另一側間隔開。
Description
本發明的各個實施例涉及一種半導體裝置,並且更具體地,涉及一種半導體裝置及其製造方法。相關申請的交叉引用
本申請案主張於2019年12月30日提交的第10-2019-0178427號的韓國專利申請案的優先權,其全部內容通過引用合併於此。
近來,為了增加記憶裝置的淨晶粒,記憶單元的尺寸持續減小。
隨著記憶單元尺寸得以小型化,寄生電容Cb減小並且電容增大。然而,由於記憶單元的結構限制,難以增加淨晶粒。
本發明的實施例涉及高度整合的記憶單元、包括該整合的記憶單元的記憶裝置以及製造該記憶裝置的方法。
根據本發明的一個實施例,一種記憶裝置包括:基板;主動層,其與所述基板間隔開並橫向地定向;字線,其沿著所述主動層的一側平行於所述主動層而橫向地定向;主動主體(active body),其通過貫穿所述主動層的方式垂直地定向;位元線,其通過貫穿所述主動層的方式垂直地定向而與所述主動主體的一側間隔開;和電容器,其通過貫穿所述主動層的方式垂直地定向而與所述主動主體的另一側間隔開。
根據本發明的另一實施例,一種記憶裝置包括記憶單元,它們佈置在垂直方向上,其中,所述記憶單元中每一個均包括:主動層,其包括第一源極/汲極區、第二源極/汲極區和通道主體(channel body),所述通道主體在所述第一源極/汲極區域與所述第二源極/汲極區域之間橫向地定向;字線,其平行於所述主動層的一側而橫向地定向;主動主體,其貫穿所述通道主體;位元線,其通過貫穿所述主動層的方式垂直地定向而與所述第一源極/汲極區耦接;和電容器,其通過貫穿所述主動層的方式垂直地定向而與所述第二源極/汲極區耦接。
根據本發明的又一實施例,一種用於製造記憶裝置的方法包括:形成多個主動層,它們佈置在相對於基板的垂直方向上;形成垂直定向的主動主體,其貫穿所述主動層而將所述主動層彼此互連;形成垂直定向的位元線,其與所述主動主體的一側間隔開並且貫穿所述主動層;形成垂直定向的電容器,其與所述主動主體的另一側間隔開並且貫穿所述主動層;以及形成多個字線,它們與所述主動層中每一個的一側相鄰而橫向地定向。
通過以下詳細描述和附圖,本發明的這些以及其他的特徵和優點對於本發明領域的普通技術人員將變得顯而易見。
下面將參考附圖更詳細地描述本發明的各種實施例。然而,本發明可以以不同的形式實施,並且不應被解釋為限於本文闡述的實施例。而是提供這些實施例以使得本揭示內容將是透徹和完整的,並將向本領域技術人員充分傳達本發明的範圍。貫穿本揭示內容,在本發明的各個附圖和實施例中,相同的元件符號指代相同的部分。
附圖不一定按比例繪製,並且在某些情況下,可能已經放大了比例,以便清楚地示出實施例的特徵。當第一層被稱為“在第二層上”或“在基板上”時,不僅指第一層直接形成在第二層或基板上的情況,而且還指在第一層與第二層或基板之間存在第三層的情況。
根據本發明的一個實施例,一種記憶裝置可以包括:至少一個橫向延伸的主動層(也可以稱為橫向主動層);至少一個單字線WL;垂直的位元線BL,其貫穿所述至少一個主動層;和垂直的電容器,其也貫穿所述至少一個主動層。所述至少一個單字線WL可以與所述至少一個橫向主動層在距基板的相同的水平(level)處。
圖1A是示意性地示出根據本發明一個實施例的記憶裝置100M的結構的立體圖。圖1B是沿圖1A的線A-A’截取的記憶裝置100M的平面圖,以及圖1C是沿圖1B的線B-B’截取的記憶裝置100M的剖視圖。
參考圖1A至圖1C,記憶裝置100M可以包括:基板SS;主動層ACT,其橫向地定向並與基板SS間隔開;字線WL,其沿著主動層ACT的一側平行於主動層ACT而橫向地定向;主動主體ACB,其垂直地定向並貫穿主動層ACT;位元線BL,其垂直地定向並貫穿主動層ACT而與主動主體ACB的一側間隔開;以及電容器CAP,其垂直地定向並貫穿主動層ACT而與主動主體ACB的另一側間隔開。
基板SS可以提供在第一方向D1和第三方向D3上延伸的平面。記憶單元陣列MCA可以在第二方向D2上垂直地定位於基板SS上方。第二方向D2可以垂直於第一方向D1和第三方向D3。第二方向D2可以簡單地稱為垂直方向或垂直定向。記憶單元陣列MCA可以包括垂直地佈置在第二方向D2上的多個記憶單元MC。記憶單元陣列MCA可以位於基板SS上方。記憶單元MC可以位於基板SS上方。例如,記憶單元陣列MCA可以是或可以包括動態隨機存取記憶體(DRAM)記憶單元陣列。
每個記憶單元MC可以包括主動層ACT、字線WL、位元線BL和電容器CAP。多個主動層ACT可以在第二方向D2上垂直地佈置。主動層ACT可以在第二方向D2上垂直地重疊。每個主動層ACT可以具有板的形狀,其橫截面具有多個指狀部。換言之,每個主動層ACT可以具有在第一方向D1上橫向延伸的第一細長部分和在第三方向D3上從該細長部分延伸的多個指狀部。所述指狀部可以以規則的間隔彼此間隔開。所述指狀部可以具有相同的形狀和大小,但是,本發明不限於此。每個主動層ACT的第一指狀部可以是主動層ACT的由主動主體ACB貫穿的部分。每個主動層ACT的第二指狀部可以是主動層ACT的由位元線BL貫穿的部分,並且每個主動層ACT的第三指狀部可以是主動層ACT的由電容器CAP貫穿的部分。主動主體ACB、位元線BL和電容器CAP可以沿中心穿過相應的第一、第二和第三指狀部,使得每個指狀部在它們的在第一方向D1和第三方向D3上的相應側中的任何一側上留下相等的部分。
每個主動層ACT可以包括第一源極/汲極區FSD、第二源極/汲極區SSD和通道主體CHB,所述通道主體CHB在第一方向D1上佈置在第一源極/汲極區FSD與第二源極/汲極區SSD之間。第一源極/汲極區FSD、第二源極/汲極區SSD和通道主體CHB可以位於相同的水平處。
橫向定向的字線WL可以定位為平行於每個主動層ACT的一側。主動主體ACB可以貫穿被佈置在第二方向D2上的多個主動層ACT。主動主體ACB可以在第二方向D2上垂直地定向。主動主體ACB可以稱為“主動柱(active pillar)”。當俯視時,主動主體ACB可以具有矩形的橫截面。主動主體ACB可以在沿第二方向D2延伸時穿過每個主動層的通道主體CHB。每個主動層ACT的通道主體CHB可以圍繞穿過它的主動主體ACB。因此,每個通道主體CHB可以位於與對應的主動層ACT相同的水平處。多個通道主體CHB可以在第二方向D2上垂直地重疊。字線WL可以在第二方向D2上垂直地重疊。例如,如圖1A的實施例中所示,字線WL的端部可以形成台階式結構,它們在第一方向上的長度沿第二方向從緊挨著基板SS的底部字線朝向頂部字線逐步減小。
位元線BL可以在第二方向D2上垂直地定向,並且可以貫穿每個主動層ACT。位元線BL可以耦接到第一源極/汲極區FSD。當俯視時,位元線BL也可以具有矩形的橫截面。電容器CAP可以包括儲存節點SN、介電層DE和板節點(plate node)PN。儲存節點SN可以形成在每個主動層ACT中以耦接到相應的第二源極/汲極區SSD。介電層DE和板節點PN可以在第二方向D2上延伸並且貫穿主動層ACT。
記憶裝置100M還可以包括多個位元線接觸節點BLC(圖1C所示),它們被形成在每個主動層ACT中。每個接觸節點BLC與相應的主動層ACT的第一源極/汲極區FSD和位元線BL耦接。記憶裝置100M可以進一步包括:接觸襯墊層CL,其垂直地定向(即,在第二方向D2延伸)從而在圍繞位元線BL的側壁的同時在第二方向D2上貫穿位元線接觸節點BLC。位元線接觸節點BLC也可以圍繞位元線BL的底部。位元線接觸節點BLC可以不圍繞位元線BL的頂部。
位元線BL、主動主體ACB和電容器CAP可以從基板SS開始垂直地向上延伸。多個主動層ACT中的每一個可以與一個字線WL位於相同的水平處。主動層ACT可以平行於基板SS的平面。
如圖1B所示,閘極介電層GD可以形成在通道主體CHB的一側與字線WL之間。具有在第一方向D1上延伸的大體上細長形狀的每個字線WL還可以包括在第三方向D3上橫向地延伸以與閘極介電層GD直接接觸的突起WLP。每個字線WL在第一方向D1上延伸的部分在本文中可以被稱為字線WL的線部分WLL。每個字線WL的線部分WLL可以與對應的主動層ACT的第一源極/汲極區FSD和第二源極/汲極區SSD間隔開。
板節點PN和介電層DE可以在第二方向D2上各自垂直於基板SS定向,並且介電層DE可以圍繞板節點PN的側壁。介電層DE也可以圍繞板節點PN的底部。多個儲存節點SN可以在第二方向D2上垂直於基板SS佈置。儲存節點SN可以形成在相應的主動層ACT中並且被成形為圍繞介電層DE和板節點PN。儲存節點SN與字線WL可以在第二方向D3上位於相同的水平處。儲存節點SN可以與電容器接觸節點SNC接觸。電容器接觸節點SNC可以接觸第二源極/汲極區SSD。電容器接觸節點SNC可以圍繞儲存節點SN。儲存節點SN與電容器接觸節點SNC可以位於相同的水平處。從平面圖看,儲存節點SN可以具有矩形環狀(見圖1B)。
圖2A和圖2B是示出根據本發明的另一實施例的記憶裝置100的剖視圖。
參考圖2A和圖2B,記憶裝置100可以包括週邊電路110、下部結構120和記憶單元陣列130M,下部結構120與記憶單元陣列130M依次形成在週邊電路110上方。
週邊電路110可以包括多個控制電路。週邊電路110中的至少一個控制電路可以包括N通道電晶體、P通道電晶體、CMOS電路或它們的組合。週邊電路110中的至少一個控制電路可以包括位址解碼器電路、讀取電路和寫入電路等。週邊電路110中的至少一個控制電路可以包括平面通道電晶體、凹陷通道電晶體、埋入閘極電晶體以及鰭式通道電晶體(FinFET)等。
記憶單元陣列130M可以包括DRAM記憶單元陣列,並且週邊電路110可以包括感測放大器SA。感測放大器SA可以耦接到多級金屬佈線MLM。
下部結構120可以包括蝕刻停止層121和下部層間介電層ILD122。蝕刻停止層121可以包括在用於形成隨後的記憶單元陣列130M的一系列蝕刻製程中具有蝕刻選擇性的材料。例如,蝕刻停止層121可以包括多晶矽層。可以通過沉積多晶矽層並蝕刻該多晶矽層來形成蝕刻停止層121。蝕刻停止層121可以被形成為具有在下部結構120上方的、彼此間隔開的多個蝕刻停止層島狀物的形狀。保護層123可以形成在蝕刻停止層121的表面上。
下部結構120可以提供在第一方向D1和第三方向D3上延伸的平面,並且記憶單元陣列130M可以在第二方向D2上垂直地定位於下部結構120上方。第二方向D2可以垂直於第一方向D1和第三方向D3。記憶單元陣列130M可以包括多個記憶單元MC,所述多個記憶單元MC垂直地佈置在第二方向D2上。第一介電材料131可以被形成在記憶單元MC之間以垂直地佈置在第二方向D2上。第一介電材料131與記憶單元MC可以被垂直地交替形成在第二方向D2上。圍繞記憶單元MC的第二介電材料132可以被形成在位於垂直方向上的第一介電材料131之間。在一個實施例中,第一介電材料131可以例如包括氧化矽,並且第二介電材料132可以例如包括氮化矽。
每個記憶單元MC可以包括主動層151、字線173、位元線184和電容器195。這些主動層151可以垂直地佈置在第二方向D2上。每個主動層151可以包括第一源極/汲極區163、第二源極/汲極區164和通道主體157,通道主體157在第一源極/汲極區163與第二源極/汲極區164之間橫向地定向在方向D1上。第一源極/汲極區163、第二源極/汲極區164和通道主體157可以位於相同的水平處。字線173可以被定位為平行於每個主動層151的一側而橫向地定向。主動主體156可以被形成為貫穿主動層151。主動主體156可以在第二方向D2上貫穿通道主體157。位元線184可以在第二方向D2上垂直地定向,並且可以貫穿主動層151以耦接到第一源極/汲極區163。電容器195可以包括儲存節點192、介電層193和和板節點194。儲存節點192可以被形成在主動層151中以耦接到第二源極/汲極區164。介電層193和板節點194可以貫穿主動層151。
記憶裝置100M可以進一步包括位元線接觸節點183,其被形成在主動層151中並被耦接到第一源極/汲極區163和位元線184。記憶裝置100還可以包括接觸襯墊層182,其在圍繞位元線184的側壁的同時在第二方向D2上垂直地定向以貫穿位元線接觸節點183。
主動層151的側面可以被保護層134覆蓋。可以切割保護層134的一部分,並且主動層151的一側可以被經切割的保護層134局部暴露。這裡,被暴露側可以是第一源極/汲極區163、第二源極/汲極區164和通道主體157的一部分。
閘極介電層172可以形成在通道主體157的一側與字線173之間。隔離介電層165可以形成在第一源極/汲極區163和第二源極/汲極區164與字線173之間。字線173可以接觸狹縫(slit)介電層174。如稍後將描述的,可以通過狹縫介電層174將多個字線173彼此隔離。
板節點194和介電層193可以在第二方向D2上相對於下部結構120垂直地定向,並且介電層193可以圍繞板節點194的側壁。多個儲存節點192可以在第二方向D2上相對於下部結構120垂直地佈置。儲存節點192可以被形成在主動層151中。儲存節點192可以被成形為圍繞介電層193和板節點194。儲存節點192與字線173可以沿第二方向D2上位於距週邊電路110相同的水平處。儲存節點192可以與電容器接觸節點192C接觸。電容器接觸節點192C可以接觸第二源極/汲極區域164。電容器接觸節點192C可以圍繞儲存節點192。儲存節點192和電容器接觸節點192C可以位於相同的水平處。儲存節點192可以具有橫向的環形形狀。
位元線接觸節點183可以耦接到第一源極/汲極區163,並且儲存節點192可以耦接到第二源極/汲極區164。位元線接觸節點183、儲存節點192和通道主體157可以橫向地佈置在第一方向D1上。
每個主動層151可以在第一方向D1上橫向地定向。字線173可以在第一方向D1上橫向地定向。主動層151可以在第二方向D2上垂直地堆疊。字線173可以在第二方向D2上垂直地堆疊。主動層151與字線173可以彼此平行。主動層151與字線173可以位於相同的橫向水平處。字線173的端部可以在第二方向D2上具有台階形狀。換言之,在第二方向D2上堆疊的字線173可以具有不同的長度。位元線184和電容器195可以在第二方向D2上垂直地定向。位元線接觸節點183可以從第一源極/汲極區163開始在第三方向D3上延伸。儲存節點192可以從第二源極/汲極區164開始在第三方向D3上延伸。
圖3A至圖26B是示出根據本發明實施例的製造記憶裝置的方法的剖視圖。圖3A至圖26A是平面圖,並且圖3B至圖26B是剖視圖。
圖3B是沿圖3A的線A-A’截取的剖視圖。
參考圖3A和圖3B,下部結構120與上部結構130可以被依次形成在週邊電路110上方。
週邊電路110可以由適合於半導體加工的材料製成。週邊電路110可以包括導電材料、介電材料和半導體材料中的至少一種。可以在週邊電路110中形成各種材料。週邊電路110可以包括半導體基板,並且半導體基板可以由包含矽的材料形成。例如,週邊電路110可以包括矽、單晶矽、多晶矽、非晶矽、鍺矽、單晶鍺矽、多晶鍺矽、碳摻雜的矽、它們的組合或它們的多層。週邊電路110可以包括其他半導體材料,比如鍺。週邊電路110可以包括III/V族半導體基板,比如化合物半導體基板,例如,GaAs。週邊電路110可以包括絕緣體上矽(SOI)基板。
根據本發明的另一實施例,週邊電路110可以包括半導體基板以及形成在所述半導體基板上的多個積體電路。例如,週邊電路110可以包括多個控制電路。週邊電路110的控制電路可以包括下述至少一種:N通道電晶體、P通道電晶體、CMOS電路、位址解碼器電路、讀取電路、寫入電路、平面通道電晶體、凹陷通道型電晶體、埋入閘極電晶體以及鰭式通道電晶體(FinFET)等。在一個實施例中,週邊電路110中的至少一個控制電路可以包括N通道電晶體、P通道電晶體、CMOS電路或它們的組合,週邊電路110中的至少一個控制電路可以包括位址解碼器電路、讀取電路和寫入電路等,以及週邊電路110中的至少一個控制電路可以包括平面通道電晶體、凹陷通道型電晶體、埋入閘極電晶體和鰭式通道電晶體(FinFET)等。
儘管未示出,但是週邊電路110可以包括感測放大器SA,並且感測放大器SA可以耦接到多級金屬佈線(MLM)。
下部結構120可以包括蝕刻停止層121和下部層間介電層122。蝕刻停止層121可以包括在隨後的上部結構130的蝕刻製程過程中具有蝕刻選擇性的材料。例如,蝕刻停止層121可以包括多晶矽層。蝕刻停止層121可以通過沉積多晶矽層並蝕刻所述多晶矽層以形成多個蝕刻停止層島狀物(即,間隔開的區域)來形成,所述多個蝕刻停止層島狀物被彼此間隔開地形成在週邊電路110上方。
在週邊電路110上方形成具有多個島狀物的蝕刻停止層121之後,可以形成下部層間介電層122以填充蝕刻停止層121的島狀物之間的間隔。下部層間介電層122可以通過在包括蝕刻停止層121的週邊電路110上沉積介電材料然後執行平坦化來形成。
下部層間介電層122可以包括例如氧化物。
上部結構130可以包括第一材料層131和第二材料層132。上部結構130可以包括多個第一材料層131和多個第二材料層132。上部結構130可以是交替堆疊,其中第一材料層131與第二材料層132交替地堆疊。第一材料層131與第二材料層132可以是不同的材料。第一材料層131與第二材料層132可以具有不同的蝕刻選擇性。
在一個實施例中,第一材料層131可以包括氧化矽,並且第二材料層132可以包括氮化矽。第一材料層131與第二材料層132的堆疊可以被稱為“氧化物-氮化物(ON)堆疊”,並且上部結構130可以包括至少一個ON堆疊。ON堆疊的數量可以被設置為對應於記憶單元的數量。
第一材料層131可以分別位於上部結構130的最下部分和最上部分。最下面的第一材料層131和最上面的第一材料層131可以比其餘的第一材料層131厚。除了最下面的第一材料層131和最上面的第一材料層131之外,第一材料層131和第二材料層132可以具有相同的厚度。
在下文中,在平面圖中,將省略在週邊電路110與上部結構130之間的下部結構120的元件符號。
圖4B是沿圖4A的線A-A’截取的剖視圖。參考圖4A和圖4B,可以利用第一遮罩M1來蝕刻上部結構130的一部分(即,第一區域)。可以執行所述上部結構130的第一區域的蝕刻製程直到在蝕刻停止層121處結束。結果,可以形成貫穿上部結構130的多個單元開口140。可以對上部結構130的第一區域進行乾蝕刻以形成單元開口140。
第一遮罩M1可以是在蝕刻上部結構130的製程期間的蝕刻阻擋層。第一遮罩M1可以包括光阻劑圖案。根據本發明的另一實施例,第一遮罩M1可以包括硬遮罩材料。第一遮罩M1可以包括非晶碳或多晶矽。
為了防止單元開口140不開口,蝕刻單元開口140的製程可以包括過蝕刻。結果,單元開口140的底部可以部分地延伸到蝕刻停止層121的島狀物中。換言之,可以在蝕刻停止層121的每個島狀物的表面上形成凹面。
單元開口140是垂直的開口,其從下部結構120開始垂直地定向,並且可以垂直延伸到蝕刻停止層121的上表面並穿過上部結構130。單元開口140的側壁可以具有垂直的輪廓。單元開口140可以指這樣的區域:其中要形成多個記憶單元的一部分。
從頂視圖的角度看,單元開口140可以包括多個指狀部。單元開口140可以是手指形的開口。例如,單元開口140可以包括第一指狀部141、第二指狀部142和第三指狀部143。在下文中,第一指狀部141可以被稱為第一單元開口141,第二指狀部142可以被稱為第二單元開口142,第三指狀部143可以被稱為第三單元開口143。
如圖4A所示,第一單元開口141、第二單元開口142和第三單元開口143可以彼此耦接。第一單元開口141可以提供其中要形成主動主體的空間,第二單元開口142可以提供其中要形成位元線的空間,並且第三單元開口143可以限定其中要形成電容器的空間。第一單元開口141可以被稱為“主動主體開口”,第二單元開口142可以被稱為“位元線開口”。第三單元開口143可以被稱為“電容器開口”。
從頂視圖的角度看,第一單元開口141可以位於中央,第二單元開口142可以位於第一單元開口141的一側(或左側),並且第三單元開口143可以位於第一單元開口141的另一側(或右側)。第三單元開口143的開口面積可以大於第一單元開口141和第二單元開口142。由於將第三單元開口143做得較大,因此隨後形成的電容器的尺寸可以增大。結果,可以充分確保電容。
如上所述,單元開口140的橫截面可以具有多指狀部的形狀。第一單元開口141、第二單元開口142和第三單元開口143可以被並排地佈置成多指狀部的形狀。從頂視圖看,單元開口140可以具有在第一方向D1上延伸的細長部分,三個指狀部141、142和143從該細長部分在第三方向D3上橫向地突出。
可以通過以下一系列製程將第二材料層132替換為主動層151。主動層151的一部分可以被替換為通道主體157、位元線接觸節點183和儲存節點192。
圖5B是沿圖5A的線A-A’截取的剖視圖。參考圖5A和圖5B,可以通過氧化蝕刻停止層121的所述凹陷表面來形成保護層123。可以通過將蝕刻停止層121的所述凹陷表面暴露於熱氧化製程來形成保護層123。例如,當蝕刻停止層121包括多晶矽時,保護層123可以由氧化矽形成。保護層123可以在後續製程中保護蝕刻停止層121。而且,保護層123可以使隨後的位元線和電容器與蝕刻停止層121電絕緣。
保護層123可以不填充單元開口140的底部,即,蝕刻停止層121的所述凹陷表面。保護層123可以保形地形成在蝕刻停止層121的所述凹陷表面上。
圖6B是沿圖6A的線A-A’截取的剖視圖。參考圖6A和圖6B,通過單元開口140,可以選擇性地使上部結構130的一部分凹陷。例如,可以選擇性地使上部結構130的第二材料層132橫向地凹陷。可以通過使第二材料層132橫向地凹陷(例如,蝕刻)而在上部結構130中形成多個橫向凹陷133。橫向凹陷133可以形成在垂直地堆疊的第一材料層131之間。可以通過濕蝕刻或乾蝕刻來執行第二材料層132的橫向凹陷。例如,當第二材料層132包括氮化矽時,可以通過氮化矽的濕蝕刻來形成橫向凹陷133。
橫向凹陷133可以從第一至第三單元開口141、142和143的側面起橫向地延伸到上部結構130中。結果,橫向凹陷133可以各自從第一單元開口141、第二單元開口142和第三單元開口143的側面開始延伸。
圖7B是沿圖7A的線A-A’截取的剖視圖。參考圖7A和圖7B,第二材料層132的側面可以被選擇性地氧化。結果,橫向凹陷133的側壁可以被選擇性氧化物(selective oxides)134覆蓋。例如,當第二材料層132包括氮化矽時,選擇性氧化物134可以包括氮氧化矽。
隨後,可以沉積主動材料150。主動材料150可以填充橫向凹陷133。主動材料150可以覆蓋第一至第三單元開口141、142和143的側壁,而可以不填充第一至第三單元開口141、142和143。換言之,主動材料150可以在填充橫向凹陷133的同時保形地覆蓋第一至第三單元開口141、142和143的側壁。每個選擇性氧化物134可以位於主動材料150與第二材料層132之間。主動材料150可以包括半導體材料。主動材料150可以包括多晶矽。主動材料150可以包括P型多晶矽或未摻雜的多晶矽。可以調整主動材料150的厚度以無間隙地填充橫向凹陷133。
圖8B是沿圖8A的線A-A’截取的剖視圖。參考圖8A和圖8B,可以執行主動隔離製程。例如,主動材料150可以選擇性地被蝕刻以分別在橫向凹陷133中形成主動層151。分別形成在橫向凹陷133中的主動層151可以在垂直方向上彼此隔離。主動層151的側壁可以分別被選擇性氧化物134覆蓋。選擇性氧化物134可以分別位於主動層151與第二材料層132之間。
從頂視圖的角度看,主動層151可以具有封閉的環形。因此,第一單元開口141、第二單元開口142和第三單元開口143可以被形成為貫穿垂直地堆疊的主動層151。主動層151可以包括多個指狀部。每個指狀部可以被位於其中的第一單元開口141至第三單元開口143貫穿。
圖9B是沿圖9A的線A-A’截取的剖視圖。參考圖9A和圖9B,可以形成犧牲襯墊層152以保護主動層151。犧牲襯墊層152可以包括介電材料。例如,犧牲襯墊層152可以由氮化矽或氧化矽形成。
可以在犧牲襯墊層152上形成犧牲材料153。犧牲材料153可以填充在犧牲襯墊層152上的第一至第三單元開口141、142和143。犧牲材料153可以包含基於金屬的材料。犧牲材料153可以包括金屬和金屬氮化物。犧牲材料153可以包括鎢。犧牲材料153可以被平坦化從而僅保留在第一至第三單元開口141、142和143的內部。
可以在犧牲材料153上方形成上部層間介電層(ILD)154。上部層間介電層154可以包括氧化矽。
如上所述,可以在上部結構130中形成多個主動層151。主動層151與第一材料層131可以在垂直方向上交替地堆疊。主動層151的側面可以分別被第二材料層132圍繞。上部結構130可以被稱為模製結構(mold structure),並且該模製結構可以包括:交替堆疊,其中主動層151與第一材料層131在垂直方向上交替地堆疊。
圖10B是沿圖10A的線A-A’截取的剖視圖。參考圖10A和圖10B,可以再次暴露出第一單元開口141。為此,可以選擇性地去除所述填充第一單元開口141的犧牲襯墊層152和犧牲材料153。例如,通過利用第二遮罩M2,可以蝕刻上部層間介電層154的一部分以暴露出與第一單元開口141相對應的部分,然後可以蝕刻所述填充第一單元開口141的犧牲襯墊層152和犧牲材料153。
如上所述,暴露出的第一單元開口141可以簡稱為“主動主體開口155”。可以通過主動主體開口155暴露出每個主動層151的一部分。
主動主體開口155可以相對於下部結構120垂直地定向。
圖11B是沿圖11A的線A-A’截取的剖視圖。參考圖11A和圖11B,在去除第二遮罩M2之後,可以用主動主體156填充主動主體開口155。主動主體156可以包括P型多晶矽。主動主體156可以通過沉積P型多晶矽以填充主動主體開口155並執行平坦化來形成。在P型多晶矽的平坦化期間,可以將犧牲材料153和犧牲襯墊層152的一部分平坦化。
主動主體156可以將定位在垂直方向上的主動層151互連。可以將主體偏壓施加到主動主體156。主動主體156可為柱形。主動主體156可以貫穿在垂直方向上堆疊的主動層151。
圖12B是沿圖12A的線A-A’截取的剖視圖。參考圖12A和圖12B,當主動層151包括未摻雜的多晶矽時,可以隨後執行熱處理製程以使P型雜質從主動主體156擴散。因此,主動層151的與主動主體156接觸的部分可以摻雜有P型雜質。主動層151的摻雜有P型雜質的部分可以是通道主體157。通道主體157可以在垂直方向上堆疊。在一個層級(level)處,通道主體157與主動層151可以位於相同的水平處。
從頂視圖的角度看,通道主體157可以具有圍繞主動主體156的環繞的形狀。主動主體156可以被成形為貫穿在垂直方向上堆疊的通道主體157。
圖13B是沿圖13A的線C-C’線截取的剖視圖,並且圖13C是沿圖13A的線D-D’截取的剖視圖。
參考圖13A至圖13C,可以在與主動層151間隔開的位置處形成隔離開口161。例如,在上部結構130上方形成第三遮罩(未示出)之後,利用第三遮罩,可以蝕刻上部結構130的第二區域(在此,其為未形成有第一至第三單元開口141、142和143的部分)。結果,當上部層間介電層154、多個第一材料層131和多個第二材料層132得以蝕刻時,可以形成一對彼此隔離的隔離開口161。當隔離開口161被形成為與主動層151橫向地間隔開時,可以選擇性地使第二材料層132從隔離開口161的側壁凹陷,從而暴露出主動層151的一側。根據本發明的另一實施例,用於形成隔離開口161的蝕刻製程可以這樣執行:使得隔離開口161的側壁暴露出主動層151的一側。隔離開口161可以在記憶單元的堆疊方向上垂直地定向。
隨後,可以執行雜質摻雜製程162。可以通過隔離開口161將雜質摻雜到主動層151的暴露部分上。結果,可以形成第一源極/汲極區163和第二源極/汲極區164。雜質摻雜製程162可以包括N型雜質摻雜製程。第一源極/汲極區163和第二源極/汲極區164可以是N型源極/汲極區。
第一源極/汲極區163可以是隨後要與位元線耦接的部分,並且第二源極/汲極區164可以是隨後要與電容器耦接的部分。
雜質摻雜製程162可以通過傾斜離子佈植(tilt implantation)來執行。根據本發明的另一實施例,可以通過等離子體摻雜製程來執行雜質摻雜製程162。
第一源極/汲極區163與第二源極/汲極區164可以被它們之間的通道主體157彼此橫向地間隔開。因此,橫向通道可以被限定在第一源極/汲極區163與第二源極/汲極區164之間的通道主體157中。
圖14B是沿圖14A的線C-C’截取的剖視圖,並且圖14C是沿圖14A的線D-D’截取的剖視圖。
參考圖14A至圖14C,可以用隔離介電層165填充隔離開口161。隔離介電層165可以包括氧化矽。隔離介電層165可以相對於下部結構120垂直地定向。隔離介電層165可以被稱為結合隔離層。隔離介電層165可以面對第一源極/汲極區163和第二源極/汲極區164。隔離介電層165可以在記憶單元的堆疊方向上垂直地定向。
圖15B是沿圖15A的線C-C’截取的剖視圖,並且圖15C是沿圖15A的線D-D’截取的剖視圖。圖15D是沿圖15A的線B-B’截取的剖視圖。參考圖15A至圖15D,可以形成狹縫166。狹縫166可以形成在隔離介電層165周圍。隔離介電層165可以位於主動層151與狹縫166之間。狹縫166可以與主動層151橫向地間隔開。
狹縫166可以通過蝕刻上部結構130的第三區域來形成。例如,可以通過對上部層間介電層154、第一材料層131和第二材料層132的交替堆疊進行蝕刻將狹縫166形成在上部結構130的第三區域中。狹縫166的底部可以位於下部結構120的頂表面上。
圖16B是沿圖16A的線C-C’截取的剖視圖,圖16C是沿圖16A的線D-D’截取的剖視圖,並且圖16D是沿圖16A的線B-B’截取的剖視圖。
參考圖16A至圖16D,可以通過狹縫166選擇性地剝離第二材料層132。結果,可以選擇性地在位於橫向方向上的橫向隔離介電層165之間去除第二材料層132。而且,可以選擇性地在狹縫166與隔離介電層165之間去除第二材料層132。
如上所述,通過第二材料層132的選擇性去除製程,可以以自對準的方式在所述在垂直方向上堆疊的第一材料層131之間形成橫向閘極凹陷171。
橫向閘極凹陷171可以暴露出保護層134的一部分。在剝離第二材料層132之後,可以去除所述保護層134的一部分以暴露出通道主體157。
圖17B是沿圖17A的線C-C’截取的剖視圖,以及圖17C是沿圖17A的線D-D’截取的剖視圖。圖17D是沿圖17A的線B-B’截取的剖視圖。
參考圖17A至圖17D,可以形成閘極介電層172。可以通過選擇性地對由橫向閘極凹陷171暴露出的通道主體157的表面進行氧化來形成閘極介電層172。
可以在閘極介電層172上方形成字線173以填充橫向閘極凹陷171。字線173可以由基於金屬的材料形成。字線173可以通過堆疊氮化鈦與鎢而形成。例如,在橫向閘極凹陷171上保形地形成氮化鈦之後,可以用鎢間隙填充橫向閘極凹陷171。隨後,可以回蝕氮化鈦和鎢以形成在垂直方向上被隔離的字線173。這可以被稱為字線隔離製程,並且字線173的邊緣可以位於橫向閘極凹陷171內部。即,可以利用在第一材料層之間131之間的底切來形成字線173的邊緣。根據本發明的另一實施例,字線173可以包括摻雜有雜質的多晶矽。
如上所述,多個字線173可以在垂直方向上堆疊。第一材料層131可以位於在垂直方向上堆疊的字線173之間。多個第一材料層131與多個字線173可以在垂直於下部結構120的方向上交替地堆疊。字線173和主動層151可以位於相同的水平處。
圖18B是沿圖18A的線C-C’截取的剖視圖,以及圖18C是沿圖18A的線D-D’截取的剖視圖。圖18D是沿圖18A的線B-B’截取的剖視圖。
參考圖18A至圖18D,在形成字線173之後,可以用狹縫介電層174來填充狹縫166。例如,狹縫介電層174可以包括氧化物,例如,氧化矽。
圖19B是沿圖19A的線A-A’截取的剖視圖。參考圖19A和圖19B,可以在狹縫介電層174和上部結構130上方形成頂部層間介電層180。例如,頂部層間介電層180可以包括氧化矽。
隨後,可以將填充第二單元開口142的犧牲材料153和犧牲保護層152去除以形成位元線開口181。例如,在對與第二單元開口142相對應的部分的頂部層間介電層180進行蝕刻之後,可以對填充第二單元開口142的犧牲材料153和犧牲保護層152進行蝕刻。
保護層123可以暴露在位元線開口181的底部上。位元線開口181可以相對於下部結構120垂直地定向。位元線開口181可以具有垂直地貫穿主動層151的形狀。
圖20B是沿圖20A的線A-A’截取的剖視圖。參考圖20A和圖20B,可以形成第一接觸襯墊層182,其覆蓋位元線開口181。第一接觸襯墊層182可以包含雜質。例如,第一接觸襯墊層182可以包括N型多晶矽。
圖21B是沿圖21A的線A-A’截取的剖視圖。參考圖21A和圖21B,可以執行熱處理以使N型雜質從第一接觸襯墊層182擴散。結果,在主動層151的與第一接觸襯墊層182接觸的部分中可以摻雜有N型雜質。第一接觸襯墊層182和主動層151的摻雜有N型雜質的部分可以形成位元線接觸節點183。從頂視圖的角度來看,位元線接觸節點183可以被成形為貫穿上部結構130並可以橫向延伸以位於第一材料層131之間,同時覆蓋位元線開口181的側壁。這樣,位元線接觸節點183的一部分可以是主動層151的摻雜有N型雜質的一部分。
根據本發明的另一實施例,在熱處理之後,可以去除第一接觸襯墊層182。這樣,位元線接觸節點183可以不覆蓋位元線開口181的側壁,而可以僅位於第一材料層131之間。位元線接觸節點183可以位於與主動層151相同的水平處,並且也可以位於與字線173相同的水平處。
圖22B是沿圖22A的線A-A’截取的剖視圖。參考圖22A和圖22B,可以在位元線接觸節點183上形成位元線184以填充位元線開口181。位元線184可以通過形成位元線導電材料以填充位元線開口181並隨後執行平坦化而形成。位元線184可以包括基於金屬的材料。位元線184可以包括金屬氮化物與金屬的堆疊。例如,位元線184可以通過堆疊氮化鈦與鎢而形成。根據本發明的另一實施例,可以在位元線184與位元線接觸節點183之間進一步形成歐姆接觸層(未示出)。例如,歐姆接觸層可以包括金屬矽化物。
如上所述,位元線184可以相對於下部結構120垂直地定向。從頂視圖的角度來看,位元線184可以具有貫穿位元線接觸節點183的形狀。位元線接觸節點183可以具有圍繞位元線184的形狀。
圖23B是沿圖23A的線A-A’截取的剖視圖。參考圖23A和圖23B,可以將填充第三單元開口143的犧牲材料153和犧牲保護層152去除以形成電容器開口190。例如,在對與第三單元開口143相對應的部分的頂部層間介電層180和上部層間介電層154進行蝕刻之後,可以對填充第二單元開口143的犧牲材料153和犧牲保護層152進行蝕刻。儘管未示出,但是可以在頂部層間介電層180上方進一步形成附加的硬遮罩層,並且通過利用附加的硬遮罩層,可以去除犧牲材料153和犧牲保護層152。
保護層123可以暴露在電容器開口190的底表面上。電容器開口190可以相對於下部結構120垂直地定向。電容器開口190可以被成形為垂直地貫穿主動層151。
圖24B是沿圖24A的線A-A’截取的剖視圖。參考圖24A和圖24B,可以形成第二接觸襯墊層191以覆蓋電容器開口190。第二接觸襯墊層191可以包含雜質。例如,第二接觸襯墊層191可以包括N型多晶矽。
圖25B是沿圖25A的線A-A’截取的剖視圖。參考圖25A和圖25B,可以執行熱處理以使N型雜質從第二接觸襯墊層191擴散。結果,在主動層151的與第二接觸襯墊層191接觸的部分中可以摻雜有N型雜質。主動層151的摻雜有N型雜質的一部分可以是電容器的儲存節點192。從頂視圖的角度來看,儲存節點192可以橫向延伸以位於第一材料層131之間,同時覆蓋電容器開口190的側壁。這樣,儲存節點192可以是這樣的部分:其中主動層151的一部分摻雜有N型雜質。儲存節點192可以與插設於其間的第一材料層131在垂直方向上堆疊。儲存節點192可以與第一材料層131交替地堆疊。
圖26B是沿圖26A的線A-A’截取的剖視圖。參考圖26A和圖26B,在去除第二接觸襯墊層191之後,可以在儲存節點192上形成介電層193和板節點194以填充電容器開口190。
介電層193可以保形地覆蓋電容器開口190,並且板節點194可以完全填充介電層193之上的電容器開口190。
介電層193和板節點194可以通過以下步驟來形成:在電容器開口190之上沉積介電材料和板節點層,然後將介電材料和板節點層平坦化以保留在電容器開口190中。
介電層193可以包括單層材料、多層材料、層合材料(laminated material)、混合材料或它們組合。介電層193可以包括高k材料。介電層193可以具有比氧化矽(SiO2
)高的介電常數。氧化矽可以具有約3.9的介電常數,並且介電層193可以包括具有約4或更大的介電常數的材料。高k材料可以具有約20或更大的介電常數。高k材料可以包括氧化鉿(HfO2
)、氧化鋯(ZrO2
)、氧化鋁(Al2
O3
)或它們的組合。可以通過原子層沉積(ALD)來形成介電層193。
介電層193可以由基於鋯的氧化物而形成。介電層193可以具有包括氧化鋯(ZrO2
)的堆疊結構。包括氧化鋯(ZrO2
)的堆疊結構可以包括ZA(ZrO2
/Al2
O3
)或ZAZ(ZrO2
/Al2
O3
/ZrO2
)。ZA可以具有其中氧化鋁(Al2
O3
)堆疊在氧化鋯(ZrO2
)上的結構。ZAZ可以具有其中氧化鋯(ZrO2
)、氧化鋁(Al2
O3
)和氧化鋯(ZrO2
)依序地堆疊的結構。ZrO2
、ZA和ZAZ可以被稱為基於氧化鋯的層。根據本發明的另一實施例,介電層193可以由基於鉿的氧化物形成。介電層193可以具有包括氧化鉿(HfO2
)的堆疊結構。包括氧化鉿(HfO2
)的堆疊結構可以包括HA(HfO2
/Al2
O3
)或HAH(HfO2
/Al2
O3
/HfO2
)。HA可以具有其中氧化鋁(Al2
O3
)堆疊在氧化鉿(HfO2
)上的結構。
HAH可以具有其中氧化鉿(HfO2
)、氧化鋁(Al2
O3
)和氧化鉿(HfO2
)依序地堆疊的結構。HfO2
、HA和HAH可以被稱為基於氧化鉿的層。在ZA、ZAZ、HA和HAH中,氧化鋁(Al2
O3
)可以具有比氧化鋯(ZrO2
)和氧化鉿(HfO2
)大的帶隙。氧化鋁(Al2
O3
)的介電常數可以低於氧化鋯(ZrO2
)和氧化鉿(HfO2
)。因此,介電層193可以包括高k材料與帶隙能量大於該高k材料的高帶隙材料的堆疊。除了氧化鋁(Al2
O3
)之外,介電層193還可以包括氧化矽(SiO2
)作為另一種高帶隙材料。介電層193可以包括高帶隙材料,從而可以抑制洩漏電流。高帶隙材料可以非常薄。高帶隙材料可以比高k材料薄。
根據本發明的另一實施例,介電層193可以包括其中高k材料與高帶隙材料交替地堆疊的層合結構(laminated structure)。例如ZAZA(ZrO2
/Al2
O3
/ZrO2
/Al2
O3
)、ZAZAZ(ZrO2
/Al2
O3
/ZrO2
/Al2
O3
/ZrO2
)、HAHA(HfO2
/Al2
O3
/HfO2
/Al2
O3
)或HAHAH(HfO2
/Al2
O3
/HfO2
/Al2
O3
/HfO2
)。在上述層合結構中,氧化鋁(Al2
O3
)可以非常薄。
根據本發明的另一實施例,介電層193可以包括具有四方晶相的氧化鉿或者具有四方晶相的氧化鋯。
根據本發明的另一實施例,介電層193可以具有堆疊結構,其包括具有四方晶相的氧化鉿和具有四方晶相的氧化鋯。
板節點194可以包括基於金屬的材料。板節點194可以包括金屬氮化物。板節點194可以包括金屬、金屬氮化物、金屬碳化物、導電金屬氮化物、導電金屬氧化物或它們的組合。板節點194可以由鈦(Ti)、氮化鈦(TiN)、氮化鉭(TaN)、碳氮化鈦(TiCN)、碳氮化鉭(TaCN)、鎢(W)、氮化鎢(WN)、釕(Ru)、銥(Ir)、氧化釕(RuO2
)、氧化銥(IrO2
)或它們的組合所形成。
作為上述一系列製程的結果,可以形成電容器195,並且電容器195可以包括儲存節點192、介電層193和板節點194。介電層193和板節點194可以相對於下部結構120垂直地定向,並且每個儲存節點192可以圍繞介電層193和板節點194。儲存節點192可以具有橫向的環形形狀。
圖27A和圖27B示出了用於形成台階式字線結構的方法。所述台階式字線結構可以是在字線的兩個相對端上為台階式的。
參考圖27A,可以通過選擇性地蝕刻上部結構130的第一材料層131和第二材料層132來形成台階式結構ST。可以將用於形成台階式結構ST的製程稱為減薄製程(slimming process)。台階式結構ST可以與圖13A至圖13C所示的隔離開口161同時被形成。
參考圖16A至圖16D,可以選擇性地去除第二材料層132以在第一材料層131之間形成閘極凹陷171。
隨後,如圖27B所示,閘極凹陷171可以被字線173填充。
如上所述,當在上部結構130中形成台階式結構ST時,可以將字線173的至少一端形成在台階式結構ST中。
圖28至圖30示出了根據本發明另一實施例的用於製造記憶裝置的方法。形成除電容器之外的其他構成元件的方法將參考圖3A至圖22B所示的方法。
首先,參考圖23A和圖23B,可以形成電容器開口190。
隨後,如圖28所示,可以選擇性地去除主動層151的由電容器開口190所暴露的側面,以形成儲存節點凹陷191’。儲存節點凹陷191’可以位於第一材料層131之間。
隨後,可以在因儲存節點凹陷191’而保留的主動層151中形成電容器接觸節點192C。
例如,參考圖24A至圖25B,可以形成第二接觸襯墊層191以覆蓋電容器開口190。第二接觸襯墊層191可以包含雜質。第二接觸襯墊層191可以包括N型多晶矽。隨後,可以通過執行熱處理使N型雜質從第二接觸襯墊層191擴散。結果,主動層151的與第二接觸襯墊層191接觸的部分可以摻雜有N型雜質。主動層151的摻雜有N型雜質的部分可以是電容器接觸節點192C。從頂視圖的角度來看,電容器接觸節點192C可以橫向延伸以位於第一材料層131之間,同時覆蓋電容器開口190的側壁。這樣,電容器接觸節點192C可以是這樣的部分:其中主動層151的一部分摻雜有N型雜質。電容器接觸節點192C可以分別部分地填充儲存節點191’。根據本發明的另一實施例,可以在電容器接觸節點192C上進一步形成金屬矽化物。為了形成金屬矽化物,可以執行鈦/氮化鈦的沉積製程和退火製程,並且可以去除未反應的鈦/氮化鈦。
參考圖29,可以在儲存節點凹陷191’中形成儲存節點192’。在沉積導電材料以填充儲存節點凹陷191’之後,可以選擇性地蝕刻所述導電材料。例如,通過回蝕所述導電材料,儲存節點192’可以被形成為在填充儲存節點凹陷191’的同時被彼此隔離。儲存節點192’可以包括金屬、金屬氮化物、金屬碳化物、導電金屬氮化物、導電金屬氧化物或它們的組合。儲存節點192’可以包括鈦(Ti)、氮化鈦(TiN)、氮化鉭(TaN)、鎢(W)、氮化鎢(WN)、釕(Ru)、銥(Ir)和氧化釕(RuO2
)、氧化銥(IrO2
)或它們的組合。儲存節點192’可以具有橫向的環形形狀。
參考圖30,可以在儲存節點192’上形成介電層193和板節點194,以填充電容器開口190。將參考圖26A和圖26B描述介電層193和板節點194。介電層193可以保形地覆蓋電容器開口190,並且板節點194可以完全填充介電層193之上的電容器開口190。介電層193和板節點194可以通過以下步驟形成:在電容器開口190上方堆疊介電材料和板節點層,然後對該介電材料和板節點層進行平坦化,使得該介電材料和板節點層可以保留在電容器開口190中。儲存節點192’可以圍繞介電層193和板節點194。電容器接觸節點192C可以圍繞儲存節點192’。
圖31是示出根據本發明另一實施例的記憶裝置的剖視圖。圖31的記憶裝置200可以類似於圖1A的記憶裝置100M。
參考圖31,記憶裝置200可以包括:基板SS;主動層ACT,其與基板SS間隔開並在第一方向D1上橫向地定向;字線WL,其沿著主動層ACT的一側平行於主動層ACT而橫向地定向;主動主體ACB,其通過貫穿主動層ACT的方式在第二方向D2上垂直地定向;位元線BL,其通過貫穿主動層ACT的方式在第二方向D2上垂直地定向,而與主動主體ACB的一側間隔開;以及電容器CAP,其通過貫穿主動層ACT的方式在第二方向D2上垂直地定向,而與主動主體ACB的另一側間隔開。
在圖31的記憶裝置200中,記憶單元陣列MCA可以位於基板SS下方。基板SS可以包括包含週邊電路的基板結構,並且所述週邊電路可以包括至少一個用於控制記憶單元陣列MCA的控制電路。位元線BL、主動主體ACB和電容器CAP可以從基板SS垂直地向下延伸。主動層ACT和字線WL可以位於相同的水平處並且可以平行於基板SS的平面。
圖32示出了根據本發明另一實施例的記憶裝置。圖32的記憶裝置可以類似於圖1A的記憶裝置100M。
參考圖32,相鄰的記憶單元MCU和MCL可以關於在其間的字線WL在第三方向D3上彼此對稱。
圖33示出了根據本發明另一實施例的記憶裝置。圖33的記憶裝置400可以類似於圖1A的記憶裝置100M。
參考圖33,相鄰的記憶單元MC1、MC2和MC3可以共享一個字線WL。字線WL可以沿著第一方向D1延伸。
根據本發明的實施例,通過在垂直方向上將記憶單元堆疊為三維結構,可以提高單元密度並降低寄生電容。
根據本發明的實施例,還可以通過使記憶單元相對於週邊電路部分在垂直方向上堆疊以在有限的區域中實現高度整合的記憶裝置。
儘管已經針對特定實施例描述了本發明,但是對於本領域技術人員而言顯而易見的是,在不脫離所附申請專利範圍限定的本發明的精神和範圍的情況下,可以進行各種改變和修改。
100:記憶裝置
100M:記憶裝置
110:週邊電路
120:下部結構
121:蝕刻停止層
122:下部層間介電層
123:保護層
130:上部結構
130M:記憶單元陣列
131:第一介電材料 / 第一材料層
132:第二介電材料 / 第二材料層
133:橫向凹陷
134:保護層
140:單元開口
141:第一指狀部
142:第二指狀部
143:第三指狀部
150:主動材料
151:主動層
152:犧牲襯墊層 / 犧牲保護層
153:犧牲材料
154:上部層間介電層
155:主動主體開口
156:主動主體
157:通道主體
162:雜質摻雜製程
163:第一源極/汲極區
164:第二源極/汲極區
165:隔離介電層
166:狹縫
171:橫向閘極凹陷
172:閘極介電層
173:字線
174:狹縫介電層
180:頂部層間介電層
181:位元線開口
182:接觸襯墊層 / 第一接觸襯墊層
183:位元線接觸節點
184:位元線
190:電容器開口
191:第二接觸襯墊層
191':儲存節點凹陷
192:儲存節點
192':儲存節點
192C:電容器接觸節點
193:介電層
194:板節點
195:電容器
200:記憶裝置
400:記憶裝置
[圖1A]是示意性地示出根據本發明實施例的記憶裝置的結構的立體圖。
[圖1B]是沿著圖1的線A-A’截取的記憶裝置的平面圖。
[圖1C]是沿著圖1B的線B-B’截取的記憶裝置的剖視圖。
[圖2A]和[圖2B]是示出根據本發明的另一實施例的記憶裝置的剖視圖。
[圖3A]至[圖26B]是示出根據本發明的實施例的製造記憶裝置的方法的剖視圖。
[圖27A]和[圖27B]示出了台階式字線結構。
[圖28]至[圖30]示出了根據本發明另一實施例的用於製造記憶裝置的方法。
[圖31]至[圖33]示出了根據本發明其他實施例的記憶裝置。
100M:記憶裝置
Claims (35)
- 一種記憶裝置,包括: 基板; 主動層,其與所述基板間隔開並橫向地定向; 字線,其沿著所述主動層的一側平行於所述主動層而橫向地定向; 主動主體,其通過貫穿所述主動層的方式垂直地定向; 位元線,其通過貫穿所述主動層的方式垂直地定向而與所述主動主體的一側間隔開;和 電容器,其通過貫穿所述主動層的方式垂直地定向而與所述主動主體的另一側間隔開。
- 根據請求項1所述的記憶裝置,其中,所述主動層與所述字線位於距所述基板的相同的水平處。
- 根據請求項1所述的記憶裝置,其中,所述主動層包括: 第一源極/汲極區,其耦接到所述位元線; 第二源極/汲極區,其耦接到所述電容器;和 通道主體,其耦接到所述主動主體並且在所述第一源極/汲極區與所述第二源極/汲極區之間橫向地定向。
- 根據請求項3所述的記憶裝置,其中,所述通道主體具有圍繞所述主動主體的形狀。
- 根據請求項1所述的記憶裝置,其中,所述電容器包括: 儲存節點,其平行於所述基板而橫向地定向; 介電層,其在所述儲存節點之上;和 板節點,其在所述介電層之上; 其中,所述介電層和所述板節點通過貫穿所述儲存節點的方式垂直地定向。
- 根據請求項5所述的記憶裝置,其中,所述儲存節點與所述主動層位於相同的水平處。
- 根據請求項1所述的記憶裝置,還包括: 位元線接觸節點,其形成在所述主動層中並圍繞所述位元線。
- 根據請求項1所述的記憶裝置,其中,所述字線的至少一端具有台階式部分。
- 一種記憶裝置,包括: 記憶單元,它們佈置在垂直方向上, 其中,所述記憶單元中每一個均包括: 主動層,其包括第一源極/汲極區、第二源極/汲極區以及通道主體,所述通道主體在所述第一源極/汲極區與所述第二源極/汲極區之間橫向地定向; 字線,其平行於所述主動層的一側而橫向地定向; 主動主體,其貫穿所述通道主體; 位元線,其通過貫穿所述主動層的方式垂直地定向而與所述第一源極/汲極區耦接;和 電容器,其通過貫穿所述主動層的方式垂直地定向而與所述第二源極/汲極區耦接。
- 根據請求項9所述的記憶裝置,其中,所述字線平行於所述第一源極/汲極區、所述第二源極/汲極區和所述通道主體。
- 根據請求項9所述的記憶裝置,還包括: 閘極介電層,其形成在所述通道主體的一側與所述字線之間。
- 根據請求項9所述的記憶裝置,還包括: 隔離介電層,其在所述第一源極/汲極區和所述第二源極/汲極區與所述字線之間, 其中,所述隔離介電層在所述記憶單元的堆疊方向上垂直地定向。
- 根據請求項9所述的記憶裝置,還包括: 位元線接觸節點,其形成在所述主動層中並與所述第一源極/汲極區和所述位元線耦接, 其中,所述位元線接觸節點圍繞所述位元線。
- 根據請求項9所述的記憶裝置,其中,所述字線的至少一端具有台階式部分。
- 根據請求項9所述的記憶裝置,其中,所述電容器包括: 儲存節點,其形成在所述主動層中並耦接到所述第二源極/汲極區; 介電層,其在所述儲存節點之上;和 板節點,其在所述介電層之上。
- 根據請求項15所述的記憶裝置,其中,所述儲存節點與所述主動層位於相同的水平處。
- 根據請求項15所述的記憶裝置,其中,所述介電層和所述板節點垂直地定向而貫穿所述主動層。
- 根據請求項9所述的記憶裝置,還包括: 介電材料,其位於所述記憶單元之間。
- 根據請求項9所述的記憶裝置,還包括: 週邊電路,其位於所述記憶單元下方。
- 根據請求項9所述的記憶裝置,還包括: 週邊電路,其位於所述記憶單元上方。
- 一種用於製造記憶裝置的方法,包括: 形成多個主動層,它們佈置在相對於基板的垂直方向上; 形成垂直定向的主動主體,其貫穿所述主動層而將所述主動層彼此互連; 形成垂直定向的位元線,其與所述主動主體的一側間隔開並貫穿所述主動層; 形成垂直定向的電容器,其與所述主動主體的另一側間隔開並貫穿所述主動層;以及 形成多個字線,它們與所述主動層中每一個的一側相鄰而橫向地定向。
- 根據請求項21所述的方法,其中,所述形成佈置在相對於基板的垂直方向上的多個主動層的步驟包括: 形成交替堆疊,其中介電材料與犧牲材料交替地堆疊; 形成垂直定向的單元開口,其貫穿所述交替堆疊; 通過經由所述單元開口選擇性地使所述犧牲材料凹入,形成從所述單元開口橫向地延伸的凹陷;以及 形成所述主動層,它們分別填充所述凹陷。
- 根據請求項21所述的方法,其中,所述主動層中每一個均包括多個指狀部。
- 根據請求項21所述的方法,其中,所述形成貫穿所述主動層而將所述主動層彼此互連的垂直定向的主動主體的步驟包括: 形成交替堆疊,其中介電材料與犧牲材料交替地堆疊; 將所述犧牲材料的一部分替換為所述主動主體;以及 形成貫穿所述通道主體的垂直定向的主動主體。
- 根據請求項24所述的方法,其中,所述形成貫穿所述主動層而將所述主動層彼此互連的垂直定向的主動主體的步驟包括: 形成交替堆疊,其中介電材料與犧牲材料交替地堆疊; 形成第一單元開口,其通過貫穿所述交替堆疊的方式垂直地定向; 通過經由所述第一單元開口選擇性地使所述犧牲材料凹入,形成從所述第一單元開口橫向地延伸的凹陷; 用矽材料填充已去除所述犧牲材料的所述第一單元開口; 在填充所述矽材料之上的第一單元開口時,形成摻雜有雜質的所述主動主體;以及 使所述雜質從所述主動主體中擴散以形成所述通道主體。
- 根據請求項21所述的方法,其中,所述形成與所述主動主體的一側間隔開並貫穿所述主動層的垂直定向的位元線的步驟包括: 形成在所述基板上方的交替堆疊,其中介電材料與犧牲材料交替地堆疊; 將所述犧牲材料的一部分替換為位元線接觸節點;以及 形成貫穿所述位元線接觸節點的導電材料,以形成所述垂直定向的位元線。
- 根據請求項26所述的方法,其中,所述形成與所述主動主體的一側間隔開並貫穿所述主動層的垂直定向的位元線的步驟包括: 形成在所述基板上方的交替堆疊,其中介電材料與犧牲材料交替地堆疊; 形成第二單元開口,其通過貫穿所述交替堆疊的方式垂直地定向; 通過經由所述第二單元開口選擇性地使所述犧牲材料凹入,形成從所述單元開口橫向地延伸的凹陷; 用所述位元線接觸節點填充已去除所述犧牲材料的所述第二單元開口;以及 形成垂直定向的位元線,其填充所述位元線接觸節點上方的所述第二單元開口。
- 根據請求項21所述的方法,其中,所述形成與所述主動主體的另一側間隔開並貫穿所述主動層的垂直定向的電容器的步驟包括: 形成在所述基板上方的交替堆疊,其中介電材料與犧牲材料交替地堆疊; 將所述犧牲材料的一部分替換為儲存節點;以及 形成介電層和板節點,二者垂直地定向以貫穿所述儲存節點。
- 根據請求項28所述的方法,其中,所述形成與所述主動主體的另一側間隔開並貫穿所述主動層的垂直定向的電容器的步驟包括: 形成在所述基板上方的交替堆疊,其中介電材料與犧牲材料交替地堆疊; 形成第三單元開口,其通過貫穿所述交替堆疊的方式垂直地定向; 通過經由所述第三單元開口選擇性地使所述犧牲材料凹陷,形成從所述第三單元開口橫向地延伸的凹陷; 用電容器接觸節點填充已去除所述犧牲材料的所述第三單元開口;以及 形成儲存節點,其在所述電容器接觸節點之上由所述電容器接觸節點包圍;以及 形成所述介電層和所述板節點,其填充所述儲存節點之上的所述第三單元開口。
- 根據請求項21所述的方法,其中,在所述形成多個在相對於基板的垂直方向上佈置的主動層的步驟中, 所述主動層中每一個均包括第一單元開口、第二單元開口和第三單元開口,以及 所述第一單元開口、所述第二單元開口和所述第三單元開口相對於彼此垂直地定向。
- 根據請求項30所述的方法,其中,用所述垂直定向的主動主體填充所述第一單元開口,並且 用所述垂直定向的位元線填充所述第二單元開口, 用所述垂直定向的電容器填充所述第三單元。
- 根據請求項21所述的方法,還包括: 在每個所述主動層中形成第一源極/汲極區; 在每個所述主動層中形成第二源極/汲極區,其與所述第一源極/汲極區橫向地間隔開;以及 形成通道主體,其在所述第一源極/汲極區與所述第二源極/汲極區之間橫向地定向。
- 根據請求項32所述的方法,其中,所述形成所述第一源極/汲極區和形成所述第二源極/汲極區的步驟包括: 形成開口,其暴露每個所述主動層的一側;以及 經由所述開口在每個所述主動層的一側上摻雜雜質。
- 根據請求項32所述的方法,其中,所述形成在所述第一源極/汲極區與所述第二源極/汲極區之間橫向地定向的通道主體的步驟包括: 形成開口,其通過貫穿每個所述主動層的方式垂直地定向; 形成被摻雜有雜質的主動主體,其填充所述開口;以及 使所述雜質從所述已摻雜雜質的主動主體擴散以形成所述通道主體。
- 根據請求項21所述的方法,其中,所述形成與所述主動層中每一個的一側相鄰而橫向地定向的多個字線的步驟,包括: 形成開口,其平行於所述主動層的一側而垂直地定向; 形成閘極凹陷,其從所述開口橫向地延伸;以及 用導電材料填充所述閘極凹陷以形成所述字線。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020190178427A KR20210085417A (ko) | 2019-12-30 | 2019-12-30 | 메모리 장치 및 그 제조 방법 |
KR10-2019-0178427 | 2019-12-30 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW202125771A true TW202125771A (zh) | 2021-07-01 |
Family
ID=76546560
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109124402A TW202125771A (zh) | 2019-12-30 | 2020-07-20 | 記憶裝置及其製造方法 |
Country Status (4)
Country | Link |
---|---|
US (3) | US11329046B2 (zh) |
KR (1) | KR20210085417A (zh) |
CN (1) | CN113130494A (zh) |
TW (1) | TW202125771A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI847934B (zh) * | 2022-10-25 | 2024-07-01 | 南亞科技股份有限公司 | 包括記憶體結構的半導體元件及其製備方法 |
TWI848731B (zh) * | 2022-06-22 | 2024-07-11 | 大陸商長鑫存儲技術有限公司 | 半導體結構及其製造方法 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102634614B1 (ko) * | 2019-07-12 | 2024-02-08 | 에스케이하이닉스 주식회사 | 수직형 메모리 장치 |
KR20210085417A (ko) * | 2019-12-30 | 2021-07-08 | 에스케이하이닉스 주식회사 | 메모리 장치 및 그 제조 방법 |
KR20220043981A (ko) * | 2020-09-28 | 2022-04-06 | 삼성전자주식회사 | 반도체 메모리 장치 |
KR20220156718A (ko) * | 2021-05-18 | 2022-11-28 | 삼성전자주식회사 | 반도체 메모리 소자 및 그의 제조 방법 |
US20230048842A1 (en) * | 2021-08-13 | 2023-02-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor memory devices and methods of manufacturing thereof |
US20230081882A1 (en) * | 2021-09-14 | 2023-03-16 | Intel Corporation | Stacked memory structure with dual-channel transistor |
CN116156868A (zh) * | 2021-11-15 | 2023-05-23 | 长鑫存储技术有限公司 | 半导体结构的制备方法及半导体结构 |
US11587949B1 (en) | 2021-11-15 | 2023-02-21 | Changxin Memory Technologies, Inc. | Method of manufacturing semiconductor structure and semiconductor structure |
CN117015230A (zh) * | 2022-04-26 | 2023-11-07 | 长鑫存储技术有限公司 | 半导体结构及其制备方法、存储器 |
CN116234302B (zh) * | 2022-05-17 | 2024-03-15 | 北京超弦存储器研究院 | 一种半导体器件结构及其制造方法、dram和电子设备 |
CN117222223A (zh) * | 2022-05-30 | 2023-12-12 | 长鑫存储技术有限公司 | 半导体结构及其形成方法 |
CN116367536B (zh) * | 2023-03-28 | 2023-12-08 | 北京超弦存储器研究院 | 存储器及其制造方法、电子设备 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5694625B2 (ja) * | 2006-04-13 | 2015-04-01 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体記憶装置 |
KR20130004809A (ko) * | 2011-07-04 | 2013-01-14 | 에스케이하이닉스 주식회사 | 매립비트라인을 구비한 반도체장치 및 그 제조 방법 |
CN105448924B (zh) * | 2014-08-28 | 2018-08-10 | 旺宏电子股份有限公司 | 具低介电常数绝缘材料的三维存储器装置及其制造方法 |
KR102695014B1 (ko) * | 2016-12-20 | 2024-08-13 | 삼성전자주식회사 | 반도체 소자 |
EP3577689A4 (en) * | 2017-02-04 | 2021-06-02 | Monolithic 3D Inc. | 3D SEMICONDUCTOR COMPONENT AND STRUCTURE |
CN108807282B (zh) * | 2017-04-28 | 2020-09-18 | 长鑫存储技术有限公司 | 存储器的形成方法 |
CN116963506A (zh) * | 2017-06-29 | 2023-10-27 | 美光科技公司 | 存储器阵列以及形成存储器阵列的方法 |
KR20210085417A (ko) * | 2019-12-30 | 2021-07-08 | 에스케이하이닉스 주식회사 | 메모리 장치 및 그 제조 방법 |
-
2019
- 2019-12-30 KR KR1020190178427A patent/KR20210085417A/ko not_active Application Discontinuation
-
2020
- 2020-06-11 US US16/899,122 patent/US11329046B2/en active Active
- 2020-07-20 TW TW109124402A patent/TW202125771A/zh unknown
- 2020-07-21 CN CN202010702786.7A patent/CN113130494A/zh active Pending
-
2022
- 2022-04-12 US US17/718,849 patent/US11700725B2/en active Active
-
2023
- 2023-06-01 US US18/327,065 patent/US20230309290A1/en active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI848731B (zh) * | 2022-06-22 | 2024-07-11 | 大陸商長鑫存儲技術有限公司 | 半導體結構及其製造方法 |
TWI847934B (zh) * | 2022-10-25 | 2024-07-01 | 南亞科技股份有限公司 | 包括記憶體結構的半導體元件及其製備方法 |
TWI847649B (zh) * | 2022-10-25 | 2024-07-01 | 南亞科技股份有限公司 | 包括記憶體結構的半導體元件 |
Also Published As
Publication number | Publication date |
---|---|
US11329046B2 (en) | 2022-05-10 |
US20210202488A1 (en) | 2021-07-01 |
US11700725B2 (en) | 2023-07-11 |
US20230309290A1 (en) | 2023-09-28 |
CN113130494A (zh) | 2021-07-16 |
US20220238527A1 (en) | 2022-07-28 |
KR20210085417A (ko) | 2021-07-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11700725B2 (en) | Memory device and method for fabricating the same | |
US11903185B2 (en) | Vertical memory device | |
US9530729B2 (en) | Semiconductor devices including insulating extension patterns between adjacent landing pads and methods of fabricating the same | |
US9548300B2 (en) | Semiconductor device including capacitor and method for manufacturing the same | |
US10128252B2 (en) | Semiconductor device | |
US11844206B2 (en) | Semiconductor device and method for fabricating the same | |
US20230025132A1 (en) | Memory device and method for fabricating the same | |
TW202224147A (zh) | 半導體記憶體裝置 | |
TWI836976B (zh) | 半導體記憶體裝置 | |
US20230413518A1 (en) | Semiconductor device and method for fabricating the same | |
US20240244830A1 (en) | Semiconductor device | |
CN115472609B (zh) | 半导体存储器件及其制造方法 | |
US20240341076A1 (en) | Semiconductor device and method for fabricating the same | |
US20240224501A1 (en) | Semiconductor memory device and method for manufacturing the same | |
US20240237331A1 (en) | Semiconductor device and method of manufacturing the same | |
JP2024095979A (ja) | 半導体装置及びその製造方法 | |
JP2024091484A (ja) | 半導体装置及びその製造方法 | |
KR20230047968A (ko) | 반도체 장치 및 그 제조 방법 | |
KR20230120848A (ko) | 반도체 장치 및 그 제조 방법 | |
TW202420955A (zh) | 半導體裝置 | |
KR20220035887A (ko) | 반도체 메모리 장치 및 그 제조 방법 | |
JP2024095980A (ja) | 半導体装置及びその製造方法 | |
JP2024101991A (ja) | 半導体装置 | |
KR20230073691A (ko) | 반도체 장치 및 그 제조 방법 | |
CN118785708A (zh) | 半导体器件及用于制造其的方法 |