TW202118232A - 介面控制電路及其控制方法 - Google Patents

介面控制電路及其控制方法 Download PDF

Info

Publication number
TW202118232A
TW202118232A TW108137912A TW108137912A TW202118232A TW 202118232 A TW202118232 A TW 202118232A TW 108137912 A TW108137912 A TW 108137912A TW 108137912 A TW108137912 A TW 108137912A TW 202118232 A TW202118232 A TW 202118232A
Authority
TW
Taiwan
Prior art keywords
interface
pull
pin
signal
interface pin
Prior art date
Application number
TW108137912A
Other languages
English (en)
Other versions
TWI707542B (zh
Inventor
鄭育仁
穆志偉
陳聖宗
羅玠旻
張維中
Original Assignee
立錡科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 立錡科技股份有限公司 filed Critical 立錡科技股份有限公司
Priority to TW108137912A priority Critical patent/TWI707542B/zh
Priority to US15/931,187 priority patent/US11146056B2/en
Application granted granted Critical
Publication of TWI707542B publication Critical patent/TWI707542B/zh
Publication of TW202118232A publication Critical patent/TW202118232A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00315Modifications for increasing the reliability for protection in field-effect transistor circuits
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/26Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to difference between voltages or between currents; responsive to phase angle between voltages or between currents
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H1/00Details of emergency protective circuit arrangements
    • H02H1/0007Details of emergency protective circuit arrangements concerning the detecting means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/017509Interface arrangements

Abstract

一種介面控制電路,符合一介面規範,包括介面訊號收發電路與保護電路。介面訊號收發電路耦接於第一介面連接器的第一介面接腳及第二介面接腳,根據該介面規範而傳送及╱或接收介面訊號。保護電路於該介面訊號收發電路操作於第一狀態時,根據該第二介面接腳的電壓的變化,或者根據該第二介面接腳的電流的變化,而判斷該第一介面接腳與該第二介面接腳之間是否存在一異物;其中於該第一狀態下,該介面訊號收發電路於該第一介面接腳上產生互相切換(toggle)的上拉訊號以及下拉訊號。

Description

介面控制電路及其控制方法
本發明係有關一種介面控制電路,特別是指一種藉由感測接腳電壓變化而可偵測水或水氣等異物之介面控制電路。本發明也有關於介面控制電路的控制方法。
第1圖揭示一種先前技術之介面控制電路(介面控制電路19),介面控制電路19可為例如但不限於如圖中符合通用序列匯流排規範C型態(USB type C)之介面控制電路,用以藉由一介面連接器20之介面接腳(例如但不限於圖中所示之VBUS、CC1、CC2、D+、或D-等接腳)而與其他相同規範之介面電路進行例如但不限於電源及╱或資料傳輸等操作。先前技術之介面控制電路19中,當使用者使介面連接器20與異物30(特別是液體,例如但不限於水等) 刻意地接觸(例如但不限於在水中照相或游泳等使用)或非刻意地接觸時 (例如但不限於不慎落水、淋雨或遭飲料潑灑等),可能導致介面接腳因電離作用而加速鏽蝕(rusting),而在某些條件下,例如但不限於第1圖中,介面接腳CC1或CC2(由介面控制電路19提供電流源)與VBUS(由介面控制電路19提供電壓源)同時存在時,甚至可導致燒毀等嚴重損壞。
本發明相較於第1圖之先前技術,其優點在於可偵測異物之存在,並於判斷異物確實存在於接觸介面接腳(例如但不限於圖中所示之VBUS、CC1、CC2、D+、或D-等接腳)之間時,進行相關之保護操作,可大幅降低介面接腳之鏽蝕,延長產品之壽命,並保護介面電路不致燒毀。
就其中一個觀點言,本發明提供了一種介面控制電路,符合一介面規範,包含:一介面訊號收發電路,耦接於一第一介面連接器的第一介面接腳及第二介面接腳,用以根據該介面規範而傳送及╱或接收一介面訊號;以及一保護電路,用以於該介面訊號收發電路操作於第一狀態時,根據該第二介面接腳的電壓的變化,或者根據該第二介面接腳的電流的變化,而判斷該第一介面接腳與該第二介面接腳之間是否存在一異物;其中於該第一狀態下,該介面訊號收發電路於該第一介面接腳上產生互相切換(toggle)的第一上拉訊號以及第一下拉訊號。
在一較佳實施例中,於該第一狀態下,該第一介面連接器未連接於其他的介面連接器,或者,該第一介面連接器的一供電接腳尚未供電。
在一較佳實施例中,該介面訊號收發電路包括:第一上拉電路,耦接於一上拉電源與該第一介面接腳之間,用以提供該第一上拉訊號;以及第一下拉電路,耦接於一接地電位與該第一介面接腳之間,用以提供該第一下拉訊號;其中該第一上拉電路包括第一上拉電阻或第一上拉電流源,用以產生該第一上拉訊號;其中該第一下拉電路包括第一下拉電阻或第一下拉電流源,用以產生該第一下拉訊號。
在一較佳實施例中,於該第一狀態下,該第一上拉訊號以及該第一下拉訊號週期性地互相切換,且該保護電路對應而週期性地根據該第二介面接腳的電壓的變化,或者對應而週期性地根據該第二介面接腳的電流的變化,而判斷該第一介面接腳及該第二介面接腳之間是否存在一異物。
在一較佳實施例中,於該第一狀態下,該第二介面接腳為浮接或是通過一第二下拉電阻而耦接至一接地電位。
在一較佳實施例中,該介面控制電路符合通用序列匯流排(USB) Type-C規範。
在一較佳實施例中,該第一介面接腳為通用序列匯流排(USB) Type-C規範中的通道配置(Channel Configuration)接腳,該第二介面接腳為通用序列匯流排(USB) Type-C規範中的VBUS、D+、D-、SBU1、SBU2、TX+、TX-、RX+或RX-接腳之中的一個。
在一較佳實施例中,該第一狀態對應於該通道配置接腳於通用序列匯流排(USB) Type-C規範中的連接與方向偵測狀態,其中於該連接與方向偵測狀態中,在一雙重用途埠(Dual Role Port, DRP)模式下,該介面訊號收發電路根據通用序列匯流排(USB) Type-C規範,而於該通道配置接腳上產生互相切換(toggle)的該第一上拉訊號以及該第一下拉訊號,用以偵測該第一介面連接器是否與另一介面連接器連接,及/或判斷該第一介面連接器與該另一介面連接器的電源供應的方向性。
在一較佳實施例中,該第一介面接腳為通用序列匯流排(USB) Type-C規範中的VBUS、D+、D-、SBU1、SBU2、TX+、TX-、RX+或RX-接腳之中的一個,該第二介面接腳為通用序列匯流排(USB) Type-C規範中的VBUS、CC1、CC2、D+、D-、SBU1、SBU2、TX+、TX-、RX+或RX-接腳之中的一個,其中該第二介面接腳與該第一介面接腳為不相同的接腳。
在一較佳實施例中,於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第一位準,於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之後經過第一預設時間的該第二介面接腳上的電壓對應於第二位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之前的該第二介面接腳上的電壓對應於第三位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之後經過第二預設時間的該第二介面接腳上的電壓對應於第四位準,於該第一介面接腳上再次自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第五位準;其中該保護電路根據以下條件之一而判斷該第一介面接腳與該第二介面接腳之間存在該異物:(1)該第三位準大於該第二位準;(2)該第三位準大於該第四位準;(3)該第三位準大於該第五位準; (4)該第三位準與該第一位準的差值大於一閾值;或(5)上述的(1)~(4)中任兩種或以上的組合。
在一較佳實施例中,於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第一位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之前的該第二介面接腳上的電壓對應於第三位準;其中當該第三位準與該第一位準的差值大於一閾值時,該保護電路判斷該第一介面接腳與該第二介面接腳之間存在一異物。
在一較佳實施例中,該異物為一可電解物質、液體或水。
如申請專利範圍第1項所述之介面控制電路,其中於該第一介面連接器為一公頭(plug)或一母頭(receptacle)。
在一較佳實施例中,當該第一介面接腳與該第二介面接腳之間判斷確實存在一異物時,該保護電路進行以下操作之一:(1)控制該第一介面接腳為浮接;(2)降低該上拉訊號的平均電流;(3)輸出該下拉訊號;(4)關斷該第一介面連接器對外或對內的電源路徑;(5)發送警示訊息;或者(6)上述操作中任兩種或以上的組合。
就另一個觀點言,本發明也提供了一種控制方法,用於控制一介面控制電路,該介面控制電路符合一介面規範,該介面控制電路包括一介面訊號收發電路,耦接於一第一介面連接器的第一介面接腳及第二介面接腳,用以根據而傳送及╱或接收一介面訊號;該控制方法包含:於第一狀態下,控制該介面訊號收發電路於該第一介面接腳上產生互相切換(toggle)的第一上拉訊號以及第一下拉訊號;以及於該介面訊號收發電路操作於該第一狀態時,根據該第二介面接腳的電壓的變化,或者根據該第二介面接腳的電流的變化,而判斷該第一介面接腳與該第二介面接腳之間是否存在一異物。
在一較佳實施例中,於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第一位準,於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之後經過第一預設時間的該第二介面接腳上的電壓對應於第二位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之前的該第二介面接腳上的電壓對應於第三位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之後經過第二預設時間的該第二介面接腳上的電壓對應於第四位準,於該第一介面接腳上再次自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第五位準;其中判斷該第一介面接腳與該第二介面接腳之間是否存在一異物的步驟包括以下之一:(1)當該第三位準大於該第二位準時,判斷該第一介面接腳與該第二介面接腳之間存在一異物;(2)當該第三位準大於該第四位準時,判斷該第一介面接腳與該第二介面接腳之間存在一異物;(3)當該第三位準大於該第五位準時,判斷該第一介面接腳與該第二介面接腳之間存在一異物; (4)當該第三位準與該第一位準的差值大於一閾值時,判斷該第一介面接腳與該第二介面接腳之間存在一異物;或(5)上述的(1)~(4)中任兩種或以上的組合。
在一較佳實施例中,當該第一介面接腳與該第二介面接腳之間判斷確實存在一異物時,該控制方法更進行以下操作之一:(1)控制該第一介面接腳為浮接;(2)降低該上拉訊號的平均電流;(3)輸出該下拉訊號;(4)關斷該第一介面連接器對外或對內的電源路徑;(5)發送警示訊息;或者(6)上述操作中任兩種或以上的組合。
底下藉由具體實施例詳加說明,當更容易瞭解本發明之目的、技術內容、特點及其所達成之功效。
本發明中的圖式均屬示意,主要意在表示各電路間之耦接關係,以及各訊號波形之間之關係,至於電路、訊號波形與頻率則並未依照比例繪製。
請參閱第2圖,圖中所示為本發明之介面控制電路的一種實施例(介面控制電路10)的示意圖,介面控制電路10用以藉由一介面連接器20之介面接腳(例如但不限於圖中所示之介面接腳VBUS、CC1、CC2、D+、或D-等)而與其他符合相同介面規範(例如但不限於如圖中符合通用序列匯流排規範C型態,即USB Type-C)之介面電路,進行例如但不限於電源及╱或資料傳輸等操作。介面控制電路10包含一介面訊號收發電路11,以及一保護電路12。介面訊號收發電路11與介面接腳(例如於圖中所示之介面接腳VBUS、CC1、CC2、D+、或D-等)耦接,用以傳送及╱或接收一介面訊號;其中所述之介面訊號可為例如但不限於電源類型(例如VBUS)、類比,或是數位訊號(例如介面接腳CC1、CC2、D+、或D-等上的訊號)。
具體而言,各接腳可根據需求而具有各自對應的上拉電路及/或下拉電路,以於各接腳提供對應的上拉訊號與下拉訊號。其中,所述的上拉訊號與下拉訊號在符合介面規範的操作下,對應於前述的介面訊號,換言之,所述的上拉訊號與下拉訊號,在符合介面規範的操作下,可為例如但不限於電源、或類比或數位訊號。舉例而言,如第2圖所示,介面訊號收發電路11具有上拉電路111、下拉電路112,其分別與介面連接器20之介面接腳CC1電性連接,用以於介面接腳CC1上產生上拉訊號SU1以及下拉訊號SD1。再舉一例,介面訊號收發電路11還可具有上拉電路115以及下拉電路116,用以於介面接腳VBUS上產生上拉訊號VBU以及下拉訊號VBD,其中,在符合介面規範的操作狀態下,上拉訊號VBU以及下拉訊號VBD用以提供符合USB Type-C的電源電壓VVB,而上拉訊號SU1以及下拉訊號SD1用以於介面接腳CC1上提供符合USB Type-C的電壓訊號VC1。
在一實施例中,於第一狀態下,介面訊號收發電路11於第一介面接腳上產生互相切換(toggle)的第一上拉訊號以及第一下拉訊號,本實施例中,保護電路12用以於介面收發電路11操作於第一狀態時,根據第二介面接腳的電壓的變化,或者根據流經第二介面接腳的電流的變化,而判斷第一介面接腳與第二介面接腳之間是否存在一異物。
請同時參閱第2圖與第3圖,第3圖顯示本發明之介面控制電路之一實施例的操作波形示意圖。在一實施例中,上述的第一介面接腳,例如可對應於通用序列匯流排(USB) Type-C規範中的通道配置(Channel Configuration)接腳(例如介面接腳CC1),而第二介面接腳則例如可對應為通用序列匯流排(USB) Type-C規範中的介面接腳VBUS、D+、D-、SBU1、SBU2、TX+、TX-、RX+或RX-之中的一個。本文中介面接腳TX+可對應於介面接腳TX1+或TX2+,介面接腳TX-可對應於介面接腳TX1-或TX2-,介面接腳RX+可對應於介面接腳RX1+或RX2+,介面接腳RX-可對應於介面接腳RX1-或RX2-。
如第3圖所示,根據USB Type-C規範,於連接與方向偵測狀態中,在雙重用途埠(Dual Role Port, DRP)模式下,介面訊號收發電路11根據通用序列匯流排USB Type-C規範,而於通道配置接腳(介面接腳CC1)(介面接腳CC1的電壓對應於電壓訊號VC1)或另一通道配置接腳(介面接腳CC2)(介面接腳CC2的電壓對應於電壓訊號VC2)上產生互相切換的上拉訊號以及下拉訊號,用以偵測介面連接器20是否與另一介面連接器連接,及╱或判斷介面連接器20與另一介面連接器的電源供應的方向性。具體而言,在介面連接器20尚未與其他介面連接器(以及對應的其他裝置)連接時,如第3圖所示,上拉訊號例如對應於介面接腳CC1上的電壓訊號VC1的高位準VH(例如可為3V),下拉訊號例如對應於介面接腳CC1上的電壓訊號VC1的低位準VL(例如可為0V),介面接腳CC2上的電壓訊號VC2亦同,在此不予贅述。根據USB Type-C規範,於連接與方向偵測狀態中,在雙重用途埠(Dual Role Port, DRP)模式下,當上述互相切換的上拉訊號以及下拉訊號出現電壓位準的變化時,即可根據介面接腳CC1或CC2上的電壓位準(即電壓訊號VC1或VC2)來判斷介面連接器20是否與另一介面連接器連接(以及對應的其他裝置),及╱或判斷介面連接器20與另一介面連接器(以及對應的其他裝置)的電源供應的方向性。有關介面接腳CC1或CC2上的電壓訊號VC1或VC2的判斷標準,可參考公開的USB Type-C規範,在此不予贅述。
在前述的連接與方向偵測狀態中,在雙重用途埠(Dual Role Port, DRP)模式下,由於通道配置接腳(介面接腳CC1或CC2)上會產生互相切換的上拉訊號以及下拉訊號,此時,若保護電路12於其他應為浮接,或是通過下拉電阻而耦接至接地電位的介面接腳(例如前述USB Type-C的其他介面接腳)上,偵測到不正常的電壓或電流變化,即可藉此判斷通道配置接腳(介面接腳CC1或CC2)與這些介面接腳之間有異物(如第2圖中的異物30)的存在。
需說明的是,上述的異物30可以是任何在介面接腳之間可建立電連接路徑的物質,例如但不限於可電解物質、液體或水。電連接路徑可為電阻性、電容性或其組合的等效電路或等效電連接網路。
具體舉例來說,當通道配置接腳(例如介面接腳CC1)與另一介面接腳(例如但不限於介面接腳VBUS)之間有水或水氣存在時,則當通道配置接腳(介面接腳CC1)在上述的上拉訊號以及下拉訊號之間切換時,由於水或水氣在通道配置接腳(介面接腳CC1)與介面接腳VBUS之間造成了前述的電連接路徑,因此,在連接與方向偵測狀態中應該為浮接或下拉至接地電位的介面接腳VBUS上,將可由保護電路12偵測到隨著上拉訊號以及下拉訊號變化而變化的電壓及╱或電流變化,藉此,即可判斷通道配置接腳(介面接腳CC1或CC2)與介面接腳VBUS之間有異物存在。
就一觀點而言,在一實施例中,上述的符合USB Type-C規範的「連接與方向偵測狀態」可對應於前述的「第一狀態」。
值得注意的是,本發明的優點之一在於,本發明的介面控制電路10,於第一狀態下,可以在介面連接器20未連接於其他的介面連接器的情況下,即可偵測介面連接器20上的介面接腳之間是否存在著異物。從另一個角度來說,本發明的介面控制電路10,於第一狀態下,可以在介面連接器20的一供電接腳(例如對應於介面接腳VBUS)尚未供電的情況下,即可偵測介面連接器20上的介面接腳之間是否存在著異物。此外,本發明偵測介面接腳之間是否存在著異物,無論是公頭(plug)或母頭(receptacle)皆可適用。本發明的另一優點則在於,可用以偵測相鄰的介面接腳間(例如介面接腳CC1與VBUS、介面接腳CC1與SBU2,或者介面接腳CC1與D+)是否存在著異物,在其他實施例中,也可用以偵測不直接相鄰的介面接腳間(例如介面接腳CC1與TX1+、介面接腳CC1與SBU1,或者介面接腳CC1與RX1+)是否存在著異物。
第4圖顯示本發明之介面控制電路,其中介面訊號收發電路與保護電路之具體實施例的示意圖。如第4圖所示,在一實施例中,介面訊號收發電路11包括第一上拉電路111以及第一下拉電路112。第一上拉電路111耦接於上拉電源VCC與第一介面接腳P1之間,用以提供第一上拉訊號SU1。第一下拉電路112耦接於接地電位與第一介面接腳P1之間,用以提供第一下拉訊號SD1。本實施例中的第一介面接腳P1例如可對應於前述的通道配置接腳(介面接腳CC1或CC2)。具體而言,在一實施例中,如第4圖所示,第一上拉電路111包括第一上拉電阻RPU或第一上拉電流源IPU,用以產生第一上拉訊號SU1。而在一實施例中,第一下拉電路112包括第一下拉電阻RPD或第一下拉電流源IPD,用以產生第一下拉訊號SD1。在一實施例中,上拉控制開關SWU與下拉控制開關SWD則用以控制上述的電阻或電流源與第一介面接腳P1的電連接路徑是否導通,藉此控制第一介面接腳P1在上拉訊號與下拉訊號之間的切換。在一實施例中,由介面訊號收發電路11,根據介面規範(例如USB Type-C規範)控制第一介面接腳P1在上拉訊號與下拉訊號之間的切換。在其他實施例中,亦可由保護電路12控制第一介面接腳P1在上拉訊號與下拉訊號之間的切換,其細節容後詳述。
請繼續參閱第4圖,當第一介面接腳P1與第二介面接腳P2之間存在著異物30時,異物30的一種可能的等效電路如第4圖所示,其具有等效電容CEQ以及等效電阻REQ,上述互相切換的上拉訊號SU1與下拉訊號SU2會通過等效電路在第二介面接腳P2造成一定的電壓或電流的變化,如第4圖所示,保護電路12可以偵測上述的電壓或電流的變化而判斷異物30是否存在於第一介面接腳P1與第二介面接腳P2之間。
第5圖顯示本發明之介面控制電路之一具體實施例的操作波形示意圖。本實施例中,介面訊號收發電路11於通道配置接腳(例如介面接腳CC1)上產生互相切換的上拉訊號以及下拉訊號,用以偵測介面連接器20是否與另一介面連接器連接,及╱或判斷介面連接器20與另一介面連接器的電源供應的方向性。於此同時,保護電路12可藉由偵測介面接腳VBUS的電壓變化而判斷介面連接器20上的介面接腳(本實施例中,特別是指通道配置接腳,即介面接腳CC1與介面接腳VBUS)之間是否存在著異物。
請同時參閱第5圖與第6圖,以具體的實施例來說明上述的操作細節。第6圖顯示本發明之介面控制電路,其中保護電路之具體實施例的示意圖。本實施例中,保護電路12可包括一電壓偵測電路121,用以偵測上述第二介面接腳P2的電壓(例如對應於第2圖中的介面接腳VBUS與對應之第5圖實施例的電源電壓VVB)。具體而言,本實施例中,保護電路12於通道配置接腳(介面接腳CC1)上(對應於第5圖的電壓訊號VC1與前述的第一介面接腳)自第一下拉訊號(例如對應於低位準VL)切換至第一上拉訊號(例如對應於高位準VH)之前(時點t1),可量測介面接腳VBUS上(對應於第二介面接腳)的電源電壓VVB(對應於第一位準V1);於通道配置接腳CC1自低位準VL切換至高位準VH之後經過第一預設時間T1,量測介面接腳VBUS上的電壓位準V2(時點t2);於通道配置接腳(介面接腳CC1)上自高位準VH切換至低位準VL之前(時點t3),量測介面接腳VBUS上的電壓位準V3;於通道配置接腳(介面接腳CC1)上自高位準VH切換至低位準VL之後,經過第二預設時間T2,量測介面接腳VBUS上的電壓位準V4(時點t4);於通道配置接腳(介面接腳CC1)上再次自低位準VL切換至高位準VH之前(時點t5),量測介面接腳VBUS上的電壓位準V5。
在一實施例中,保護電路12根據以下條件至少之一而判斷通道配置接腳(介面接腳CC1)與介面接腳VBUS之間存在異物:(1)電壓位準V3大於電壓位準V2;(2)電壓位準V3大於電壓位準V4;(3)電壓位準V3大於電壓位準V5; (4)電壓位準V3與電壓位準V1的差值大於一閾值;或者(5)上述的(1)~(4)中任兩種或以上的組合。
在一實施例中,上述的第一預設時間T1可介於1ms到100ms之間,上述的第二預設時間T2可介於1ms到100ms之間。在一實施例中,上述的第一預設時間T1可介於1ms到10ms之間,上述的第二預設時間T2可介於1ms到10ms之間。在一實施例中,上述的第一預設時間T1與第二預設時間T2的總和需小於100ms(特別是指在通道配置接腳CC1或CC2的應用上)。此外,上述預設時間T1與T2並不限於通道配置接腳CC1或CC2的應用上,在第一介面接腳為其他接腳時,可依據實際接腳的條件而有所不同。
需說明的是,上述通道配置接腳(介面接腳CC1)上自高位準VH切換至低位準VL的切換,可以通過介面訊號收發電路11,根據介面規範(例如USB Type-C規範)控制通道配置接腳(介面接腳CC1)在上拉訊號與下拉訊號之間的切換。在其他實施例中,亦可由保護電路12控制通道配置接腳(介面接腳CC1)在上拉訊號與下拉訊號之間的切換。此外,如前所述,第一介面接腳並不限於上述通道配置接腳(介面接腳CC1),也可以是其他介面接腳。類似地,第二介面接腳也並不限於上述的介面接腳VBUS。
在一實施例中,於第一狀態下,上述第一上拉訊號以及第一下拉訊號可以是週期性地互相切換,而保護電路12可對應而週期性地根據第二介面接腳的電壓的變化(或者對應而週期性地根據第二介面接腳的電流的變化),而判斷第一介面接腳及第二介面接腳之間是否存在一異物。
在其他實施例中,也可以在第一狀態下,進行過一次以上的異物判斷後,進入其他狀態(例如待命或是操作狀態)後,週期性地進入第一狀態中,再度進行上述的異物的偵測與判斷。
此外,在一實施例中,進行如第5圖與第6圖中的具體實施例之前,還可以對第二介面接腳進行直流電壓或電流偵測,作為預判斷,在預判斷時,當第二介面接腳大於一預判斷閾值時,才進行如第5圖與第6圖中的細節判斷。
在一實施例中,第一介面接腳可例如為通用序列匯流排(USB) Type-C規範中的介面接腳VBUS、D+、D-、SBU1、SBU2、TX+、TX-、RX+或RX-之中的一個,而第二介面接腳為通用序列匯流排(USB) Type-C規範中的介面接腳VBUS、CC1、CC2、D+、D-、SBU1、SBU2、TX+、TX-、RX+或RX-之中的一個,其中第二介面接腳與第一介面接腳為不相同的接腳。本實施例中的第一介面接腳,例如在通用序列匯流排(USB) Type-C規範中,可能並不需在其對應的上拉訊號與下拉訊號之間切換,在此情況下,根據本發明,可以通過保護電路12的控制,而使第一介面接腳切換於其對應的上拉訊號與下拉訊號之間,本實施例中,所謂的第一狀態,則可對應於例如但不限於一保護偵測狀態,特別設置用以偵測異物是否存在於介面接腳之間;在一實施例中,所述的保護偵測狀態可在不違反通用序列匯流排(USB) Type-C規範下,決定一適合的時段來實施。
在一實施例中,保護電路12可以直接控制上拉電路或下拉電路,而在其他實施例中,保護電路12也可以通過介面訊號收發電路11而間接控制上拉電路或下拉電路,以達成上述的操作。
第7圖顯示本發明之介面控制電路,其中介面訊號收發電路與保護電路之另一具體實施例的示意圖(介面訊號收發電路11’)。本實施例與第4圖的實施例類似,其不同之處在於,本實施例中,上拉電路111’包括上拉控制開關SWU,用以產生上拉訊號SU1,下拉電路112’包括下拉控制開關SWD,用以產生下拉訊號SD1。
此外,本實施例的具體實施方式亦可參照第5圖與第6圖的實施例,只要將第5圖與第6圖中的通道配置接腳(介面接腳CC1)置換為本實施例中的第一介面接腳中的任一接腳,介面接腳VBUS置換為本實施例中的第二介面接腳即可,本領域技術人員可依本發明的教示推知,在此不予贅述。
此外,在一實施例中,上述的第二介面接腳可為複數,換言之,可以對多個第二介面接腳進行上述的電壓或電流偵測,以判斷異物是否存在於第一介面接腳與多個第二介面接腳的任一個之間。
在一實施例中,當第一介面接腳(可對應於前述任何一種可能的第一介面接腳)與第二介面接腳(可對應於前述任何一種可能的第二介面接腳)之間判斷確實存在一異物時,保護電路12進行以下操作之一:(1)控制第一介面接腳為浮接;(2)降低上拉訊號的平均電流;(3)輸出下拉訊號;(4)關斷介面連接器20對外或對內的電源路徑;(5)發送警示訊息(例如但不限於光、聲音或電子訊息)給系統、行動裝置或使用者等;(6)上述操作中任兩種或以上的組合;藉由上述的保護操作,可有效降低鏽蝕或燒毀的風險。
以上已針對較佳實施例來說明本發明,唯以上所述者,僅係為使熟悉本技術者易於了解本發明的內容而已,並非用來限定本發明之權利範圍。所說明之各個實施例,並不限於單獨應用,亦可以組合應用。此外,在本發明之相同精神下,熟悉本技術者可以思及各種等效變化以及各種組合,舉例而言,本發明所稱「根據某訊號進行處理或運算或產生某輸出結果」,不限於根據該訊號的本身,亦包含於必要時,將該訊號進行電壓電流轉換、電流電壓轉換、及/或比例轉換等,之後根據轉換後的訊號進行處理或運算產生某輸出結果。由此可知,在本發明之相同精神下,熟悉本技術者可以思及各種等效變化以及各種組合,其組合方式甚多,在此不一一列舉說明。因此,本發明的範圍應涵蓋上述及其他所有等效變化。
10:介面控制電路 11, 11’:介面訊號收發電路 12:保護電路 19:介面控制電路 20:介面連接器 30:異物 111, 111’, 115:上拉電路 112, 112’, 116:下拉電路 CC1, CC2:介面接腳 CEQ:等效電容 D+, D-:介面接腳 IPD:下拉電流源 IPU:上拉電流源 P1, P2:介面接腳 REQ:等效電阻 RPD:下拉電阻 RPU:上拉電阻 RX+, RX-:介面接腳 SBU1, SBU2:介面接腳 SD1:下拉訊號 SU1:上拉訊號 SWD:下拉控制開關 SWU:上拉控制開關 t1, t2, t3, t4, t5:時點 T1, T2:預設時間 TX+, TX-:介面接腳 V1, V2, V3, V4, V5:電壓位準 VBD:下拉訊號 VBU:上拉訊號 VBUS:介面接腳 VC1:電壓訊號 VCC:電源 VH:高位準 VL:低位準 VVB:電源電壓
第1圖顯示一種先前技術之介面控制電路之示意圖。
第2圖顯示本發明之介面控制電路之一實施例的示意圖。
第3圖顯示本發明之介面控制電路之一實施例的操作波形示意圖。
第4圖顯示本發明之介面控制電路,其中介面訊號收發電路與保護電路之具體實施例的示意圖。
第5圖顯示本發明之介面控制電路之一具體實施例的操作波形示意圖。
第6圖顯示本發明之介面控制電路,其中保護電路之具體實施例的示意圖。
第7圖顯示本發明之介面控制電路,其中介面訊號收發電路與保護電路之另一具體實施例的示意圖。
10:介面控制電路
11:介面訊號收發電路
12:保護電路
20:介面連接器
30:異物
111,115:上拉電路
112,116:下拉電路
CC1,CC2:介面接腳
D+,D-:介面接腳
RX1+,RX1-:介面接腳
RX2+,RX2-:介面接腳
SBU1,SBU2:介面接腳
SD1:下拉訊號
SU1:上拉訊號
TX1+,TX1-:介面接腳
TX2+,TX2-:介面接腳
VBD:下拉訊號
VBU:上拉訊號
VBUS:介面接腳
VC1:電壓訊號
VVB:電源電壓

Claims (27)

  1. 一種介面控制電路,符合一介面規範,包含: 一介面訊號收發電路,耦接於一第一介面連接器的第一介面接腳及第二介面接腳,用以根據該介面規範而傳送及╱或接收一介面訊號;以及 一保護電路,用以於該介面訊號收發電路操作於第一狀態時,根據該第二介面接腳的電壓的變化,或者根據該第二介面接腳的電流的變化,而判斷該第一介面接腳與該第二介面接腳之間是否存在一異物; 其中於該第一狀態下,該介面訊號收發電路於該第一介面接腳上產生互相切換(toggle)的第一上拉訊號以及第一下拉訊號。
  2. 如申請專利範圍第1項所述之介面控制電路,其中於該第一狀態下,該第一介面連接器未連接於其他的介面連接器,或者,該第一介面連接器的一供電接腳尚未供電。
  3. 如申請專利範圍第1項所述之介面控制電路,其中該介面訊號收發電路包括: 第一上拉電路,耦接於一上拉電源與該第一介面接腳之間,用以提供該第一上拉訊號;以及 第一下拉電路,耦接於一接地電位與該第一介面接腳之間,用以提供該第一下拉訊號; 其中該第一上拉電路包括第一上拉電阻或第一上拉電流源,用以產生該第一上拉訊號; 其中該第一下拉電路包括第一下拉電阻或第一下拉電流源,用以產生該第一下拉訊號。
  4. 如申請專利範圍第1項所述之介面控制電路,其中於該第一狀態下,該第一上拉訊號以及該第一下拉訊號週期性地互相切換,且該保護電路對應而週期性地根據該第二介面接腳的電壓的變化,或者對應而週期性地根據該第二介面接腳的電流的變化,而判斷該第一介面接腳及該第二介面接腳之間是否存在一異物。
  5. 如申請專利範圍第1項所述之介面控制電路,其中於該第一狀態下,該第二介面接腳為浮接或是通過一第二下拉電阻而耦接至一接地電位。
  6. 如申請專利範圍第1項所述之介面控制電路,其中該介面控制電路符合通用序列匯流排(USB) Type-C規範。
  7. 如申請專利範圍第6項所述之介面控制電路,其中該第一介面接腳為通用序列匯流排(USB) Type-C規範中的通道配置(Channel Configuration)接腳,該第二介面接腳為通用序列匯流排(USB) Type-C規範中的VBUS、D+、D-、SBU1、SBU2、TX+、TX-、RX+或RX-接腳之中的一個。
  8. 如申請專利範圍第7項所述之介面控制電路,其中該第一狀態對應於該通道配置接腳於通用序列匯流排(USB) Type-C規範中的連接與方向偵測狀態,其中於該連接與方向偵測狀態中,在一雙重用途埠(Dual Role Port, DRP)模式下,該介面訊號收發電路根據通用序列匯流排(USB) Type-C規範,而於該通道配置接腳上產生互相切換(toggle)的該第一上拉訊號以及該第一下拉訊號,用以偵測該第一介面連接器是否與另一介面連接器連接,及/或判斷該第一介面連接器與該另一介面連接器的電源供應的方向性。
  9. 如申請專利範圍第6項所述之介面控制電路,其中該第一介面接腳為通用序列匯流排(USB) Type-C規範中的VBUS、D+、D-、SBU1、SBU2、TX+、TX-、RX+或RX-接腳之中的一個,該第二介面接腳為通用序列匯流排(USB) Type-C規範中的VBUS、CC1、CC2、D+、D-、SBU1、SBU2、TX+、TX-、RX+或RX-接腳之中的一個,其中該第二介面接腳與該第一介面接腳為不相同的接腳。
  10. 如申請專利範圍第1項所述之介面控制電路,其中於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第一位準,於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之後經過第一預設時間的該第二介面接腳上的電壓對應於第二位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之前的該第二介面接腳上的電壓對應於第三位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之後經過第二預設時間的該第二介面接腳上的電壓對應於第四位準,於該第一介面接腳上再次自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第五位準;其中該保護電路根據以下條件之一而判斷該第一介面接腳與該第二介面接腳之間存在該異物: (1)該第三位準大於該第二位準; (2)該第三位準大於該第四位準; (3)該第三位準大於該第五位準; (4)該第三位準與該第一位準的差值大於一閾值;或 (5)上述的(1)~(4)中任兩種或以上的組合。
  11. 如申請專利範圍第8項所述之介面控制電路,其中於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第一位準,於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之後經過第一預設時間的該第二介面接腳上的電壓對應於第二位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之前的該第二介面接腳上的電壓對應於第三位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之後經過第二預設時間的該第二介面接腳上的電壓對應於第四位準,於該第一介面接腳上再次自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第五位準;其中該保護電路根據以下條件之一而判斷該第一介面接腳與該第二介面接腳之間存在該異物: (1)該第三位準大於該第二位準; (2)該第三位準大於該第四位準; (3)該第三位準大於該第五位準; (4)該第三位準與該第一位準的差值大於一閾值;或 (5)上述的(1)~(4)中任兩種或以上的組合。
  12. 如申請專利範圍第8項所述之介面控制電路,其中於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第一位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之前的該第二介面接腳上的電壓對應於第三位準;其中當該第三位準與該第一位準的差值大於一閾值時,該保護電路判斷該第一介面接腳與該第二介面接腳之間存在一異物。
  13. 如申請專利範圍第1項所述之介面控制電路,其中該異物為一可電解物質、液體或水。
  14. 如申請專利範圍第1項所述之介面控制電路,其中於該第一介面連接器為一公頭(plug)或一母頭(receptacle)。
  15. 如申請專利範圍第1項所述之介面控制電路,其中當該第一介面接腳與該第二介面接腳之間判斷確實存在一異物時,該保護電路進行以下操作之一: (1)控制該第一介面接腳為浮接; (2)降低該上拉訊號的平均電流; (3)輸出該下拉訊號; (4)關斷該第一介面連接器對外或對內的電源路徑; (5)發送警示訊息;或者 (6)上述操作中任兩種或以上的組合。
  16. 一種控制方法,用於控制一介面控制電路,該介面控制電路符合一介面規範,該介面控制電路包括一介面訊號收發電路,耦接於一第一介面連接器的第一介面接腳及第二介面接腳,用以根據該介面規範而傳送及╱或接收一介面訊號;該控制方法包含: 於第一狀態下,控制該介面訊號收發電路於該第一介面接腳上產生互相切換(toggle)的第一上拉訊號以及第一下拉訊號;以及 於該介面訊號收發電路操作於該第一狀態時,根據該第二介面接腳的電壓的變化,或者根據該第二介面接腳的電流的變化,而判斷該第一介面接腳與該第二介面接腳之間是否存在一異物。
  17. 如申請專利範圍第16項所述之控制方法,其中於該第一狀態下,該第一介面連接器未連接於其他的介面連接器,或者,該第一介面連接器的一供電接腳尚未供電。
  18. 如申請專利範圍第16項所述之控制方法,其中於該第一狀態下,該第一上拉訊號以及該第一下拉訊號週期性地互相切換,該控制方法更包括:對應而週期性地根據該第二介面接腳的電壓的變化,或者對應而週期性地根據該第二介面接腳的電流的變化,而判斷該第一介面接腳及該第二介面接腳之間是否存在一異物。
  19. 如申請專利範圍第16項所述之控制方法,其中於該第一狀態下,該第二介面接腳為浮接或是通過一第二下拉電阻而耦接至一接地電位。
  20. 如申請專利範圍第16項所述之控制方法,其中該介面控制電路符合通用序列匯流排(USB) Type-C規範。
  21. 如申請專利範圍第20項所述之控制方法,其中該第一介面接腳為通用序列匯流排(USB) Type-C規範中的通道配置(Channel Configuration)接腳,該第二介面接腳為通用序列匯流排(USB) Type-C規範中的VBUS、D+、D-、SBU1、SBU2、TX+、TX-、RX+或RX-接腳之中的一個。
  22. 如申請專利範圍第21項所述之控制方法,其中該第一狀態對應於該通道配置接腳於通用序列匯流排(USB) Type-C規範中的連接與方向偵測狀態,其中於該連接與方向偵測狀態中,在一雙重用途埠(Dual Role Port, DRP)模式下,該介面訊號收發電路根據通用序列匯流排(USB) Type-C規範,而於該通道配置接腳上產生互相切換(toggle)的該第一上拉訊號以及該第一下拉訊號,用以偵測該第一介面連接器是否與另一介面連接器連接,及/或判斷該第一介面連接器與該另一介面連接器的電源供應的方向性。
  23. 如申請專利範圍第20項所述之控制方法,其中該第一介面接腳為通用序列匯流排(USB) Type-C規範中的VBUS、D+、D-、SBU1、SBU2、TX+、TX-、RX+或RX-接腳之中的一個,該第二介面接腳為通用序列匯流排(USB) Type-C規範中的VBUS、CC1、CC2、D+、D-、SBU1、SBU2、TX+、TX-、RX+或RX-接腳之中的一個,其中該第二介面接腳與該第一介面接腳為不相同的接腳。
  24. 如申請專利範圍第16項所述之控制方法,其中於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第一位準,於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之後經過第一預設時間的該第二介面接腳上的電壓對應於第二位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之前的該第二介面接腳上的電壓對應於第三位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之後經過第二預設時間的該第二介面接腳上的電壓對應於第四位準,於該第一介面接腳上再次自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第五位準;其中判斷該第一介面接腳與該第二介面接腳之間是否存在一異物的步驟包括以下之一: (1)當該第三位準大於該第二位準時,判斷該第一介面接腳與該第二介面接腳之間存在一異物; (2)當該第三位準大於該第四位準時,判斷該第一介面接腳與該第二介面接腳之間存在一異物; (3)當該第三位準大於該第五位準時,判斷該第一介面接腳與該第二介面接腳之間存在一異物; (4)當該第三位準與該第一位準的差值大於一閾值時,判斷該第一介面接腳與該第二介面接腳之間存在一異物;或 (5)上述的(1)~(4)中任兩種或以上的組合。
  25. 如申請專利範圍第22項所述之控制方法,其中於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第一位準,於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之後經過第一預設時間的該第二介面接腳上的電壓對應於第二位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之前的該第二介面接腳上的電壓對應於第三位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之後經過第二預設時間的該第二介面接腳上的電壓對應於第四位準,於該第一介面接腳上再次自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第五位準;其中判斷該第一介面接腳與該第二介面接腳之間是否存在一異物的步驟包括以下之一: (1)當該第三位準大於該第二位準時,判斷該第一介面接腳與該第二介面接腳之間存在一異物; (2)當該第三位準大於該第四位準時,判斷該第一介面接腳與該第二介面接腳之間存在一異物; (3)當該第三位準大於該第五位準時,判斷該第一介面接腳與該第二介面接腳之間存在一異物; (4)當該第三位準與該第一位準的差值大於一閾值時,判斷該第一介面接腳與該第二介面接腳之間存在一異物;或 (5)上述的(1)~(4)中任兩種或以上的組合。
  26. 如申請專利範圍第22項所述之控制方法,其中於該第一介面接腳上自該第一下拉訊號切換至該第一上拉訊號之前的該第二介面接腳上的電壓對應於第一位準,於該第一介面接腳上自該第一上拉訊號切換至該第一下拉訊號之前的該第二介面接腳上的電壓對應於第三位準;其中判斷該第一介面接腳與該第二介面接腳之間是否存在一異物的步驟包括:當該第三位準與該第一位準的差值大於一閾值時,判斷該第一介面接腳與該第二介面接腳之間存在一異物。
  27. 如申請專利範圍第16項所述之控制方法,其中當該第一介面接腳與該第二介面接腳之間判斷確實存在一異物時,該控制方法更進行以下操作之一: (1)控制該第一介面接腳為浮接; (2)降低該上拉訊號的平均電流; (3)輸出該下拉訊號; (4)關斷該第一介面連接器對外或對內的電源路徑; (5)發送警示訊息;或者 (6)上述操作中任兩種或以上的組合。
TW108137912A 2019-10-21 2019-10-21 介面控制電路及其控制方法 TWI707542B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW108137912A TWI707542B (zh) 2019-10-21 2019-10-21 介面控制電路及其控制方法
US15/931,187 US11146056B2 (en) 2019-10-21 2020-05-13 Interface control circuit and control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108137912A TWI707542B (zh) 2019-10-21 2019-10-21 介面控制電路及其控制方法

Publications (2)

Publication Number Publication Date
TWI707542B TWI707542B (zh) 2020-10-11
TW202118232A true TW202118232A (zh) 2021-05-01

Family

ID=74091774

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108137912A TWI707542B (zh) 2019-10-21 2019-10-21 介面控制電路及其控制方法

Country Status (2)

Country Link
US (1) US11146056B2 (zh)
TW (1) TWI707542B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11609249B2 (en) 2020-11-23 2023-03-21 Richwave Technology Corp. Voltage state detector
TWI756970B (zh) * 2020-11-23 2022-03-01 立積電子股份有限公司 電位狀態判別裝置
TWI744109B (zh) * 2020-11-24 2021-10-21 敦宏科技股份有限公司 三態數位結構
CN115525099B (zh) * 2022-01-11 2023-08-11 荣耀终端有限公司 一种终端设备及检测键盘接入的方法
US11768253B1 (en) * 2022-03-28 2023-09-26 Cypress Semiconductor Corporation Floating ground architectures in USB type-C controllers for fault detection
CN114817104B (zh) * 2022-04-20 2023-07-14 苏州浪潮智能科技有限公司 一种iic上拉电压切换电路及切换方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005054805A2 (en) * 2003-12-01 2005-06-16 Raymond And Lae Engineering, Inc. Fluid detection cable
JP5915953B2 (ja) * 2014-03-05 2016-05-11 パナソニックIpマネジメント株式会社 異物検出装置、送電装置、受電装置、および無線電力伝送システム
US10539999B2 (en) * 2016-08-25 2020-01-21 Samsung Electronics Co., Ltd. Semiconductor device and method of operating the same
KR102356707B1 (ko) * 2017-09-11 2022-01-27 삼성전자주식회사 커넥터 상의 이물질을 검출하기 위한 전자 장치 및 방법
CN110350906A (zh) * 2018-04-04 2019-10-18 立锜科技股份有限公司 接口控制电路
US11023007B2 (en) * 2019-04-02 2021-06-01 Apple Inc. Connection and moisture detection

Also Published As

Publication number Publication date
TWI707542B (zh) 2020-10-11
US20210119438A1 (en) 2021-04-22
US11146056B2 (en) 2021-10-12

Similar Documents

Publication Publication Date Title
TWI707542B (zh) 介面控制電路及其控制方法
US11573275B2 (en) Device and method of detecting leakage current generation condition in USB interface
US20200313367A1 (en) Semiconductor device of usb interface and method of operating the same
US9904642B2 (en) Detection circuit of universal serial bus
US10658860B2 (en) Electronic device, charger within the electronic device, and detecting method for detecting abnormal status of connector of electronic device
TWI492044B (zh) 通用序列匯流排裝置的偵測系統及其方法
US20090198841A1 (en) Interface detecting circuit and interface detecting method
US20220263278A1 (en) Device and method of ensuring power delivery in universal serial bus interface
US20070278999A1 (en) USB mini B power supply system for quickly charging USB mini B devices
US20070075680A1 (en) Charging mode control circuit
WO2012167677A1 (zh) 一种通过usb接口通信并为外部设备充电的装置及方法
TW201541797A (zh) Usb適配器及usb線
US7582987B2 (en) Double power sources switching circuit
EP3683688B1 (en) Corrosion protection circuit for serial bus connector
US20130169053A1 (en) Detection control device and method thereof
US7986159B1 (en) Method and apparatus for detecting a cable in a redriver
TW201644202A (zh) 介面供電電路
TW201546619A (zh) 電子裝置的轉接器
TWI708438B (zh) 通用序列匯流排介面轉換裝置
CN112749104A (zh) 接口控制电路及其控制方法
CN105988962B (zh) 过电流侦测系统及侦测电路
CN111404538B (zh) 连接电路及其连接方法
JP2004295445A (ja) スレーブ側usbトランシーバ部
TWM548792U (zh) 阻抗偵測電路及電子裝置
JP2010257462A (ja) 半導体処理装置