TW201942370A - 粗化處理銅箔、附載體銅箔、覆銅積層板及印刷配線板 - Google Patents

粗化處理銅箔、附載體銅箔、覆銅積層板及印刷配線板 Download PDF

Info

Publication number
TW201942370A
TW201942370A TW108110462A TW108110462A TW201942370A TW 201942370 A TW201942370 A TW 201942370A TW 108110462 A TW108110462 A TW 108110462A TW 108110462 A TW108110462 A TW 108110462A TW 201942370 A TW201942370 A TW 201942370A
Authority
TW
Taiwan
Prior art keywords
copper foil
roughened
carrier
copper
printed wiring
Prior art date
Application number
TW108110462A
Other languages
English (en)
Other versions
TWI745668B (zh
Inventor
加藤翼
松田光由
飯田浩人
□梨哲□
吉川和□
Original Assignee
日商三井金屬鑛業股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商三井金屬鑛業股份有限公司 filed Critical 日商三井金屬鑛業股份有限公司
Publication of TW201942370A publication Critical patent/TW201942370A/zh
Application granted granted Critical
Publication of TWI745668B publication Critical patent/TWI745668B/zh

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D5/00Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
    • C25D5/60Electroplating characterised by the structure or texture of the layers
    • C25D5/605Surface topography of the layers, e.g. rough, dendritic or nodular layers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B15/00Layered products comprising a layer of metal
    • B32B15/04Layered products comprising a layer of metal comprising metal as the main or only constituent of a layer, which is next to another layer of the same or of a different material
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B15/00Layered products comprising a layer of metal
    • B32B15/20Layered products comprising a layer of metal comprising aluminium or copper
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D5/00Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
    • C25D5/10Electroplating with more than one layer of the same or of different metals
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D7/00Electroplating characterised by the article coated
    • C25D7/06Wires; Strips; Foils
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D1/00Electroforming
    • C25D1/04Wires; Strips; Foils

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroplating Methods And Accessories (AREA)
  • Manufacturing Of Printed Wiring (AREA)
  • Parts Printed On Printed Circuit Boards (AREA)
  • Laminated Bodies (AREA)

Abstract

本發明提供粗化處理銅箔,其係適於細線電路形成之低粗度的粗化處理銅箔,同時使用於SAP法時,不僅可對積層體賦予對於無電解銅鍍敷之蝕刻性及乾膜解像性,且基於剪切強度之觀點的電路密著性亦優異之表面輪廓。該粗化處理銅箔係於至少一側具有粗化處理面之粗化處理銅箔,粗化處理面具備複數粗化粒子,粗化處理銅箔之長度10μm之剖面中粗化粒子的周圍長L(μm)之平方相對於粗化粒子的面積S(μm2)之比L2/S的平均值為16以上30以下,且粗化處理面之十點平均粗糙度Rz為0.7μm以上1.7μm以下。

Description

粗化處理銅箔、附載體銅箔、覆銅積層板及印刷配線板
本發明有關粗化處理銅箔、附載體銅箔、覆銅積層板及印刷配線板。
近幾年來,最為適於電路之微細化之印刷配線板的製造方法,已廣泛採用SAP(Semiadditive process:半加成製程)法。SAP法係適於形成極微細電路之方法,作為其一例係使用附載體之粗化處理銅箔而進行。例如,如圖1及2所示,使用預浸片112與底塗層113將粗化處理銅箔110壓接密著於在基底基材111a上具備下層電路111b之絕緣樹脂基板111上(步驟(a)),自粗化處理銅箔110剝離載體(未圖示)後,根據需要藉由雷射穿孔形成通孔(114)(步驟(b))。其次,藉由蝕刻去除粗化處理銅箔110,使經賦予粗化表面輪廓之底塗層113露出(步驟(c))。於該粗化表面實施無電解銅鍍敷115(步驟(d))後,藉由使用乾膜116之曝光及顯像以特定圖型遮蔽(步驟(e)),實施電鍍銅117(步驟(f))。去除乾膜116,形成配線部分117a(步驟(g))後,藉由蝕刻去除相鄰配線部分117a、117a間之不要的無電解銅鍍敷115(步驟(h)),獲得以特定圖型形成之配線118。
如此使用粗化處理銅箔之SAP法,粗化處理銅箔本身於雷射穿孔後藉由蝕刻去除(步驟(c))。而且,由於於粗化處理銅箔經去除之積層體表面轉印粗化處理銅箔之粗化處理面之凹凸形狀,故於隨後步驟中可確保絕緣層(例如底塗層113或無底塗層113時為預浸片112)與鍍敷電路(例如配線118)之密著性。然而,適於提高與鍍敷電路之密著性之表面輪廓由於有成為大略粗糙的凹凸之傾向,故於步驟(h)中,對於無電解銅鍍敷之蝕刻性容易降低。亦即於無電解銅鍍敷咬入粗糙凹凸之部分,為了使銅不殘留而需要更多之蝕刻。
因此,提案有藉由減小粗化粒子且具有縮頸形狀,而使用於SAP法時,可邊確保必要之鍍敷電路密著性邊實現良好蝕刻性之方法。例如專利文獻1(國際公開第2016/158775號)中,揭示於至少一側具有粗化處理面之粗化處理銅箔,粗化處理面具備由銅粒子所成之複數略球狀突起,略球狀突起之平均高度為2.60μm以下。

[先前技術文獻]
[專利文獻]
[專利文獻1] 國際公開第2016/158775號
近幾年來,伴隨SAP所要求之電路之進一步微細化,而使電路與基板之密著強度(絕對值)降低。不過,如圖3A及圖3B所示,形成於基板112上之電路124有於其長邊方向之側面由阻焊劑126覆蓋之情況(圖3A)及未覆蓋之情況(圖3B)。電路124以阻焊劑126覆蓋之情況,由於電路124以阻焊劑126保護,故作業步驟中電路124自基板122剝落之風險較小,亦即損及電路124與基板122之密著性之風險較小。另一方面,電路124未以阻焊劑126覆蓋之情況,由於電路124未被阻焊劑126保護,故因電路124之微細化而與基板122之密著強度降低時,作業步驟中電路124剝落之風險變大。就此而言,電路與基板之物理密著指標之一為剪切強度(shear strength),為了避免作業步驟中電路剝落,目前現狀為電路之微細化僅能進行至可確保一定以上剪切強度之線寬。因此,為使未經阻焊劑126覆蓋之電路124微細化,除了蝕刻性及乾膜解像性以外,亦期望即使為細的線寬仍可確保充分之剪切強度。然而,即使以專利文獻1中揭示之方法可確保良好之剝離強度(peel strength),亦難以確保可對應於細線化之充分剪切強度。
本發明人等如今得到之見解為藉由控制粗化粒子之形狀,而可為適於十點平均粗糙度Rz 1.7μm以下之細線電路形成的等級之低粗度的粗化處理銅箔,且可實現基於剪切強度之觀點之優異電路密著性。亦即,得到之見解為適於細線電路形成之低粗度的粗化處理銅箔,且使用於SAP法時,不僅可對積層體賦予對於無電解銅鍍敷之蝕刻性,且基於剪切強度之觀點的電路密著性亦優異之表面輪廓。且亦得到之見解為藉由使用上述粗化處理銅箔,於SAP法中乾膜顯像步驟中,可實現極微細之乾膜解像性。
因此,本發明之目的在於提供粗化處理銅箔,其係適於細線電路形成之低粗度的粗化處理銅箔,同時使用於SAP法時,不僅可對積層體賦予對於無電解銅鍍敷之蝕刻性及乾膜解像性,且基於剪切強度之觀點的電路密著性亦優異之表面輪廓。且本發明之其他目的在於提供具備此等粗化處理銅箔之附載體銅箔。
依據本發明之一態樣,提供一種粗化處理銅箔,其係於至少一側具有粗化處理面之粗化處理銅箔,前述粗化處理面具備複數粗化粒子,
前述粗化處理銅箔之長度10μm之剖面中前述粗化粒子的周圍長L(μm)之平方相對於前述粗化粒子的面積S(μm2 )之比L2 /S的平均值為16以上30以下,且前述粗化處理面之十點平均粗糙度Rz為0.7μm以上1.7μm以下。
依據本發明之另一態樣,提供一種附載體銅箔,其具備載體、設於該載體上之剝離層、及於該剝離層上以前述粗化處理面作為外側而設置之前述粗化處理銅箔。
依據本發明之另一態樣,提供一種覆銅積層板,其具備前述粗化處理銅箔或前述附載體銅箔。
依據本發明之另一態樣,提供一種印刷配線板,其係使用前述粗化處理銅箔或前述附載體銅箔而得。或者,依據本發明之另一態樣,提供一種印刷配線板之製造方法,其特徵係使用前述粗化處理銅箔或前述附載體銅箔製造印刷配線板。
定義
用以特定本發明所用之用語及參數之定義示於以下。
本說明書中,所謂「粗化粒子」係如圖4示意性所示,於粗化處理銅箔10之基底面10a表面直接形成之高度超過150nm之尺寸的粒子12,包含略球狀、針狀、柱狀、細長形狀等之所有形狀,但較好為具有「略球狀突起」之形態。本說明書中,所謂「略球狀突起」係具有略球狀之帶圓之概略形狀的突起,且可與針狀、柱狀、細長形狀等之不規則形狀之突起或粒子有所區別者。如圖4中作為粗化粒子12所示,略球狀突起由於於與銅箔基底面10a連結之縮頸根基部分與銅箔之基底面10a連結,故無法成為完全球體,但只要根基部分以外之部分為大致球狀即可。因此,略球狀突起只要能保持略球狀之帶圓之概略形狀,則亦容許存在微細凹凸或變形等。又,上述突起有時亦簡稱為球狀突起,由於如上述無法成為完全球體,故應可理解為意指上述略球狀突起。又,未直接形成於粗化處理銅箔10之基底面10a,而形成於粗化粒子12表面之突起12a亦可構成粗化粒子12之一部分。
本說明書中所謂「粗化粒子周圍長L」,如圖5示意性所示,係粗化粒子12之剖面輪廓線12p(圖5之實線部分)的長Lp 與將輪廓線12p與粗化處理銅箔10之基底面10a之接點c1 及c2 間連結之線段12s(圖5之點線部分)之長Ls 之合計長(Lp +Ls )。又,所謂「粗化粒子之面積S」,如圖5示意性所示,係粗化粒子12之剖面中,輪廓線12p及線段12s所包圍之圖形面積(剖面積)。粗化粒子12之周圍長L及面積S,可藉由SEM觀察取得之粗化處理銅箔10之剖面圖像使用市售軟體進行解析而特定出。例如,可使用圖像解析軟體Image-Pro Plus 5.1J (Media Cybernetics, Inc.製),針對圖像解析依據本說明書之實施例所記載之諸條件進行。
本說明書中,所謂載體之「電極面」係指載體製作時與陰極接觸之側的面。
本說明書中,所謂載體之「析出面」係指載體製作時金屬電解析出之側的面,亦即未與陰極接觸之側的面。
粗化處理銅箔
本發明之銅箔係粗化處理銅箔。該粗化處理銅箔於至少一側具有粗化處理面。粗化處理面如圖4示意性所示,具備複數粗化粒子12。粗化處理銅箔10之長10μm之剖面中粗化粒子12的周圍長L(μm)之平方相對於粗化粒子12的面積S(μm2 )之比L2 /S的平均值為16以上30以下。且粗化處理面之十點平均粗糙度Rz為0.7μm以上1.7μm以下。藉由如此控制粗化粒子之形狀,可為適於十點平均粗糙度Rz為1.7μm以下之細線電路形成之等級之低粗度的粗化處理銅箔,且可實現基於剪切強度之觀點優異之電路密著性。亦即,可為適於細線電路形成之低粗度的粗化處理銅箔,同時使用於SAP法時,不僅可對積層體賦予對於無電解銅鍍敷之蝕刻性,且基於剪切強度之觀點的電路密著性亦優異之表面輪廓。又,藉由使用上述粗化處理銅箔,於SAP法中之乾膜顯像步驟中,可實現極微細之乾膜解像性。
鍍敷電路密著性與對於無電解銅鍍敷之蝕刻性本來即難以兼具。亦即,如前述,適於提高與鍍敷電路之密著性之表面輪廓由於有成為概略較粗凹凸之傾向,故圖2之步驟(h)中,無電解銅鍍敷之蝕刻性容易降低。亦即,於無電解銅鍍敷咬入粗糙凹凸之部分,為了使銅不殘留而需要更多之蝕刻。就此點而言,依據專利文獻1之粗化處理銅箔,可實現蝕刻量之減低,並且可確保優異之鍍敷電路密著性。然而,近幾年來,伴隨SAP法所要求之電路進一步微細化,電路與基板之密著強度(絕對值)降低,結果以專利文獻1中揭示之方法即可使確保良好剝離強度,但亦難以確保可對應於細線化之充分剪切強度。因此,於電路未以阻焊劑覆蓋之情況,作業步驟中產生電路剝落之風險增大。相對於此,本發明中,藉由控制粗化粒子12之形狀,可實現粗化粒子之大幅小徑化至適於十點平均粗糙度Rz為1.7μm以下之細線電路形成之等級,且可大幅改善基於剪切強度之觀點的電路密著性。亦即,藉由以上述範圍內之Rz表示之粗化粒子12之小徑化,若是本來會使電路密著性降低,但本發明中藉由將表示粗化粒子12之剖面形狀之參數的比L2 /S的平均值設為16以上30以下,則可實現基於剪切強度之觀點的優異電路密著性。而且,由於可兼具此等優異密著性及對於無電解銅鍍敷之優異蝕刻性,故認為於SAP法之乾膜顯像步驟中,可實現極微細之乾膜解像性。因此,本發明之粗化處理銅箔10可較好地使用於利用半加成法(SAP)之印刷配線板之製作。若為其他表現,則亦可說本發明之粗化處理銅箔10較好使用於用以對印刷配線板用之絕緣樹脂層轉印凹凸形狀者。
本發明之粗化處理銅箔10於至少一側具有粗化處理面。亦即粗化處理銅箔可為於兩側具有粗化處理面者,亦可為僅於一側具有粗化處理面者。於兩側具有粗化處理面時,使用於SAP法之情況下,由於雷射照射側之面(自密著於絕緣樹脂面遠離之側的面)亦成為粗化,故雷射吸收性提高的結果,雷射穿孔性亦可提高。
粗化處理面具備複數粗化粒子12,該等複數粗化粒子12較好各由銅粒子所成。銅粒子可為由金屬銅所成者,亦可為由銅合金所成者。然而,銅粒子為銅合金時,由於有對於銅蝕刻液之溶解性降低,或因合金成分混入銅蝕刻液中而使蝕刻液壽命降低之情況,故銅粒子較好由金屬銅所成。
粗化處理銅箔10之長度10μm之剖面中粗化粒子12的周圍長L(μm)之平方相對於粗化粒子12的面積S(μm2 )之比L2 /S的平均值為16以上30以下,較好為19以上27以下,更好為19以上26以下,又更好為19以上25以下,特佳為20以上24以下。若為該等範圍內,可有效防止粗化粒子12之脫落,並且可更提高剪切強度。
粗化處理面之十點平均粗糙度Rz為0.7μm以上1.7μm以下,較好為0.7μm以上1.6μm以下,更好為0.8μm以上1.5μm以下。若為該等範圍內,可確保期望之剪切強度,並且可更提高細線形成性。Rz係依據JIS B 0601-1994而決定。
粗化處理銅箔10之長度10μm之剖面中粗化粒子12之個數較好為20個以上70個以下,更好為20個以上60個以下,又更好為20個以上40個以下。若為該等範圍內,可有效防止粗化粒子12之脫落,可更提高剪切強度。
本發明之粗化處理銅箔10的厚度並未特別限定,較好為0.1μm以上18μm以下,更好為0.5μm以上7μm以下,又更好為0.5μm以上5μm以下,特佳為0.5μm以上3μm以下。該厚度係包含粗化粒子12之厚度。又,本發明之粗化處理銅箔10不限於對通常之銅箔表面進行粗化處理者,亦可為對附載體銅箔之銅箔表面進行粗化處理者。
粗化處理銅箔之製造方法
雖說明本發明之粗化處理銅箔之較佳製造方法之一例,但本發明之粗化處理銅箔不限於以下說明之方法,只要能實現本發明之粗化處理銅箔之表面輪廓,則可為藉由所有方法製造者。
(1)銅箔之準備
作為粗化處理銅箔之製造所使用之銅箔,可使用電解銅箔及壓延銅箔之兩者。銅箔厚度並未特別限制,但較好為0.1μm以上18μm以下,更好為0.5μm以上7μm以下,又更好為0.5μm以上5μm以下,特佳為0.5μm以上3μm以下。銅箔以附載體銅箔之形態準備時,銅箔可為藉由無電解銅鍍敷法及電解銅鍍敷法等之濕式成膜法、濺鍍及化學蒸鍍等之乾式成膜法或該等之組合而形成者。
(2)粗化處理
使用銅粒子將銅箔至少一表面粗化。該粗化係藉由使用粗化處理用銅電解溶液之電解進行。該電解較好為經過3階段鍍敷步驟而進行。第1階段之鍍敷步驟中,較好使用包含銅濃度5g/L以上20g/L以下、硫酸濃度30g/L以上200g/L以下、氯濃度20ppm以上100ppm以下、及9-苯基吖啶(9PA)濃度20ppm以上100ppm以下之硫酸銅溶液,於液溫20℃以上40℃以下、電流密度5A/dm2 以上25A/dm2 以下、時間2秒以上10秒以下之鍍敷條件進行電鍍。第2階段之鍍敷步驟中,較好使用包含銅濃度65g/L以上80g/L以下及硫酸濃度200g/L以上280g/L以下之硫酸銅溶液,於液溫45℃以上55℃以下及電流密度1A/dm2 以上10A/dm2 以下、時間2秒以上25秒以下之鍍敷條件進行電鍍。第3階段之鍍敷步驟中,較好使用包含銅濃度10g/L以上20g/L以下、硫酸濃度30g/L以上130g/L以下、氯濃度20ppm以上100ppm以下、及9PA濃度100ppm以上200ppm以下之硫酸銅溶液,於液溫20℃以上40℃以下、電流密度10A/dm2 以上40A/dm2 以下、時間0.3秒以上1.0秒以下之鍍敷條件進行電鍍。藉由進行使用9PA等之添加劑之第3階段之鍍敷步驟,於第1階段及第2階段之鍍敷步驟中形成之粗化粒子表面形成微小突起,可增大比L2 /S。尤其較好第1階段之鍍敷步驟使用9PA等之添加劑等進行,第1階段之鍍敷步驟中之電量Q1 與第2階段之鍍敷步驟之電量Q2 之合計電量(Q1 +Q2 )較好設定為100C/dm2 以下。又,第1~3階段之鍍敷步驟中鍍敷液對於銅箔之線流速均較好為0.10m/s以上0.50m/s以下,更好為0.15m/s以上0.45m/s以下。如此,可形成滿足十點平均粗糙度Rz≦1.7μm之比較低粗度之表面輪廓,並且第3階段之鍍敷可遍及粗化粒子表面全體,形成比L2 /S較大之粗化粒子。
(3)防鏽處理
防鏽處理由於對於粗化粒子之形狀、周圍長及面積、以及粗化處裡面之十點平均粗糙度Rz不會造成影響,故可依據期望對粗化處理後之銅箔實施防鏽處理。防鏽處理較好包含使用鋅之鍍敷處理。使用鋅之鍍敷處理可為鋅鍍敷處理及鋅合金鍍敷處理之任一者,鋅合金鍍敷處理特佳為鋅-鎳合金處理。鋅-鎳合金處理若為至少包含Ni及Zn之鍍敷處理即可,亦可進而包含Sn、Cr、Co等之其他元素。鋅-鎳合金鍍敷中Ni/Zn附著比例,以質量比計,較好為1.2以上10以下,更好為2以上7以下,又更好為2.7以上4以下。又,防鏽處理較好進而包含鉻酸鹽處理。此鉻酸鹽處理更好係於使用鋅之鍍敷處理後,對包含鋅之鍍敷表面進行。若如此則可進而提高防鏽性。特佳之防鏽處理係鋅-鎳合金鍍敷處理與其後之鉻酸鹽處理之組合。
(4)矽烷偶合劑處理
依據期望,亦可於銅箔實施矽烷偶合劑處理,形成矽烷偶合劑層。藉此可提高耐濕性、耐藥品性及與接著劑等之密著性。矽烷偶合劑層可藉由適當稀釋矽烷偶合劑並塗佈、乾燥而形成。作為矽烷偶合劑之例舉例為4-縮水甘油基丁基三甲氧基矽烷、3-縮水甘油氧基丙基三甲氧基矽烷等之環氧官能性矽烷偶合劑,或3-胺基丙基三乙氧基矽烷、N-2(胺基乙基)3-胺基丙基三甲氧基矽烷、N-3-(4-(3-胺基丙氧基)丁氧基)丙基-3-胺基丙基三甲氧基矽烷、N-苯基-3-胺基丙基三甲氧基矽烷等之胺基官能性矽烷偶合劑,或3-巰基丙基三甲氧基矽烷等之巰基官能性矽烷偶合劑,或乙烯基三甲氧基矽烷、乙烯基苯基三甲氧基矽烷等之烯烴官能性矽烷偶合劑,或3-甲基丙烯醯氧基丙基三甲氧基矽烷等之丙烯酸官能性矽烷偶合劑,或咪唑矽烷等之咪唑官能性矽烷偶合劑,或三嗪矽烷等之三嗪官能性矽烷偶合劑等。
附載體銅箔
本發明之粗化處理銅箔可以附載體之銅箔形態提供。該情況下,附載體銅箔具備載體、設於該載體上之剝離層及於該剝離層上以使粗化處理面為外側而設置之本發明之粗化處理銅箔。不過,附載體銅箔除使用本發明之粗化處理銅箔以外,可採用習知層構成。
載體係支持粗化處理銅箔且用以提高其處理性之層(典型上為箔)。作為載體之例舉例為鋁箔、銅箔、表面以銅等金屬塗佈之樹脂膜或玻璃板等,較好為銅箔。銅箔可為壓延銅箔及電解銅箔之任一者。載體厚度典型上為200μm以下,較好為12μm以上35μm以下。
附載體之剝離層側之面較好具有0.5μm以上1.5μm以下,更好為0.6μm以上1.0μm以下之十點平均粗糙度Rz。Rz可依據JIS B 0601-1994決定。藉由於載體之剝離層側之面賦予如此十點表面粗糙度Rz,容易對於其上經由剝離層而製作之本發明之粗化處理銅箔賦予期望之表面輪廓。
剝離層係具有使載體之剝離強度較弱,擔保該強度安定性,進而抑制於高溫之加壓成形時於載體與銅箔間引起之相互擴散的功能之層。剝離層一般係形成於載體之一面,但亦可形成於兩面。剝離層可為有機剝離層及無機剝離層之任一者。作為有機剝離層所用之有機成分之例舉例為含氮有機化合物、含硫有機化合物、羧酸等。作為含氮有機化合物之例舉例為三唑化合物、咪唑化合物等,其中三唑化合物就剝離性易安定之方面係較佳。作為三唑化合物之例舉例為1,2,3-苯并三唑、羧基苯并三唑、N’,N’-雙(苯并三唑基甲基)脲、1H-1,2,4-三唑及3-胺基-1H-1,2,4-三唑等。作為含硫有機化合物之例,舉例為巰基苯并噻唑、硫氰脲酸、2-苯并咪唑硫醇等。作為羧酸之例舉例為單羧酸、二羧酸等。另一方面,作為無機剝離層所用之無機成分之例舉例為Ni、Mo、Co、Cr、Fe、Ti、W、P、Zn、鉻酸鹽處理膜等。又,剝離層之形成藉由將載體之至少一表面與含剝離層成分之溶液接觸,將剝離層成分固定於載體表面而進行即可。載體與含剝離層成分之溶液的接觸,藉由朝含剝離層成分之溶液之浸漬、含剝離層成分之溶液之噴霧、含剝離層成分之溶液之流下等而進行即可。又,剝離層成分於載體表面之固定藉由含剝離層成分之溶液之吸附或乾燥、含剝離層成分之溶液中之剝離層成分之電鍍等而進行即可。剝離層厚度典型上為1nm以上1μm以下,較好為5nm以上500nm以下。
作為粗化處理銅箔係使用上述本發明之粗化處理銅箔。本發明之粗化處理係實施使用銅粒子而粗化者,但作為其順序,首先於剝離層表面形成銅層作為銅箔,隨後至少進行粗化即可。關於粗化細節如前述。又,銅箔較好活用作為附載體銅箔之優點而以極薄銅箔之形態構成。作為極薄銅箔之較佳厚度為0.1μm以上7μm以下,較好為0.5μm以上5μm以下,又更好為0.5μm以上3μm以下。
於剝離層與載體及/或銅箔之間亦可設置其他功能層。作為此等其他功能層之例舉例為輔助金屬層。輔助金屬層較好由鎳及/或鈷所成。藉由於載體之剝離層側及/或粗化處理銅箔之剝離層側形成此輔助金屬層,可進一步抑制高溫或長時間熱加壓成形時於載體及粗化處理銅箔之間引起之相互擴散,可擔保載體之剝離強度之安定性。輔助金屬層厚度較好為0.001μm以上3μm以下。
覆銅積層板
本發明之粗化處理銅箔或附載體銅箔較好使用於印刷配線板用覆銅積層板之製作。亦即,依據本發明之較佳態樣,提供具備上述粗化處理銅箔或上述附載體銅箔之覆銅積層板。藉由使用本發明之粗化處理銅箔或附載體銅箔,可提供特別適於SAP法之覆銅積層板。該覆銅積層板具備本發明之粗化處理銅箔與密著於該粗化處理銅箔之粗化處理面而設置之樹脂層而成,或者具備本發明之附載體銅箔與密著於該附載體銅箔之粗化處理銅箔之粗化處理面而設置之樹脂層而成。粗化處理銅箔或附載體銅箔可設於樹脂層之單面,亦可設於兩面。樹脂層包含樹脂,較好包含絕緣性樹脂。樹脂層較好為預浸片及/或樹脂薄片。所謂預浸片係於合成樹脂板、玻璃板、玻璃織布、玻璃不織布、紙等之基材中含浸合成樹脂之複合材料的總稱。作為絕緣性樹脂之較佳例舉例為環氧樹脂、氰酸酯樹脂、雙馬來醯亞胺三嗪樹脂(BT樹脂)、聚苯醚樹脂、酚樹脂等。且,作為構成樹脂薄片之絕緣性樹脂舉例為環氧樹脂、聚醯亞胺樹脂、聚酯樹脂等之絕緣性樹脂。又,基於對樹脂層提高絕緣性等之觀點,亦可含有由氧化矽、氧化鋁等之各種無機粒子而成之填料粒子等。樹脂層的厚度並未特別限定,但較好為1μm以上1000μm以下,更好為2μm以上400μm以下,再更好為3μm以上200μm以下。樹脂層亦可以複數層構成。預浸片及/或樹脂薄片等之樹脂層亦可經由預先塗佈於粗化處理銅箔之粗化處理表面之底塗樹脂層而設於粗化處理銅箔或附載體銅箔上。
印刷配線板
本發明之粗化處理銅箔或附載體銅箔較好使用於製作印刷配線板,特佳係用於利用半加成法(SAP)之印刷配線板之製作。亦即依據本發明之較佳態樣,提供具備上述粗化處理銅箔或上述附載體銅箔所得之印刷配線板。藉由使用本發明之粗化處理銅箔或附載體銅箔,於印刷配線板之製造中,可對積層體賦予確保充分之剪切強度且有效防止作業步驟中之電路剝落,並且賦予對無電解銅鍍敷之蝕刻性亦優異之表面輪廓。又,藉由使用上述粗化處理銅箔,於SAP法之乾膜顯像步驟中,可實現極微細乾膜解像性。因此,可提供經實施極微細電路形成之印刷配線板。本態樣之印刷配線板包含樹脂層與銅層積層而成之層構成。於SAP法之情況下,本發明之粗化處理銅箔由於在圖1之步驟(c)中已去除,故藉由SAP法製作之印刷配線板已不包含本發明之粗化處理銅箔,僅為殘存自粗化處理銅箔之粗化處理面轉印之表面輪廓。又,針對樹脂層關於覆銅積層板係如上述。總之,印刷配線板可採用習知之層構成。關於印刷配線板之具體例,舉例為於預浸片之單面或雙面接著本發明之粗化處理銅箔並硬化作成積層體之後,形成電路之單面或雙面印刷配線板或使該等多層化之多層印刷配線板等。又,作為其他具體例亦舉例有於樹脂膜上形成本發明之粗化處理銅箔或附載體銅箔並形成電路之可撓性印刷配線板、COF、TAB帶等。作為進而其他具體例舉例為形成於本發明之粗化處理銅箔或附載體銅箔上塗佈上述樹脂層後之附樹脂銅箔(RCC),將該樹脂層作為絕緣接著材層積層於上述印刷基板後,將粗化處理銅箔作為配線層之全部或一部分而藉改良・半加成(MSAP)法、減去法等之方法形成電路之增層配線板、或去除粗化處理銅箔並藉半加成法(SAP)形成電路之增層配線板、重複交替對半導體積體電路上積層附樹脂銅箔與電路形成之晶圓上直接增層(Direct Buildup On Wafer)等。作為更發展之具體例,亦舉例為將上述附樹脂銅箔積層於基材上形成電路之天線元件、經由接著劑層積層於玻璃或樹脂膜並形成圖型之面板・顯示器用電子材料或窗玻璃用電子材料、於本發明之粗化處理銅箔上塗佈導電性接著劑之電磁波遮蔽膜等。尤其,本發明之粗化處理銅箔或附載體銅箔適於SAP法。例如藉由SAP法形成電路時,可採用如圖1及2所示之構成。

[實施例]
本發明藉由以下之例進一步具體說明。
例1~3
附載體銅箔之製作及評價如以下。
(1)載體之製作
準備表面以#2000之研磨布研磨之鈦製電極作為陰極。又準備DSA(尺寸安定性陽極)作為陽極。使用該等電極,浸漬於銅濃度80g/L、硫酸濃度260g/L之硫酸銅溶液中,於溶液溫度45℃、電流密度55A/dm2 電解,獲得厚18μm之電解銅箔作為載體。
(2)剝離層之形成
經酸洗處理之載體的電極面側於CBTA(羧基苯并三唑)濃度1g/L、硫酸濃度150g/L及銅濃度10g/L之CBTA水溶液中於液溫30℃浸漬30秒,將CBTA成分吸附於載體之電極面。如此,於載體之電極面表面形成CBTA層作為有機剝離層。
(3)輔助金屬層之形成
形成有機剝離層之載體浸漬於使用硫酸鎳製作之鎳濃度20g/L之溶液中,於液溫45℃、pH3、電流密度5A/dm2 之條件,於有機剝離層上附著相當於厚度0.001μm之附著量的鎳。如此,於有機剝離層上形成鎳層作為輔助金屬層。
(4)極薄銅箔之形成
將形成輔助金屬層之載體浸漬於銅濃度60g/L及硫酸濃度200g/L的硫酸銅溶液中,以溶液溫度50℃、電流密度5A/dm2 以上30A/dm2 以下電解,於輔助金屬層上形成厚度1.2μm之極薄銅箔。
(5)粗化處理
對上述極薄銅箔之析出面進行粗化處理。該粗化處理藉由以下3階段鍍敷進行。各階段之鍍敷步驟係使用具有表1所示之銅濃度、硫酸濃度、氯濃度及9-苯基吖啶(9PA)濃度之硫酸銅溶液,於表1所示之液溫,以表2所示之電流密度進行電鍍。第1階段及第2階段之鍍敷中之通電時間設為每次4.4秒,第3階段之鍍敷中之通電時間設為0.6秒。又,對於極薄銅箔之鍍敷液之線流速均為0.25m/s以上0.35m/s以下。如此製作例1~3之3種粗化處理銅箔。
(6)防鏽處理
對所得附載體銅箔之粗化處理層之表面進行由鋅-鎳合金鍍敷處理及鉻酸鹽處理而成之防鏽處理。首先使用鋅濃度0.2g/L、鎳濃度2g/L及焦磷酸鉀濃度300g/L之電解液,於液溫40℃、電流密度0.5A/dm2 之條件,於粗化處理層及載體表面進行鋅-鎳合金鍍敷處理。其次,使用鉻酸1g/L水溶液,於pH11、液溫25℃、電流密度1A/dm2 之條件於經鋅-鎳合金鍍敷處理之表面進行鉻酸鹽處理。
(7)矽烷偶合劑處理
藉由於附載體銅箔之銅箔側表面吸附含3-胺基丙基三甲氧基矽烷3g/L之水溶液,藉由電熱器使水分蒸散,進行矽烷偶合劑處理。此時,於載體側不進行矽烷偶合劑處理。
(8)粗化處理銅箔表面之評價
針對所得粗化處理銅箔,如以下評價表面輪廓之諸特性。
(8-1)粗化粒子之觀察
取得所得粗化處理銅箔之剖面圖像,如以下求出比L2 /S之平均值及粗化處理銅箔每10μm之粗化粒子個數。
(8-1-1)剖面圖像之取得
使用FIB-SEM裝置(SII技術股份有限公司製,SMI3200SE),自粗化處理銅箔表面進行FIB(聚焦離子束)加工,製作與銅箔厚度方向平行之剖面,以對於粗化處理面為60°之方向對該剖面進行SEM觀察(倍率:36000倍),而取得剖面圖像。
(8-1-2) 比L2 /S之計算
將粗化處理銅箔之長10μm量之剖面圖像取入圖像解析軟體Image-Pro Plus 5.1J (Media Cybernetics, Inc.製),藉由該解析軟體之功能「自由曲線AO」逐一擷取剖面中之粗化粒子。擷取出剖面圖像中所含之所有粗化粒子後,以粗化粒子之內側成為白色之方式調整對比度。其次,使用解析軟體之功能「計數/尺寸」,自動辨識變成明亮色之粗化粒子後,藉由測定功能測定各個粗化粒子之周圍長L及面積S,算出比L2 /S。針對各例於不同3個視野進行以上操作,採用所觀察到之全部粗化粒子中比L2 /S之平均值作為該樣品的比L2 /S之平均值。
(8-1-3)粗化粒子之個數
測定剖面圖像中視野中之粗化粒子個數與視野之橫寬,換算為每長10μm之個數。針對各例於不同3個視野進行測定,採用該平均值作為該樣品之每長10μm之粗化粒子個數。
(8-2)十點平均粗糙度Rz之測定
使用具備150倍物鏡之雷射顯微鏡(KYENCE股份有限公司製,VK-9510)觀察粗化處理面,取得6550.11μm2 之視野圖像。自所得視野圖像以互不重複之範圍任意選取10處10μm×10μm之區域,依據JIS B 0601-1994分別測定十點平均值Rz。採用10處之Rz平均值作為該樣品之Rz。
(9)覆銅積層板之製作
使用附載體銅箔製作覆銅積層板。首先,於內層基板表面經由預浸片(三菱瓦斯化學股份有限公司製,GHPL-830NSF,厚0.1mm)積層附載體銅箔之粗化處理銅箔,以壓力4.0MPa、溫度220℃熱壓著90分鐘後,剝離載體,製作覆銅積層板。
(10) SAP評價用積層體之製作
其次,以硫酸-過氧化氫系蝕刻液去除表面所有銅箔後,進行脫脂、Pd系觸媒賦予及活性化處理。如此於經活性化表面進行無電解銅鍍敷(厚:1μm),於SAP法中獲得欲貼合乾膜之前之積層體(以下稱為SAP評價用積層體)。該等步驟係依據SAP法之習知條件進行。
(11) SAP評價用積層體之評價
針對上述所得之SAP評價用積層體,如以下進行各種特性之評價。
<鍍敷電路密著性(剪切強度)>
對SAP評價用積層體貼合乾膜,進行曝光及顯像。於以經顯像之乾膜遮蔽之積層體以圖型鍍敷析出14μm之銅層後,剝離乾膜。以硫酸-過氧化氫系蝕刻液去除露出之無電解銅鍍敷,製作高15μm、寬10μm、長150μm之剪切強度測定用電路樣品。使用接合強度試驗機(Nordson DAGE公司製,4000Plus黏合測定機),測定自橫向將剪切強度測定用電路樣品壓倒時之剪切強度。亦即,如圖6所示,將形成電路136之積層體134載置於可動台132上,連同可動台132於圖中箭頭方向移動,將電路136碰觸於預先固定之檢測器138上,而對電路136之側面賦予橫方向之力而壓倒,以檢測器138測定此時之力(gf),並採取作為剪切強度。此時,測試種類係設為破壞試驗,以測試高度10μm、降下速度0.050mm/s、測試速度100.0μm/s、工具移動量0.05mm、破壞認識點10%之條件進行測定。
<蝕刻性>
對於SAP評價用基板,以硫酸-過氧化氫系蝕刻液,進行0.2μm逐次蝕刻,測量直至表面銅完全消失之量(深度)。該計測係藉由以光學顯微鏡(500倍)確認而進行。更詳言之,重複每0.2μm蝕刻以光學顯微鏡確認銅的有無之作業,使用藉由將(蝕刻次數)×0.2μm所得之值(μm)作為蝕刻性之指標。例如蝕刻性為1.2μm,意指藉由進行6次0.2μm之蝕刻,成為以光學顯微鏡未檢測出殘存銅(亦即0.2μm×6次=1.2μm)。亦即,該值越小意指以越少次數之蝕刻即可去除表面的銅。換言之,該值越小意指蝕刻性越良好。
<乾膜解像性(最小L/S)>
於SAP評價用積層體之表面貼合厚25μm之乾膜,使用形成有線/間隔(L/S)自2μm/2μm至15μm/15μm之圖型之遮罩,進行曝光及顯像。此時之曝光量設為125mJ。顯像後之樣品表面以光學顯微鏡(倍率:500倍)觀察,採用可毫無問題地進行顯像之L/S中之最小(亦即最微細)L/S作為乾膜解像性之指標。例如乾膜解像性評價之指標的最小L/S=10μm/10μm意指L/S自15μm/15μm至10μm/10μm可無問題地解像。例如可無問題地解像時,乾膜圖型間觀察到鮮明對比度,相對地,於無法良好進行解像時,於乾膜圖型間觀察到變黑部分,無法觀察到鮮明對比度。
結果
例1~3所得之評價結果彙總示於表3。
10‧‧‧粗化處理銅箔
10a‧‧‧基底面
12‧‧‧粗化粒子
12a‧‧‧突起
12p‧‧‧輪廓線
12s‧‧‧線段
110‧‧‧粗化處理銅箔
111‧‧‧絕緣樹脂基板
111a‧‧‧基底基材
111b‧‧‧下層電路
112‧‧‧預浸片
113‧‧‧底塗層
114‧‧‧通孔
115‧‧‧無電解銅鍍敷
116‧‧‧乾膜
117‧‧‧電鍍銅
117a‧‧‧配線部分
118‧‧‧配線
122‧‧‧基板
124‧‧‧電路
126‧‧‧阻焊劑
132‧‧‧可動台
134‧‧‧積層體
136‧‧‧電路
138‧‧‧檢測器
c1‧‧‧接點
c2‧‧‧接點
圖1係用以說明SAP法之步驟流程之圖,顯示前半步驟(步驟(a)~ (d))之圖。
圖2係用以說明SAP法之步驟流程之圖,顯示後半步驟(步驟(e)~ (h))之圖。
圖3A係顯示電路之長邊方向的側面經阻焊劑覆蓋時之示意剖面圖。
圖3B係顯示電路未經阻焊劑覆蓋時之示意剖面圖。
圖4係顯示本發明之粗化處理銅箔之粗化處理面之示意剖面圖。
圖5係用以說明圖4之粗化處理銅箔之粗化粒子周圍長L及面積S之示意剖面圖。
圖6係用以說明剪切強度之測定方法之示意圖。

Claims (12)

  1. 一種粗化處理銅箔,其係於至少一側具有粗化處理面之粗化處理銅箔,前述粗化處理面具備複數粗化粒子, 前述粗化處理銅箔之長度10μm之剖面中前述粗化粒子的周圍長L(μm)之平方相對於前述粗化粒子的面積S(μm2 )之比L2 /S的平均值為16以上30以下,且前述粗化處理面之十點平均粗糙度Rz為0.7μm以上1.7μm以下。
  2. 如請求項1之粗化處理銅箔,其中前述比L2 /S為19以上27以下。
  3. 如請求項1之粗化處理銅箔,其中前述粗化處理銅箔之長度10μm之剖面中前述粗化粒子的個數為20個以上70個以下。
  4. 如請求項1之粗化處理銅箔,其係用以對印刷配線板用之絕緣樹脂層轉印凹凸形狀者。
  5. 如請求項1之粗化處理銅箔,其係用於藉由半加成法(SAP)製作印刷配線板者。
  6. 一種附載體銅箔,其具備載體、設於該載體上之剝離層、及於該剝離層上以前述粗化處理面作為外側而設置之如請求項1至5中任一項之粗化處理銅箔。
  7. 一種覆銅積層板,其具備如請求項1至5中任一項之粗化處理銅箔。
  8. 一種覆銅積層板,其具備如請求項6之附載體銅箔。
  9. 一種印刷配線板,其係使用如請求項1至5中任一項之粗化處理銅箔而得。
  10. 一種印刷配線板,其係使用如請求項6之附載體銅箔而得。
  11. 一種印刷配線板之製造方法,其特徵係使用如請求項1至5中任一項之粗化處理銅箔製造印刷配線板。
  12. 一種印刷配線板之製造方法,其特徵係使用如請求項6之附載體銅箔製造印刷配線板。
TW108110462A 2018-03-27 2019-03-26 粗化處理銅箔、附載體銅箔、覆銅積層板及印刷配線板 TWI745668B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018060635 2018-03-27
JP2018-060635 2018-03-27

Publications (2)

Publication Number Publication Date
TW201942370A true TW201942370A (zh) 2019-11-01
TWI745668B TWI745668B (zh) 2021-11-11

Family

ID=68060016

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108110462A TWI745668B (zh) 2018-03-27 2019-03-26 粗化處理銅箔、附載體銅箔、覆銅積層板及印刷配線板

Country Status (5)

Country Link
JP (1) JP7166335B2 (zh)
KR (1) KR102647658B1 (zh)
CN (1) CN111886367B (zh)
TW (1) TWI745668B (zh)
WO (1) WO2019188712A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115038819A (zh) * 2020-02-04 2022-09-09 三井金属矿业株式会社 粗糙化处理铜箔、带载体的铜箔、覆铜层叠板及印刷电路板
CN112226790B (zh) * 2020-10-19 2022-04-22 九江德福科技股份有限公司 一种超薄高强度电子铜箔的生产方法
JP7051988B1 (ja) * 2020-11-27 2022-04-11 古河電気工業株式会社 粗化処理銅箔、銅張積層板、及びプリント配線板
KR20230169770A (ko) * 2022-06-09 2023-12-18 와이엠티 주식회사 금속층, 이를 포함하는 캐리어 부착 금속박 및 이를 포함하는 인쇄회로기판
CN115679305B (zh) * 2023-01-03 2023-03-10 湖南源康利科技有限公司 一种印制板用铝箔表面化学镀铜处理工艺

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101256086B1 (ko) * 2009-02-13 2013-04-23 후루카와 덴키 고교 가부시키가이샤 금속박과 그 제조 방법, 절연기판, 및 배선기판
JP6205269B2 (ja) * 2011-11-04 2017-09-27 Jx金属株式会社 印刷回路用銅箔、銅張積層板、プリント配線板、印刷回路板及び電子機器
CN104053825B (zh) * 2012-01-18 2016-12-07 Jx日矿日石金属株式会社 表面处理铜箔及使用了它的覆铜板
JP6591893B2 (ja) * 2013-06-04 2019-10-16 Jx金属株式会社 キャリア付銅箔、銅張積層板、プリント配線板、電子機器、樹脂層、キャリア付銅箔の製造方法、及びプリント配線板の製造方法
CN107429417B (zh) 2015-03-31 2019-11-22 三井金属矿业株式会社 粗糙化处理铜箔、带载体铜箔、覆铜层叠板及印刷电路板
CN107532322B (zh) * 2015-04-28 2019-07-16 三井金属矿业株式会社 粗糙化处理铜箔及印刷电路板
WO2017138338A1 (ja) 2016-02-10 2017-08-17 古河電気工業株式会社 表面処理銅箔及びこれを用いて製造される銅張積層板
JP2017193778A (ja) * 2016-04-15 2017-10-26 Jx金属株式会社 銅箔、高周波回路用銅箔、キャリア付銅箔、高周波回路用キャリア付銅箔、積層体、プリント配線板の製造方法及び電子機器の製造方法
JP6430092B1 (ja) 2017-05-19 2018-11-28 三井金属鉱業株式会社 粗化処理銅箔、キャリア付銅箔、銅張積層板及びプリント配線板

Also Published As

Publication number Publication date
KR102647658B1 (ko) 2024-03-15
WO2019188712A1 (ja) 2019-10-03
JPWO2019188712A1 (ja) 2021-04-22
JP7166335B2 (ja) 2022-11-07
TWI745668B (zh) 2021-11-11
KR20200135303A (ko) 2020-12-02
CN111886367A (zh) 2020-11-03
CN111886367B (zh) 2023-05-16

Similar Documents

Publication Publication Date Title
JP6945523B2 (ja) 表面処理銅箔、キャリア付銅箔、並びにそれらを用いた銅張積層板及びプリント配線板の製造方法
JP6430092B1 (ja) 粗化処理銅箔、キャリア付銅箔、銅張積層板及びプリント配線板
TWI587757B (zh) Copper foil, copper foil with carrier foil, and copper clad laminate
KR102480377B1 (ko) 조화 처리 구리박, 캐리어 구비 구리박, 동장 적층판 및 프린트 배선판
JP6293365B2 (ja) 粗化処理銅箔、キャリア付銅箔、銅張積層板及びプリント配線板
TW201942370A (zh) 粗化處理銅箔、附載體銅箔、覆銅積層板及印刷配線板
JP7453154B2 (ja) 表面処理銅箔、キャリア付銅箔、銅張積層板及びプリント配線板
JP6734785B2 (ja) プリント配線板の製造方法
TWI756039B (zh) 粗糙化處理銅箔、附有載體銅箔、覆銅層壓板及印刷配線板
TWI626873B (zh) 印刷配線板之製造方法
TW201942422A (zh) 表面處理銅箔、覆銅層積板、及印刷配線板的製造方法
JP6140480B2 (ja) キャリア付銅箔、キャリア付銅箔の製造方法、プリント配線板、プリント回路板、銅張積層板、及び、プリント配線板の製造方法
TWI805902B (zh) 表面處理銅箔、覆銅積層板及印刷線路板
JP2014201061A (ja) キャリア付銅箔、プリント配線板、プリント回路板、銅張積層板及びプリント配線板の製造方法
KR20140048357A (ko) 레이저 가공용 동박, 이를 채용한 동부착적층판 및 상기 동박의 제조방법