TW201909608A - 一種碼塊分割方法、終端、基地台及電腦可讀存儲介質 - Google Patents

一種碼塊分割方法、終端、基地台及電腦可讀存儲介質 Download PDF

Info

Publication number
TW201909608A
TW201909608A TW107123425A TW107123425A TW201909608A TW 201909608 A TW201909608 A TW 201909608A TW 107123425 A TW107123425 A TW 107123425A TW 107123425 A TW107123425 A TW 107123425A TW 201909608 A TW201909608 A TW 201909608A
Authority
TW
Taiwan
Prior art keywords
information bit
maximum length
preset information
code block
base station
Prior art date
Application number
TW107123425A
Other languages
English (en)
Other versions
TWI679868B (zh
Inventor
王加慶
方政 鄭
孫韶輝
Original Assignee
大陸商電信科學技術研究院有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商電信科學技術研究院有限公司 filed Critical 大陸商電信科學技術研究院有限公司
Publication of TW201909608A publication Critical patent/TW201909608A/zh
Application granted granted Critical
Publication of TWI679868B publication Critical patent/TWI679868B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0006Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format
    • H04L1/0007Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format by modifying the frame length
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6508Flexibility, adaptability, parametrability and configurability of the implementation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • H04L1/0058Block-coded modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • H04L1/0063Single parity check
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • H03M13/65253GPP LTE including E-UTRA

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

本發明實施例提供了一種碼塊分割方法、終端、基地台及電腦可讀存儲介質。該碼塊分割方法包括:基地台確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;如果確定採用第一預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;如果確定採用第二預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。根據本發明實施例,能夠有效地解決具有兩個最大區塊長度時的碼塊分割的技術問題。

Description

一種碼塊分割方法、終端、基地台及電腦可讀存儲介質
本發明實施例涉及通信技術領域,尤其涉及一種碼塊分割方法、終端、基地台及電腦可讀存儲介質。
3GPP(3rd Generation Partnership Project,第三代合作夥伴計畫)使用LDPC(Low Density Parity Check Code,低密度同位碼)用於5G(第五代移動通信技術的簡稱)NR(New Radio,新無線)的增強移動寬頻(eMBB,Enhanced Mobile Broadband)應用場景。
LDPC通過對基礎圖(base graph)使用提升方法得到支援特定資訊長度和碼率的校驗矩陣,從而進行編解碼。採用一個針對較大區塊長度設計的base graph會損失短區塊LDPC的性能,而且還會降低短區塊的latency(延遲),這特別不利於URLLC(超高可靠與低延遲的通信)場景的低時延要求。所以一些公司提出希望採用多個base graph,不同的base graph可以支援的資訊長度和碼率也不同。
為了對性能與複雜度進行折衷,3GPP決定NR中可以使用具有兩個base graph的LDPC編碼方案。兩個base graph,其中大的base graph大小為46×68列,其中前22列對應資訊位元,最低碼率為1/3;而小的base graph大小為42×52列,最低碼率為1/5。與大的base graph不同,小的base graph為了提高解碼性能,降低解碼時延,3GPP目前的結論是:當信息位元K>640時,base graph圖中前10列對映信息位元。當信息位元560<K640時,base graph的前9列對映信息位元。當信息位元192<K560時,base graph的前8列對映信息位元。當信息位元40<K192時,base graph的前6列對映信息位元。
根據LTE(Long Term Evolution,長期演進)協定,基地台和終端是通過獲得下行控制資訊(DCI,Downlink Control Information)中的調試編碼方案(MCS,Modulation Coding Scheme)資訊,查詢存儲的MCS表格獲得傳輸塊大小(TBs,Transport Block size)和目標R的值,然後根據LTE-Turbo碼的最大區塊長度Kmax=6144進行碼塊分割,目標使得各個碼塊分段盡可能大且近似相等。具體思想如下:確定好TB(傳輸塊)的大小後,如果TB的大小小於Kmax,將TB分為一個碼塊;若TB的大小大於Kmax,將TB的長度B除以(Kmax-L)得到碼塊個數C= B/(Kmax-L),其中在LTE協議中L為24位元CRC(Cyclic Redundancy Check,迴圈冗餘校驗);再根據碼塊個數C與TB的長度B與CRC的個數L,選擇補零最少的Turbo碼(Turbo Code)交織長度,完成碼塊分割過程。
然而,對於LDPC來說有兩個base graph。由於存在兩個最大區塊長度,所以碼塊的分割方法無法完全重用LTE中的碼塊分割設計,因此,亟需一種新的碼塊分割方案。
鑒於上述技術問題,本發明實施例提供一種碼塊分割方法、終端、基地台及電腦可讀存儲介質,以便有效地解決具有兩個最大區塊長度時的碼塊分割的技術問題。
依據本發明實施例的第一個方面,提供了一種碼塊分割方法,包括:基地台確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;如果確定採用第一預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;如果確定採用第二預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
在本發明的一個可行實施例中,該基地台確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割,包括:基地台確定基礎圖的類型;如果該基礎圖的類型為第一基礎圖,則該基地台確定採用第一預設資訊位元最大長度進行碼塊分割;如果該基礎圖的類型為第二基礎圖,則該基地台確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
在本發明的一個可行實施例中,在該基地台確定基礎圖的類型之後,該方法還包括:該基地台通過信令指示基礎圖的類型。
在本發明的一個可行實施例中,該基地台通過信令指示基礎圖的類型,包括:該基地台通過動態信令、靜態信令或半靜態信令指示基礎圖的類型。
在本發明的一個可行實施例中,該基地台確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割,包括:該基地台確定傳輸的碼率值;如果該碼率值大於第一預設值,則該基地台確定採用第一預設資訊位元最大長度進行碼塊分割;如果該碼率值小於或等於第一預設值,則該基地台確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
在本發明的一個可行實施例中,該基地台確定傳輸的碼率值,包括:該基地台根據實際傳輸的傳輸塊大小、調度的資源大小以及調製編碼方式計算出每次傳輸的碼率值。
在本發明的一個可行實施例中,該基地台確定傳輸的碼率值,包括: 該基地台根據指示資訊確定傳輸的碼率值。
依據本發明實施例的第二個方面,還提供了一種碼塊分割方法,包括:終端確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;如果確定採用第一預設資訊位元最大長度進行碼塊分割,則該終端將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;如果確定採用第二預設資訊位元最大長度進行碼塊分割,則該終端將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
在本發明的一個可行實施例中,該終端確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割,包括:終端確定基礎圖的類型;如果該基礎圖的類型為第一基礎圖,則該終端確定採用第一預設資訊位元最大長度進行碼塊分割;如果該基礎圖的類型為第二基礎圖,則該終端確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
在本發明的一個可行實施例中,該終端確定基礎圖的類型,包括: 該終端通過來自基地台的信令指示確定基礎圖的類型。
在本發明的一個可行實施例中,該終端通過來自基地台的信令指示確定基礎圖的類型,包括:該終端通過來自基地台的動態信令、靜態信令或半靜態信令指示確定基礎圖的類型。
在本發明的一個可行實施例中,該終端確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割,包括:該終端確定傳輸的碼率值;如果該碼率值大於第一預設值,則該終端確定採用第一預設資訊位元最大長度進行碼塊分割;如果該碼率值小於或等於第一預設值,則該終端確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
在本發明的一個可行實施例中,該終端確定傳輸的碼率值,包括:該終端根據來自基地台的信令指示確定傳輸的碼率值。
在本發明的一個可行實施例中,該終端確定傳輸的碼率值,包括:該終端根據指示資訊確定傳輸的碼率值。
依據本發明實施例的第三個方面,還提供了一種基地台,包 括:第一確定模組,用於確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;第一分割模組,用於如果該第一確定模組確定採用第一預設資訊位元最大長度進行碼塊分割,則將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;第二分割模組,用於如果該第一確定模組確定採用第二預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;在本發明的一個可行實施例中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
在本發明的一個可行實施例中,該第一確定模組包括:第一確定單元,用於確定基礎圖的類型;第二確定單元,用於如果該基礎圖的類型為一基礎圖,確定採用第一預設資訊位元最大長度進行碼塊分割;第三確定單元,用於如果該基礎圖的類型為第二基礎圖,確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
在本發明的一個可行實施例中,該第一確定單元進一步用於:通過信令指示基礎圖的類型。
在本發明的一個可行實施例中,該第一確定單元進一步用於:通過動態信令、靜態信令或半靜態信令指示基礎圖的類型。
在本發明的一個可行實施例中,該第一確定模組包括:第四確定單元,用於確定傳輸的碼率值;第五確定單元,用於如果該碼率值大於第一預設值,確定採用第一預設資訊位元最大長度進行碼塊分割;第六確定單元,用於如果該碼率值小於或等於第一預設值,確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
在本發明的一個可行實施例中,該第四確定單元進一步用於:根據實際傳輸的傳輸塊大小、調度的資源大小以及調製編碼方式計算出每次傳輸的碼率值。
在本發明的一個可行實施例中,該第四確定單元進一步用於:根據指示資訊確定傳輸的碼率值。
依據本發明實施例的第四個方面,還提供了一種終端,包括:第二確定模組,用於確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;第三分割模組,用於如果該第二確定模組確定採用第一預設資訊位元最大長度進行碼塊分割,將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;第三分割模組,用於如果該第二確定模組確定採用第二預設資訊位元最大長度進行碼塊分割,將傳輸塊以該第二預設資訊位元最大長度為上限 分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
在本發明的一個可行實施例中,該第二確定模組包括:第七確定單元,用於確定基礎圖的類型;第八確定單元,用於如果該基礎圖的類型為第一基礎圖,確定採用第一預設資訊位元最大長度進行碼塊分割;第九確定單元,用於如果該基礎圖的類型為第二基礎圖,確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
在本發明的一個可行實施例中,該第七確定單元進一步用於:通過來自基地台的信令指示確定基礎圖的類型。
在本發明的一個可行實施例中,該第七確定單元進一步用於:通過來自基地台的動態信令、靜態信令或半靜態信令指示確定基礎圖的類型。
在本發明的一個可行實施例中,該第二確定模組包括:第十確定單元,用於確定傳輸的碼率值;第十一確定單元,用於如果該碼率值大於第一預設值,確定採用第一預設資訊位元最大長度進行碼塊分割;第十二確定單元,用於如果該碼率值小於或等於第一預設值,確定採用第二預設資訊位元最大長度進行碼塊分割; 其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
在本發明的一個可行實施例中,該第十確定單元進一步用於:根據來自基地台的信令指示確定傳輸的碼率值。
在本發明的一個可行實施例中,該第十確定單元進一步用於:根據指示資訊確定傳輸的碼率值。
依據本發明實施例的第五個方面,還提供了一種基地台,包括:記憶體、處理器及存儲在記憶體上並可在處理器上運行的電腦程式,該處理器執行該程式時實現如上所述的碼塊分割方法中的步驟。
依據本發明實施例的第六個方面,還提供了一種終端,包括:記憶體、處理器及存儲在記憶體上並可在處理器上運行的電腦程式,該處理器執行該程式時實現如上所述的碼塊分割方法中的步驟。
依據本發明實施例的第七個方面,還提供了一種電腦可讀存儲介質,其上存儲有電腦程式,該程式被處理器執行時實現如上所述的碼塊分割方法中的步驟。
上述技術方案中的一個技術方案具有如下優點或有益效果:如果基地台或終端確定採用第一預設資訊位元最大長度進行碼塊分割,則該基地台或終端將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;如果基地台或終端確定採用第二預設資訊位元最大長度進行碼塊分割,則該基地台或終端將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度,從而有效地解決具有兩個最大區塊長度時 的碼塊分割的技術問題。
其中,可以通過信令指示或者碼率識別的方式確定採用第一預設資訊位元最大長度進行碼塊分割還是採用第二預設資訊位元最大長度進行碼塊分割。例如,由於第一基礎圖對應的最低碼率可能只有1/3,對於小區邊沿用戶,若碼率低於1/3,通過採用本實施例的方法可以充分利用碼率為1/5對應的第二基礎圖所對應於第二預設資訊位元最大長度進行碼塊分割,從而有效地提高了系統性能。
101~103、201~205、301~305、401~403、501~505、601~605‧‧‧步驟
700‧‧‧基地台
701‧‧‧第一確定模組
7011‧‧‧第一確定單元
7012‧‧‧第二確定單元
7013‧‧‧第三確定單元
7014‧‧‧第四確定單元
7015‧‧‧第五確定單元
7016‧‧‧第六確定單元
702‧‧‧第一分割模組
703‧‧‧第二分割模組
800‧‧‧終端
801‧‧‧第二確定模組
8011‧‧‧第七一確定單元
8012‧‧‧第八確定單元
8013‧‧‧第九確定單元
8014‧‧‧第十確定單元
8015‧‧‧第十一確定單元
8016‧‧‧第十二確定單元
802‧‧‧第三分割模組
803‧‧‧第四分割模組
900‧‧‧基地台
901‧‧‧處理器
902‧‧‧收發機
903‧‧‧記憶體
1000‧‧‧終端
1001‧‧‧處理器
1002‧‧‧記憶體
10021‧‧‧作業系統
10022‧‧‧應用程式
1003‧‧‧使用者介面
1004‧‧‧網路介面
1005‧‧‧匯流排系統
為了更清楚地說明本發明實施例或相關技術中的技術方案,下面將對實施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發明的一些實施例,對於本領域普通技術人員來講,在不付出進步性勞動的前提下,還可以根據這些附圖獲得其他的附圖。
圖1為本發明的一個實施例中基地台側的碼塊分割方法的流程圖;圖2為本發明的另一個實施例中基地台側的碼塊分割方法的流程圖;圖3為本發明的又一個實施例中基地台側的碼塊分割方法的流程圖;圖4為本發明的一個實施例中終端側的碼塊分割方法的流程圖;圖5為本發明的另一個實施例中終端側的碼塊分割方法的流程圖;圖6為本發明的又一個實施例中終端側的碼塊分割方法的流程圖;圖7為本發明的一個實施例中基地台的結構圖;圖8為本發明的一個實施例中終端的結構圖; 圖9為本發明的另一個實施例中基地台的結構圖;以及圖10為本發明的另一個實施例中終端的結構圖。
下面將參照附圖更詳細地描述本發明的示例性實施例。雖然附圖中顯示了本發明的示例性實施例,然而應當理解,可以以各種形式實現本發明的各個示例性實施例而不應被這裡闡述的實施例所限制。相反,提供這些實施例是為了能夠更透徹地理解本發明的技術內容,並且能夠將本發明的範圍完整的傳達給本領域的技術人員。
在下面的各個具體實施方式中,基地台可以是通信技術領域中熟知的各種類型的基地台,還可以是今後將會推出的其他類型的基地台,例如包括NB、eNB、和gNB、以及各種宏基地台或小基地台等,本發明的各個實施例並不以此為限。另外,終端也可以是通信技術領域中熟知的各種類型的終端,包括但不限於行動電話、筆記本電腦、資料終端設備、可擕式終端(PAD)等,本發明的各個實施例並不以此為限。
參見圖1,圖中示出了一個實施例中基地台側的碼塊分割方法的流程,具體步驟如下:步驟101、基地台確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;步驟102、如果確定採用第一預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段; 步驟103、如果確定採用第二預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段。
其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
在本實施例中,作為一個非限定性示例,第一基礎圖(可稱為base graph#1)對應於第一預設資訊位元最大長度,第二基礎圖(可稱為base graph#2)對應於第二預設資訊位元最大長度。如果基地台確定採用第一預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段。另外,如果基地台確定採用第二預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段。其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度,從而能夠有效地解決具有兩個最大區塊長度時的碼塊分割的技術問題。
參見圖2,圖中示出了另一個實施例基地台側的碼塊分割方法的流程,具體步驟如下:步驟201、基地台確定基礎圖的類型,例如,基地台通過信令指示基礎圖的類型,具體地,基地台通過動態信令、靜態信令或半靜態信令指示基礎圖的類型;步驟202、如果該基礎圖的類型為第一基礎圖,則該基地台確定採用第一預設資訊位元最大長度進行碼塊分割,作為一個非限定性示例,上述第一基礎圖可稱為base graph#1; 步驟203、基地台將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;步驟204、如果該基礎圖的類型為第二基礎圖,則該基地台確定採用第二預設資訊位元最大長度進行碼塊分割,作為一個非限定性示例,上述第二基礎圖可稱為base graph #2;步驟205、基地台將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段。其中,作為一個非限定性示例,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率,例如,第一基礎圖的最低碼率為1/3,第二基礎圖的最低碼率為1/5,當然也並不限於此。基於本發明各個實施例的教示,本領域技術人員還可以根據需要合理地設置第一基礎圖的最低碼率和第二基礎圖的最低碼率的具體數值,在此不再贅述。
在本實施例中,可以通過信令指示確定採用第一預設資訊位元最大長度進行碼塊分割還是採用第二預設資訊位元最大長度進行碼塊分割。例如:由於第一基礎圖的最低碼率可能只有1/3,對於小區邊沿用戶,若碼率低於1/3,通過採用本實施例的方法可以充分利用碼率為1/5對應的第二基礎圖所對應於第二預設資訊位元最大長度進行碼塊分割,從而有效地提高系統性能。
參見圖3,圖中示出了又一個實施例基地台側的碼塊分割方法的流程,具體步驟如下:步驟301、基地台確定傳輸的碼率值,該基地台根據實際傳輸的傳輸塊大小、調度的資源大小以及調製編碼 方式計算出每次傳輸的碼率值。或者該基地台根據指示資訊確定傳輸的碼率值,例如,指示資訊可以是MCS Index(調製編碼方案索引),當然也並不限於此;步驟302、如果該碼率值大於第一預設值,則該基地台確定採用第一預設資訊位元最大長度進行碼塊分割;步驟303、基地台將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;步驟304、如果該碼率值小於或等於第一預設值,則該基地台確定採用第二預設資訊位元最大長度進行碼塊分割;步驟305、基地台將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段,其中,作為一個非限定性示例,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
在本實施例中,可以通過碼率識別的方式確定採用第一預設資訊位元最大長度進行碼塊分割還是採用第二預設資訊位元最大長度進行碼塊分割。例如:由於第一基礎圖的最低碼率可能只有1/3,對於小區邊沿用戶,若碼率低於1/3,通過採用本實施例的方法可以充分利用碼率為1/5對應的第二基礎圖所對應於第二預設資訊位元最大長度進行碼塊分割,提高系統性能。
參見圖4,圖中示出了一個實施例終端側的碼塊分割方法的流程,具體步驟如下:步驟401、終端確定採用第一預設資訊位元最大長度進行碼塊分割或者 採用第二預設資訊位元最大長度進行碼塊分割;步驟402、如果確定採用第一預設資訊位元最大長度進行碼塊分割,則該終端將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;步驟403、如果確定採用第二預設資訊位元最大長度進行碼塊分割,則該終端將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段,其中,作為一個非限定性示例,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
在本實施例中,第一基礎圖(可稱為base graph#1)對應於第一預設資訊位元最大長度,第二基礎圖(可稱為base graph#2)對應於第二預設資訊位元最大長度。如果終端確定採用第一預設資訊位元最大長度進行碼塊分割,則終端將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;如果終端確定採用第二預設資訊位元最大長度進行碼塊分割,則該終端將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段。其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度,從而有效地解決具有兩個最大區塊長度時的碼塊分割的技術問題。
參見圖5,圖中示出了另一個實施例終端側的碼塊分割方法的流程,具體步驟如下:步驟501、終端確定基礎圖的類型,例如,終端通過來自基地台的信令指示確定基礎圖的類型。具體地, 終端通過來自基地台的動態信令、靜態信令或半靜態信令指示確定基礎圖的類型;步驟502、如果基礎圖的類型為第一基礎圖,則終端確定採用第一預設資訊位元最大長度進行碼塊分割;步驟503、終端將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;步驟504、如果基礎圖的類型為第二基礎圖,則終端確定採用第二預設資訊位元最大長度進行碼塊分割,其中,作為一個非限定性示例,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率;步驟505、終端將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段。
在本實施例中,可以通過信令指示確定採用第一預設資訊位元最大長度進行碼塊分割還是採用第二預設資訊位元最大長度進行碼塊分割。例如:由於第一基礎圖的最低碼率可能只有1/3,對於小區邊沿用戶,若碼率低於1/3,通過採用本實施例的方法可以充分利用碼率為1/5對應的第二基礎圖所對應於第二預設資訊位元最大長度進行碼塊分割,提高系統性能。
參見圖6,圖中示出了又一個實施例終端側的碼塊分割方法的流程,具體步驟如下:
步驟601、終端確定傳輸的碼率值。
例如,終端根據來自基地台的信令指示確定傳輸的碼率值。 或者終端根據指示資訊確定傳輸的碼率值。
例如,指示資訊可以是MCS Index(調製編碼方案索引),當然也並不限於此。
步驟602、如果該碼率值大於第一預設值,則該終端確定採用第一預設資訊位元最大長度進行碼塊分割。
步驟603、終端將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段。
步驟604、如果該碼率值小於或等於第一預設值,則該終端確定採用第二預設資訊位元最大長度進行碼塊分割。
步驟605、終端將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段。
在本實施例中,可以通過碼率識別的方式確定採用第一預設資訊位元最大長度進行碼塊分割還是採用第二預設資訊位元最大長度進行碼塊分割,例如:由於第一基礎圖的最低碼率可能只有1/3,對於小區邊沿用戶,若碼率低於1/3,通過採用本實施例的方法可以充分利用碼率為1/5對應的第二基礎圖所對應於第二預設資訊位元最大長度進行碼塊分割,提高系統性能。
下面結合兩種具體的方法介紹本發明實施例中的碼塊分割的方法的流程:
方法一:
基地台通過信令指示base graph的類型,若信令指示採用base graph#1,則基地台或者終端採用第一預設資訊位元最大長度(以下簡稱Kmax1)進 行碼塊分割,將傳輸塊以Kmax1為上限分割為一個或多個近似相等分段。若信令指示採用base graph#2,則基地台或者終端採用第二預設資訊位元最大長度(以下簡稱Kmax2)進行碼塊分割,將傳輸塊以Kmax2為上限分割為一個或多個近似相等分段。
具體場景:基地台採用1位元的動態信令在DCI中指示base graph的類型,例如DCI中base graph指示欄位用0表示base graph #1,用1表示base graph#2。第一預設資訊位元最大長度Kmax1=8448bits,第二預設資訊位元最大長度Kmax2=2560bits。如TBsize=50000bits,若base graph欄位值為0,則整個TB根據Kmax1=8448進行分段,假定CRC個數為16位元,則整個TB可以分為C=50000/(8448-16)=6段,各段長度盡可能一致,如最多長度差1bit。
如若base graph欄位值為1,則整個TB根據Kmax2=2560進行分段,仍然假定CRC個數為16位元,則整個TB可以分為C=50000/(2560-16)=20段,各段長度也盡可能一致,例如長度之差最多為1bit。
需要說明的而是,上述base graph可以利用動態信令通知,當然也可以利用靜態,半靜態信令通知的方式。
方法二:
首先判斷碼率值(終端根據基地台指示的信令資訊如MCS,TBsize,分配的資源大小來判斷碼率,而基地台則不需要),如果碼率值R大於碼率預設值R0,則將整個TB根據第一預設資訊位元最大長度(以下簡稱Kmax1)進行碼塊分割,將傳輸塊以Kmax1為上限分割為多個近似相等分段。例如 分成的碼塊個數C=min C’,C’為正整數,且C’>=TBsize/(Kmax1-L),其中L為採用的CRC位元的長度,各個資訊位元分段的長度盡可能相等。
若碼率值R小於等於碼率預設值R1,則將整個TB根據第二預設資訊位元最大長度Kmax2進行碼塊分割,將傳輸塊以Kmax2為上限分割為一個或多個近似相等分段,其中R0大於R1。
具體場景:假設第一預設資訊位元最大長度Kmax1=8448bits,第二預設資訊位元最大長度Kmax2=2560bits。假定TBsize=30000bits。若基地台確定的傳輸的碼率值高於R0=1/3,則整個TB根據Kmax1=8448進行分段,假定CRC個數為16位元則整個TB可以分為C=30000/(8448-16)=4段,各段長度盡可能一致,例如長度之差最多為1bit。若基地台確定的傳輸碼率值低於R1=1/5,則整個TB根據Kmax1=2560進行分段,假定CRC個數為16位元則整個TB可以分為C=30000/(2560-16)=12段,各段長度盡可能一致,例如長度之差最多為1bit。
需要說明的是,上述R0=1/3僅是一個例子不排除其它值,上述R1=1/5僅是一個例子不排除其它值。
可選地,確定碼率值的方法可以是:根據實際傳輸的TBsize與調度的資源大小,根據調製方式具體的計算出每次傳輸的碼率值。
或者,根據指示資訊(例如該指示資訊可以是MCS Index)確定實際傳輸碼率,這樣避免了複雜的計算。以LTE的MCS為例:
上述MCS表格的每一行事實上代表了一個不同的碼率,見3GPP文稿R1-081638,但是MCS表格隱含的碼率只是目標值與實際傳輸的碼率並不完全相同,但可以滿足碼塊分割對碼率的要求,利用MCS表格隱含碼率來識別不同碼率來實現碼塊分割是一種簡單高效的方式。
參見圖7,圖中示出了一個實施例的基地台700的結構,該基地台700包括:第一確定模組701,用於確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;第一分割模組702,用於如果該第一確定模組確定採用第一預設資訊位元最大長度進行碼塊分割,則將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;第二分割模組703,用於如果該第一確定模組確定採用第二預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
可選地,繼續參見圖7,該第一確定模組701包括:第一確定單元7011,用於確定基礎圖的類型;第二確定單元7012,用於如果該基礎圖的類型為第一基礎圖,確定採 用第一預設資訊位元最大長度進行碼塊分割;第三確定單元7013,用於如果該基礎圖的類型為第二基礎圖,確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
可選地,該第一確定單元7011進一步用於:通過信令指示基礎圖的類型。
可選地,該第一確定單元7011進一步用於:通過動態信令、靜態信令或半靜態信令指示基礎圖的類型。
可選地,繼續參見圖7,該第一確定模組701包括:第四確定單元7014,用於確定傳輸的碼率值;第五確定單元7015,用於如果該碼率值大於第一預設值,確定採用第一預設資訊位元最大長度進行碼塊分割;第六確定單元7016,用於如果該碼率值小於或等於第一預設值,確定採用第二預設資訊位元最大長度進行碼塊分割。
可選地,該第四確定單元7014進一步用於:根據實際傳輸的傳輸塊大小、調度的資源大小以及調製編碼方式計算出每次傳輸的碼率值。
可選地,該第四確定單元7014進一步用於:根據指示資訊確定傳輸的碼率值。
本實施例提供的基地台,可以執行上述方法實施例,其實現原理和技術效果類似,本實施例此處不再贅述。
參見圖8,圖中示出了一個實施例的終端800的結構,該終 端800包括:第二確定模組801,用於確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;第三分割模組802,用於如果該第二確定模組確定採用第一預設資訊位元最大長度進行碼塊分割,將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;第三分割模組803,用於如果該第二確定模組確定採用第二預設資訊位元最大長度進行碼塊分割,將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
可選地,該第二確定模組801包括:第七確定單元8011,用於確定基礎圖的類型;第八確定單元8012,用於如果該基礎圖的類型為第一基礎圖,確定採用第一預設資訊位元最大長度進行碼塊分割;第九確定單元8013,用於如果該基礎圖的類型為第二基礎圖,確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
可選地,該第七確定單元8011進一步用於:通過來自基地台的信令指示確定基礎圖的類型。
可選地,該第七確定單元8011進一步用於:通過來自基地台的動態信令、靜態信令或半靜態信令指示確定基礎圖的類型。
可選地,該第二確定模組801包括:第十確定單元8014,用於確定傳輸的碼率值;第十一確定單元8015,用於如果該碼率值大於第一預設值,確定採用第一預設資訊位元最大長度進行碼塊分割;第十二確定單元8016,用於如果該碼率值小於或等於第一預設值,確定採用第二預設資訊位元最大長度進行碼塊分割。
可選地,該第十確定單元8014進一步用於:根據來自基地台的信令指示確定傳輸的碼率值。
可選地,該第十確定單元8014進一步用於:根據指示資訊確定傳輸的碼率值。
本實施例提供的終端,可以執行上述方法實施例,其實現原理和技術效果類似,本實施例此處不再贅述。
參見圖9,是本發明實施例應用的基地台的結構圖,能夠實現與上述對應實施例中的上行功率控制方法的細節,並達到相同或相似的效果。如圖9所示,基地台900包括:處理器901、收發機902、記憶體903和匯流排介面,其中:在本發明實施例中,基地台900還包括:存儲在記憶體上903並可在處理器901上運行的電腦程式,電腦程式被處理器901、執行時實現如下步驟:確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;如果確定採用第一預設資訊位元最大長度進行碼塊分割,則將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;如果確定採用第二預設資訊位元最大長度進行碼塊分割, 則將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
在圖9中,匯流排架構可以包括任意數量的互聯的匯流排和橋,具體由處理器901代表的一個或多個處理器和記憶體903代表的記憶體的各種電路連結在一起。匯流排架構還可以將諸如週邊設備、穩壓器和功率管理電路等之類的各種其他電路連結在一起,這些都是本領域所公知的,因此,本文不再對其進行進一步描述。匯流排介面提供介面。收發機902可以是多個元件,即包括發送機和接收機,提供用於在傳輸介質上與各種其他裝置通信的單元。針對不同的使用者設備,使用者介面還可以是能夠外接內接需要設備的介面,連接的設備包括但不限於小鍵盤、顯示器、揚聲器、麥克風、操縱桿等。
處理器901負責管理匯流排架構和通常的處理,記憶體903可以存儲處理器901在執行操作時所使用的資料。
可選地,處理器901可以調用記憶體903保存的程式或指令,執行以下流程:確定基礎圖的類型;如果該基礎圖的類型為第一基礎圖,則確定採用第一預設資訊位元最大長度進行碼塊分割;如果該基礎圖的類型為第二基礎圖,則確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
可選地,處理器901可以調用記憶體903保存的程式或指令,執行以下流程:確定傳輸的碼率值;如果該碼率值大於第一預設值,則確定採用第一預設資訊位元最大長度進行碼塊分割;如果該碼率值小於或等於第一預設值,則確定採用第二預設資訊位元最大長度進行碼塊分割;其 中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
本實施例提供的基地台,可以執行上述方法實施例,其實現原理和技術效果類似,本實施例此處不再贅述。
圖10為本發明另一實施例提供的終端的結構示意圖。如圖10所示,圖10所示的終端1000包括:至少一個處理器1001、記憶體1002、至少一個網路介面1004和使用者介面1003。終端1000中的各個元件通過匯流排系統1005耦合在一起。可理解,匯流排系統1005用於實現這些元件之間的連接通信。匯流排系統1005除包括資料匯流排之外,還包括電源匯流排、控制匯流排和狀態信號匯流排。但是為了清楚說明起見,在圖10中將各種匯流排都標為匯流排系統1005。
其中,使用者介面1003可以包括顯示器、鍵盤或者點擊設備(例如,滑鼠,軌跡球(trackball)、觸感板或者觸控式螢幕等。
可以理解,本發明實施例中的記憶體1002可以是易失性記憶體或非易失性記憶體,或可包括易失性和非易失性記憶體兩者。其中,非易失性記憶體可以是唯讀記憶體(Read-OnlyMemory,ROM)、可程式設計唯讀記憶體(ProgrammableROM,PROM)、可擦除可程式設計唯讀記憶體(ErasablePROM,EPROM)、電可擦除可程式設計唯讀記憶體(ElectricallyEPROM,EEPROM)或快閃記憶體。易失性記憶體可以是隨機存取記憶體(RandomAccessMemory,RAM),其用作外部快取記憶體。通過示例性但不是限制性說明,許多形式的RAM可用,例如靜態隨機存取記憶體(StaticRAM,SRAM)、動態隨機存取記憶體(DynamicRAM,DRAM)、同步動態隨機存取記憶體(SynchronousDRAM,SDRAM)、雙倍數據速率同步動態隨 機存取記憶體(DoubleDataRate SDRAM,DDRSDRAM)、增強型同步動態隨機存取記憶體(Enhanced SDRAM,ESDRAM)、同步連接動態隨機存取記憶體(SynchlinkDRAM,SLDRAM)和直接記憶體匯流排隨機存取記憶體(DirectRambusRAM,DRRAM)。本發明實施例描述的系統和方法的記憶體1002旨在包括但不限於這些和任意其它適合類型的記憶體。
在一些實施方式中,記憶體1002保存了如下的元素,可執行模組或者資料結構,或者他們的子集,或者他們的擴展集:作業系統10021和應用程式10022。
其中,作業系統10021,包含各種系統程式,例如框架層、核心庫層、驅動層等,用於實現各種基礎業務以及處理基於硬體的任務。應用程式10022,包含各種應用程式,例如媒體播放機(MediaPlayer)、流覽器(Browser)等,用於實現各種應用業務。實現本發明實施例方法的程式可以包含在應用程式10022中。
在本發明實施例中,通過調用記憶體1002保存的程式或指令,具體的,可以是應用程式10022中保存的程式或指令,處理器1001可以執行上述終端所執行的方法。
上述本發明實施例揭示的方法可以應用於處理器1001中,或者由處理器1001實現。處理器1001可能是一種積體電路晶片,具有信號的處理能力。在實現過程中,上述方法的各步驟可以通過處理器1001中的硬體的集成邏輯電路或者軟體形式的指令完成。上述的處理器1001可以是通用處理器、數位訊號處理器(DigitalSignalProcessor,DSP)、專用積體電路(ApplicationSpecific IntegratedCircuit,ASIC)、現成可程式設計閘陣列 (FieldProgrammableGateArray,FPGA)或者其他可程式設計邏輯器件、分立門或者電晶體邏輯器件、分立硬體元件。可以實現或者執行本發明實施例中的公開的各方法、步驟及邏輯框圖。通用處理器可以是微處理器或者該處理器也可以是任何常規的處理器等。結合本發明實施例所公開的方法的步驟可以直接體現為硬體解碼處理器執行完成,或者用解碼處理器中的硬體及軟體模組組合執行完成。軟體模組可以位於隨機記憶體,快閃記憶體、唯讀記憶體,可程式設計唯讀記憶體或者電可讀寫可程式設計記憶體、寄存器等本領域成熟的保存介質中。該保存介質位於記憶體1002,處理器1001讀取記憶體1002中的資訊,結合其硬體完成上述方法的步驟。
可以理解的是,本發明實施例描述的這些實施例可以用硬體、軟體、固件、中介軟體、微碼或其組合來實現。對於硬體實現,處理單元可以實現在一個或多個專用積體電路(ApplicationSpecificIntegratedCircuits,ASIC)、數位信號處理器(DigitalSignalProcessing,DSP)、數位信號處理設備(DSPDevice,DSPD)、可程式設計邏輯裝置(ProgrammableLogicDevice,PLD)、現場可程式設計閘陣列(Field-ProgrammableGateArray,FPGA)、通用處理器、控制器、微控制器、微處理器、用於執行本發明該功能的其它電子單元或其組合中。
對於軟體實現,可通過執行本發明實施例該功能的模組(例如過程、函數等)來實現本發明實施例所述的技術。軟體代碼可保存在記憶體中並通過處理器執行。記憶體可以在處理器中或在處理器外部實現。
具體地,處理器1001可以調用記憶體1002保存的程式或指令,執行以下流程:確定採用第一預設資訊位元最大長度進行碼塊分割或 者採用第二預設資訊位元最大長度進行碼塊分割;如果確定採用第一預設資訊位元最大長度進行碼塊分割,則將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;如果確定採用第二預設資訊位元最大長度進行碼塊分割,則將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
可選地,處理器1001可以調用記憶體1002保存的程式或指令,執行以下流程:確定基礎圖的類型;如果該基礎圖的類型為第一基礎圖,則確定採用第一預設資訊位元最大長度進行碼塊分割;如果該基礎圖的類型為第二基礎圖,則確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
可選地,處理器1001可以調用記憶體1002保存的程式或指令,執行以下流程:確定傳輸的碼率值;如果該碼率值大於第一預設值,則確定採用第一預設資訊位元最大長度進行碼塊分割;如果該碼率值小於或等於第一預設值,則確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
本實施例提供的基地台,可以執行上述方法實施例,其實現原理和技術效果類似,本實施例此處不再贅述。
本發明實施例還提供了一種電腦可讀存儲介質,其上存儲有電腦程式,該程式被處理器執行時實現如圖1~圖6所示的碼塊分割方法中的步驟。
應理解,說明書通篇中提到的「一個實施例」或「一實施例」 意味著與實施例有關的特定特徵、結構或特性包括在本發明的至少一個實施例中。因此,在整個說明書各處出現的「在一個實施例中」或「在一實施例中」未必一定指相同的實施例。此外,這些特定的特徵、結構或特性可以任意適合的方式結合在一個或多個實施例中。
在本發明的各種實施例中,應理解,上述各過程的序號的大小並不意味著執行順序的先後,各過程的執行順序應以其功能和內在邏輯確定,而不應對本發明實施例的實施過程構成任何限定。
另外,本文中術語「系統」和「網路」在本文中常可互換使用。
應理解,本文中術語「和/或」,僅僅是一種描述關聯物件的關聯關係,表示可以存在三種關係,例如,A和/或B,可以表示:單獨存在A,同時存在A和B,單獨存在B這三種情況。另外,本文中字元「/」,一般表示前後關聯物件是一種「或」的關係。
在本發明所提供的實施例中,應理解,「與A相應的B」表示B與A相關聯,根據A可以確定B。但還應理解,根據A確定B並不意味著僅僅根據A確定B,還可以根據A和/或其它資訊確定B。
在本發明所提供的幾個實施例中,應該理解到,所揭露方法和裝置,可以通過其它的方式實現。例如,以上所描述的裝置實施例僅僅是示意性的,例如,該單元的劃分,僅僅為一種邏輯功能劃分,實際實現時可以有另外的劃分方式,例如多個單元或元件可以結合或者可以集成到另一個系統,或一些特徵可以忽略,或不執行。另一點,所顯示或討論的相互之間的耦合或直接耦合或通信連接可以是通過一些介面,裝置或單元 的間接耦合或通信連接,可以是電性,機械或其它的形式。
另外,在本發明各個實施例中的各功能單元可以集成在一個處理單元中,也可以是各個單元單獨物理包括,也可以兩個或兩個以上單元集成在一個單元中。上述集成的單元既可以採用硬體的形式實現,也可以採用硬體加軟體功能單元的形式實現。
上述以軟體功能單元的形式實現的集成的單元,可以存儲在一個電腦可讀取存儲介質中。上述軟體功能單元存儲在一個存儲介質中,包括若干指令用以使得一台電腦設備(可以是個人電腦,伺服器,或者網路側設備等)執行本發明各個實施例所述收發方法的部分步驟。而前述的存儲介質包括:隨身碟、移動硬碟、唯讀記憶體(Read-Only Memory,簡稱ROM)、隨機存取記憶體(Random Access Memory,簡稱RAM)、磁碟或者光碟等各種可以存儲程式碼的介質。
以上所述的是本發明的優選實施方式,應當指出對於本技術領域的普通人員來說,在不脫離本發明所述的原理前提下還可以做出若干改進和潤飾,這些改進和潤飾也在本發明的保護範圍內。

Claims (28)

  1. 一種碼塊分割方法,包括:基地台確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;如果確定採用第一預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;如果確定採用第二預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
  2. 如請求項1所述的方法,其中,該基地台確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割,包括:基地台確定基礎圖的類型;如果該基礎圖的類型為第一基礎圖,則該基地台確定採用第一預設資訊位元最大長度進行碼塊分割;如果該基礎圖的類型為第二基礎圖,則該基地台確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
  3. 如請求項2所述的方法,其中,在該基地台確定基礎圖的類型之後,該方法還包括:該基地台通過信令指示基礎圖的類型。
  4. 如請求項3所述的方法,其中,該基地台通過信令指示基礎圖的類型,包括:該基地台通過動態信令、靜態信令或半靜態信令指示基礎圖的類型。
  5. 如請求項1所述的方法,其中,該基地台確定採用第一預設資訊位元最 大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割,包括:該基地台確定傳輸的碼率值;如果該碼率值大於第一預設值,則該基地台確定採用第一預設資訊位元最大長度進行碼塊分割;如果該碼率值小於或等於第一預設值,則該基地台確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
  6. 如請求項5所述的方法,其中,該基地台確定傳輸的碼率值,包括:該基地台根據實際傳輸的傳輸塊大小、調度的資源大小以及調製編碼方式計算出每次傳輸的碼率值。
  7. 如請求項5所述的方法,其中,該基地台確定傳輸的碼率值,包括:該基地台根據指示資訊確定傳輸的碼率值。
  8. 一種碼塊分割方法,包括:終端確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;如果確定採用第一預設資訊位元最大長度進行碼塊分割,則該終端將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;如果確定採用第二預設資訊位元最大長度進行碼塊分割,則該終端將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
  9. 如請求項8所述的方法,其中,該終端確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割,包括:終端確定基礎圖的類型; 如果該基礎圖的類型為第一基礎圖,則該終端確定採用第一預設資訊位元最大長度進行碼塊分割;如果該基礎圖的類型為第二基礎圖,則該終端確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
  10. 如請求項9所述的方法,其中,該終端確定基礎圖的類型,包括:該終端通過來自基地台的信令指示確定基礎圖的類型。
  11. 如請求項10所述的方法,其中,該終端通過來自基地台的信令指示確定基礎圖的類型,包括:該終端通過來自基地台的動態信令、靜態信令或半靜態信令指示確定基礎圖的類型。
  12. 如請求項8所述的方法,其中,該終端確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割,包括:該終端確定傳輸的碼率值;如果該碼率值大於第一預設值,則該終端確定採用第一預設資訊位元最大長度進行碼塊分割;如果該碼率值小於或等於第一預設值,則該終端確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
  13. 如請求項12所述的方法,其中,該終端確定傳輸的碼率值,包括:該終端根據來自基地台的信令指示確定傳輸的碼率值。
  14. 如請求項12所述的方法,其中,該終端確定傳輸的碼率值,包括:該終端根據指示資訊確定傳輸的碼率值。
  15. 一種基地台,包括:記憶體、處理器及存儲在記憶體上並可在處理器上運行的電腦程式,該處理器執行該程式時實現一種碼塊分割方法,包括: 基地台確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;如果確定採用第一預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;如果確定採用第二預設資訊位元最大長度進行碼塊分割,則該基地台將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
  16. 如請求項15所述的基地台,其中,該基地台確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割,包括:基地台確定基礎圖的類型;如果該基礎圖的類型為第一基礎圖,則該基地台確定採用第一預設資訊位元最大長度進行碼塊分割;如果該基礎圖的類型為第二基礎圖,則該基地台確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
  17. 如請求項16所述的基地台,其中,在該基地台確定基礎圖的類型之後,該基地台通過信令指示基礎圖的類型。
  18. 如請求項17所述的基地台,其中,該基地台通過動態信令、靜態信令或半靜態信令指示基礎圖的類型。
  19. 如請求項15所述的基地台,其中,該基地台確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割,包括:該基地台確定傳輸的碼率值;如果該碼率值大於第一預設值,則該基地台確定採用第一預設資訊位元最大長度進行碼塊分割; 如果該碼率值小於或等於第一預設值,則該基地台確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
  20. 如請求項19所述的基地台,其中,該基地台根據實際傳輸的傳輸塊大小、調度的資源大小以及調製編碼方式計算出每次傳輸的碼率值。
  21. 如請求項19所述的基地台,其中,該基地台根據指示資訊確定傳輸的碼率值。
  22. 一種終端,包括:記憶體、處理器及存儲在記憶體上並可在處理器上運行的電腦程式,該處理器執行該程式時實現一種碼塊分割方法,包括:終端確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割;如果確定採用第一預設資訊位元最大長度進行碼塊分割,則該終端將傳輸塊以該第一預設資訊位元最大長度為上限分割為一個或多個分段;如果確定採用第二預設資訊位元最大長度進行碼塊分割,則該終端將傳輸塊以該第二預設資訊位元最大長度為上限分割為一個或多個分段;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
  23. 如請求項22所述的終端,其中,該終端確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割,包括:終端確定基礎圖的類型;如果該基礎圖的類型為第一基礎圖,則該終端確定採用第一預設資訊位元最大長度進行碼塊分割;如果該基礎圖的類型為第二基礎圖,則該終端確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一基礎圖的最低碼率大於第二基礎圖的最低碼率。
  24. 如請求項23所述的終端,其中,該終端通過來自基地台的信令指示確定基礎圖的類型。
  25. 如請求項24所述的終端,其中,該終端通過來自基地台的動態信令、靜態信令或半靜態信令指示確定基礎圖的類型。
  26. 如請求項22所述的終端,其中,該終端確定採用第一預設資訊位元最大長度進行碼塊分割或者採用第二預設資訊位元最大長度進行碼塊分割,包括:該終端確定傳輸的碼率值;如果該碼率值大於第一預設值,則該終端確定採用第一預設資訊位元最大長度進行碼塊分割;如果該碼率值小於或等於第一預設值,則該終端確定採用第二預設資訊位元最大長度進行碼塊分割;其中,該第一預設資訊位元最大長度大於該第二預設資訊位元最大長度。
  27. 如請求項26所述的終端,其中,該終端根據來自基地台的信令指示確定傳輸的碼率值。
  28. 如請求項26所述的終端,其中,該終端根據指示資訊確定傳輸的碼率值。
TW107123425A 2017-07-14 2018-07-06 一種碼塊分割方法、終端、基地台及電腦可讀存儲介質 TWI679868B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201710576847.8A CN109257141B (zh) 2017-07-14 2017-07-14 一种码块分割方法、终端、基站及计算机可读存储介质
??201710576847.8 2017-07-14
CN201710576847.8 2017-07-14

Publications (2)

Publication Number Publication Date
TW201909608A true TW201909608A (zh) 2019-03-01
TWI679868B TWI679868B (zh) 2019-12-11

Family

ID=65001034

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107123425A TWI679868B (zh) 2017-07-14 2018-07-06 一種碼塊分割方法、終端、基地台及電腦可讀存儲介質

Country Status (7)

Country Link
US (1) US11063605B2 (zh)
EP (1) EP3654557B1 (zh)
JP (2) JP7062046B2 (zh)
KR (2) KR102386661B1 (zh)
CN (1) CN109257141B (zh)
TW (1) TWI679868B (zh)
WO (1) WO2019011130A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019164515A1 (en) * 2018-02-23 2019-08-29 Nokia Technologies Oy Ldpc codes for 3gpp nr ultra-reliable low-latency communications
CN111757118B (zh) * 2020-06-29 2023-04-21 北京百度网讯科技有限公司 视频转码处理方法、装置、设备和介质
WO2022082688A1 (zh) * 2020-10-22 2022-04-28 华为技术有限公司 一种通信方法、装置及系统
CN116033487A (zh) * 2021-10-27 2023-04-28 华为技术有限公司 数据传输方法及装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2179620A4 (en) * 2007-08-01 2014-05-07 Sirius Xm Radio Inc METHOD AND DEVICE FOR NESTING LOW-DENSITY PARITY-CHECK (LDPC) CODES VIA MOBILE SATELLITE CHANNELS
KR100928261B1 (ko) * 2007-09-08 2009-11-24 엘지전자 주식회사 비검출 오류 저감을 위한 신호 분할 및 crc 부착 방법
CN101867440A (zh) * 2009-04-15 2010-10-20 中兴通讯股份有限公司 码块分割预处理方法
CN102594492B (zh) * 2011-01-18 2016-12-21 中兴通讯股份有限公司 一种码块分割方法及装置
CN102315911B (zh) * 2011-09-29 2017-10-27 中兴通讯股份有限公司 一种低密度奇偶校验码编码方法及装置
EP2867995B1 (en) * 2012-06-29 2017-05-17 Telefonaktiebolaget LM Ericsson (publ) Method, devices and chip block for ds-cdma
WO2014007539A1 (ko) * 2012-07-03 2014-01-09 엘지전자 주식회사 무선 통신 시스템에서 하향링크 신호 수신 방법 및 장치
WO2014025139A1 (ko) * 2012-08-10 2014-02-13 엘지전자 주식회사 무선 통신 시스템에서 하향링크 신호 수신 방법 및 장치
KR20140123397A (ko) 2013-04-12 2014-10-22 주식회사 케이티 코드 블록 분할 방법 및 그 기지국
CN106160937B (zh) 2015-04-15 2019-01-04 中兴通讯股份有限公司 一种实现码块分割的方法及装置
CN106160987B (zh) 2015-04-23 2020-01-31 中兴通讯股份有限公司 控制信息的发送方法及装置
US10616885B2 (en) 2015-08-11 2020-04-07 Mitsubishi Electric Corporation Communication system
US10348466B2 (en) * 2015-11-03 2019-07-09 Qualcomm Incorporated Transport block segmentation and signaling
CN106856426B (zh) * 2015-12-09 2019-07-19 电信科学技术研究院 一种dmrs指示方法、终端及基站
US11140700B2 (en) * 2016-10-20 2021-10-05 Sharp Kabushiki Kaisha Terminal apparatus, base station apparatus, and communication method
CN106788900B (zh) * 2016-12-30 2019-01-04 展讯通信(上海)有限公司 码块分割方法及装置
US10608785B2 (en) 2017-01-19 2020-03-31 Qualcomm Incorporated Resource-based code block segmentation
CN108347782B (zh) * 2017-01-25 2019-12-20 电信科学技术研究院 一种上行控制信息发送、接收方法、终端及基站

Also Published As

Publication number Publication date
KR102386661B1 (ko) 2022-04-14
JP7062046B2 (ja) 2022-05-02
JP7434405B2 (ja) 2024-02-20
KR20200022037A (ko) 2020-03-02
WO2019011130A1 (zh) 2019-01-17
US20200145024A1 (en) 2020-05-07
JP2020527898A (ja) 2020-09-10
EP3654557A1 (en) 2020-05-20
CN109257141A (zh) 2019-01-22
JP2022105046A (ja) 2022-07-12
EP3654557B1 (en) 2022-04-20
US11063605B2 (en) 2021-07-13
KR102514216B1 (ko) 2023-03-24
TWI679868B (zh) 2019-12-11
KR20220045248A (ko) 2022-04-12
EP3654557A4 (en) 2020-08-05
CN109257141B (zh) 2021-02-12

Similar Documents

Publication Publication Date Title
TWI679868B (zh) 一種碼塊分割方法、終端、基地台及電腦可讀存儲介質
US11974305B2 (en) Method for transmitting uplink channel via multi-beams, terminal device and network-side device
RU2736417C1 (ru) Способ передачи по протоколу управления радиолинией и относящиеся к нему продукты
WO2018127241A1 (zh) Dci传输方法、用户终端和网络侧设备
WO2018202057A1 (zh) 传输数据的方法、基站和终端设备
TWI794260B (zh) 確定傳輸塊大小的方法、裝置及設備
EP3780442A1 (en) Transmission method, terminal device and network device for csi report
TWI735920B (zh) 資訊傳輸方法、終端、基地台及電腦可讀存儲介質
US20230025780A1 (en) Resource determining method and device
WO2016091185A1 (zh) 数据传输的方法、基站和用户设备
US9210718B2 (en) Method and apparatus for improving transmission resource utilization
WO2018082546A1 (zh) 下行控制信道的检测方法、发送方法、网络侧设备及终端
US20220360413A1 (en) Physical sidelink feedback information determining method and communication device
WO2020024814A1 (zh) 用于确定物理共享信道传输数据的方法和设备
CN109392102B (zh) DCI format消息的发送方法、检测方法、相关设备及系统
WO2018201903A1 (zh) 数据传输方法、终端和基站
TWI801667B (zh) 資料傳輸方法和設備
WO2022133918A1 (zh) 解码失败的处理方法、装置和系统
US11683758B2 (en) Reduced power consumption of redcap UE in PDCCH monitoring
JP7507876B2 (ja) リソース決定方法及び機器
WO2021203993A1 (zh) 数据传输方法及装置
WO2020063378A1 (zh) 数据传输方法和设备
CN118282587A (zh) 混合自动重传请求harq的数据缓存处理方法、装置及设备
CN112804753A (zh) 信道传输方法及装置
CN111711993A (zh) 一种传输信息的方法和装置