TW201901692A - 具備異常電源保護的快閃記憶體裝置 - Google Patents
具備異常電源保護的快閃記憶體裝置 Download PDFInfo
- Publication number
- TW201901692A TW201901692A TW106116840A TW106116840A TW201901692A TW 201901692 A TW201901692 A TW 201901692A TW 106116840 A TW106116840 A TW 106116840A TW 106116840 A TW106116840 A TW 106116840A TW 201901692 A TW201901692 A TW 201901692A
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- flash memory
- memory device
- switch
- controller
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3418—Disturbance prevention or evaluation; Refreshing of disturbed memory data
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/22—Safety or protection circuits preventing unauthorised or accidental access to memory cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Security & Cryptography (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
本發明提供一種快閃記憶體裝置,包括一控制器、複數個快閃記憶體、一開關器、一電源模組及一電壓檢測電路,電壓檢測電路檢測一系統電壓,當系統電壓高於一電壓門檻值時,電壓檢測電路輸出一致能訊號至開關器以導通開關器,系統電壓經由開關器供電至電源模組,電源模組透過系統電壓以執行一充電的程序以及根據系統電壓產生一輸出電壓,輸出電壓作為控制器及快閃記憶體的工作電壓;當系統電壓低於電壓門檻值時,電壓檢測電路輸出一禁能訊號至開關器以斷開開關器,系統電壓禁止供電至電源模組,電源模組經由執行一放電的程序以產生輸出電壓。
Description
本發明有關於一種快閃記憶體裝置,尤指一種具備異常電源保護的快閃記憶體裝置。
快閃記憶體裝置(例如SSD、SD卡、CF卡、隨身碟)在開機時(power on)會因為供電電源的不穩定而造成開機失敗(boot fail)的情況。再者,在執行資料寫入動作時,若突然遇到斷電或電壓異常、不穩定的情況時,快閃記憶體裝置將因供電電源的失去或電壓下降,造成資料無法順利地寫入至快閃記憶體裝置之中而導致資料毀損。
因此,為了避免快閃記憶體裝置在執行重要資料(例如:金融資料)的寫入動作時,發生斷電的情況,係可以在快閃記憶體裝置之中設置一能夠提供備用電源的儲能元件(如超級電容)。當斷電發生時,藉由儲能元件的放電,以提供快閃記憶體裝置執行資料寫入時所需的工作電壓。然而,在儲能元件未放電完畢前,若電腦主機提前重啟電源(re-power on),快閃記憶體裝置的控制器將會因為持續接收到儲能元件的放電能量,以造成快閃記憶體裝置存在有異常的電壓準位而不理會電腦主機所傳送的一重啟的初始化指令(initial command),此將會導致快閃記憶體裝置的系統重啟失敗而令電腦主機無法存取快閃記憶體裝置。
本發明之一目的,在於提出一種具備異常電源保護的快閃記憶體裝置,其快閃記憶體裝置利用一電壓檢測電路檢測一電腦主機所提供的一系統電壓,當系統電壓高於一電壓門檻值時,電壓檢測電路將發出一致能訊號以允許系統電壓供電至快閃記憶體裝置;反之,當系統電壓低於電壓門檻值時,電壓檢測電路將發出一禁能訊號以禁止系統電壓供電至快閃記憶體裝置。
本發明之一目的,在於提出一種具備異常電源保護的快閃記憶體裝置,其快閃記憶體裝置設置有一電源模組,電源模組的一放電能量能夠填補系統電壓的不足,以使快閃記憶體裝置的工作電壓可以維持在一穩定的電壓準位。
本發明之一目的,在於提出一種具備異常電源保護的快閃記憶體裝置,其電壓檢測電路建置有一延遲電源重啟的功能,當系統電壓從低於電壓門檻值重新回復至高於電壓門檻值時,電壓檢測電路能夠延後電源重啟的時間而令電源模組能夠徹底放電完畢或電源模組的一殘留電壓已達到一最低允許值,以使電腦主機能夠對於快閃記憶體裝置成功執行一系統的重啟。
本發明之一目的,在於提出一種具備異常電源保護的快閃記憶體裝置,其中快閃記憶體裝置設置一具有韌體的控制器,韌體設定有至少一項異常電壓保護的啟動條件,當系統電壓低於電壓門檻值時,韌體將會進一步判斷目前的系統電壓是否符合於異常電壓保護的啟動條件而決定異常電壓保護機制是否啟動,如此,以避免快閃記憶體裝置在一短暫的時間反覆執行異常電壓保護機制,提升快閃記憶體裝置運作上的穩定性。
為達成上述目的,本發明提供一種具備異常電源保護的快閃記憶體裝置,包括:一控制器;複數個快閃記憶體;一開關器,接收一系統電壓;一電源模組,分別連接控制器、快閃記憶體及開關器,用以產生一輸出電壓至控制器及快閃記憶體;及一電壓檢測電路,連接開關器,用以檢測系統電壓,當系統電壓高於一電壓門檻值時,電壓檢測電路輸出一致能訊號至開關器以導通開關器,系統電壓經由開關器供電至電源模組,電源模組透過系統電壓以執行一充電的程序以及根據系統電壓產生輸出電壓;當系統電壓低於電壓門檻值時,電壓檢測電路輸出一禁能訊號至開關器以斷開開關器,系統電壓禁止供電至電容模組,電源模組經由執行一放電的程序以產生輸出電壓;當系統電壓從低於電壓門檻值回復至高於電壓門檻值時,電壓檢測電路在經過一段延遲時間後,重新輸出致能訊號至開關器以導通開關器,系統電壓經由導通的開關器重新供電至電源模組,其中電壓檢測電路重新輸出致能訊號前,電源模組已放電完畢或電源模組的一殘留電壓已達到一最低允許值。
本發明一實施例中,其中電壓檢測電路具有一延遲電源重啟的功能,延遲電源重啟的功能設定有延遲時間。
本發明一實施例中,其中延遲電源重啟的功能根據電源模組的一儲能電量設定延遲時間。
本發明一實施例中,其中快閃記憶體裝置連接一電腦主機,系統電壓是由電腦主機所提供,當系統電壓從低於電壓門檻值回復至高於電壓門檻值且電壓檢測電路已重新輸出致能訊號時,電腦主機將再次發佈一系統重啟命令至快閃記憶體裝置的控制器以重啟快閃記憶體裝置的一系統。
本發明一實施例中,其中開關器斷開時,控制器利用電源模組的一放電能量執行一資料備份程序,以將至少一資料備份至快閃記憶體中。
本發明一實施例中,其中快閃記憶體裝置連接一電腦主機,系統電壓是由電腦主機所提供,當電腦主機第一次電源啟動時,若系統電壓高於電壓門檻值時,電壓檢測電路輸出致能訊號至開關器,電腦主機允許對於快閃記憶體裝置執行一開機程序;反之,若系統電壓低於電壓門檻值時,電壓檢測電路輸出禁能訊號至開關器,電腦主機無法對於快閃記憶體裝置執行開機程序。
本發明一實施例中,其中電壓檢測電路包括:一電壓比較器,比較系統電壓及電壓門檻值以決定輸出一高準位或一低準位的第一訊號;及一或閘,包括一第一輸入端、一第二輸入端及一輸出端,第一輸入端連接電壓比較器,第二輸入端連接控制器,而輸出端連接開關器,其中控制器輸出一高準位或一低準位的第二訊號至或閘,或閘根據第一訊號及第二訊號以決定輸出致能訊號或禁能訊號。
本發明一實施例中,其中控制器包括一通用型輸入輸出埠,控制器經由通用型輸入輸出埠連接或閘的第二輸入端。
本發明一實施例中,其中電壓比較器為一具有延遲功能的比較器,當系統電壓從低於電壓門檻值回復至高於電壓門檻值時,電壓比較器經過一段延遲時間後以輸出高準位的第一訊號至或閘。
本發明一實施例中,其中電源模組包括一升壓器、一降壓器及至少一儲能元件,儲能元件連接在升壓器及降壓器間,升壓器升壓系統電壓以產生一第一高壓,儲能元件利用第一高壓充電,降壓器降壓第一高壓以產生輸出電壓。
本發明尚提供一種具備異常電源保護的快閃記憶體裝置,包括:一控制器,建置有一韌體,韌體設定有至少一項異常電壓保護的啟動條件;複數個快閃記憶體;一開關器,接收系統電壓;一電源模組,分別連接控制器、快閃記憶體及開關器,用以產生一輸出電壓至控制器及快閃記憶體;一電壓偵測器,接收系統電壓且連接控制器,控制器經由電壓偵測器偵測系統電壓;及一電壓檢測電路,連接開關器,用以檢測系統電壓,當系統電壓高於一電壓門檻值或不符合於異常電壓保護的啟動條件時,控制器輸出一高準位的第二訊號至電壓檢測電路,電壓檢測電路輸出一致能訊號至開關器以導通開關器,系統電壓經由開關器供電至電源模組,電源模組透過系統電壓以執行一充電的程序以及根據系統電壓產生輸出電壓;當系統電壓低於電壓門檻值且符合於異常電壓保護的啟動條件時,控制器輸出一低準位的第二訊號至電壓檢測電路,電壓檢測電路輸出一禁能訊號至開關器以斷開開關器,系統電壓禁止供電至電源模組,電源模組經由執行一放電的程序以產生輸出電壓。
本發明一實施例中,其中控制器的韌體所設定的異常電壓保護的啟動條件為系統電壓飄動至電壓門檻值以下的次數在一單位時間內是超過一額定次數。
本發明一實施例中,其中控制器的韌體所設定的異常電壓保護的啟動條件為系統電壓低於電壓門檻值的時間持續超過一單位時間。
請參閱第1圖及第2圖,為本發明快閃記憶體裝置一實施例的電路區塊示意圖及本發明快閃記憶體裝置一實施例的操作示意圖。如第1圖所示,快閃記憶體裝置30電性連接一電腦主機10,其經由一傳輸介面101與電腦主機10進行資料的傳輸。傳輸介面101為一符合於USB、PCIe、SATA3或其他標準規格之資料傳輸介面。電腦主機10能夠利用傳輸介面101對於快閃記憶體裝置30執行資料存取或控制快閃記憶體裝置30的運作。
其中,快閃記憶體裝置30包括一控制器31、複數個快閃記憶體33、一電壓檢測電路35、一開關器37及一電源模組39。開關器37分別連接電壓檢測電路35及電源模組39,控制器31及快閃記憶體33分別連接電源模組39,而控制器31經由一通用型輸入輸出埠(General-Purpose Input/Output,GPIO)311連接電壓檢測電路35。
電腦主機10提供一系統電壓Vs至快閃記憶體裝置30,以提供快閃記憶體裝置30運作時所需的能量。當快閃記憶體裝置30的電壓檢測電路35接收系統電壓Vs時,將檢測系統電壓Vs是否低於一電壓門檻值Vth。在本發明中,電壓門檻值Vth為一快閃記憶體裝置30可正常運作的最低電壓值。
如第2圖所示,當系統電壓Vs高於電壓門檻值Vth時,電壓檢測電路35將輸出一致能訊號EN至開關器37以導通開關器37。則,系統電壓Vs將會經由開關器37供電至電源模組39。之後,電源模組39利用系統電壓Vs執行一充電的程序且根據系統電壓Vs產生一輸出電壓Vout,並將輸出電壓Vout傳送至控制器31及快閃記憶體33。輸出電壓Vout將作為控制器31及快閃記憶體33的工作電壓。
反之,當系統電壓Vs低於電壓門檻值Vth時,電壓檢測電路35啟動一異常電壓保護機制,將輸出一禁能訊號DIS至開關器37以斷開開關器37,系統電壓Vs禁止供電至電源模組39。則,電源模組39執行放電以利用一放電能量產生輸出電壓Vout,並將放電產生的輸出電壓Vout傳送至控制器31及快閃記憶體33。同時間,控制器31將會立即啟動一資料備份程序,以在放電產生的輸出電壓Vout還高於電壓門檻值Vth之前能夠盡快地將重要的資料備份至快閃記憶體33之中,致使避免重要資料的遺失。在本發明中,控制器31可執行資料備份的時間為從電壓檢測電路35發出禁能訊號DIS開始至輸出電壓Vout還高於電壓門檻值Vth前為止。
接續,當系統電壓Vs從低於電壓門檻值Vth重新回復至高於電壓門檻值Vth時,電腦主機10是可以對於快閃記憶體裝置30執行一系統重啟程序,以重啟快閃記憶體裝置30的系統。然而,電腦主機10對於快閃記憶體裝置30執行系統重啟程序時,若電源模組39尚未放電完畢或電源模組38的一殘留電壓未達到系統所接受的一最低允許值時,快閃記憶體裝置30的系統將會重啟失敗。因此,本發明電壓檢測電路35進一步建置有一延遲電源重啟的功能,以藉由延後電源重啟的時間而令電源模組39的儲電電荷能夠徹底放電完畢或達到電路可接受的合理殘電電壓,並在電源模組39放電完畢或電源模組39的殘留電壓達到最低允許值後,才執行快閃記憶體裝置30的系統重啟程序。在本發明中,延遲電源重啟的功能是設定有一段延遲電源重啟的時間(Td)。
延遲電源重啟的功能其執行過程如下所述:當系統電壓Vs從低於電壓門檻值Vth重新回復至高於電壓門檻值Vth時,電壓檢測電路35執行延遲電源重啟的功能,以經過一段延遲電源重啟的時間(Td)後,電壓檢測電路35才會輸出致能訊號EN至開關器37以重啟開關器37而令系統電壓Vs能夠重新供電至快閃記憶體裝置30。在本發明中,電壓檢測電路35是根據電源模組39的儲能電量大小以相對設定延遲電源重啟的時間(Td),例如:電源模組39的儲能電量越大,延遲電源重啟的時間(Td)將會設定越長,以使電源重啟之前,電源模組39是已放電完畢或電源模組39的殘留電壓已達到最低允許值。
再者,由於電源模組39已完全放電完畢或電源模組39的殘留電壓已達到最低允許值,電腦主機10能夠發佈一系統重啟命令至快閃記憶體裝置30的控制器31,控制器31即可根據電腦主機10所發佈的系統重啟命令以順利地重啟快閃記憶體裝置30的系統。
於是,當系統電壓Vs因其突然斷電或電壓振幅抖動過大而低於電壓門檻值Vth時,電壓檢測電路35將會啟動異常電壓保護機制,以使得快閃記憶體裝置30避開工作在一異常電源環境而確保快閃記憶體裝置30資料存取上的可靠性。並且,在電源模組39的儲能電量被放電耗盡或殘留電壓已達到最低允許值,才對於快閃記憶體裝置30執行系統重啟,以確保快閃記憶體裝置30系統重啟的成功性。
請參閱第3圖,為本發明快閃記憶體裝置又一實施例的系統電壓及輸出電壓的波形圖,並同時參閱第1圖。以往快閃記憶體裝置對於電腦主機10所提供的系統電壓Vs可容忍的飄動幅度一般是規範為±5%。若系統電壓Vs的下降幅度超過-5%以上,系統電壓Vs的電壓值亦可能低於電壓門檻值Vth,而造成快閃記憶體裝置30無法正常運作。於是,本發明快閃記憶體裝置30進一步設置有電源模組39。當系統電壓Vs產生飄動時,電源模組39將提供一放電能量以補償系統電壓Vs的不足,以便電源模組39所產生的輸出電壓Vout可以維持在一穩定的電壓準位而令控制器31及快閃記憶體33保持正常運作。如第3圖所示,在Tc期間,系統電壓Vs產生飄動,電源模組39的放電能量將可以補償系統電壓Vs的不足以使所產生的輸出電壓Vout可以維持在一穩定的電壓準位。於此,藉由電源模組39的設置,快閃記憶體裝置30容忍系統電壓Vs的下降幅度是可以超過於-5%以上。
再度參閱第1圖,電壓檢測電路35包括一電壓比較器351及一或閘353。或閘353包括一第一輸入端、一第二輸入端及一輸出端。第一輸入端連接電壓比較器351,第二輸入端連接控制器31的通用型輸入輸出埠311,而輸出端連接開關器37。電壓比較器351比較系統電壓Vs及電壓門檻值Vth,以決定輸出一高準位或一低準位的第一訊號S1至或閘353。控制器31經由通用型輸入輸出埠311輸出一高準位或一低準位的第二訊號S2至或閘353。或閘353根據第一訊號S1及第二訊號S2的準位以決定輸出致能訊號EN或禁能訊號DIS。
在本發明中,控制器31是將第二訊號S2預設為一低準位的訊號。當電腦主機10第一次電源啟動時,電壓檢測電路35的電壓比較器351比較系統電壓Vs是否高於電壓門檻值Vth。若系統電壓Vs低於電壓門檻值Vth時,電壓比較器351輸出低準位的第一訊號S1,或閘353根據低準位的第一訊號S1及低準位的第二訊號S2輸出一禁能訊號DIS至開關器37,禁止系統電壓Vs對於快閃記憶體裝置30的供電,阻止電腦主機10對於快閃記憶體裝置30執行開機(Boot up);反之,若系統電壓Vs高於電壓門檻值Vth時,電壓比較器351輸出高準位的第一訊號S1,或閘353根據高準位的第一訊號S1及低準位的第二訊號S2以輸出一致能訊號EN至開關器37,系統電壓Vs對於快閃記憶體裝置30供電,電腦主機10能夠對於快閃記憶體裝置30執行開機(Boot up)。
當快閃記憶體裝置30已開機完成且執行運作時,電壓檢測電路35持續檢測系統電壓Vs是否異常。當電壓比較器351比較出系統電壓Vs高於電壓門檻值Vth時,將輸出一高準位的第一訊號S1。則,或閘353根據高準位的第一訊號S1及低準位的第二訊號S2以輸出致能訊號至開關器37,系統電壓Vs經由開關器37供電至快閃記憶體裝置30內部,快閃記憶體裝置30操作在一正常運作狀態。當電壓比較器351比較出系統電壓Vs低於電壓門檻值Vth時,將輸出一低準位的第一訊號S1。則,或閘353根據低準位的第一訊號S1及低準位的第二訊號S2以輸出一啟動異常電壓保護機制的禁能訊號DIS至開關器37,系統電壓Vs禁止供電至快閃記憶體裝置30內部,快閃記憶體裝置30操作在一異常電壓保護狀態。在本實施例中,異常電壓保護機制啟動與否是由電壓檢測電路35所決定。
再者,電壓比較器351為一具延遲功能的比較器,例如:電壓比較器351的內部電路設置有至少一具延遲功能的緩衝閘(buffer gate)。當系統電壓Vs從低於電壓門檻值Vth重新回復至高於電壓門檻值Vth時,電壓檢測電路35經由電壓比較器351執行延遲電源重啟的功能,以經過一段延遲電源重啟的時間,待電源模組39放完電或電源模組39殘留電壓已達到最低允許值,才會輸出高準位的第一訊號S1至或閘353,以使或閘353輸出致能訊號導通開關器37而令系統電壓Vs重新供電。此時。在電源模組39的儲能電量已被放電耗盡或電源模組39殘留電壓已達到最低允許值,以確保快閃記憶體裝置30系統重啟的成功性。
另,本發明又一實施例中,快閃記憶體裝置30尚包括有一電壓偵測器32,而控制器31尚設置有一韌體313。控制器31經由通用型輸入輸出埠311以檢測系統電壓Vs的電壓值。韌體313設定有至少一項異常電壓保護的啟動條件,例如:在一單位時間內,系統電壓Vs飄動至電壓門檻值Vth以下的次數是超過一額定次數;或者,系統電壓Vs低於電壓門檻值Vth的時間持續超過一單位時間。
同樣地,在本實施例中,電腦主機10第一次電源啟動時,也是由電壓檢測電路35檢測系統電壓Vs是否高於電壓門檻值Vth。若系統電壓Vs低於電壓門檻值Vth,電壓檢測電路35將會直接輸出禁能訊號DIS以禁止快閃記憶體裝置30開機;反之,若系統電壓Vs高於電壓門檻值Vth,電壓檢測電路35將會輸出致能訊號EN以允許快閃記憶體裝置30開機。之後,當快閃記憶體裝置30順利開機後,異常電壓保護是否啟動將交給韌體313決定。換言之,韌體313將會判斷系統電壓Vs是否符合於異常電壓保護的啟動條件。
當系統電壓Vs低於電壓門檻值Vth時,韌體313將會判斷系統電壓Vs是否符合於異常電壓保護的啟動條件。若韌體313判斷出系統電壓Vs未符合於異常電壓保護的啟動條件,則,控制器31繼續維持輸出高準位的第二訊號S2,快閃記憶體裝置30操作在正常狀態。反之,當系統電壓Vs符合於韌體313所設定的異常電壓保護的啟動條件時,控制器31將會輸出低準位的第二訊號S2。或閘353根據低準位的第一訊號S1及低準位的第二訊號S2以輸出禁能訊號至開關器37,以啟動異常電壓保護,系統電壓Vs禁止供電至快閃記憶體裝置30內部,快閃記憶體裝置30將操作在異常電壓保護狀態。
於是,本發明快閃記憶體裝置30進一步藉由韌體313監控系統電壓Vs是否異常以決定異常電壓保護機制是否啟動,將可避免開關器37在一短暫時間內不斷地進行開關的切換而因此降低快閃記憶體裝置30的工作效率。再者,藉由電源模組39的設置,短暫系統電壓Vs的不足都可以利用電源模組39的放電能量而進行補償。於此,本發明快閃記憶體裝置30無須在一短暫的異常電壓期間啟動異常電壓保護機制,進而提升快閃記憶體裝置30運作上的穩定性。又,本發明電腦主機10尚包括有一操作介面11。使用者可以經由操作介面11的操作以選擇韌體313是否介入異常電壓保護機制。
此外,本發明一實施例中,電源模組39為至少一儲能元件(如超級電容)所組成。當電源模組39接收系統電壓Vs時,電源模組39利用系統電壓Vs直接對於儲能元件充電且產生輸出電壓Vout。或者,如第4圖所示,本發明又一實施例中,電源模組39包括一升壓器391、至少一儲能元件393及一降壓器395,儲能元件393連接在升壓器391及降壓器395間。升壓器391升壓系統電壓Vs以產生一第一高壓V1,利用第一高壓V1對於儲能元件393充電,降壓器395降壓第一高壓V1以產生輸出電壓Vout。則,透過一較高的電壓對於儲能元件393執行充電,以加快儲能元件393的充電速度及儲能能量。
以上所述者,僅為本發明之一較佳實施例而已,並非用來限定本發明實施之範圍,即凡依本發明申請專利範圍所述之形狀、構造、特徵及精神所為之均等變化與修飾,均應包括於本發明之申請專利範圍內。
10‧‧‧電腦主機
101‧‧‧傳輸介面
11‧‧‧控制介面
30‧‧‧快閃記憶體
31‧‧‧控制器
311‧‧‧通用型輸入輸出埠
313‧‧‧韌體
32‧‧‧電壓偵測器
33‧‧‧快閃記憶體
35‧‧‧電壓檢測電路
351‧‧‧電壓比較器
353‧‧‧或閘
37‧‧‧開關器
39‧‧‧電源模組
391‧‧‧升壓器
393‧‧‧儲能元件
395‧‧‧降壓器
第1圖:本發明快閃記憶體裝置一實施例的電路區塊圖。 第2圖:本發明快閃記憶體裝置一實施例的操作示意圖。 第3圖:本發明快閃記憶體裝置利用電源模組的放電能量補償系統電壓一實施例的示意圖。 第4圖:本發明電源模組一實施例的電路結構圖。
Claims (22)
- 一種具備異常電源保護的快閃記憶體裝置,包括: 一控制器; 複數個快閃記憶體; 一開關器,接收一系統電壓; 一電源模組,分別連接該控制器、該快閃記憶體及該開關器,用以產生一輸出電壓至該控制器及該快閃記憶體;及 一電壓檢測電路,連接該開關器,用以檢測該系統電壓,當該系統電壓高於一電壓門檻值時,該電壓檢測電路輸出一致能訊號至該開關器以導通該開關器,該系統電壓經由該開關器供電至該電源模組,該電源模組透過該系統電壓以執行一充電的程序以及根據該系統電壓產生該輸出電壓;當該系統電壓低於該電壓門檻值時,該電壓檢測電路輸出一禁能訊號至該開關器以斷開該開關器,該系統電壓禁止供電至該電源模組,該電源模組經由執行一放電的程序以產生該輸出電壓; 當該系統電壓從低於該電壓門檻值回復至高於該電壓門檻值時,該電壓檢測電路在經過一段延遲時間後,重新輸出該致能訊號至該開關器以導通該開關器,該系統電壓經由該導通的開關器重新供電至該電源模組,其中該電壓檢測電路重新輸出該致能訊號前,該電源模組已放電完畢或該電源模組的一殘留電壓已達到一最低允許值。
- 如申請專利範圍第1項所述的快閃記憶體裝置,其中該電壓檢測電路具有一延遲電源重啟的功能,該延遲電源重啟的功能設定有該延遲時間。
- 如申請專利範圍第1項所述的快閃記憶體裝置,其中該延遲電源重啟的功能根據該電源模組的一儲存電量設定該延遲時間。
- 如申請專利範圍第1項所述的快閃記憶體裝置,其中該快閃記憶體裝置連接一電腦主機,該系統電壓是由該電腦主機所提供,當該系統電壓從低於該電壓門檻值回復至高於該電壓門檻值且該電壓檢測電路已重新輸出該致能訊號時,該電腦主機發佈一系統重啟命令至該快閃記憶體裝置的該控制器以重啟該快閃記憶體裝置的一系統。
- 如申請專利範圍第1項所述的快閃記憶體裝置,其中該開關器斷開時,該控制器利用該電源模組的一放電能量執行一資料備份程序,以將至少一資料備份至該快閃記憶體中。
- 如申請專利範圍第1項所述的快閃記憶體裝置,其中該快閃記憶體裝置連接一電腦主機,該系統電壓是由該電腦主機所提供,當該電腦主機第一次電源啟動時,若該系統電壓高於該電壓門檻值時,該電壓檢測電路輸出該致能訊號至該開關器,該電腦主機允許對於該快閃記憶體裝置執行一開機程序;反之,若該系統電壓低於該電壓門檻值時,該電壓檢測電路輸出該禁能訊號至該開關器,該電腦主機無法對於該快閃記憶體裝置執行該開機程序。
- 如申請專利範圍第1項所述的快閃記憶體裝置,其中該電壓檢測電路包括: 一電壓比較器,比較該系統電壓及該電壓門檻值以決定輸出一高準位或一低準位的第一訊號;及 一或閘,包括一第一輸入端、一第二輸入端及一輸出端,該第一輸入端連接該電壓比較器,該第二輸入端連接該控制器,而該輸出端連接該開關器,其中該控制器輸出一高準位或一低準位的第二訊號至該或閘,該或閘根據該第一訊號及該第二訊號以決定輸出該致能訊號或該禁能訊號。
- 如申請專利範圍第7項所述的快閃記憶體裝置,其中該控制器包括一通用型輸入輸出埠,該控制器經由該通用型輸入輸出埠連接該或閘的該第二輸入端。
- 如申請專利範圍第7項所述的快閃記憶體裝置,其中該電壓比較器為一具有延遲功能的比較器,當該系統電壓從低於該電壓門檻值回復至高於該電壓門檻值時,該電壓比較器經過一段該延遲時間後以輸出該高準位的第一訊號至該或閘。
- 如申請專利範圍第1項所述的快閃記憶體裝置,其中該電源模組包括一升壓器、一降壓器及至少一儲能元件,該儲能元件連接在該升壓器及該降壓器間,該升壓器升壓該系統電壓以產生一第一高壓,該儲能元件利用該第一高壓充電,該降壓器降壓該第一高壓以產生該輸出電壓。
- 一種具備異常電源保護的快閃記憶體裝置,包括: 一控制器,建置有一韌體,該韌體設定有至少一項異常電壓保護的啟動條件; 複數個快閃記憶體; 一開關器,接收該系統電壓; 一電源模組,分別連接該控制器、該快閃記憶體及該開關器,用以產生一輸出電壓至該控制器及該快閃記憶體; 一電壓偵測器,接收該系統電壓且連接該控制器,該控制器經由該電壓偵測器偵測該系統電壓;及 一電壓檢測電路,連接該開關器,用以檢測該系統電壓,當該系統電壓高於一電壓門檻值或不符合於該異常電壓保護的啟動條件時,該控制器輸出一高準位的第二訊號至該電壓檢測電路,該電壓檢測電路輸出一致能訊號至該開關器以導通該開關器,該系統電壓經由該開關器供電至該電源模組,該電源模組透過該系統電壓以執行一充電的程序以及根據該系統電壓產生該輸出電壓;當該系統電壓低於該電壓門檻值且符合於該異常電壓保護的啟動條件時,該控制器輸出一低準位的第二訊號至該電壓檢測電路,該電壓檢測電路輸出一禁能訊號至該開關器以斷開該開關器,該系統電壓禁止供電至該電源模組,該電源模組經由執行一放電的程序以產生該輸出電壓。
- 如申請專利範圍第11項所述的快閃記憶體裝置,其中該控制器的該韌體所設定的該異常電壓保護的啟動條件為該系統電壓飄動至該電壓門檻值以下的次數在一單位時間內是超過一額定次數。
- 如申請專利範圍第11項所述的快閃記憶體裝置,其中該控制器的該韌體所設定的該異常電壓保護的啟動條件為該系統電壓低於該電壓門檻值的時間持續超過一單位時間。
- 如申請專利範圍第11項所述的快閃記憶體裝置,其中該控制器經由一通用型輸入輸出埠連接該電壓偵測器以偵測該系統電壓。
- 如申請專利範圍第11項所述的快閃記憶體裝置,其中當該系統電壓從低於該電壓門檻值回復至高於該電壓門檻值時,該電壓檢測電路在經過一段延遲時間後,重新輸出該致能訊號至該開關器以導通該開關器,該系統電壓經由該導通的開關器重新供電至該電源模組,該電壓檢測電路重新輸出該致能訊號前,該電源模組已放電完畢或該電源模組的一殘留電壓已達到一最低允許值。
- 如申請專利範圍第15項所述的快閃記憶體裝置,其中該電壓檢測電路具有一延遲電源重啟的功能,該延遲電源重啟的功能設定有該延遲時間。
- 如申請專利範圍第16項所述的快閃記憶體裝置,其中該延遲電源重啟的功能根據該電源模組的儲能電量設定該延遲時間。
- 如申請專利範圍第15項所述的快閃記憶體裝置,其中該快閃記憶體裝置連接一電腦主機,該系統電壓是由該電腦主機所提供,當該系統電壓從低於該電壓門檻值回復至高於該電壓門檻值且該電壓檢測電路已重新輸出該致能訊號時,該電腦主機發佈一系統重啟命令至該快閃記憶體裝置的該控制器以重啟該快閃記憶體裝置的一系統。
- 如申請專利範圍第11項所述的快閃記憶體裝置,其中該開關器斷開時,該控制器利用該電源模組的一放電能量執行一資料備份程序,以將至少一資料備份至該快閃記憶體中。
- 如申請專利範圍第11項所述的快閃記憶體裝置,其中該快閃記憶體裝置連接一電腦主機,該系統電壓是由該電腦主機所提供,當該電腦主機第一次電源啟動時,若該系統電壓高於該電壓門檻值時,該電壓檢測電路輸出該致能訊號至該開關器,該電腦主機允許對於該快閃記憶體裝置執行一開機程序;反之,若該系統電壓低於該電壓門檻值時,該電壓檢測電路輸出該禁能訊號至該開關器,該電腦主機無法對於該快閃記憶體裝置執行該開機程序。
- 如申請專利範圍第11項所述的快閃記憶體裝置,其中該電壓檢測電路包括: 一電壓比較器,比較該系統電壓及該電壓門檻值以決定輸出一高準位或一低準位的第一訊號;及 一或閘,包括一第一輸入端、一第二輸入端及一輸出端,該第一輸入端連接該電壓比較器,該第二輸入端連接該控制器,而該輸出端連接該開關器,其中該控制器輸出該高準位或該低準位的第二訊號至該或閘,該或閘根據該第一訊號及該第二訊號以決定輸出該致能訊號或該禁能訊號。
- 如申請專利範圍第21項所述的快閃記憶體裝置,其中該控制器包括一通用型輸入輸出埠,該控制器經由該通用型輸入輸出埠連接該或閘的該第二輸入端及該電壓偵測器。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106116840A TWI629687B (zh) | 2017-05-22 | 2017-05-22 | 具備異常電源保護的快閃記憶體裝置 |
US15/705,754 US10102916B1 (en) | 2017-05-22 | 2017-09-15 | Flash memory device having abnormal power protection |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106116840A TWI629687B (zh) | 2017-05-22 | 2017-05-22 | 具備異常電源保護的快閃記憶體裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI629687B TWI629687B (zh) | 2018-07-11 |
TW201901692A true TW201901692A (zh) | 2019-01-01 |
Family
ID=63640682
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106116840A TWI629687B (zh) | 2017-05-22 | 2017-05-22 | 具備異常電源保護的快閃記憶體裝置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10102916B1 (zh) |
TW (1) | TWI629687B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11495290B2 (en) | 2020-09-18 | 2022-11-08 | Kioxia Corporation | Memory system and power supply circuit with power loss protection capability |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA3098711C (en) * | 2018-03-23 | 2024-06-11 | Schlage Lock Company Llc | Power and communication arrangements for an access control system |
CN115497522B (zh) * | 2022-11-17 | 2023-03-14 | 合肥康芯威存储技术有限公司 | 一种存储装置及其数据保护方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW538570B (en) * | 2001-12-06 | 2003-06-21 | Prolific Technology Inc | Power protection apparatus |
US6947266B1 (en) * | 2002-02-21 | 2005-09-20 | Billingsley Richard J | Power protection device |
US20050243491A1 (en) * | 2004-04-28 | 2005-11-03 | James Tanis | Multi-function power monitor and circuit protector |
CN201075737Y (zh) * | 2007-07-20 | 2008-06-18 | 忆正存储技术(深圳)有限公司 | 一种掉电保护电路 |
US7599241B2 (en) * | 2007-08-06 | 2009-10-06 | Sandisk Corporation | Enhanced write abort mechanism for non-volatile memory |
JP4464454B1 (ja) * | 2008-11-27 | 2010-05-19 | Necエレクトロニクス株式会社 | 半導体装置及び半導体装置におけるベリファイ方法 |
TW201123207A (en) * | 2009-12-28 | 2011-07-01 | A Data Technology Co Ltd | Storage device with abnormal power protection and operation method thereof |
TWI459184B (zh) * | 2011-12-21 | 2014-11-01 | Chicony Electronics Co Ltd | 具有電池裝置電源保護及系統重置線路之電子裝置及其操作方法 |
-
2017
- 2017-05-22 TW TW106116840A patent/TWI629687B/zh active
- 2017-09-15 US US15/705,754 patent/US10102916B1/en active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11495290B2 (en) | 2020-09-18 | 2022-11-08 | Kioxia Corporation | Memory system and power supply circuit with power loss protection capability |
TWI793536B (zh) * | 2020-09-18 | 2023-02-21 | 日商鎧俠股份有限公司 | 記憶體系統及電源電路 |
Also Published As
Publication number | Publication date |
---|---|
TWI629687B (zh) | 2018-07-11 |
US10102916B1 (en) | 2018-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107403644B (zh) | 具备异常电源保护的闪存装置 | |
KR102401578B1 (ko) | 보조 전원 검사 방법 및 이를 적용한 전자 장치 | |
US9235245B2 (en) | Startup performance and power isolation | |
US6274949B1 (en) | Back-up power accessory for a computer | |
TWI602115B (zh) | 資料儲存裝置之資料儲存方法 | |
US11175713B2 (en) | Fault tolerance for power loss imminent circuitry failure | |
TWI629687B (zh) | 具備異常電源保護的快閃記憶體裝置 | |
US10445181B2 (en) | Lossless synchronization software reset | |
US9742220B2 (en) | Auxiliary power supply devices and electronic systems employing the same | |
KR20100029268A (ko) | 비휘발성 메모리를 위한 향상된 기록 중단 메커니즘 | |
US20180253131A1 (en) | Server node shutdown | |
WO2024078231A1 (zh) | 数据保护电路、方法、装置、电子设备及存储介质 | |
TW201321947A (zh) | 電腦系統的電源供應設備及其電源啟動順序控制方法 | |
CN115993882A (zh) | 磁盘阵列卡备电控制方法、装置、电子设备和存储介质 | |
JP2016012353A (ja) | サーバ用マイクロ停電補償モジュール | |
CN110781029A (zh) | 断电保护方法及系统 | |
CN114003173A (zh) | 一种存储设备的掉电保护系统及存储设备 | |
JP2015170332A (ja) | Nandフラッシュモジュール制御方法 | |
US20200105312A1 (en) | NVDIMM System with UPS power source | |
CN115098305B (zh) | 一种主板备电切换方法、装置、电子设备和存储介质 | |
US9842628B2 (en) | Capacitor enablement voltage level adjustment method and apparatus | |
US20130073792A1 (en) | Electronic apparatus using nand flash and memory management method thereof | |
KR101587951B1 (ko) | 메모리 백업 장치 및 방법 | |
CN216751184U (zh) | 存储设备及其电源管理单元 | |
CN107451073B (zh) | 数据储存方法及发生电源中断事件后的系统初始化的方法 |