TW201743562A - 動態時脈閘控頻率縮放之技術 - Google Patents
動態時脈閘控頻率縮放之技術 Download PDFInfo
- Publication number
- TW201743562A TW201743562A TW106113432A TW106113432A TW201743562A TW 201743562 A TW201743562 A TW 201743562A TW 106113432 A TW106113432 A TW 106113432A TW 106113432 A TW106113432 A TW 106113432A TW 201743562 A TW201743562 A TW 201743562A
- Authority
- TW
- Taiwan
- Prior art keywords
- clock signal
- clock
- frequency
- gate
- electronic device
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
- H03K19/0016—Arrangements for reducing power consumption by using a control or a clock signal, e.g. in order to apply power supply
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/08—Clock generators with changeable or programmable clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3237—Power saving characterised by the action undertaken by disabling clock generation or distribution
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
- Manipulation Of Pulses (AREA)
Abstract
本發明可提供一種電子設備,其包括:一時脈裝置,其用以提供一時脈信號;以及一時脈閘,其用以接收該時脈信號,該時脈閘用以選擇性地設置於一啟用狀態或一停用狀態下。該電子設備亦可包括:一控制器,其用以判定一頻率躍遷,且用以基於該經判定頻率躍遷而控制該時脈閘以在該啟用狀態或該停用狀態下。
Description
發明領域 實施例可係關於基於時脈信號之特定頻率而控制時脈閘。
發明背景 時脈閘控係用以減少空閒邏輯之功率消耗的技術。為了省電,時脈閘控可指僅在存在待執行之工作時才在邏輯區塊處啟動時脈。然而,時脈閘控可能引入額外時序限制。舉例而言,可能難以將時脈閘控包括至其中時序容限可能極緊之複雜邏輯中。
依據本發明之一實施例,係特地提出一種電子設備,其包含:一時脈裝置,其用以提供一時脈信號;一時脈閘,其用以接收該時脈信號,該時脈閘用以選擇性地設置於一啟用狀態或一停用狀態下;以及一控制器,其用以判定該時脈信號之一特定頻率,且用以基於該經判定特定頻率而控制該時脈閘以在該啟用狀態或該停用狀態下。
較佳實施例之詳細說明 在以下詳細描述中,類似標號及字符可用以在不同圖式中指定相同、對應及/或類似組件。此外,在以下詳細描述中,實例大小/模型/值/範圍可係給定的,儘管實施例不限於此。當闡述特定細節以便描述實例實施例時,對於熟習此項技術者顯而易見的係,可在無此等特定細節之情況下實踐實施例。
實施例可適用於電子系統、及電子設備及/或電子裝置。電子系統及/或電子裝置可係以下各者中之任何一者:行動終端機、行動裝置、行動計算平台、行動平台、伺服器、膝上型電腦、平板電腦、超行動個人電腦、行動網際網路裝置、智慧型電話、個人數位助理、顯示裝置、電視(TV)等。
實施例可係關於一種電子系統及/或電子裝置,其亦可被稱作一種平台。平台可包括硬體及軟體。處理器可係平台之組件。
圖1係根據實例配置之電子系統的方塊圖。亦可提供其他組配及配置。
更特定言之,圖1展示可包括系統單晶片(system-on-chip;SOC) 120、系統記憶體150及顯示器160之電子系統100。為了易於論述及描述,圖1中所示之組件僅僅係一實例。亦可提供其他組件。電子系統100亦可被稱作電子設備及/或電子裝置。
作為一個實例,系統單晶片120可包括處理器122、功率管理單元(power management unit;PMU) 124、記憶體控制器126、視訊控制器128及時脈裝置140。此等元件僅僅展示為一實例,且亦可提供其他組件。
時脈裝置140可提供時脈信號以供由SOC 120使用。時脈信號可用以在SOC 120處驅動邏輯。作為一個實例,邏輯可提供為功能區塊(或邏輯區塊),且功能區塊可由時脈信號驅動。在至少一個配置中,時脈裝置可包括相位鎖定迴路(phase-locked-loop;PLL)電路以提供時脈信號。可在單個頻率下提供時脈信號。然而,時脈信號之頻率可在時脈裝置處改變,或可由PMU 124之組件改變。
功率管理單元(PMU) 124可經耦接以自時脈裝置140接收時脈信號。在至少一個配置中,PMU 124可管理該時脈信號(或時脈信號)且將時脈信號提供至各別組件,諸如處理器122 (及/或處理器122之功能區塊)、記憶體控制器126及視訊控制器128。
處理器122可包括可基於所接收時脈信號而操作之邏輯。在至少一個實例中,(處理器122之)邏輯可包括至少一個功能區塊(或邏輯區塊)。在至少一個實例中,(處理器122之)邏輯可包括多個功能區塊。每一功能區塊可單獨地接收時脈信號並基於所接收時脈信號執行特定功能。
功能區塊可在不同頻率下操作。舉例而言,功能區塊(或邏輯區塊)可在第一模式(其在第一頻率下使用時脈信號)下操作,且可在第二模式(其在第二頻率下使用時脈信號)下操作。換言之,為了功能區塊在第一模式(或第一操作模式)下操作,必須在第一頻率下將時脈信號提供至該區塊,且為了該區塊在第二模式(或第二操作模式)下操作,必須在第二頻率下將時脈信號提供至該區塊。
記憶體控制器126可設置於SOC 120上且可與系統記憶體150通訊。系統記憶體150可在系統記憶體150內儲存資訊,及/或可將資訊自系統記憶體150提供至SOC 120。記憶體控制器126可自PMU 124接收信號及/或資訊。
視訊控制器128可設置於SOC 120上且可與顯示器160操作以顯示影像、物件等。顯示器160可在SOC 120外部。視訊控制器128可控制顯示器160。視訊控制器128可自PMU 124接收信號及/或資訊。
圖2係展示根據實例配置之時脈脈衝源及智慧財產(IP)的圖式。時脈脈衝源及IP可設置於電子裝置、電子設備或電子系統中。作為一個實例,時脈脈衝源及IP可設置有圖1之電子系統100。其他組配及配置亦可係可能的。
更特定言之,圖2展示時脈裝置140及智慧財產(IP) 200。IP 200可包括數個不同邏輯、電路等中之任一者。IP可指功能模組、處理器、視訊控制器、記憶體控制器、互連件等。
在至少一個實例中,IP 200可對應於SOC 120上之處理器122。IP 200可對應於電子系統及/或電子裝置/設備之其他組件。在至少一個配置中,IP 200可係處理器122及/或PMU 124之部分。IP可包括邏輯。邏輯可包括電路、韌體、功能區塊等以便執行所要任務或功能。
可以數個不同方式中之任一者設置及/或配置IP 200之組件/元件。因此,儘管圖2展示一個配置,但亦可提供其他配置及組件。
如圖2中所示,IP 200可包括時脈閘210及邏輯樹。作為一個實例,邏輯樹可包括邏輯區塊220、邏輯區塊230及邏輯區塊240。亦可提供其他數目個邏輯區塊。可提供邏輯區塊以執行數個不同功能、操作及/或應用中之任一者。每一邏輯區塊可包括用以執行邏輯區塊之特定功能的邏輯及/或電路。
作為一個實例,邏輯區塊220可經設計以藉由接收時脈信號來執行第一功能(或操作或應用),邏輯區塊230可經設計以藉由接收時脈信號來執行第二功能(或操作或應用),且邏輯區塊240可經設計以藉由接收時脈信號來執行第三功能(或操作或應用)。每一邏輯區塊可回應於接收到時脈信號而執行單獨功能或應用。
時脈裝置140可在特定頻率下提供時脈信號。時脈信號可自時脈裝置140提供至IP 200之時脈閘210。時脈信號之特定頻率可改變及/或被改變。
時脈閘210可設置於兩個不同狀態下,亦即:(1)啟用狀態及(2)停用狀態。啟用狀態亦可被稱作啟用模式或閉合模式。停用狀態亦可被稱作停用模式或斷開模式。
若時脈閘210設置於啟用狀態下,則時脈信號可通過時脈閘210至邏輯樹之各別邏輯區塊220、230、240中的每一者。換言之,可在時脈閘設置於啟用狀態下時將時脈信號提供至邏輯區塊。另一方面,若時脈閘210設置於停用狀態下,則時脈信號可不通過時脈閘210至邏輯樹之各別邏輯區塊220、230、240中的每一者。換言之,當時脈閘在停用狀態下時,可阻擋(或拒絕)時脈信號被提供至(或到達)邏輯樹之邏輯區塊。
在至少一個實例中,時脈閘210可包括可斷開或閉合以分別將時脈閘設置於啟用狀態或停用狀態下之開關。舉例而言,當(時脈閘210之)開關閉合時,則時脈閘被視為設置於啟用狀態(或閉合狀態)中。當時脈閘在啟用狀態下時,來自時脈裝置140之時脈信號可通過時脈閘210 (亦即,通過開關),且可被提供至邏輯樹之各別邏輯區塊220、230、240中的每一者。另一方面,當(時脈閘210之)開關斷開時,則時脈閘被視為設置於停用狀態(或斷開狀態)中。當時脈閘在停用狀態下時,來自時脈裝置140之時脈信號可不通過(或被拒絕通過)時脈閘210,且邏輯區塊可不接收任何時脈信號。因此,邏輯區塊220、230、240在時脈閘210在停用狀態下時可不操作。
實施例可實施動態時脈閘控頻率縮放(Dynamic Clock gating Frequency Scaling;DCFS)。實施例可僅在特定頻率下在IP (諸如處理器、晶片等)處實施時脈閘控。可提供特定頻率,此係因為某些特定頻率可能不滿足時脈閘控路徑上之時序,且因此可對於某些高頻率停用時脈閘控。在時間段增大之較低頻率下,可在時脈閘控時序路徑上提供更多時序容限,藉此在較低頻率下啟用時脈閘控。實施例可包括判定特定操作頻率及判定時脈閘是將在啟用狀態還是停用狀態下。舉例而言,控制器可判定頻率躍遷,頻率躍遷係時脈信號之頻率可改變的時間點。控制器可基於經判定頻率(及/或頻率躍遷)而控制時脈閘以在啟用狀態或停用狀態下。
在至少一個實例中,在IP之操作時間期間,韌體(或軟體)可基於時脈裝置之各別頻率而選擇性地啟用及/或停用時脈閘。此可控制是否可將時脈信號提供至邏輯區塊(或功能區塊)中之至少一者。因此,邏輯區塊可基於特定頻率而執行特定功能。對時脈閘之啟用及/或停用的選擇性提供可由控制器、韌體、邏輯及/或電路執行。啟用或停用之選擇性提供可基於特定頻率及/或頻率躍遷,諸如何時時脈信號頻率將改變。
在操作期間,可判定待在IP (或電子設備)處使用之頻寬。換言之,可監測或判定IP (或電子設備/系統)處待使用(或正使用)之頻寬的量。為了省電,可基於正使用之資料的量而使用不同頻率。作為一個實例,應用可被執行(或運行)且可消耗一定量之資料。應用可在多個不同頻率中之任一者下操作。因此,基於經判定頻寬及可能頻率,可對特定頻率(及因此頻率躍遷)進行判定。基於頻率(及/或頻率躍遷),可選擇性地啟用或停用IP處之時脈閘。時脈閘(及時脈信號)之啟用及/或停用可控制是否將時脈信號提供至各別邏輯區塊。換言之,邏輯區塊可基於對時脈閘之選擇性啟用或停用而接收時脈信號(或不接收時脈信號)。選擇性啟用或停用可基於特定頻率(及/或頻率躍遷)。
在至少一個實施例中,控制器可使用韌體(諸如p碼)來操作以便監測頻寬、判定(時脈信號之)頻率,及啟用/停用時脈閘以便將時脈信號提供(或不將時脈信號提供)至各別邏輯區塊。韌體(或p碼)可儲存於記憶體(諸如IP之記憶體)中。
在至少一個實施例中,控制器可監測正在IP (諸如處理器、晶片、SOC等)處使用之資料的量。舉例而言,控制器可在正使用(或將使用) IP之(邏輯區塊處的)特定應用時監測資料。控制器因此能夠判定正使用(或將使用)之頻寬的量。基於頻寬之經判定量,控制器可判定可使用之多個不同頻率中的至少一者。可在先前儲存多個不同頻率。作為一個實例,新的經判定頻率就IP (或電子設備/系統)之功率消耗而言可能更有效率。基於新頻率,控制器可控制時脈閘之啟用及/或停用。
更特定言之,控制器(藉由使用韌體及/或軟體)可判定特定操作頻率。特定操作頻率可基於來自時脈裝置之時脈信號的頻率(時脈裝置可在不同頻率下提供時脈信號)。因此可基於經判定新頻率而選擇性地啟用或停用時脈閘。
實施例可基於可用時序容限且藉由在韌體(及/或軟體)中添加支援以在適當頻率下選擇性地啟用/停用時脈閘控而在特定頻率下實施時脈閘控。此可跨越跨越不同頻率範圍操作之工作負荷產生最佳功率。
如上所陳述,可(諸如)在不同頻率下自時脈裝置提供不同時脈信號。不同時脈信號可源自一個/多個時脈裝置(諸如不同鎖相迴路)及/或在PMU 120中。
圖3係根據實例實施例之時脈脈衝源及智慧財產(IP)的圖式。時脈脈衝源及IP可設置於電子設備、電子裝置及/或電子系統中。其他組配及實施例亦可係可能的。圖3之圖式可包括圖2中所示之組件。為了易於論述,可不進一步描述類似或相同組件。
更特定言之,圖3展示時脈裝置140及IP 200。IP 200可(例如)係平台或SOC。圖3亦展示可基於韌體(諸如p碼)而操作之控制器300 (或控制裝置)。舉例而言,可在記憶體310中提供韌體(諸如p碼)。記憶體310亦可係用於提供記憶體頻寬之邏輯。控制器300可選擇性地控制時脈閘210之啟用或停用。在至少一個實施例中,可提供多個時脈閘,且每一閘可由控制器300或其他裝置(諸如處理器)單獨地選擇性控制。
時脈閘210可由在啟動期間經靜態地組配之暫存器設定控制。可進行此以控制硬體(hardware;HW)設定。暫存器可係正反器之一集合,以在啟動期間預設值。
控制器300可基於韌體(諸如p碼)而控制時脈閘210之狀態(啟用或停用)。控制器300可基於IP頻率及/或時脈信號之頻率而啟用/停用時脈閘控(以操作IP之組件)。作為一個實例,記憶體(或儲存器)可包括與IP頻率(或時脈信號頻率)及時脈閘控之啟用/停用相關的資訊。此資訊可在下文中被稱作表1中之資訊。查找表(下文所展示)可包括與IP頻率及時脈閘控啟用/停用相關的表1之此資訊。此資訊可經先前判定且儲存於電子設備、裝置或系統處。作為一個實例,查找表之資訊可預儲存成p碼。p碼可係由控制器(或其他裝置)執行之軟體(software;SW)程式碼。表1之資訊可儲存於記憶體310及/或SOC之其他記憶體中。
表1
表1之資訊(上文所展示)展示可基於IP頻率而控制時脈閘210,IP頻率係將用以操作IP之邏輯區塊的特定頻率。可基於正使用(或將使用)之經判定頻寬而判定頻率。如上文所論述,判定可由以下各者(亦即控制器300、韌體、p碼等)中之任一者執行。
實施例可提供時脈閘控制是否將時脈信號(在特定頻率下)提供至IP之邏輯(或邏輯區塊)。此判定可基於諸如表1中所示之先前所獲得資訊。表1之資訊可基於在特定IP之每一頻率下可用的時序容限。
如表1中所示,時脈閘210可選擇性地僅在特定頻率下設置於啟用狀態下。舉例而言,時脈閘210可在時脈信號之特定頻率將係1.35 GHz或1.1 GHz時選擇性地設置於啟用狀態(或閉合狀態)中。因此,當在1.35 GHz或1.1 GHz下提供時脈信號時,時脈信號可通過時脈閘210且被提供至邏輯區塊。
另一方面,時脈閘210可在時脈信號之特定頻率將係1.6 GHz或2.1 GHz時選擇性地設置於停用狀態(或斷開狀態)中。因此,當在1.6 GHz或2.1 GHz下提供時脈信號時,時脈信號可不通過時脈閘210,且各別邏輯區塊可不操作(此係因為邏輯區塊並不接收時脈信號)。
圖4係展示根據實例實施例之操作的流程圖。亦可使用其他操作、操作次序及實施例。為了易於論述,圖4相對於(諸如)圖3中所示之電子系統(其可係圖1之電子系統的組件)的一實施例展示操作。圖4未展示電子系統之所有操作。
圖4之流程圖可至少部分地由控制器、韌體、p碼等執行。此可基於運行時間IP頻率而動態地控制IP之時脈閘控。
更特定言之,圖4展示控制電子設備、裝置或系統之方法。可最初在操作402中為電子設備、裝置或系統通電。在操作404中,可(諸如自時脈裝置)提供時脈信號。初始時脈信號可(例如)係預設設定。
在操作406中,可在時脈閘(諸如時脈閘210)處選擇性地啟用時脈閘控(或保持在啟用狀態下)。此可允許時脈信號被提供至IP之邏輯區塊。可最初在電子系統之初始啟動處按預設啟用時脈閘控。
在操作408中,可(例如)藉由控制器監測(或判定)頻寬。控制器可在電子設備、裝置或系統正在時脈信號之頻率下操作時監測(或判定)正使用(或將使用)之資料的量。
基於監測,控制器(或韌體)可判定出於效率目的可使用新的頻率。在操作410中,控制器可(在判定將使用新的頻率時)判定頻率躍遷。舉例而言,在頻率躍遷點處,韌體(或p碼)可參考(諸如)表1中之資訊。此資訊可用以判定應啟用還是停用時脈閘控。
在操作412中,可進行關於應選擇性地將時脈閘設置於啟用狀態還是停用狀態下的判定。可基於控制器、韌體、p碼等而進行此判定。舉例而言,基於時脈信號之頻率,可對應啟用還是停用時脈閘進行判定。
操作414涉及停用時脈閘。此引起時脈信號不被提供至邏輯區塊。因此,邏輯區塊將不執行特定功能。舉例而言,若IP無法在新的經判定頻率下支援時脈閘控,則可在操作414中停用(「0」)時脈閘。操作可接著返回至操作420,可在操作420中重新啟動電子系統(或電子系統之部分)。操作416可涉及啟用時脈閘。此可引起時脈信號(在特定頻率下)被提供至邏輯區塊。因此,邏輯區塊(或功能區塊)將執行各別特定功能。舉例而言,若IP可在新的經判定頻率下支援時脈閘控,則可在操作416中啟用(「1」)時脈閘。操作可接著返回至操作408,可在操作408中監測頻寬。
圖5展示根據實例實施例之電子系統。亦可提供其他實施例及組配。提供電子系統以展示可如上文所論述而操作之系統的組件。
圖5展示包括處理器510、電源供應器520、顯示器525及記憶體530之系統500。舉例而言,處理器510可包括算術邏輯單元及內部快取記憶體。處理器510可藉由使用所接收指令(諸如經由非暫態電腦可讀媒體(或機器可讀媒體)所接收之指令)來執行操作。處理器510可對應於任何先前所描述之處理器。亦可提供控制器。
上文所描述之特徵可設置於圖5中所示之電氣系統500內。
系統500亦可包括圖形介面540、晶片組550、快取記憶體560、網路介面570及無線通訊單元580,無線通訊單元580可併入於網路介面570內。替代地或另外,無線通訊單元590可耦接至處理器510,且直接連接件可存在於記憶體530與處理器510之間。
處理器510可係CPU、微處理器或任何其他類型之處理或計算電路,且可包括於具有剩餘特徵之全部或任何組合之晶片晶粒上,或剩餘特徵中之一或多者可經由已知連接件及介面電氣耦接至微處理器晶粒。所展示連接件僅僅係例示性的,此係因為所描繪元件之間或當中的其他連接件可(例如)取決於晶片平台、功能性或應用要求而存在。
在至少一個實施例中,處理器510可設置於晶片(諸如如上文所論述之系統單晶片)上。處理器可包括及/或可耦接至諸如記憶體控制器及圖形裝置等之組件。
在至少一個實施例中,電腦可讀媒體(或機器可讀媒體)可儲存用於控制時脈閘之程式。程式可儲存於系統記憶體中,系統記憶體可(例如)在處理器(或控制器)內部或外部。程式可包括指令或程式碼。
由處理器(或由控制器)執行之指令或程式碼可自機器可讀媒體,或可經由提供對一或多個電子可存取媒體之存取的遠端連接(例如,經由天線及/或網路介面來經由網路)存取的外部儲存裝置等提供至記憶體。機器可讀媒體可包括以可由機器(例如,電腦)讀取之形式提供(亦即,儲存及/或傳輸)資訊的任何機構。舉例而言,機器可讀媒體可包括隨機存取記憶體(RAM)、唯讀記憶體(ROM)、磁性或光學儲存媒體、快閃記憶體裝置、傳播信號之電氣、光學、聲學或其他形式(例如,載波、紅外信號、數位信號)等。在替代性實施例中,可替代或結合指令或程式碼來使用硬連線電路,且因此實施例不限於硬體電路與軟體指令之任何特定組合。
程式可包括用以執行在上文先前所論述之實施例中所執行的操作或功能中之任一者的程式碼或指令。
上述實施例之特徵可提供於用以執行任務之碼段或指令中。碼段或任務可儲存於處理器或控制器可讀媒體(或機器可讀媒體)中,或由載波中之計算資料信號經由傳輸媒體或通訊鏈路傳輸。處理器或控制器可讀媒體、機器可讀媒體及/或電腦可讀媒體可包括可儲存或傳送資訊之任何媒體。
以下實例涉及其他實施例。
實例1係一種電子設備,其包含:一時脈裝置,其用以提供一時脈信號;一時脈閘,其用以接收該時脈信號,該時脈閘用以選擇性地設置於一啟用狀態或一停用狀態下;以及一控制器,其用以判定該時脈信號之一特定頻率,且用以基於該經判定特定頻率而控制該時脈閘以在該啟用狀態或該停用狀態下。
在實例2中,實例1之標的物可視情況包括:一第一邏輯區塊,其用以在該時脈閘在該啟用狀態下時接收該時脈信號。
在實例3中,實例1及實例2之標的物可視情況包括:一第二邏輯區塊,其用以在該時脈閘在該啟用狀態下時接收該時脈信號。
在實例4中,實例1及實例2之標的物可視情況包括:在該時脈閘在該停用狀態下時不在該第一邏輯區塊處接收該時脈信號。
在實例5中,實例1及實例2之標的物可視情況包括:該第一邏輯區塊用以回應於接收到該時脈信號而執行一特定功能。
在實例6中,實例1之標的物可視情況包括:該控制器用以基於一經判定新頻率而改變該時脈閘之該狀態。
在實例7中,實例1之標的物可視情況包括:一記憶體,其用以儲存關於基於多個不同頻率而啟用或停用該時脈閘之資訊。
在實例8中,實例1之標的物可視情況包括:該控制器用以判定頻寬之一量,並至少部分基於頻寬之該經判定量而判定該特定頻率。
在實例9中,實例1之標的物可視情況包括:該控制器用以判定一新頻率且用以基於該經判定新頻率而改變該時脈閘之該狀態。
實例10係一種電子設備,其包含:用於提供一時脈信號之計時構件;用於接收該時脈信號之閘控構件,且該閘控構件用以選擇性地設置於一啟用狀態或一停用狀態下;以及用於判定時脈頻率之一特定頻率的控制構件,且該控制構件用於基於該經判定特定頻率而控制該閘控構件以在該啟用狀態或該停用狀態下。
在實例11中,實例10之標的物可視情況包括:一第一邏輯區塊,其用於在該閘控構件在該啟用狀態下時接收該時脈信號。
在實例12中,實例10及實例11之標的物可視情況包括:一第二邏輯區塊,其用於在該閘控構件在該啟用狀態下時接收該時脈信號。
在實例13中,實例10及實例11之標的物可視情況包括:在該閘控構件在該停用狀態下時不在該第一邏輯區塊處接收該時脈信號。
在實例14中,實例10及實例11之標的物可視情況包括:該第一邏輯區塊用以回應於接收到該時脈信號而執行一特定功能。
在實例15中,實例10之標的物可視情況包括:該控制構件用於基於一經判定新頻率而控制該閘控構件之該狀態。
在實例16中,實例10之標的物可視情況包括:用於儲存關於基於多個不同頻率而啟用或停用該閘控構件之資訊的儲存構件。
在實例17中,實例10之標的物可視情況包括:該控制構件用於判定頻寬之一量,且用於至少部分基於頻寬之該經判定量而判定該特定頻率。
在實例18中,實例10之標的物可視情況包括:該控制構件用於判定一新頻率且用於基於該經判定新頻率而改變該時脈閘之該狀態。
實例19係一種控制一電子設備之方法,其包含:提供一時脈信號;判定該時脈信號之一特定頻率;基於該經判定特定頻率而控制一時脈閘以將其選擇性地設置於一該啟用狀態或一停用狀態下;在該時脈閘選擇性地設置於該啟用狀態下時將該時脈信號提供至一第一邏輯區塊;以及在該時脈閘選擇性地設置於該停用狀態下時拒絕該時脈信號到達該第一邏輯區塊。
在實例20中,實例19之標的物可視情況包括:在該時脈閘在該啟用狀態下時在該第一邏輯區塊處接收該時脈信號。
在實例21中,實例19及實例20之標的物可視情況包括:在該時脈閘在該啟用狀態下時在一第二邏輯區塊處接收該時脈信號。
在實例22中,實例19及實例20之標的物可視情況包括:在該時脈閘在該停用狀態下時不在該第一邏輯區塊處接收該時脈信號。
在實例23中,實例19及實例20之標的物可視情況包括:回應於該第一邏輯區塊接收到該時脈信號而執行一特定功能。
在實例24中,實例19之標的物可視情況包括:對該時脈閘之該控制係基於一經判定新頻率。
在實例25中,實例19之標的物可視情況包括:儲存關於基於多個不同頻率而啟用或停用該時脈閘之資訊。
在實例26中,實例19之標的物可視情況包括:判定頻寬之一量,及至少部分基於頻寬之該經判定量而判定該特定頻率。
在實例27中,實例19之標的物可視情況包括:判定一新頻率,及基於該經判定新頻率而改變該時脈閘之該狀態。
實例28係一種電子系統,其包含:一記憶體,其用以儲存與多個頻率相關之資訊;一時脈裝置,其用以提供一時脈信號;一時脈閘,其用以選擇性地設置於一啟用狀態或一停用狀態下;一控制器,其用以基於該所儲存資訊而判定一特定頻率,且該控制器用以基於該經判定特定頻率而控制該時脈閘以在該啟用狀態或該停用狀態下;以及一第一邏輯區塊,其用以在該時脈閘設置於該啟用狀態下時自該時脈閘接收該時脈信號,且該第一邏輯區塊用以基於該所接收時脈信號而執行一特定功能。
在實例29中,實例28之標的物可視情況包括:一第二邏輯區塊,其用以在該時脈閘在該啟用狀態下時接收該時脈信號。
在實例30中,實例28之標的物可視情況包括:在該時脈閘在該停用狀態下時不在該第一邏輯區塊處接收該時脈信號。
在實例31中,實例28之標的物可視情況包括:該記憶體用以儲存關於基於該所儲存多個頻率而啟用或停用該時脈閘之資訊。
在實例32中,實例28之標的物可視情況包括:該控制器用以判定頻寬之一量,且用以至少部分基於頻寬之該經判定量而判定該特定頻率。
在實例33中,實例28之標的物可視情況包括:該控制器用以判定一新頻率且用以基於該經判定新頻率而改變該時脈閘之該狀態。
實例34係一種電子設備,其包含:第一邏輯,其之至少一部分係硬體,其用以判定一特定頻率;以及第二邏輯,其之至少一部分係硬體,其用以基於該經判定特定頻率而控制一時脈閘以在一啟用狀態或一停用狀態下。
在實例35中,實例34之標的物可視情況包括:一第一邏輯區塊,其用以在該時脈閘在該啟用狀態下時接收時脈信號。
在實例36中,實例34及實例35之標的物可視情況包括:一第二邏輯區塊,其用以在該時脈閘在該啟用狀態下時接收該時脈信號。
在實例37中,實例34及實例35之標的物可視情況包括:在該時脈閘在該停用狀態下時不在該第一邏輯區塊處接收該時脈信號。
在實例38中,實例34及實例35之標的物可視情況包括:該第一邏輯區塊用以回應於接收到該時脈信號而執行一特定功能。
在實例39中,實例34之標的物可視情況包括:一記憶體,其用以儲存關於基於多個不同頻率而啟用或停用該時脈閘之資訊。
在實例40中,實例34之標的物可視情況包括:該第一邏輯用以判定頻寬之一量,且用以至少部分基於頻寬之該經判定量而判定該特定頻率。
在實例41中,實例34之標的物可視情況包括:該第一邏輯用以判定一新頻率,且用以基於該經判定新頻率而改變該時脈閘之該狀態。
實例42係一種非暫態機器可讀媒體,其包含在經執行時使得一控制器執行用以執行以下動作之一或多個操作的一或多個指令:判定一時脈信號之一特定頻率;以及基於該時脈信號之該經判定特定頻率而控制一時脈閘以在一啟用狀態或一停用狀態下。
在實例43中,實例42之標的物可視情況包括:一第一邏輯區塊,其用以在該時脈閘在該啟用狀態下時接收該時脈信號。
在實例44中,實例42及實例43之標的物可視情況包括:一第二邏輯區塊,其用以在該時脈閘在該啟用狀態下時接收該時脈信號。
在實例45中,實例42及實例43之標的物可視情況包括:在該時脈閘在該停用狀態下時不在該第一邏輯區塊處接收該時脈信號。
在實例46中,實例42及實例43之標的物可視情況包括:該第一邏輯區塊用以回應於接收到該時脈信號而執行一特定功能。
在實例47中,實例42之標的物可視情況包括:該一或多個操作包括判定頻寬之一量,以及至少部分基於頻寬之該經判定量而判定該特定頻率。
在實例48中,實例42之標的物可視情況包括:該一或多個操作包括判定一新頻率,以及基於該經判定新頻率而改變該時脈閘之該狀態。
本說明書中對「一個實施例」、「一實施例」、「實例實施例」等之任何參考意謂結合實施例描述之特定特徵、結構或特性包括於至少一個實施例中。此等片語在本說明書中各處之出現未必皆指同一實施例。此外,當結合任何實施例描述特定特徵、結構或特性時,認為結合實施例中之其他實施例實現此特徵、結構或特性係屬於熟習此項技術者之權限內。
儘管已參考實施例之數個例示性實施例描述實施例,但應理解,可由熟習此項技術者設計出將屬於本發明之原理之精神及範疇內的眾多其他修改及實施例。更特定而言,可能存在屬於本發明、圖式及隨附申請專利範圍之範疇內的主題組合配置之組成部分及/或配置的各種變化及修改。除組成部分及/或配置之變化及修改之外,替代性使用對於熟習此項技術者亦將係顯而易見的。
100‧‧‧電子系統
120‧‧‧系統單晶片(SOC)
122、510‧‧‧處理器
124‧‧‧功率管理單元(PMU)
126‧‧‧記憶體控制器
128‧‧‧視訊控制器
140‧‧‧時脈裝置
150‧‧‧系統記憶體
160、525‧‧‧顯示器
200‧‧‧智慧財產(IP)
210‧‧‧時脈閘
220、230、240‧‧‧邏輯區塊
300‧‧‧控制器
310、530‧‧‧記憶體
402、404、406、408、410、412、414、416、420‧‧‧操作
500‧‧‧電氣系統
520‧‧‧電源供應器
540‧‧‧圖形介面
550‧‧‧晶片組
560‧‧‧快取記憶體
570‧‧‧網路介面
580、590‧‧‧無線通訊單元
120‧‧‧系統單晶片(SOC)
122、510‧‧‧處理器
124‧‧‧功率管理單元(PMU)
126‧‧‧記憶體控制器
128‧‧‧視訊控制器
140‧‧‧時脈裝置
150‧‧‧系統記憶體
160、525‧‧‧顯示器
200‧‧‧智慧財產(IP)
210‧‧‧時脈閘
220、230、240‧‧‧邏輯區塊
300‧‧‧控制器
310、530‧‧‧記憶體
402、404、406、408、410、412、414、416、420‧‧‧操作
500‧‧‧電氣系統
520‧‧‧電源供應器
540‧‧‧圖形介面
550‧‧‧晶片組
560‧‧‧快取記憶體
570‧‧‧網路介面
580、590‧‧‧無線通訊單元
可參看以下圖式詳細地描述配置及實施例,在該等圖式中類似參考標號指類似元件且其中: 圖1係根據實例配置之電子系統的方塊圖; 圖2係展示根據實例實施例之時脈脈衝源及智慧財產(intellectual property;IP)的圖式; 圖3係根據實例實施例之時脈脈衝源及智慧財產(IP)的圖式; 圖4係展示根據實例實施例之操作的流程圖;且 圖5展示根據實例配置之電子系統。
140‧‧‧時脈裝置
200‧‧‧智慧財產(IP)
210‧‧‧時脈閘
220、230、240‧‧‧邏輯區塊
300‧‧‧控制器
310‧‧‧記憶體
Claims (20)
- 一種電子設備,其包含: 一時脈裝置,其用以提供一時脈信號; 一時脈閘,其用以接收該時脈信號,該時脈閘用以選擇性地設置於一啟用狀態或一停用狀態下;以及 一控制器,其用以判定該時脈信號之一特定頻率,且用以基於該經判定特定頻率而控制該時脈閘要在該啟用狀態或該停用狀態下。
- 如請求項1之電子設備,其進一步包含: 一第一邏輯區塊,其用以在該時脈閘在該啟用狀態下時接收該時脈信號。
- 如請求項2之電子設備,其中在該時脈閘在該停用狀態下時不在該第一邏輯區塊處接收該時脈信號。
- 如請求項2之電子設備,其中該第一邏輯區塊用以回應於接收到該時脈信號而執行一特定功能。
- 如請求項1之電子設備,其中該控制器用以基於一經判定新頻率而改變該時脈閘之該狀態。
- 如請求項1之電子設備,其進一步包含用以儲存關於基於多個不同頻率而啟用或停用該時脈閘之資訊的一記憶體。
- 如請求項1之電子設備,其中該控制器用以判定一頻寬的量,且用以至少部分基於經判定之該頻寬的量而判定該特定頻率。
- 一種電子設備,其包含: 第一邏輯,其之至少一部分係硬體,其用以判定一特定頻率;以及 第二邏輯,其之至少一部分係硬體,其用以基於該經判定特定頻率而控制一時脈閘要在一啟用狀態或一停用狀態下。
- 如請求項8之電子設備,其包含: 一第一邏輯區塊,其用以在該時脈閘於該啟用狀態下時接收時脈信號。
- 如請求項9之電子設備,其中在該時脈閘於該停用狀態下時不在該第一邏輯區塊處接收該時脈信號。
- 如請求項9之電子設備,其中該第一邏輯區塊用以回應於接收到該時脈信號而執行一特定功能。
- 如請求項8之電子設備,其包含用以儲存關於基於多個不同頻率而啟用或停用該時脈閘之資訊的一記憶體。
- 如請求項8之電子設備,其中該第一邏輯用以判定一頻寬的量,且用以至少部分基於經判定之該頻寬的量而判定該特定頻率。
- 如請求項8之電子設備,其中該第一邏輯用以判定一新頻率,且用以基於該經判定新頻率而改變該時脈閘之該狀態。
- 一種非暫態機器可讀媒體,其包含一或多個指令,該等一或多個指令經執行時致使一控制器去實行一或多個操作,以進行: 判定一時脈信號之一特定頻率;以及 基於該時脈信號之該經判定特定頻率而控制一時脈閘要在一啟用狀態或一停用狀態下。
- 如請求項15之機器可讀媒體,其中一第一邏輯區塊用以在該時脈閘於該啟用狀態下時接收該時脈信號。
- 如請求項16之機器可讀媒體,其中在該時脈閘於該停用狀態下時不在該第一邏輯區塊處接收該時脈信號。
- 如請求項16之機器可讀媒體,其中該第一邏輯區塊用以回應於接收到該時脈信號而執行一特定功能。
- 如請求項15之機器可讀媒體,其中該一或多個操作包括判定一頻寬的量,以及至少部分基於經判定之該頻寬的量而判定該特定頻率。
- 如請求項15之機器可讀媒體,其中該一或多個操作包括判定一新頻率,以及基於該經判定新頻率而改變該時脈閘之該狀態。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/165,501 | 2016-05-26 | ||
US15/165,501 US9698781B1 (en) | 2016-05-26 | 2016-05-26 | Dynamic clock gating frequency scaling |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201743562A true TW201743562A (zh) | 2017-12-16 |
TWI719195B TWI719195B (zh) | 2021-02-21 |
Family
ID=59152572
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106113432A TWI719195B (zh) | 2016-05-26 | 2017-04-21 | 動態時脈閘控頻率縮放之技術 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9698781B1 (zh) |
EP (1) | EP3465374A4 (zh) |
JP (1) | JP7069036B2 (zh) |
AU (1) | AU2017269685B2 (zh) |
TW (1) | TWI719195B (zh) |
WO (1) | WO2017204966A1 (zh) |
Family Cites Families (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11184554A (ja) * | 1997-12-24 | 1999-07-09 | Mitsubishi Electric Corp | クロック制御タイプ情報処理装置 |
JP4008583B2 (ja) * | 1998-07-22 | 2007-11-14 | 株式会社沖データ | 電子機器 |
US6665367B1 (en) * | 2001-12-27 | 2003-12-16 | Applied Micro Circuits Corporation | Embedded frequency counter with flexible configuration |
US7668948B2 (en) | 2002-12-31 | 2010-02-23 | Intel Corporation | Staggered time zones |
JP3974065B2 (ja) * | 2003-03-27 | 2007-09-12 | 株式会社東芝 | プロセッサ |
US20050010683A1 (en) | 2003-06-30 | 2005-01-13 | Prabhanjan Moleyar | Apparatus, system and method for performing table maintenance |
US20050289253A1 (en) | 2004-06-24 | 2005-12-29 | Edirisooriya Samantha J | Apparatus and method for a multi-function direct memory access core |
TWI262653B (en) * | 2004-10-29 | 2006-09-21 | Mediatek Inc | Method and apparatus for switching frequency of a system clock |
US8560863B2 (en) | 2006-06-27 | 2013-10-15 | Intel Corporation | Systems and techniques for datapath security in a system-on-a-chip device |
DE102008007004B4 (de) * | 2008-01-31 | 2010-09-23 | Advanced Micro Devices, Inc., Sunnyvale | Integrierte Schaltung mit einem Speicher mit mehreren Speicherzellen mit synchronem Aufbau, die mit Taktausblendeeinheiten verbunden sind, sowie Verfahren zum Entwerfen einer solchen Schaltung |
US8286014B2 (en) | 2008-03-25 | 2012-10-09 | Intel Corporation | Power management for a system on a chip (SoC) |
JP4962396B2 (ja) * | 2008-04-23 | 2012-06-27 | 日本電気株式会社 | パケット処理装置 |
TW201037484A (en) * | 2009-04-06 | 2010-10-16 | Ralink Technology Corp | Clock generating system and clock-dividing module |
US8446398B2 (en) | 2009-06-16 | 2013-05-21 | Intel Corporation | Power conservation for mobile device displays |
US8970267B2 (en) * | 2010-09-02 | 2015-03-03 | Texas Instruments Incorporated | Asynchronous clock dividers to reduce on-chip variations of clock timing |
EP2718780A4 (en) * | 2011-06-09 | 2015-02-25 | Nokia Corp | DEVICE FOR TROUBLE-FREE CLOCK WITH FAST CLOCK CHANGE AND METHOD THEREFOR |
US8671380B2 (en) * | 2011-07-18 | 2014-03-11 | Apple Inc. | Dynamic frequency control using coarse clock gating |
US8713240B2 (en) | 2011-09-29 | 2014-04-29 | Intel Corporation | Providing multiple decode options for a system-on-chip (SoC) fabric |
CN103999011B (zh) | 2011-12-22 | 2018-01-16 | 英特尔公司 | 用于时钟选通的机制 |
US8769332B2 (en) * | 2012-01-20 | 2014-07-01 | Apple Inc. | Regional clock gating and dithering |
US9136826B2 (en) * | 2012-09-07 | 2015-09-15 | Rambus Inc. | Integrated circuit comprising frequency change detection circuitry |
US9223365B2 (en) | 2013-03-16 | 2015-12-29 | Intel Corporation | Method and apparatus for controlled reset sequences without parallel fuses and PLL'S |
US9823719B2 (en) | 2013-05-31 | 2017-11-21 | Intel Corporation | Controlling power delivery to a processor via a bypass |
US9665153B2 (en) | 2014-03-21 | 2017-05-30 | Intel Corporation | Selecting a low power state based on cache flush latency determination |
CN103955256B (zh) * | 2014-04-24 | 2017-04-12 | 华为技术有限公司 | 时钟频率调制的方法和时钟频率调制装置 |
TWI542155B (zh) * | 2014-07-02 | 2016-07-11 | 瑞昱半導體股份有限公司 | 時脈產生器、通訊裝置與循序時脈閘控電路 |
-
2016
- 2016-05-26 US US15/165,501 patent/US9698781B1/en active Active
-
2017
- 2017-04-21 TW TW106113432A patent/TWI719195B/zh active
- 2017-04-24 WO PCT/US2017/029154 patent/WO2017204966A1/en unknown
- 2017-04-24 JP JP2018555180A patent/JP7069036B2/ja active Active
- 2017-04-24 AU AU2017269685A patent/AU2017269685B2/en active Active
- 2017-04-24 EP EP17803230.6A patent/EP3465374A4/en active Pending
Also Published As
Publication number | Publication date |
---|---|
AU2017269685A1 (en) | 2018-10-04 |
WO2017204966A1 (en) | 2017-11-30 |
JP2019517062A (ja) | 2019-06-20 |
EP3465374A1 (en) | 2019-04-10 |
EP3465374A4 (en) | 2019-12-11 |
AU2017269685B2 (en) | 2020-02-06 |
US9698781B1 (en) | 2017-07-04 |
TWI719195B (zh) | 2021-02-21 |
JP7069036B2 (ja) | 2022-05-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8468373B2 (en) | Modifying performance parameters in multiple circuits according to a performance state table upon receiving a request to change a performance state | |
US8452997B2 (en) | Method and system for suspending video processor and saving processor state in SDRAM utilizing a core processor | |
US8448003B1 (en) | Method and apparatus for activating sleep mode | |
US9582026B2 (en) | System-on-chip to support full handshake and mobile device having the same | |
US20160091957A1 (en) | Power management for memory accesses in a system-on-chip | |
CN104011618A (zh) | 通过存储器和输入/输出子系统的动态管理的用于高能效和节能的方法、装置和系统 | |
JP2022527749A (ja) | 低電力プロセッサ状態のための自律コアペリメータ | |
US9304571B2 (en) | Interrupt based power state management | |
KR20130030683A (ko) | 이종의 전력 제어와 동종의 전력 제어를 선택적으로 수행할 수 있는 시스템-온 칩과 이의 동작 방법 | |
WO2023101787A1 (en) | Thermally optimized power delivery | |
US10209734B2 (en) | Semiconductor device, semiconductor system, and method of operating the semiconductor device | |
US20210303058A1 (en) | Screen casting | |
TWI719195B (zh) | 動態時脈閘控頻率縮放之技術 | |
US9367080B2 (en) | Apparatus, system, and method for providing clock signal on demand | |
US11933843B2 (en) | Techniques to enable integrated circuit debug across low power states | |
CN105094295A (zh) | 一种信息处理方法及电子设备 | |
KR102278475B1 (ko) | 전자 장치 및 그 제어 방법 | |
US8307226B1 (en) | Method, apparatus, and system for reducing leakage power consumption | |
Johnson et al. | Optimising energy management of mobile computing devices | |
US9529405B2 (en) | Subsystem idle aggregation | |
US11630502B2 (en) | Hierarchical state save and restore for device with varying power states | |
US20230280809A1 (en) | Method and apparatus to control power supply rails during platform low power events for enhanced usb-c user experience | |
US20230084199A1 (en) | Always-on display signal generator | |
TWI772438B (zh) | 用於計算設備中的動態緩衝器大小設定的系統和方法 |