TW201445558A - 用於校準線時間之系統及方法 - Google Patents

用於校準線時間之系統及方法 Download PDF

Info

Publication number
TW201445558A
TW201445558A TW103109327A TW103109327A TW201445558A TW 201445558 A TW201445558 A TW 201445558A TW 103109327 A TW103109327 A TW 103109327A TW 103109327 A TW103109327 A TW 103109327A TW 201445558 A TW201445558 A TW 201445558A
Authority
TW
Taiwan
Prior art keywords
array
display
common
display elements
line
Prior art date
Application number
TW103109327A
Other languages
English (en)
Inventor
Hemang Jayant Shah
Mark Milenko Todorovich
Original Assignee
Qualcomm Mems Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Mems Technologies Inc filed Critical Qualcomm Mems Technologies Inc
Publication of TW201445558A publication Critical patent/TW201445558A/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/3466Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on interferometric effect
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0693Calibration of display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data

Abstract

本發明提供用於在顯示器之使用期限內針對待寫入之資料之改變而調整波形時序參數之系統、方法及裝置,包含編碼在電腦儲存媒體上之電腦程式。在一態樣中,時序參數資訊係運用陣列儲存且用以獲得用於該陣列之不同部分之可能最快線時序。亦可在該顯示器之該使用期限內更新該時序參數資訊,使得可在該顯示器之壽命內獲得用於不同部分之該可能最快線時序。

Description

用於校準線時間之系統及方法
本發明係關於機電系統及器件中之線時序參數之動態選擇。
機電系統(EMS)包含具有電元件及機械元件、致動器、傳感器、感測器、光學組件(諸如鏡及光學膜)及電子器件之器件。EMS器件或元件可以多種尺度製造,包含(但不限於)微米尺度及奈米尺度。例如,微機電系統(MEMS)器件可包含具有在約一微米至數百微米或更大之範圍內之大小之結構。奈米機電系統(NEMS)器件可包含具有小於一微米之大小(包含例如小於數百奈米之大小)之結構。可使用沈積、蝕刻、微影術及/或蝕除基板及/或經沈積材料層之部分或添加層之其他微機械加工方法產生機電元件以形成電器件及機電器件。
一種類型的EMS器件稱為干涉調變器(IMOD)。術語IMOD或干涉光調變器係指使用光學干涉原理選擇性地吸收及/或反射光之一器件。在一些實施方案中,一IMOD顯示元件可包含一對導電板,該對導電板之一者或兩者可為全部或部分透明及/或具反射性,且能夠在施加一適當電信號之後相對運動。例如,一板可包含沈積於一基板上方、沈積於一基板上或藉由一基板支撐之一固定層,且另一板可包含藉由一氣隙與該固定層分離之一反射膜。一板相對於另一板之位置可改變入射於該IMOD顯示元件上之光之光學干涉。基於IMOD之顯示器件具有廣泛的應用,且預期用於改良現有產品及產生新產品,尤其 係具有顯示能力之產品。
本發明之系統、方法及器件各具有若干發明態樣,該若干發明態樣之單單一者不單獨作為本文中揭示之所要屬性。
本發明中描述之標的之一發明態樣可實施於用於驅動包含連接至一顯示元件陣列之複數個共同線及複數個分段線之一顯示器之一裝置中。該裝置可包含一控制器,該控制器經組態以接收該顯示元件陣列之一或多個共同線之影像資料作為待寫入至該陣列之一影像資料圖框之部分,其中該控制器經組態以判定用於將該影像資料之至少一些寫入至沿該陣列之一或多個共同線之至少一第一者之顯示元件之一或多個波形時序參數。該裝置可進一步包含一記憶體,該記憶體儲存使不同線速度分類與該顯示元件陣列之不同部分相關之資訊。該判定至少部分基於:含有一或多個共同線之陣列之部分之經儲存速度分類;及以下之一或多者:待產生於沿如藉由該影像資料之該至少一些界定之一或多個共同線之至少該第一者之顯示元件中之寫入致動狀態,及將發生以將分段線置於可操作以將影像資料寫入至一或多個共同線之一系列狀態中之分段線轉變之至少一些之特性。該裝置進一步包含一共同驅動器及一分段驅動器,其等經組態以驅動該顯示元件陣列以運用該等經判定一或多個波形時序參數將該影像資料之至少一些寫入至沿該一或多個共同線之該至少第一者之顯示元件。
本發明中描述之標的之另一發明態樣可以驅動一顯示元件陣列之一方法實施,該方法包括:將該顯示元件陣列之不同部分之速度分類儲存於記憶體中;及至少部分基於該等速度分類而將電子信號寫入至該顯示元件陣列之不同部分。
本發明中描述之標的之另一發明態樣可實施於用於驅動包含連接至一顯示元件陣列之複數個共同線及複數個分段線之一顯示器之一 裝置中。該裝置包含:一記憶體,其儲存使不同線速度分類與該顯示元件陣列之不同部分相關之資訊;及用於至少部分基於該陣列之部分之速度分類而將電子信號寫入至該顯示元件陣列之不同部分之構件。
本發明中描述之標的之另一發明態樣可實施於其上儲存有指令之一非暫時性電腦可讀媒體中,該指令引起一處理電路執行驅動一顯示元件陣列之一方法。該方法包含:將一顯示元件陣列之不同部分之速度分類儲存於記憶體中;及至少部分基於該等速度分類而將電子信號寫入至該顯示元件陣列之不同部分。
在隨附圖式及下文描述中闡述本發明中描述之標的之一或多個實施方案之細節。儘管主要根據基於EMS及MEMS之顯示器描述本發明中提供之實例,然本文中提供之概念可應用於其他類型之顯示器,諸如液晶顯示器、有機發光二極體(「OLED」)顯示器及場發射顯示器。自描述、圖式及申請專利範圍將明白其他特徵、態樣及優點。注意,下列圖之相對尺寸可不按比例繪製。
12‧‧‧干涉調變器(IMOD)顯示元件/顯示元件
13‧‧‧光
14‧‧‧可移動反射層/層/可移動層
15‧‧‧光
16‧‧‧光學堆疊/層/光學堆疊部分
18‧‧‧柱/支撐柱
19‧‧‧間隙
20‧‧‧透明基板/基板
21‧‧‧處理器
22‧‧‧陣列驅動器
24‧‧‧列驅動器電路
26‧‧‧行驅動器電路
27‧‧‧網路介面
28‧‧‧圖框緩衝器
29‧‧‧驅動器控制器
30‧‧‧顯示陣列/顯示器
36‧‧‧機電系統(EMS)元件陣列/機電系統(EMS)陣列
40‧‧‧顯示器件
41‧‧‧外殼
43‧‧‧天線
45‧‧‧揚聲器
46‧‧‧麥克風
47‧‧‧收發器
48‧‧‧輸入器件
50‧‧‧電源供應器
52‧‧‧調節硬體
60‧‧‧線時間
60a‧‧‧第一線時間/線時間
60b‧‧‧第二線時間/線時間
60c‧‧‧第三線時間/線時間
60d‧‧‧第四線時間/線時間
60e‧‧‧第五線時間/線時間
62‧‧‧高分段電壓/分段電壓
64‧‧‧低分段電壓/分段電壓
70‧‧‧釋放電壓/清除脈衝/清除循環
72‧‧‧高保持電壓/保持電壓
74‧‧‧高定址電壓/寫入電壓
76‧‧‧低保持電壓
78‧‧‧低定址電壓
91‧‧‧機電系統(EMS)封裝
92‧‧‧背板
93‧‧‧凹槽
94a‧‧‧背板組件
94b‧‧‧背板組件
96‧‧‧導電通孔
97‧‧‧機械支座
98‧‧‧電接觸件
810‧‧‧上陣列
812‧‧‧下陣列
814‧‧‧分段驅動器
816‧‧‧分段驅動器
818‧‧‧共同驅動器電路
820‧‧‧處理器/控制器
822‧‧‧溫度感測器
824‧‧‧查找表/V/T查找表(LUT)
842‧‧‧開關
850‧‧‧積分器
864‧‧‧時序查找表(LUT)/查找表
1020‧‧‧前廊
1022‧‧‧後廊
1024‧‧‧寫入脈衝
1200‧‧‧方法
1201‧‧‧方塊
1203‧‧‧方塊
1205‧‧‧方塊
BP‧‧‧後廊
FP‧‧‧前廊
Vbias‧‧‧跨右側的顯示元件施加之電壓
V0‧‧‧跨左側的顯示元件施加之電壓
VCADD_H‧‧‧高定址電壓
VCADD_L‧‧‧低定址電壓
VCHOLD_H‧‧‧高保持電壓
VCHOLD_L‧‧‧低保持電壓
VCREL‧‧‧釋放電壓
VSH‧‧‧高分段電壓
VSL‧‧‧低分段電壓
WP‧‧‧寫入脈衝
圖1係描繪一干涉調變器(IMOD)顯示器件之一系列顯示元件或一顯示元件陣列中之兩個鄰近IMOD顯示元件之一等角視圖圖解。
圖2係圖解說明併有包含IMOD顯示元件之一3×3陣列之一基於IMOD之顯示器之一電子器件之一系統方塊圖。
圖3係圖解說明一IMOD顯示元件之可移動反射層位置對施加電壓之一圖表。
圖4係圖解說明在施加各種共同電壓及分段電壓時一IMOD顯示元件之各種狀態之一表。
圖5A係顯示一影像之IMOD顯示元件之一3×3陣列中之一顯示資料圖框之一圖解。
圖5B係可用以將資料寫入至圖5A中圖解說明之顯示元件之共同 信號及分段信號之一時序圖。
圖6A及圖6B係包含一機電系統(EMS)元件陣列及一背板之一EMS封裝之一部分之示意性分解部分透視圖。
圖7展示可用以寫入顯示資料之共同線及分段線驅動信號之一時序圖之一實例。
圖8係具有狀態感測及驅動方案電壓更新能力之一顯示陣列之一實施方案之一例示性示意圖。
圖9展示可用以寫入顯示資料之共同線及分段線驅動信號之一時序圖之一實例。
圖10係具有狀態感測及驅動方案電壓更新能力及適應性線時間表之一顯示陣列之一實施方案之一例示性示意圖。
圖11展示圖解說明驅動一顯示元件陣列之一方法之一流程圖之一實例。
圖12A及圖12B係圖解說明包含複數個IMOD顯示元件之一顯示器件之系統方塊圖。
在各個圖式中,相似參考數字及符號指示相似元件。
以下描述係關於用於描述本發明之發明態樣之目的之某些實施方案。然而,一般技術者將容易認知,本文中的教示可以許多不同方式應用。所描述之實施方案可在經組態以顯示無論係動態(諸如視訊)或靜態(諸如靜止影像)及無論係文字、圖形或圖像之一影像之任何器件、裝置或系統中實施。更特定言之,預期所描述之實施方案可包含於多種電子器件中或與多種電子器件相關聯,該等電子器件諸如(但不限於):行動電話、啟用多媒體網際網路之蜂巢式電話、行動電視接收器、無線器件、智慧型手機、Bluetooth®器件、個人資料助理(PDA)、無線電子郵件接收器、掌上型或可攜式電腦、小筆電、筆記 型電腦、智慧型筆電、平板電腦、印表機、影印機、掃描儀、傳真器件、全球定位系統(GPS)接收器/導航器、相機、數位媒體播放器(諸如MP3播放器)、攝錄影機、遊戲主控台、腕錶、時鐘、計算器、電視監視器、平板顯示器、電子閱讀器件(例如,電子閱讀器)、電腦監視器、汽車顯示器(包含里程表及速度計顯示器等)、駕駛艙控制器件及/或顯示器、攝影機景觀顯示器(諸如,一車輛中之一後視攝影機之顯示器)、電子相冊、電子廣告牌或標誌牌、投影儀、建築結構、微波爐、冰箱、立體聲系統、卡帶錄影機或播放器、DVD播放器、CD播放器、VCR、收音機、可攜式記憶體晶片、洗衣器、乾衣器、洗衣器/乾衣器、停車計時器、包裝(諸如,在包含微機電系統(MEMS)應用之機電系統(EMS)應用以及非MEMS應用中)、美學結構(諸如一件珠寶或衣服上之影像顯示器)及多種EMS器件。本文中的教示亦可用於非顯示器應用中,諸如(但不限於)電子切換器件、射頻濾波器、感測器、加速度計、陀螺儀、運動感測器件、磁力計、消費型電子器件之慣性組件、消費型電子器件產品之零件、變容二極體、液晶器件、電泳器件、驅動方案、製造程序及電子測試設備。因此,該等教示不旨在限於僅在圖式中描繪之實施方案,而是如一般技術者將容易明白般具有廣泛適用性。
當將資料寫入至一MEMS顯示器時,一寫入波形在一系列「線時間」期間循序施加至顯示陣列之共同線。此寫入波形具有若干參數,包含在線時間期間在各個時間之電壓振幅以及在線時間期間波形之各個分量之持續時間。此等分量之適當值可隨陣列而不同或在一單一陣列之部分內不同。此外,此等分量之適當值可隨時間改變且隨陣列所操作之環境溫度改變。因而,可使用之時序參數可在逐陣列基礎乃至逐線基礎上變化,且亦可取決於顯示器使用且可進一步隨顯示器之使用期限變化。為補償此,可針對陣列儲存額外線時序資訊且可在顯示 器之使用期限內進一步更新額外線時序資訊,以便在顯示器之壽命內使用陣列之不同部分之可能最快線時序。
可實施本發明中描述之標的之特定實施方案以實現以下潛在優點之一或多者。當與此項技術中已知之驅動器相比時,可變寫入波形線時間可經實施以減小寫入顯示資料所需之時間。此可增加顯示影像之圖框速率,且減小與較低圖框速率相關聯之假影。此外,可針對顯示器運用相同總體更新速率改良顯示元件之效能。對於一給定目標更新速率,基於待寫入至顯示器之特定影像資料及沿線之顯示元件之特定結構針對顯示器之不同線不同地分配線持續時間可係有用的。此可為顯示元件之適合操作提供更大裕度,且因此可改良顯示面板之良率而不降低圖框速率或犧牲影像品質。在一器件之壽命內更新時序參數亦可容許在顯示器之整個壽命內之一最佳功能顯示。在一些實施方案中,可在不使用過量記憶體或計算能力之情況下判定最佳時序參數。
可應用所描述之實施方案之一適合EMS或MEMS器件或裝置之一實例係一反射顯示器件。反射顯示器件可併有可實施以使用光學干涉原理選擇性地吸收及/或反射入射於其上之光之干涉調變器(IMOD)顯示元件。IMOD顯示元件可包含一部分光學吸收體、可相對於該吸收體移動之一反射體及界定於該吸收體與該反射體之間之一光學諧振腔。在一些實施方案中,該反射體可移動至兩個或兩個以上不同位置,此可改變光學諧振腔之大小且藉此影響IMOD之反射比。IMOD顯示元件之反射比光譜可產生相當寬的光譜帶,該等光譜帶可跨可見波長移位以產生不同色彩。可藉由改變光學諧振腔之厚度來調整光譜帶之位置。改變光學諧振腔之一方式係藉由改變反射體相對於吸收體之位置。
圖1係描繪一干涉調變器(IMOD)顯示器件之一系列顯示元件或顯示元件陣列中之兩個鄰近IMOD顯示元件之一等角視圖圖解。該 IMOD顯示器件包含一或多個干涉EMS(諸如MEMS)顯示元件。在此等器件中,干涉MEMS顯示元件可經組態而處於亮狀態或暗狀態中。在亮(「鬆弛」、「敞開」或「開啟」等)狀態中,顯示元件反射大部分入射可見光。相反,在暗(「致動」、「閉合」或「關閉」等)狀態中,顯示元件反射少量入射可見光。MEMS顯示元件可經組態以主要在特定光波長下反射,從而容許除黑色及白色外之一色彩顯示。在一些實施例中,藉由使用多個顯示元件,可達成不同原色強度及灰影(shades of gray)。
IMOD顯示器件可包含可配置成列及行之一IMOD顯示元件陣列。陣列中之各顯示元件可包含至少一對反射層及半反射層,諸如一可移動反射層(亦即,一可移動層,亦稱作為一機械層)及一固定部分反射層(亦即,一固定層),該對反射層及半反射層定位於彼此相距一可變且可控制距離處以形成一氣隙(亦稱作為一光學間隙、腔或光學諧振腔)。該可移動反射層可在至少兩個位置之間移動。例如,在一第一位置(亦即,一鬆弛位置)中,該可移動反射層可定位於距該固定部分反射層之一距離處。在一第二位置(亦即,一致動位置)中,該可移動反射層可定位成更接近於該部分反射層。自該兩個層反射之入射光可取決於該可移動反射層之位置及入射光之(若干)波長而相長及/或相消干涉,從而針對各顯示元件產生一總體反射或非反射狀態。在一些實施方案中,顯示元件在未致動時可處於一反射狀態中,反射可見光譜內之光,且在致動時可處於一暗狀態中,吸收及/或相消干涉可見範圍內之光。然而,在一些其他實施方案中,一IMOD顯示元件在未致動時可處於一暗狀態中,且在致動時處於一反射狀態中。在一些實施方案中,引入一施加電壓可驅動顯示元件以改變狀態。在一些其他實施方案中,一施加電荷可驅動顯示元件以改變狀態。
圖1中陣列之所描繪部分包含呈IMOD顯示元件12之形式之兩個 鄰近干涉MEMS顯示元件。在右側的顯示元件12(如圖解說明)中,可移動反射層14係圖解說明為處於接近、鄰近或觸碰光學堆疊16之一致動位置中。跨右側的顯示元件12施加之電壓Vbias足以移動可移動反射層14且亦將可移動反射層14維持在致動位置中。在左側的顯示元件12(如圖解說明)中,一可移動反射層14係圖解說明為處於距包含一部分反射層之一光學堆疊16之一距離(該距離可基於設計參數而預先判定)處之一鬆弛位置中。跨左側的顯示元件12施加之電壓V0不足以引起將可移動反射層14致動至諸如右側的顯示元件12之致動位置之一致動位置。
在圖1中,IMOD顯示元件12之反射性質整體用箭頭圖解說明,該等箭頭指示入射於IMOD顯示元件12上之光13及自左側的顯示元件12反射之光15。入射於顯示元件12上之光13之大部分可朝向光學堆疊16透射穿過透明基板20。入射於光學堆疊16上之光之一部分可透射穿過光學堆疊16之部分反射層且一部分將被反射回來穿過透明基板20。透射穿過光學堆疊16之光13之部分可自可移動反射層14朝向透明基板20反射回來(且穿過)透明基板20。自光學堆疊16之部分反射層反射之光與自可移動反射層14反射之光之間之干涉(相長及/或相消)將部分判定在器件之觀看或基板側上自顯示元件12反射之光15之(若干)波長之強度。在一些實施方案中,透明基板20可係玻璃基板(有時稱作為玻璃板或面板)。玻璃基板可係或包含(例如)硼矽酸鹽玻璃、鹼石灰玻璃、石英、Pyrex或其他適合玻璃材料。在一些實施方案中,玻璃基板可具有0.3毫米、0.5毫米或0.7毫米之一厚度,然而在一些實施方案中,玻璃基板可係更厚(諸如數十毫米)或更薄(諸如小於0.3毫米)。在一些實施方案中,可使用非玻璃基板,諸如聚碳酸酯、丙烯酸、聚對苯二甲酸乙二酯(PET)或聚醚醚酮(PEEK)基板。在此一實施方案中,非玻璃基板將可能具有小於0.7毫米之一厚度,然而基板可取決於設 計考量而更厚。在一些實施方案中,可使用一非透明基板,諸如金屬箔或基於不銹鋼之基板。例如,一基於反轉IMOD之顯示器(其包含一固定反射層及一部分透射及部分反射可移動層)可經組態以自一基板之相對側觀看為圖1之顯示元件12且可藉由一非透明基板支撐。
光學堆疊16可包含一單一層或若干層。該(若干)層可包含一電極層、一部分反射及部分透射層及一透明介電層之一或多者。在一些實施方案中,光學堆疊16係導電、部分透明及具部分反射性,且可(例如)藉由將上述層之一或多者沈積於一透明基板20上而製造。電極層可由多種材料(諸如各種金屬,例如銦錫氧化物(ITO))形成。部分反射層可由多種部分反射材料(諸如各種金屬(例如,鉻及/或鉬)、半導體及介電質)形成。部分反射層可由一或多個材料層形成,且該等層之各者可由一單一材料或一材料組合形成。在一些實施方案中,光學堆疊16之某些部分可包含一單一半透明金屬或半導體厚度,其用作一部分光學吸收體及電導體兩者,而(例如,光學堆疊16或顯示元件之其他結構之)不同、更多導電層或部分可用以在IMOD顯示元件之間載送信號。光學堆疊16亦可包含覆蓋一或多個導電層或一導電/部分吸收層之一或多個絕緣或介電層。
在一些實施方案中,如下文進一步描述,光學堆疊16之(若干)層之至少一些可經圖案化為平行條狀物,且可形成一顯示器件中之列電極。如一般技術者將瞭解,本文中使用術語「圖案化」以指代遮罩以及蝕刻程序。在一些實施方案中,諸如鋁(Al)之一高度導電及反射材料可用於可移動反射層14,且此等條狀物可形成一顯示器件中之行電極。可移動反射層14可形成為一沈積金屬層或若干沈積金屬層之一系列平行條狀物(正交於光學堆疊16之列電極)以形成沈積於支撐件(諸如所圖解說明之柱18)之頂部上之行及定位於柱18之間之一介入犧牲材料。當蝕除犧牲材料時,可在可移動反射層14與光學堆疊16之間形成 一界定間隙19或光學腔。在一些實施方案中,柱18之間之間距可係大約1μm至1000μm,而間隙19可大約小於10,000埃(Å)。
在一些實施方案中,各IMOD顯示元件(無論處於致動狀態中或鬆弛狀態中)可視為藉由固定反射層及移動反射層形成之一電容器。如藉由圖1中左側的顯示元件12所圖解說明,當未施加電壓時,可移動反射層14保持於一機械鬆弛狀態中,可移動反射層14與光學堆疊16之間具有間隙19。然而,當將一電位差(亦即,一電壓)施加至一選定列及行之至少一者時,形成於對應顯示元件處之列電極及行電極之交叉處之電容器開始充電,且靜電力將電極牽拉在一起。若該施加電壓超過一臨限值,則可移動反射層14可變形且移動接近光學堆疊16或抵著光學堆疊16而移動。如藉由圖1中右側的致動顯示元件12所圖解說明,光學堆疊16內之一介電層(未展示)可防止短路且控制層14與層16之間之分離距離。無關於所施加的電位差之極性,行為可均相同。儘管在一些例項中可將一陣列中之一系列顯示元件稱作為「列」或「行」,然一般技術者將容易瞭解,將一方向稱作為「列」且將另一方向稱作為「行」係任意的。換言之,在一些定向上,列可視為行,且行可視為列。在一些實施方案中,可將列稱作為「共同」線且可將行稱作為「分段」線,或反之亦然。此外,顯示元件可均勻地配置成正交列及行(一「陣列」)或配置成(例如)相對於彼此具有特定位置偏移之非線性組態(一「馬賽克」)。術語「陣列」及「馬賽克」可指代任一組態。因此,儘管顯示器係稱作為包含一「陣列」或「馬賽克」,然在任何例項中,元件本身無需配置成彼此正交或佈置成一均勻分佈,而是可包含具有不對稱形狀及不均勻分佈元件之配置。
圖2係圖解說明併有包含IMOD顯示元件之一3×3陣列之一基於IMOD之顯示器之一電子器件之一系統方塊圖。該電子器件包含可經組態以執行一或多個軟體模組之一處理器21。除執行一作業系統外, 該處理器21可經組態以執行一或多個軟體應用程式,包含一網頁瀏覽器、一電話應用程式、一電子郵件程式或任何其他軟體應用程式。
該處理器21可經組態以與一陣列驅動器22通信。該陣列驅動器22可包含提供信號至(例如)一顯示陣列或面板30之一列驅動器電路24及一行驅動器電路26。圖1中圖解說明之IMOD顯示器件之截面係藉由圖2中之線1-1加以展示。儘管圖2為清楚起見而圖解說明IMOD顯示元件之一3x3陣列,然顯示陣列30可含有極多個IMOD顯示元件,且列中之IMOD顯示元件之數目可不同於行中之IMOD顯示元件之數目,且反之亦然。
圖3係圖解說明一IMOD顯示元件之可移動反射層位置對施加電壓之一圖表。對於IMOD,列/行(亦即,共同/分段)寫入程序可利用如圖3中圖解說明之顯示元件之一滯後性質。在一例示性實施方案中,一IMOD顯示元件可使用約10伏特電位差以引起可移動反射層或鏡自鬆弛狀態改變至致動狀態。當電壓自該值減小時,可移動反射層維持其狀態,此係因為電壓下降回至(在此實例中)10伏特以下,然而,該可移動反射層直至電壓下降至2伏特以下才完全鬆弛。因此,在圖3之實例中,存在大約3伏特至7伏特之一電壓範圍,在該範圍中存在其中元件穩定於鬆弛狀態或致動狀態中之一施加電壓窗。本文中,將該窗稱作為「滯後窗」或「穩定性窗」。對於具有圖3之滯後特性之一顯示陣列30,列/行寫入程序可經設計以一次定址一或多列。因此,在此實例中,在定址一給定列期間,所定址列中待致動之顯示元件可曝露於約10伏特之一電壓差,且待鬆弛之顯示元件可曝露於接近零伏特之一電壓差。在定址之後,顯示元件可曝露於一穩定狀態或大約5伏特(在此實例中)之偏壓電壓差,使得該等顯示元件保持於先前選通或寫入狀態中。在此實例中,在經定址之後,各顯示元件經歷約3伏特至7伏特之「穩定性窗」內之一電位差。此滯後性質特徵使IMOD顯示元 件設計能夠在相同施加電壓條件下保持穩定在一致動或鬆弛預先存在狀態中。由於各IMOD顯示元件(無論處於致動狀態中或鬆弛狀態中)可用作藉由固定反射層及移動反射層形成之一電容器,故此穩定狀態可保持在滯後窗內之一穩定電壓而實質上不消耗或損耗電力。此外,若施加電壓電位保持實質上固定,則基本上少量或無電流流動至顯示元件中。
在一些實施方案中,可根據一給定列中之顯示元件之狀態之所要改變(若存在),藉由沿行電極集合以「分段」電壓之形式施加資料信號來產生一影像圖框。可輪流定址陣列之各列,使得一次一列寫入圖框。為將所要資料寫入至一第一列中之顯示元件,可將對應於該第一列中之顯示元件之所要狀態之分段電壓施加於行電極上,且可將呈一特定「共同」電壓或信號形式之一第一列脈衝施加至第一列電極。接著,可改變分段電壓集合以對應於第二列中之顯示元件之狀態之所要改變(若存在),且可將一第二共同電壓施加至第二列電極。在一些實施方案中,第一列中之顯示元件未受沿行電極施加之分段電壓之改變影響,且保持於其等在第一共同電壓列脈衝期間所設定之狀態中。可針對整個系列之列或(替代性地)行以一循序方式重複此程序以產生影像圖框。可運用新影像資料藉由以每秒某一所要數目個圖框持續重複此程序來刷新及/或更新該等圖框。
跨各顯示元件施加之分段及共同信號之組合(即,跨各顯示元件或像素之電位差)判定各顯示元件之所得狀態。圖4係圖解說明在施加各種共同電壓及分段電壓時一IMOD顯示元件之各種狀態之一表。如一般技術者將容易瞭解,「分段」電壓可施加至行電極或列電極,且「共同」電壓可施加至行電極或列電極之另一者。
如圖4中所圖解說明,當沿一共同線施加一釋放電壓VCREL時,無關於沿分段線施加之電壓(亦即,高分段電壓VSH及低分段電壓 VSL),沿該共同線之全部IMOD顯示元件皆將被置於一鬆弛狀態中,或者稱作為一釋放狀態或未致動狀態。特定言之,當沿一共同線施加釋放電壓VCREL時,跨調變器顯示元件或像素之電位電壓(或者稱作為一顯示元件或像素電壓)在沿該顯示元件之對應分段線施加高分段電壓VSH及低分段電壓VSL時可處於鬆弛窗(參見圖3,亦稱作為一釋放窗)內。
當在一共同線上施加一保持電壓(諸如一高保持電壓VCHOLD_H或一低保持電壓VCHOLD_L)時,沿該共同線之IMOD顯示元件之狀態將保持恆定。例如,一鬆弛IMOD顯示元件將保持於一鬆弛位置中,且一致動IMOD顯示元件將保持於一致動位置中。保持電壓可經選擇使得在沿對應分段線施加高分段電壓VSH及低分段電壓VSL時,顯示元件電壓將保持於一穩定性窗內。因此,在此實例中,分段電壓擺動係高分段電壓VSH與低分段電壓VSL之間之差,且小於正穩定性窗或負穩定性窗之寬度。
當在一共同線上施加一定址或致動電壓(諸如一高定址電壓VCADD_H或一低定址電壓VCADD_L)時,可藉由沿各自分段線施加分段電壓而將資料選擇性地寫入至沿該共同線之調變器。分段電壓可經選擇使得致動取決於所施加之分段電壓。當沿一共同線施加一定址電壓時,施加一分段電壓將導致一穩定性窗內之一顯示元件電壓,從而引起顯示元件保持未致動。相比之下,施加另一分段電壓將導致超出穩定性窗之一顯示元件電壓,從而導致顯示元件之致動。引起致動之特定分段電壓可取決於所使用的定址電壓而變化。在一些實施方案中,當沿共同線施加高定址電壓VCADD_H時,施加高分段電壓VSH可引起一調變器保持於其當前位置中,而施加低分段電壓VSL可引起該調變器之致動。作為一推論,當施加一低定址電壓VCADD_L時,分段電壓之影響可相反,其中高分段電壓VSH引起該調變器之致動,且低分段 電壓VSL對該調變器之狀態實質上不具有影響(亦即,保持穩定)。
在一些實施方案中,可使用跨調變器產生相同極性電位差之保持電壓、定址電壓及分段電壓。在一些其他實施方案中,可使用不時地使調變器之電位差之極性交替之信號。跨調變器之極性之交替(即,寫入程序之極性之交替)可減小或抑制在重複一單一極性之寫入操作之後可發生之電荷累積。
圖5A係顯示一影像之IMOD顯示元件之一3×3陣列中之一顯示資料圖框之一圖解。圖5B係可用以將資料寫入至圖5A中圖解說明之顯示元件之共同信號及分段信號之一時序圖。圖5A中之致動IMOD顯示元件(藉由暗格紋圖案展示)係處於一暗狀態中(亦即,其中反射光之大部分係在可見光譜之外)以導致對(例如)一觀看者之一暗外觀。未致動IMOD顯示元件之各者反射對應於其等干涉腔間隙高度之一色彩。在寫入圖5A中圖解說明之圖框之前,顯示元件可處於任何狀態中,但圖5B之時序圖中圖解說明之寫入程序假設各調變器已在第一線時間60a之前釋放且駐留在一未致動狀態中。
在第一線時間60a期間:將一釋放電壓70施加於共同線1上;施加於共同線2上之電壓以一高保持電壓72開始且移動至一釋放電壓70;及沿共同線3施加一低保持電壓76。因此,在第一線時間60a之持續時間之內,沿共同線1之調變器(共同1,分段1)、(共同1,分段2)及(共同1,分段3)保持於一鬆弛或未致動狀態中,沿共同線2之調變器(共同2,分段1)、(共同2,分段2)及(共同2,分段3)將移動至一鬆弛狀態,且沿共同線3之調變器(共同3,分段1)、(共同3,分段2)及(共同3,分段3)將保持於其等先前狀態中。在一些實施方案中,沿分段線1、2及3施加之分段電壓將對IMOD顯示元件之狀態不具有影響,此係因為在線時間60a期間,共同線1、2或3未被曝露於引起致動之電壓位準(亦即,VCREL-鬆弛及VCHOLD_L-穩定)。
在第二線時間60b期間,共同線1上之電壓移動至一高保持電壓72,且沿共同線1之全部調變器無關於所施加之分段電壓而保持於一鬆弛狀態中,此係因為在共同線1上未施加定址或致動電壓。歸因於釋放電壓70之施加,沿共同線2之調變器保持於一鬆弛狀態中,且沿共同線3之調變器(共同3,分段1)、(共同3,分段2)及(共同3,分段3)將在沿共同線3之電壓移動至一釋放電壓70時鬆弛。
在第三線時間60c期間,藉由在共同線1上施加一高定址電壓74而定址共同線1。因為在施加此定址電壓期間沿分段線1及2施加一低分段電壓64,所以跨調變器(共同1,分段1)及(共同1,分段2)之顯示元件電壓大於調變器之正穩定性窗之高端(亦即,電壓差超過一特性臨限值),且致動調變器(共同1,分段1)及(共同1,分段2)。相反,因為沿分段線3施加一高分段電壓62,所以跨調變器(共同1,分段3)之顯示元件電壓小於跨調變器(共同1,分段1)及(共同1,分段2)之電壓且保持於調變器之正穩定性窗內;因此,調變器(共同1,分段3)保持鬆弛。又在線時間60c期間,沿共同線2之電壓降低至一低保持電壓76,且沿共同線3之電壓保持於一釋放電壓70,從而使沿共同線2及3之調變器保持於一鬆弛位置中。
在第四線時間60d期間,共同線1上之電壓返回至一高保持電壓72,使沿共同線1之調變器保持於其等各自定址狀態中。共同線2上之電壓降低至一低定址電壓78。因為沿分段線2施加一高分段電壓62,所以跨調變器(共同2,分段2)之顯示元件電壓係低於調變器之負穩定性窗之低端,從而引起調變器(共同2,分段2)致動。相反,因為沿分段線1及3施加一低分段電壓64,所以調變器(共同2,分段1)及(共同2,分段3)保持於一鬆弛位置中。共同線3上之電壓增加至一高保持電壓72,使沿共同線3之調變器保持於一鬆弛狀態中。接著,共同線2上之電壓轉變回至低保持電壓76。
最終,在第五線時間60e期間,共同線1上之電壓保持於高保持電壓72,且共同線2上之電壓保持於低保持電壓76,使沿共同線1及2之調變器保持於其等各自定址狀態中。共同線3上之電壓增加至一高定址電壓74以定址沿共同線3之調變器。由於在分段線2及3上施加一低分段電壓64,所以調變器(共同3,分段2)及(共同3,分段3)致動,而沿分段線1施加之高分段電壓62引起調變器(共同3,分段1)保持於一鬆弛位置中。因此,在第五線時間60e結束時,3x3顯示元件陣列係處於圖5A中所展示之狀態中,且只要沿共同線施加保持電壓便將保持於該狀態中,無關於當定址沿其他共同線(未展示)之調變器時可發生之分段電壓之變動。
在圖5B之時序圖中,一給定寫入程序(亦即,線時間60a至60e)可包含使用高保持電壓及高定址電壓或低保持電壓及低定址電壓。一旦已針對一給定共同線完成該寫入程序(且將共同電壓設定至具有與致動電壓相同之極性之保持電壓),顯示元件電壓便保持於一給定穩定性窗內,且不通過鬆弛窗直至在該共同線上施加一釋放電壓。此外,由於各調變器係在定址調變器之前作為寫入程序之部分而釋放,所以一調變器之致動時間(而非釋放時間)可判定線時間。明確言之,在其中一調變器之釋放時間大於致動時間之實施方案中,如圖5A中所描繪,可施加釋放電壓達長於一單一線時間。在一些其他實施方案中,沿共同線或分段線施加之電壓可變化以考慮不同調變器(諸如不同色彩之調變器)之致動電壓及釋放電壓之變動。
圖6A及圖6B係包含一EMS元件陣列36及一背板92之一EMS封裝91之一部分之示意性分解部分透視圖。圖6A展示為切除背板92之兩個角隅以更佳圖解說明背板92之某些部分,而圖6B展示為未切除角隅。EMS陣列36可包含一基板20、支撐柱18及一可移動層14。在一些實施方案中,EMS陣列36可包含在一透明基板上具有一或多個光學堆 疊部分16之一IMOD顯示元件陣列,且可移動層14可實施為一可移動反射層。
背板92本質上可係平面或可具有至少一波狀表面(contoured surface)(例如,背板92可形成有凹槽及/或突出部)。背板92可由任何適合材料(無論透明或不透明、導電或絕緣)製成。用於背板92之材料包含(但不限於)玻璃、塑膠、陶瓷、聚合物、層板、金屬、金屬箔、柯華合金、電鍍柯華合金。
如圖6A及圖6B中所展示,背板92可包含一或多個背板組件94a及94b,其等可部分或完全嵌入於背板90中。如圖6A中可見,背板組件94a嵌入於背板92中。如圖6A及圖6B中可見,背板組件94b佈置於形成在背板92之一表面中之一凹槽93中。在一些實施方案中,背板組件94a及/或94b可自背板92之一表面突出。儘管背板組件94b佈置於背板92面向基板20之側上,然在其他實施方案中,背板組件可佈置於背板92之相對側上。
背板組件94a及/或94b可包含一或多個主動或被動電組件,諸如電晶體、電容器、電感器、電阻器、二極體、開關及/或積體電路(IC)(諸如一封裝、標準或離散IC)。可用於各個實施方案中之背板組件之其他實例包含天線、電池及感測器(諸如電、觸碰、光學或化學感測器)或薄膜沈積器件。
在一些實施方案中,背板組件94a及/或94b可與EMS陣列36之部分電連通。導電結構(諸如跡線、凸塊、柱或通孔)可形成於背板92或基板20之一者或兩者上且可彼此接觸或接觸其他導電組件以形成EMS陣列36與背板組件94a及/或94b之間之電連接。例如,圖6B包含在背板92上之一或多個導電通孔96,該一或多個導電通孔96可與在EMS陣列36內自可移動層14向上延伸之電接觸件98對準。在一些實施方案中,背板92亦可包含使背板組件94a及/或94b與EMS陣列36之其他組 件電絕緣之一或多個絕緣層。在其中背板92由透氣材料形成之一些實施方案中,背板92之一內部表面可塗佈有氣相障壁(vapor barrier)(未展示)。
背板組件94a及94b可包含用以吸收可進入EMS封裝91之任何水分之一或多種乾燥劑。在一些實施方案中,可獨立於任何其他背板組件(例如,用黏著劑安裝至背板92(或安裝於形成於該背板92中之一凹槽中)之一薄片)而提供乾燥劑(或其他水分吸收材料,諸如吸氣劑)。或者,可將乾燥劑整合至背板92中。在一些其他實施方案中,可(例如)藉由噴塗、網版印刷或任何其他適合方法將乾燥器直接或間接施覆於其他背板組件上方。
在一些實施方案中,EMS陣列36及/或背板92可包含機械支座97以維持背板組件與顯示元件之間之一距離且藉此防止該等組件之間之機械干涉。在圖6A及圖6B中圖解說明之實施方案中,機械支座97係形成為自背板92突出而與EMS陣列36之支撐柱18對準之柱。替代地或額外地,機械支座(諸如軌或柱)可沿EMS封裝91之邊緣提供。
儘管圖6A及圖6B中未圖解說明,然可提供部分或完全包圍EMS陣列36之一密封件。該密封件連同背板92及基板20一起可形成圍封EMS陣列36之一保護腔。該密封件可係一半密閉式密封件,諸如一習知基於環氧樹脂之黏著劑。在一些其他實施方案中,該密封件可係一密閉式密封件,諸如薄膜金屬焊接或玻璃粉。在一些其他實施方案中,該密封件可包含聚異丁烯(PIB)、聚胺基甲酸酯、液態旋塗式玻璃、焊料、聚合物、塑膠或其他材料。在一些實施方案中,一強化密封劑可用以形成機械支座。
在替代實施方案中,一密封環可包含背板92或基板20之任一者或兩者之一延伸部。例如,該密封環可包含背板92之一機械延伸部(未展示)。在一些實施方案中,該密封環可包含一單獨部件,諸如一 O型環或其他環形部件。
在一些實施方案中,EMS陣列36及背板92係在附接或耦合在一起之前單獨形成。例如,如上文所論述,基板20之邊緣可附接及密封至背板90之邊緣。或者,EMS陣列36及背板92可經形成及接合在一起作為EMS封裝91。在一些其他實施方案中,EMS封裝91可以任何其他適合方式(諸如藉由沈積在EMS陣列36上方形成背板92之組件)製造。
可透過一共同線驅動信號及一分段線驅動信號之變動而將資料寫入至一顯示器。圖7展示可用以寫入顯示資料之共同線及分段線驅動信號之一時序圖之一實例。圖7包含三個正共同線寫入波形(共同線1、共同線2及共同線3)。亦圖解說明三個分段線波形(分段線1、分段線2及分段線3)。一般技術者將認知,經組態以驅動顯示元件陣列之共同線及分段線之數目係基於顯示器之類型及/或用於驅動顯示器之驅動方案。
如圖7中所圖解說明,陣列中之各顯示元件最初可藉由施加具有一釋放電壓70之一清除脈衝而驅動至一未致動狀態。在清除脈衝之後,一共同線可轉變至一保持電壓位準(例如,如圖7中圖解說明之一高保持電壓72)。為將資料寫入至顯示元件之一線,共同線自高保持電壓72轉變至一高定址電壓74且回至高保持電壓72。在寫入資料之程序期間存在三個時段,本文中稱作為前廊(front porch)(FP)、寫入脈衝(WP)及後廊(back porch)(BP)(如圖7中所圖解說明及下文參考圖9進一步論述),其等可統稱為線時間60。
對於一陣列中之不同干涉調變器,致動電壓及釋放電壓可不同。此外,致動電壓及釋放電壓可隨顯示器在其使用期限內之溫度、老化及使用樣式之變動而改變。此可使最佳顯示操作用以在使用顯示陣列期間及在顯示陣列之壽命內以追蹤此等改變之一方式改變用於一驅動方案中之電壓。
圖8係具有狀態感測及驅動方案電壓更新能力之一顯示陣列之一實施方案之一例示性示意圖。在圖8中,顯示陣列係展示為兩個單獨陣列,一上陣列810及一下陣列812。分別運用兩個分段驅動器814及816驅動兩個陣列之分段線。
運用一共同驅動器電路818驅動共同線。一處理器/控制器820控制驅動器電路以及一系列開關842及一積分器850,該積分器850用以量測陣列之不同線中之顯示元件之回應電壓。處理器/控制器820可存取至一查找表824(該查找表824可在處理器/控制器820之積體電路內部或外部之一記憶體中)。因為溫度之改變係驅動回應特性(及因此適合驅動方案電壓)之改變之一重要因素,所以查找表824儲存使驅動回應特性或驅動方案電壓與溫度相關之資訊。此資訊最初可在製造期間自顯示陣列之測試及/或驅動回應特性與溫度之間之已知關係獲得。此實施方案亦包含定位於顯示陣列上或附近之一溫度感測器822。針對一系列溫度或溫度範圍,查找表824可含有關於各色彩顯示元件之致動電壓及釋放電壓之值。在一些實施方案中,處理器/控制器820自溫度感測器822獲得溫度值,自查找表824擷取適當值,自此等擷取值計算用於各色彩之保持電壓及一分段電壓,且控制共同驅動器電路818及分段驅動器814及816以在將影像資料寫入至顯示器時使用經計算驅動方案電壓。隨著溫度的改變,即使在使用期間未進行顯示陣列之額外測試之情況下,處理器/控制器820亦可根據查找表824中之資料選擇不同驅動方案電壓。
儘管此可有助於使驅動方案電壓維持更接近於其等所要值,然查找表824中之資料可含有一些不精確值,且此外,依據溫度變化之顯示陣列之致動電壓及釋放電壓之實際值可隨時間改變。為考量此,圖8之系統可經組態以使用在陣列使用期間獲得之致動電壓及釋放電壓之量測值而週期性地更新查找表824中之資料。積分器850及開關 842用以在顯示器之壽命內週期性地進行此等量測。
圖9展示可用以寫入顯示資料之共同線及分段線驅動信號之一時序圖之一實例。除寫入波形之電壓振幅參數(諸如保持電壓72、寫入電壓74及分段電壓62及64)外,波形亦具有時序參數。對於共同線波形,一線時間60包含一前廊1020、一寫入脈衝1024及一後廊1022。一前廊1020可定義為在分段線轉變起始之後且在寫入脈衝1024之前之一延遲時間以便避免將資料寫入至沿共同線之一顯示元件之錯誤。在一寫入脈衝1024期間,施加對應於一定址電壓(例如,一高定址電壓74)之一電壓位準。一後廊1022可定義為在寫入脈衝1024之後且在分段線轉變起始之前之一延遲時間以便避免將資料寫入至連接至共同線之一顯示元件之錯誤。前廊1020及後廊1022可補償一定址電壓(諸如高定址電壓74)與一保持電壓(諸如高保持電壓72)之間之一轉變期間之一延遲。
分段轉變包含一低分段電壓64及一高分段電壓62,使得對於一正極性寫入波形,當施加一高定址電壓74之一寫入脈衝1024且對應分段線處於一低分段電壓64時,致動顯示元件。可提供前廊1020及後廊1022以在分段轉變與寫入脈衝之邊緣之間引入延遲。由於共同線電位在分段轉變期間歸因於電路之組件之電容耦合或類似物之波形失真,故該等延遲可係有用的。
在圖9中圖解說明之實例中,一正極性經假定用於驅動顯示器,使得前廊1020及後廊1022對應於一高保持電壓72且寫入脈衝1024對應於一高定址電壓74。波形亦可具有一負極性。對於一負極性波形,一前廊1020及後廊1022對應於一低保持電壓76,且寫入脈衝1024對應於一低定址電壓78。
下文表1展示在驅動具有1,152個共同線之一顯示器之一實施方案中對應於不同圖框速率之一前廊1020持續時間、一寫入脈衝1024持續 時間及一後廊1022持續時間。
如表1中所展示,對於15Hz之一圖框速率,針對56μs之一總線時間60,一前廊1020可設定至8μs,一寫入脈衝1024可設定至40μs且一後廊1022可設定至8μs。或者,對於6.7Hz之一圖框速率,針對129μs之一總線時間60,一前廊1020可設定至12μs,一寫入脈衝1024可設定至70μs且一後廊1022可設定至47μs。
一前廊1020可經設定以針對全部分段線提供足夠時間以在一分段線轉變之後且在施加寫入脈衝1024之前安定至其等新狀態。類似地,一後廊1022可經提供使得一寫入脈衝1024可在一後續分段線轉變之前安定至一保持狀態。寫入脈衝1024之持續時間提供足夠時間以實現待藉由寫入脈衝1024致動之分段線上之顯示元件之致動。
例如,在驅動具有連接至顯示元件之複數個共同線及複數個交叉分段線之一顯示元件陣列時,沿陣列中之一共同線之分段線轉變可交錯以減小將資料寫入至顯示器之串擾。在一新線時間開始時,當大量分段線同相轉變時可發生串擾。當分段歸因於分段線被切換以將資料(一般而言,該資料係與寫入至先前線之資料不同之資料)寫入至一新線之事實而自-Vs切換至+Vs(或自+Vs切換至-Vs)時,產生分段線上之電荷量之一突變。此可引起共同線上之一電壓暫態,從而導致沿一或多個共同電極之一潛在非所要電壓位準。因此,先前致動之顯示元件可歸因於轉變分段線之串擾而錯誤地釋放。
寫入脈衝1024之持續時間可經設定以提供適當電荷以寫入連接 至共同線之全部顯示元件。與處於一未致動狀態中之一顯示元件相比,處於一致動位置中之一顯示元件展現更高電容。如上文參考圖9論述,在將影像資料寫入至沿一共同線之顯示元件之前,可將一清除脈衝70施加至該共同線。清除脈衝70經組態以在寫入影像資料之前將沿該共同線之顯示元件轉變至一未致動或鬆弛狀態。在寫入影像資料時,若顯示元件轉變之一第二數目小於顯示元件轉變之一第一數目,則與當該第二數目個顯示元件自未致動狀態轉變至致動時相比,當該第一數目個顯示元件自一未致動狀態轉變至一致動狀態時一更大電容連接至驅動線。因此,當更多顯示元件自一未致動狀態(例如,在清除循環70之後之狀態)轉變至一致動狀態時,歸因於較大電容而必須自驅動器供給更多電荷。根據一習知技術之寫入脈衝1024之持續時間係基於以下假定:當寫入顯示元件之一線時沿一共同線之全部顯示元件將潛在地自一未致動狀態轉變至一致動狀態。
當分段針對下一線轉變至新資料時,後廊之持續時間可經選擇以減小或防止經致動顯示元件在一先前寫入線中意外釋放。若先前線之寫入脈衝之結束與發生以寫入緊接後續線之分段轉變之間存在的延遲不足,則可發生此意外釋放。例如,參考圖9,若一分段線(例如,分段線2)在共同線1之寫入脈衝74之後不久轉變,則沿共同線1之顯示元件可在寫入脈衝74之後意外釋放。由於對應於分段線2及共同線1之顯示元件在寫入脈衝74不久之後可能尚未完全機械穩定至致動狀態,故分段線2自低分段電壓64轉變至高分段電壓62可引起顯示元件意外地釋放。因為顯示元件對緊接著致動後之暫態電壓擺動非常敏感,故已發現維持在各寫入脈衝1024結束之後未發生分段轉變甚至無第一交錯群組之轉變之一時段係有用的。
進一步應注意,與顯示器中之其他共同線相比,後廊對於顯示器中之一些共同線之適當顯示元件操作更為重要。在具有與複數個分 段線交叉之複數個共同線之一顯示元件陣列中,不同共同線位於距連接至複數個分段線之分段驅動器之不同距離處。因距分段驅動器之距離之差異,當分段驅動器改變一分段線之狀態時,最接近該分段驅動器之共同線處之轉變最陡。歸因於沿分段線長度之阻抗,在遠離分段驅動器之顯示器之遠端處電壓之上升時間較長。因此,與較遠離分段驅動器之顯示元件相比,較接近於分段驅動器之顯示元件之分段線展現更尖銳及更陡轉變。歸因於接近於分段驅動器之更尖銳轉變,分段線轉變產生共同線上之較大暫態,且相對於較遠離已轉變至一致動狀態之分段驅動器之顯示元件,可引起較接近於該分段驅動器之顯示元件之更多意外釋放。因此,相對於較遠離分段驅動器之共同線,一長後廊1022對於較接近於分段驅動器之共同線更為重要。
習知地,針對跨陣列之每一共同線使用相同前廊1020持續時間、後廊1022持續時間及寫入脈衝持續1024時間。在此等實施方案中,用於每一共同線之前廊1020係總體最大前廊1020持續時間。此外,用於每一共同線之後廊1022持續時間係總體最大後廊1022持續時間。此外,所使用之寫入脈衝1024持續時間係總體最大寫入脈衝1024持續時間。因此,在此等習知實施方案中用於每一共同線之線時間係max(FP)+max(WP)+max(BP)。
如上文所論述,顯示器之圖框速率與線時間成反比,使得在線時間增加時,圖框速率降低。由於線時間包含前廊1020、後廊1022及寫入脈衝1024之組合時間,故前廊1020、後廊1022及/或寫入脈衝1024之一縮減將導致顯示器之一更快圖框速率。
根據一些實施方案,可基於待寫入至一顯示元件陣列之資料來調整一線時間持續時間(例如,前廊1020、後廊1022及/或寫入脈衝1024之總和)。使用此技術,可更快寫入連接至歸因於所寫入之資料之性質而可更快而無錯誤地寫入之共同線之顯示元件,因此減小寫入 一資料圖框所需之總時間。因此,可基於待寫入至顯示元件之影像資料而判定用於將影像資料寫入至連接至顯示元件之一線之一共同線之一線時間。在一些實施方案中,影像資料經分析以判定將自一未致動狀態轉變至一致動狀態之顯示元件之數目及將發生之分段線轉變之數目。在一些實施方案中,其他因素(諸如顯示元件之色彩及一共同線在陣列中之位置)亦可用以判定線時間。
例如,由於展現不同色彩之顯示元件具有不同機械特性,故其等可具有對寫入脈衝1024之施加之不同回應時間且需要不同最小寫入脈衝1024持續時間。類似地,用於不同色彩顯示元件之一適合前廊1020及後廊1022亦可取決於顯示元件之色彩。在一些實施方案中,運用對應於不同寫入波形線時間之驅動信號驅動不同色彩顯示元件列。可基於特定色彩之特性及特定色彩顯示元件之對應實體結構及回應時間來組態各色彩顯示元件列之線時間。
例如,陣列中僅具有藍色顯示元件之線之一線時間可小於陣列中綠色顯示元件之一線時間。與具有紅色顯示元件之一列相比,包含綠色顯示元件之一列可組態有一較長線時間。類似地,與藍色顯示元件之列相比,紅色顯示元件之列可經組態以具有一較長線時間。
此外,在一些實施方案中,亦可基於顯示元件之線相對於一分段驅動器之一位置判定線時間。例如,由於對於較接近於分段驅動器之共同線分段,轉變發生較快,故在一些實施方案中,對於更接近於分段驅動器之共同線可將後廊1022持續時間設定為相對較長。
圖10係具有狀態感測及驅動方案電壓更新能力及適應性線時間表之一顯示陣列之一實施方案之一例示性示意圖。在圖10中展示之一些實施方案中,可使用儲存於一時序查找表(LUT)864中之一或多個適應性線時間提供針對一顯示器中之顯示元件之不同線之一可變寫入波形線時間。
在一些態樣中,線時間可基於待寫入至顯示元件之影像資料而改變。例如,顯示元件之一特定線之線時間可係將自一未致動狀態轉變至一致動狀態之顯示元件之數目及用於將影像資料寫入至顯示器之分段線轉變之數目之一函數。當寫入資料之一線時,關於待寫入之資料之資訊可用以存取LUT 864中之一項或若干項以判定待在寫入該線時實施之波形之時序參數。例如,當寫入顯示元件之一線(亦即,一寫入致動狀態)時,基於將自一未致動狀態轉變至一致動狀態之顯示元件之一數目,查找表864可用以判定一寫入脈衝之一特定線時間。可包含於查找表864中之其他參數可包含可與所需線時間相關之一過電壓(例如,高定址電壓)。在一些態樣中,溫度資訊可用以進一步補償適應性線時間表。例如,不同表可用於包含面板之一電子器件所曝露於之變化溫度。
在一些態樣中,可在每面板或每共同線基礎上提供適應性線時間表。在一些態樣中,類似於如何處置針對上述電壓振幅之V/T LUT 824,一電子器件之一維護模式可提供反饋以在裝置之壽命內持續性地或週期性地客製化適應性線時間表。
在一些實施方案中,可使用不同數目個適應性線時間查找表。在一實例中,一單一適應性線時間查找表可用於顯示元件之整個面板。可基於在寫入期間具有最小過驅動電壓之共同線判定一適當適應性線時間查找表。可在電子器件之壽命內週期性地執行一維護模式以確認共同線之過電壓。
在另一實例中,可針對顯示面板中之各共同線提供一適應性線時間查找表。來自一維護模式操作之反饋可經提供以便容許基於變化溫度及電壓改變調整查找表。
在另一實例中,可根據與各個共同線相關聯之不同分類提供不同適應性線時間查找表。如本文中使用之一速度分類係與一共同線相 關聯之一值或類別,其提供可利用以在可接受錯誤之情況下將資料寫入至線之一線時間之短程度之一量測。其可係一相對評估,因為一共同線之速度分類值指示一顯示陣列中之一線相對於另一線可接受之一線時間之短或長程度,或其可係一絕對評估,因為一特定分類指示在可接受結果之情況下可用於該線之一最小線時間。例如,可提供八個適應性線時間查找表,其中各查找表與共同線之一不同分類相關聯。可基於致動特定共同線之顯示元件所需之過電壓量而判定分類,此係因為已發現與需要一較高電壓用於致動之顯示元件相比,需要一較低電壓用於致動之顯示元件亦可更快寫入。在顯示面板之一工廠模式校準期間,可給予各共同線一「速度分類」。在電子器件之壽命期間,可執行一維護模式操作以重新校準顯示面板且調整各共同線之分類。
例如,顯示器之一控制器可自顯示面板選擇一代表性共同線。在一些態樣中,控制器可針對面板之各色彩選擇一代表性共同線。控制器可進一步判定致動該代表性共同線上之顯示元件所需之一過電壓量。可比較過電壓量與先前致動顯示元件所需之一先前判定過電壓量。基於過電壓之改變,控制器可調整指派至一或多個共同線之分類。一控制器在一時段內可輪流選擇全部共同線且週期性地測試面板上之各共同線之過電壓。在此實例中,一控制器可判定致動顯示面板之各共同線上之顯示元件所需之一過電壓量。控制器可比較經判定過電壓量與一先前判定過電壓量且可基於該比較而調整指派至共同線之分類。在寫入影像資料之程序期間,處理器可存取線之速度分類,組合此資訊與關於待寫入資料之資訊,且產生線時序參數以在將資料寫入至該線時使用。
在其中顯示器包含一IMOD陣列之一些實施方案中,可給予IMOD之可移動鏡之各線一速度分類(例如,介於一與八之間之一速度分類)。接著,此速度分類可用以指示可移動鏡之各線應使用哪組適 應性線時間表。
圖11展示圖解說明驅動一顯示器中之一顯示元件陣列之一方法1200之一流程圖之一實例。顯示器可包含一平板顯示器(諸如電漿、EL、OLED、STN LCD或TFT LCD等)或一IMOD顯示器。該方法1200可藉由軟體、硬體或其等之一組合執行。該方法1200可在方塊1201藉由儲存一顯示元件陣列之不同部分之速度分類而開始。速度分類可儲存於記憶體中。該方法1200可在方塊1203藉由至少部分基於速度分類將電子信號寫入至顯示元件陣列之不同部分而繼續。該方法1200可視情況在方塊1205藉由在顯示器之使用期限內更新速度分類而繼續。
圖12A及圖12B係圖解說明包含複數個IMOD顯示元件之一顯示器件40之系統方塊圖。顯示器件40可係(例如)一智慧型電話、一蜂巢式或行動電話。然而,顯示器件40之相同組件或其稍微變動亦圖解說明各種類型的顯示器件,諸如電視機、電腦、平板電腦、電子閱讀器、手持式器件及可攜式媒體器件。
顯示器件40包含一外殼41、一顯示器30、一天線43、一揚聲器45、一輸入器件48及一麥克風46。外殼41可由多種製造程序之任一程序形成,包含射出模製及真空成形。此外,外殼41可由多種材料之任一材料製成,包含(但不限於):塑膠、金屬、玻璃、橡膠及陶瓷或其等之一組合。外殼41可包含可移除部分(未展示),該等可移除部分可與不同色彩或含有不同標誌、圖像或符號之其他可移除部分互換。
如本文所述,顯示器30可係多種顯示器之任一者,包含雙穩態或類比顯示器。顯示器30亦可經組態以包含一平板顯示器(諸如電漿、EL、OLED、STN LCD或TFT LCD)或一非平板顯示器(諸如一CRT或其他顯像管器件)。此外,如本文所述,顯示器30可包含一基於IMOD之顯示器。
圖12B中示意地圖解說明顯示器件40之組件。顯示器件40包含一 外殼41,且可包含至少部分圍封在該外殼41中之額外組件。例如,顯示器件40包含一網路介面27,該網路介面27包含可耦合至一收發器47之一天線43。網路介面27可係可顯示於顯示器件40上之一影像資料源。相應地,網路介面27係一影像源模組之一實例,但處理器21及輸入器件48亦可用作一影像源模組。收發器47連接至一處理器21,該處理器21連接至調節硬體52。調節硬體52可經組態以調節一信號(諸如過濾或以其他方式操縱一信號)。調節硬體52可連接至一揚聲器45及一麥克風46。處理器21亦可連接至一輸入器件48及一驅動器控制器29。該驅動器控制器29可耦合至一圖框緩衝器28及一陣列驅動器22,該陣列驅動器22繼而可耦合至一顯示陣列30。顯示器件40中之一或多個元件(包含圖12B中未具體描繪之元件)可經組態以用作一記憶體器件且經組態以與處理器21通信。在一些實施方案中,一電源供應器50可提供電力至特定顯示器件40設計中之實質上全部組件。
網路介面27包含天線43及收發器47,使得顯示器件40可經由一網路與一或多個器件通信。網路介面27亦可具有一些處理能力以舒解(例如)處理器21之資料處理要求。天線43可傳輸及接收信號。在一些實施方案中,天線43根據IEEE 16.11標準(包含IEEE 16.11(a)、(b)或(g))或IEEE 802.11標準(包含IEEE 802.11a、b、g、n及其等進一步實施方案)傳輸及接收RF信號。在一些其他實施方案中,天線43根據Bluetooth®標準傳輸及接收RF信號。在一蜂巢式電話之情況中,天線43可經設計以接收分碼多重存取(CDMA)、分頻多重存取(FDMA)、分時多重存取(TDMA)、全球行動通信系統(GSM)、GSM/通用封包無線電服務(GPRS)、增強型資料GSM環境(EDGE)、陸地中繼無線電(TETRA)、寬頻CDMA(W-CDMA)、演進資料最佳化(EV-DO)、1xEV-DO、EV-DO Rev A、EV-DO Rev B、高速封包存取(HSPA)、高速下行鏈路封包存取(HSDPA)、高速上行鏈路封包存取(HSUPA)、演進型高 速封包存取(HSPA+)、長期演進技術(LTE)、AMPS或用以在一無線網路(諸如利用3G、4G或5G技術之一系統)內通信之其他已知信號。收發器47可預處理自該天線43接收之信號,使得處理器21可接收並進一步操縱該等信號。收發器47亦可處理自處理器21接收之信號,使得該等信號可經由天線43自該顯示器件40傳輸。
在一些實施方案中,收發器47可由一接收器取代。此外,在一些實施方案中,網路介面27可由可儲存或產生待發送至處理器21之影像資料之一影像源取代。處理器21可控制顯示器件40之總體操作。處理器21接收資料(諸如來自網路介面27或一影像源之壓縮影像資料)並將資料處理為原始影像資料或可易於處理為原始影像資料之一格式。處理器21可將經處理之資料發送至驅動器控制器29或圖框緩衝器28以進行儲存。原始資料通常係指識別一影像內之各位置處之影像特性之資訊。例如,此等影像特性可包含色彩、飽和度及灰階位準。
處理器21可包含用以控制顯示器件40之操作之一微控制器、CPU或邏輯單元。調節硬體52可包含用於將信號傳輸至揚聲器45及自麥克風46接收信號之放大器及濾波器。調節硬體52可係顯示器件40內之離散組件或可併入於處理器21或其他組件內。
驅動器控制器29可直接自處理器21或自圖框緩衝器28取得由處理器21產生之原始影像資料且可適當地重新格式化原始影像資料以使其高速傳輸至陣列驅動器22。在一些實施方案中,驅動器控制器29可將該原始影像資料重新格式化為具有類光柵格式之一資料流,使得其具有適合於跨顯示陣列30掃描之一時序。接著,驅動器控制器29將經格式化之資訊發送至陣列驅動器22。儘管一驅動器控制器29(諸如一LCD控制器)通常係作為一獨立積體電路(IC)而與系統處理器21相關聯,然此等控制器可以許多方式實施。例如,控制器可作為硬體嵌入於處理器21中、作為軟體嵌入於處理器21中或與陣列驅動器22完全整 合於硬體中。
陣列驅動器22可自驅動器控制器29接收經格式化之資訊且可將視訊資料重新格式化為一組平行波形,該等波形係每秒多次地施加至來自顯示器之顯示元件之x-y矩陣之數百及有時數千個(或更多)引線。
在一些實施方案中,驅動器控制器29、陣列驅動器22及顯示陣列30係適合本文中描述之任何類型的顯示器。例如,驅動器控制器29可係一習知顯示控制器或一雙穩態顯示控制器(諸如一IMOD顯示元件控制器)。此外,陣列驅動器22可係一習知驅動器或一雙穩態顯示驅動器(諸如一IMOD顯示元件控制器)。此外,顯示陣列30可係一習知顯示陣列或一雙穩態顯示陣列(諸如包含一IMOD顯示元件陣列之一顯示器)。在一些實施方案中,驅動器控制器29可與陣列驅動器22整合。此一實施方案可用於高度整合系統(例如行動電話、可攜式電子器件、手錶及其他小面積顯示器)中。
在一些實施方案中,輸入器件48可經組態以容許(例如)一使用者控制顯示裝置40之操作。輸入器件48可包含一小鍵盤(諸如一QWERTY鍵盤或一電話小鍵盤)、一按鈕、一開關、一搖桿、一觸敏螢幕、與顯示陣列30整合之一觸敏螢幕或一壓敏薄膜或熱敏薄膜。麥克風46可組態為顯示器件40之一輸入器件。在一些實施方案中,透過麥克風46之語音命令可用於控制該顯示器件40之操作。
電源供應器50可包含多種能量儲存器件。例如,電源供應器50可係一可充電電池組,諸如鎳鎘電池組或鋰離子電池組。在使用一可充電電池組之實施方案中,該可充電電池組可使用來自(例如)一壁式插座或一光伏打器件或陣列之電力進行充電。或者,該可充電電池組可無線地充電。電源供應器50亦可係一可再生能源、一電容器或一太陽能電池(包含一塑膠太陽能電池或一太陽能電池漆)。電源供應器50亦可經組態以自一壁式插座接收電力。
在一些實施方案中,控制可程式化性駐留在可定位於電子顯示系統中之若干位置中之驅動器控制器29中。在一些其他實施方案中,控制可程式化性駐留在陣列驅動器22中。可在任何數目個硬體及/或軟體組件及各種組態中實施上述最佳化。
如本文中所使用,涉及一項目清單之「至少一者」之一片語係指該等項目之任何組合,包含單一部件。作為一實例,「a、b或c之至少一者」旨在涵蓋a、b、c、a-b、a-c、b-c及a-b-c。
結合本文中揭示之實施方案進行描述之各種闡釋性邏輯、邏輯塊、模組、電路及演算法步驟可實施為電子硬體、電腦軟體或兩者之組合。已在功能性方面大體上描述且在上述各種闡釋性組件、方塊、模組、電路及步驟中圖解說明硬體及軟體之可互換性。是否在硬體或軟體中實施此功能性取決於特定應用及強加於整個系統之設計限制。
可用以下各者實施或執行用以實施結合本文中揭示之態樣進行描述之各種闡釋性邏輯、邏輯塊、模組及電路之硬體及資料處理裝置:一通用單晶片或多晶片處理器、一數位信號處理器(DSP)、一特定應用積體電路(ASIC)、一場可程式化閘陣列(FPGA)或其他可程式化邏輯器件、離散閘或電晶體邏輯、離散硬體組件或其等之經設計以執行本文中描述之功能之任何組合。一通用處理器可係一微處理器或任何習知處理器、控制器、微控制器或狀態機。一處理器亦可實施為計算器件之一組合(諸如一DSP與一微處理器之一組合)、複數個微處理器、結合一DSP核心之一或多個微處理器或任何其他此組態。在一些實施方案中,可藉由專用於一給定功能之電路執行特定步驟及方法。
在一或多個態樣中,可將所描述的功能實施於硬體、數位電子電路、電腦軟體、韌體中,包含本說明書中揭示之結構及其等之結構等效物或其等之任何組合。本說明書中描述之標的之實施方案亦可實 施為在一電腦儲存媒體上編碼以藉由資料處理裝置執行或控制資料處理裝置之操作之一或多個電腦程式(亦即,電腦程式指令之一或多個模組)。
若在軟體中實施,則功能可作為一或多個指令或程式碼儲存在一電腦可讀媒體上或經由該電腦可讀媒體傳輸。本文中揭示之一方法或演算法之步驟可在可駐留在一電腦可讀媒體上之一處理器可執行軟體模組中實施。電腦可讀媒體包含電腦儲存媒體及通信媒體兩者,通信媒體包含可經啟用以將一電腦程式自一位置傳送至另一位置之任何媒體。一儲存媒體可係可藉由一電腦存取之任何可用媒體。舉例而言(且不限於),此電腦可讀媒體可包含RAM、ROM、EEPROM、CD-ROM或其他光碟儲存器、磁碟儲存器或其他磁性儲存器件,或可用以儲存呈指令或資料結構形式之所要程式碼及可藉由一電腦存取之任何其他媒體。再者,任何連接亦可被適當地稱為一電腦可讀媒體。如本文中所使用,磁碟及光碟包含光碟(CD)、雷射光碟、光碟、數位多功能光碟(DVD)、軟碟及藍光光碟,其中磁碟通常磁性地重現資料而光碟用雷射光學地重現資料。上述組合亦應包含於電腦可讀媒體之範疇內。此外,一方法或演算法之操作可作為程式碼與指令之一或任何組合或集合而駐留在一機器可讀媒體及電腦可讀媒體上,該機器可讀媒體及電腦可讀媒體可併入至一電腦程式產品中。
熟習此項技術者可容易明白本發明中描述之實施方案之各種修改,且在不脫離本發明之精神或範疇之情況下,本文中定義之一般原理可應用於其他實施方案。因此,申請專利範圍不旨在限於本文中展示之實施方案,但符合與本文中揭示之本發明、原理及新特徵一致之最廣範疇。此外,一般技術者將容易明白,術語「上」及「下」有時係為便於描述圖而使用且指示對應於一適當定向頁面上之圖之定向之相對位置,且可不反映(例如)如所實施之一IMOD顯示元件之適當定 向。
本說明書中於單獨實施方案之背景內容下描述之特定特徵亦可在一單一實施方案中組合實施。相反,在一單一實施方案之背景內容下描述之各種特徵亦可在多個實施方案中單獨實施或以任何適當子組合實施。此外,儘管上文可將特徵描述為以特定組合起作用且即使最初如此主張,但在一些情況中,來自所主張之組合之一或多個特徵可自組合中切除且所主張的組合可係關於一子組合或一子組合之變動。
類似地,雖然在圖式中依一特定順序描繪操作,但一般技術者將容易認知,不必依所展示之特定順序或循序順序執行此等操作,或執行全部經圖解說明之操作以達成所要結果。進一步言之,圖式可以一流程圖之形式示意地描繪一或多個例示性程序。然而,未經描繪之其他操作可併入於經示意性圖解說明之例示性程序中。例如,可在經圖解說明之操作之任一者之前、之後、之同時或之間執行一或多個額外操作。在某些境況中,多重任務處理及並行處理可為有利。此外,上述實施方案中之各種系統組件之分離不應理解為在全部實施方案中皆需要此分離,且應理解為所描述之程式組件及系統通常可一起整合於一單一軟體產品中或封裝至多個軟體產品中。此外,其他實施方案係在下列申請專利範圍之範疇內。在一些情況中,申請專利範圍中敘述之動作可依一不同順序執行且仍達成所要結果。
21‧‧‧處理器
22‧‧‧陣列驅動器
24‧‧‧列驅動器電路
26‧‧‧行驅動器電路
30‧‧‧顯示陣列/顯示器

Claims (23)

  1. 一種用於驅動包含連接至一顯示元件陣列之複數個共同線及複數個分段線之一顯示器之裝置,該裝置包括:一控制器,其經組態以接收該顯示元件陣列之一或多個共同線之影像資料作為待寫入至該陣列之一影像資料圖框之部分,其中該控制器經組態以判定用於將該影像資料之至少一些寫入至沿該陣列之該一或多個共同線之至少一第一者之顯示元件之一或多個波形時序參數;一記憶體,其儲存使不同線速度分類與該顯示元件陣列之不同部分相關之資訊;其中該判定至少部分基於含有該一或多個共同線之該陣列之該部分之該經儲存速度分類及以下之一或多者:待產生於沿如藉由該影像資料之該至少一些界定之該一或多個共同線之至少該第一者之該等顯示元件中之寫入致動狀態,及將發生以將該等分段線置於可操作以將該影像資料寫入至該一或多個共同線之一系列狀態中之分段線轉變之至少一些之特性;及一共同驅動器及一分段驅動器,其等經組態以驅動該顯示元件陣列以運用該經判定一或多個波形時序參數而將該影像資料之該至少一些寫入至沿該一或多個共同線之該至少第一者之顯示元件。
  2. 如請求項1之裝置,其中該控制器在該裝置驅動該顯示器時判定一或多個波形時序參數。
  3. 如請求項1之裝置,其中該控制器進一步經組態以存取儲存於該 記憶體中之至少一查找表。
  4. 如請求項3之裝置,其中一單一查找表係用於整個顯示元件陣列。
  5. 如請求項3之裝置,其中一不同查找表係用於該顯示元件陣列之該一或多個共同線之各共同線。
  6. 如請求項3之裝置,其中該查找表針對該陣列之該一或多個共同線之各共同線儲存一速度分類。
  7. 如請求項6之裝置,其中各速度分類係基於施加至各共同線之一過電壓量而判定。
  8. 如請求項7之裝置,其中該控制器進一步經組態以:自該陣列之該一或多個共同線選擇一代表性共同線;判定用於致動該代表性共同線上之一或多個顯示元件之一過電壓量;比較該經判定過電壓量與一先前判定過電壓量;及至少部分基於該比較調整指派至一共同線之該速度分類。
  9. 如請求項1之裝置,其進一步包括:一處理器,其經組態以與該顯示器通信,該處理器經組態以處理影像資料;及一記憶體器件,其經組態以與該處理器通信。
  10. 如請求項9之裝置,其進一步包括:一驅動器電路,其經組態以將至少一信號發送至該顯示器。
  11. 如請求項10之裝置,其進一步包括:一控制器,其經組態以將該影像資料之至少一部分發送至該驅動器電路。
  12. 如請求項9之裝置,其進一步包括:一影像源模組,其經組態以將該影像資料發送至該處理器。
  13. 如請求項12之裝置,其中該影像源模組包含一接收器、收發器及傳輸器之至少一者。
  14. 如請求項9之裝置,其進一步包括:一輸入器件,其經組態以接收輸入資料且將該輸入資料傳遞至該處理器。
  15. 一種驅動一顯示元件陣列之方法,其包括:將該顯示元件陣列之不同部分之速度分類儲存於記憶體中;及至少部分基於該等速度分類而將電子信號寫入至該顯示元件陣列之該等不同部分。
  16. 如請求項15之方法,其進一步包括在顯示器之使用期限內更新該等經儲存速度分類。
  17. 如請求項16之方法,其中更新該等速度分類包括:自該等顯示元件之一或多個共同線選擇一代表性共同線;判定用於致動該代表性共同線上之該等顯示元件之一或多者之一過電壓量;及比較該經判定過電壓量與一先前判定過電壓量。
  18. 如請求項15之方法,其中寫入一第一電子信號與一第二連續信號之間之一時段係至少部分基於該等經儲存速度分類。
  19. 一種用於驅動包含連接至一顯示元件陣列之複數個共同線及複數個分段線之一顯示器之裝置,該裝置包括:一記憶體,其儲存使不同線速度分類與該顯示元件陣列之不同部分相關之資訊;及用於至少部分基於該陣列之該部分之該速度分類而將電子信號寫入至該顯示元件陣列之該等不同部分之構件。
  20. 如請求項19之裝置,其中用於至少部分基於該陣列之該部分之該速度分類而將電子信號寫入至該顯示元件陣列之該等不同部 分之該構件包括:一共同驅動器及一分段驅動器,其等經組態以至少部分基於該速度分類而將該等電子信號之至少一些寫入至該顯示元件陣列之該等不同部分;及一控制器,其耦合至該共同驅動器、該分段驅動器及該記憶體,該控制器經組態以判定自該記憶體指派給該顯示元件陣列之各部分之速度分類。
  21. 一種其上儲存有指令之非暫時性電腦可讀媒體,該等指令引起一處理電路執行驅動一顯示元件陣列之一方法,該方法包括:將一顯示元件陣列之不同部分之速度分類儲存於記憶體中;及至少部分基於該等速度分類而將電子信號寫入至該顯示元件陣列之該等不同部分。
  22. 如請求項21之非暫時性電腦可讀媒體,其中該等指令引起處理器在顯示器之使用期限內更新該等經儲存速度分類。
  23. 如請求項22之非暫時性電腦可讀媒體,其中更新該等速度分類包括:自該等顯示元件之一或多個共同線選擇一代表性共同線;判定用於致動該代表性共同線上之該等顯示元件之一或多者之一過電壓量;及比較該經判定過電壓量與一先前判定過電壓量。
TW103109327A 2013-03-14 2014-03-14 用於校準線時間之系統及方法 TW201445558A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US13/828,207 US20140267204A1 (en) 2013-03-14 2013-03-14 System and method for calibrating line times

Publications (1)

Publication Number Publication Date
TW201445558A true TW201445558A (zh) 2014-12-01

Family

ID=50343843

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103109327A TW201445558A (zh) 2013-03-14 2014-03-14 用於校準線時間之系統及方法

Country Status (3)

Country Link
US (1) US20140267204A1 (zh)
TW (1) TW201445558A (zh)
WO (1) WO2014158714A2 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113516937A (zh) * 2021-06-23 2021-10-19 惠科股份有限公司 驱动方法和显示装置
US11830449B2 (en) * 2022-03-01 2023-11-28 E Ink Corporation Electro-optic displays

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4693159B2 (ja) * 2005-07-20 2011-06-01 株式会社バンダイナムコゲームス プログラム、情報記憶媒体及び画像生成システム
KR100660049B1 (ko) * 2006-04-26 2006-12-20 하나 마이크론(주) 디스플레이 장치의 채널 간섭 보상 방법, 데이터 신호 구동제어 장치 및 디스플레이 장치
JP5177999B2 (ja) * 2006-12-05 2013-04-10 株式会社半導体エネルギー研究所 液晶表示装置
JP2009230103A (ja) * 2008-02-28 2009-10-08 Panasonic Corp 液晶表示装置、液晶パネル制御装置およびタイミング制御回路
KR20100003459A (ko) * 2008-07-01 2010-01-11 삼성모바일디스플레이주식회사 유기전계 발광 표시장치 및 그 구동방법
WO2010106713A1 (ja) * 2009-03-18 2010-09-23 シャープ株式会社 液晶表示装置およびその駆動方法
US20120236049A1 (en) * 2011-03-15 2012-09-20 Qualcomm Mems Technologies, Inc. Color-dependent write waveform timing
US20120235968A1 (en) * 2011-03-15 2012-09-20 Qualcomm Mems Technologies, Inc. Method and apparatus for line time reduction

Also Published As

Publication number Publication date
WO2014158714A2 (en) 2014-10-02
US20140267204A1 (en) 2014-09-18
WO2014158714A3 (en) 2014-12-31

Similar Documents

Publication Publication Date Title
TW201428723A (zh) 場序顏色模式移轉
TW201518198A (zh) 以反饋電晶體減少浮動節點漏電流
JP2014514597A (ja) 単一のインダクタから正電圧と負電圧とを供給するためのシステムおよび方法
US9704441B2 (en) System and method to adjust displayed primary colors based on illumination
JP2015504532A (ja) ディスプレイのためのシフトされたクワッドピクセルおよび他のピクセルのモザイク
KR20160075578A (ko) 폐루프 동적 캐피시턴스 측정
US20160005363A1 (en) Driver output stage
TW201445558A (zh) 用於校準線時間之系統及方法
TWI500014B (zh) 電壓轉換器
JP2014510951A (ja) 色依存の書込み波形のタイミング
JP2014512565A (ja) 駆動方式電圧を更新するシステムおよび方法
US20150287367A1 (en) Charge recycling driver output stage
US20170084233A1 (en) Pixel capacitance measurement
TW201447854A (zh) 用於驅動顯示器中之區段線的方法及系統
US20140267207A1 (en) Method and apparatus for verifying display element state
KR20150096468A (ko) 모션 보상된 비디오 하프토닝
JP2014531057A (ja) フレームレートを上げるための適応ライン時間
KR20150024865A (ko) 디스플레이 드라이버 출력을 생성하기 위한 전하 펌프
US20140267210A1 (en) Active capacitor circuit for display voltage stabilization
US20150348472A1 (en) Display panel drivers
TW201635266A (zh) 點轉換佈局
US9898974B2 (en) Display drive scheme without reset