TW201431016A - 具改良均熱板之薄型晶片封裝 - Google Patents

具改良均熱板之薄型晶片封裝 Download PDF

Info

Publication number
TW201431016A
TW201431016A TW102142294A TW102142294A TW201431016A TW 201431016 A TW201431016 A TW 201431016A TW 102142294 A TW102142294 A TW 102142294A TW 102142294 A TW102142294 A TW 102142294A TW 201431016 A TW201431016 A TW 201431016A
Authority
TW
Taiwan
Prior art keywords
package
substrate
wafer
heat spreader
semiconductor die
Prior art date
Application number
TW102142294A
Other languages
English (en)
Other versions
TWI685929B (zh
Inventor
Shantanu Kalchuri
Abraham F Yee
Leilei Zhang
Original Assignee
Nvidia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nvidia Corp filed Critical Nvidia Corp
Publication of TW201431016A publication Critical patent/TW201431016A/zh
Application granted granted Critical
Publication of TWI685929B publication Critical patent/TWI685929B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3675Cooling facilitated by shape of device characterised by the shape of the housing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Abstract

一種積體電路系統,其包括熱耦合至一半導體晶片之一均熱板,且該均熱板具有形成在該均熱板中之一穴部或開口。該穴部或開口係設置為使得固定至與該半導體晶片相同之封裝基板的電容器及/或其他被動構件係至少部分配置在該穴部或開口中。因為該等被動構件係配置在該穴部或開口中,該積體電路系統係具有一減少之封裝厚度。

Description

具改良均熱板之薄型晶片封裝
本發明之具體實施例概與積體電路晶片封裝有關,且更具體地說,是與一種具有改良均熱板之薄型晶片封裝有關。
在積體電路(IC)晶片封裝中,一般是需要使晶片封裝體的大小與厚度達到最小。在行動計算裝置中,例如智慧型電話、膝上型電腦、電子平板裝置等,特別是需要使IC封裝體的厚度達到最小,使得這類行動裝置可進一步減少其大小與重量。然而,一般而言,由於晶片封裝體的各種構件之間的機械性干擾之故,典型IC封裝體的厚度無法輕易地減少;這對於在與IC晶片相同基板上固定有電容器或其他被動元件的IC封裝體而言又特別為真,因為比起IC晶片本身,這些外部元件對於IC封裝體的厚度會具有更大的貢獻,並因此對IC封裝體的最小厚度產生限制。
因此,在本領域中需要一種具有減少厚度之IC封裝體。
本發明的一個具體實施例係提出一種積體電路系統,其具有一減少之封裝厚度。該IC系統包括熱耦合至一半導體晶片之一均熱板,且該均熱板具有形成於該均熱板中之一穴部或開口。該穴部或開口係設置為使得該等電容器及/或固定至該封裝基板的其他被動構件係至少部分配置在該穴部或開口中。
本發明的一個優點是,可消除在固定於封裝基板上的被動元件與均熱板之間的干擾,因此該IC系統的厚度係僅受IC晶片的厚度與均熱板所限制。
100‧‧‧IC系統
105‧‧‧厚度
120‧‧‧IC晶片
125‧‧‧厚度
130‧‧‧被動構件
135‧‧‧高度
150‧‧‧封裝組件
151‧‧‧均熱板
152‧‧‧開口/狹槽
153‧‧‧封裝基板
153A‧‧‧建置層
153B‧‧‧核心層
153C‧‧‧貫孔
154‧‧‧封裝導線
159‧‧‧熱介面材料
300‧‧‧IC系統
350‧‧‧封裝組件
351‧‧‧均熱板
352‧‧‧穴部
400‧‧‧電腦系統
410‧‧‧記憶體
420‧‧‧封裝半導體元件
為使本發明之上述特徵能被詳細了解,如上簡述之本發明的 一更特定說明係參照具體實施例而提出,其中部分的具體實施例係描述於所附圖式中。然而,應注意所附圖式係僅說明了本發明的典型具體實施例,因此不應視為對其範疇之限制,因為本發明可允許其他的等效具體實施例。
第一圖是根據本發明一具體實施例之積體電路系統的示意透視圖。
第二圖是沿著第一圖中截面A-A所示之第一圖的IC系統的示意截面圖。
第三圖是根據本發明另一具體實施例而排列之一IC系統的示意截面圖。
第四圖說明了一種計算裝置,其中係可實施本發明的一或多個具體實施例。
為求清晰,係已盡可能使用相同元件符號來代表圖式之間的相同元件。應知在無特定載述下,一具體實施例中所揭之元件係可合併於其他具體實施例中。
第一圖是根據本發明一具體實施例而排列的積體電路(IC)系統100的示意透視圖。IC系統100包括一IC晶片(示於第二圖中)與一相關封裝組件150,封裝組件150係配置以將IC晶片電氣及機械連接至一印刷電路板。如圖所示,IC系統100進一步包括一均熱板151,其具有形成於其中的一或多個開口152。
第二圖為沿著第一圖中截面A-A所示之IC系統100的示意截面圖。IC系統100包括一IC晶片120、一或多個被動構件130以及封裝組件150。封裝組件150包括均熱板151、形成於其中的開口152、一封裝基板153、以及封裝導線154。
IC晶片120係一半導體晶片,例如一中央處理單元(CPU)、一圖形處理單元(GPU)、應用處理器、一記憶體元件或其他邏輯元件、一晶片上系統、或是在運作期間會產生足夠熱而可受到使用均熱板151的益處的任何半導體晶片。一般而言,IC晶片120係一未封裝晶粒,其並不包含在一晶片載體或封裝體中。此外,IC晶片120是固定在封裝基板153 上且對其電氣連接。在第二圖所示具體實施例中,IC晶片120係經由焊接至接合墊(其係形成在封裝基板153上)的微凸塊而電氣連接至電氣封裝基板153,然而,在IC晶片120與封裝基板153之間的電氣連接係可使用該領域中所習知的任何技術上可行方式產生,其皆未超出本發明的範疇。底部填充(Underfill)、塑模封裝(Overmold)或任何其他技術上可行的封裝方式皆可用以保護IC晶片120與封裝基板153之間的電氣連接。
被動構件130也固定在封裝基板153上並對其電氣連接,且係包括解耦電容器、電阻器、電感器或固定至封裝基板153的任何其他被動電氣構件。解耦電容器一般是用以於運作期間降低對IC晶片120的功率與訊號連接之雜訊,而固定在封裝基板153上的電感器與電阻器係用以執行類似功能。由於IC晶片(例如IC晶片120)的大小逐漸在厚度上降低,固定在封裝基板153上的被動構件130會於封裝基板153上方延伸得比IC晶片120更遠。具體而言,被動構件130的高度135會大於IC晶片120的厚度125。因此,IC系統100的最小厚度105是受到被動構件130的高度135所限制,而非受IC晶片120的厚度125所限制。然而,根據本發明的具體實施例,穴部或狹槽152係形成於均熱板151中且與被動構件130對準,因此被動構件130即可部分配置在所述穴部或狹槽152中。以此方式,被動構件130的高度135即可大於IC晶片120的厚度125,而不會增加IC系統100的最小厚度105。
封裝組件150保護IC晶片120免於遭受環境濕氣與其他污染、使IC晶片120上機械衝擊和應力達最低、並增進IC晶片120與一印刷電路板或IC系統100外部的其他固定基板之間的電氣連接。封裝組件150的均熱板151是熱耦合至IC晶片120,以提升IC晶片120所產生之熱量的傳輸。在某些具體實施例中,均熱板151是由具有相對高之熱傳導性的單一金屬片所形成,例如沖壓之銅或鋁板。均熱板151之合適材料包括了銅、鋁或所具有熱傳導性至少等於鋁的熱傳導性(亦即,至少約230W/mK)之任何其他金屬。
在某些具體實施例中,均熱板151係藉由被放置為與IC晶片120直接接觸而熱耦合至IC晶片120。在第二圖所示具體實施例中,均 熱板151是經由配置於其與IC晶片120之間的一熱介面材料159而熱耦合至IC晶片120。熱介面材料159是一熱傳導材料薄層,其係配置以使IC晶片120和均熱板151之間的傳導性熱傳達最大化。熱介面材料159的合適材料包括導熱膠、導熱油脂、焊墊或導熱片,例如一可機械壓縮之間隙墊。
此外,均熱板151包括一或多個穴部或開口,例如狹槽152,其與固定在封裝基板150上的一或多個構件(例如被動構件130)對準。因為狹槽152與被動構件130對準,被動構件130係可部分配置在狹槽152中,而可明顯減少IC系統100的最小厚度105。在某些具體實施例中,在均熱板151中的這些開口或穴部係延伸而完全貫穿均熱板151,如第一圖與第二圖所示。在這類具體實施例中,狹槽152係由任何技術上可行方式所形成,例如切割加工、沖壓等。在其他具體實施例中,形成於均熱板151中的穴部並不需要延伸貫穿均熱板151。以下結合第三圖來說明一個這種具體實施例。
封裝基板153提供IC系統100結構強度以及用於在IC晶片120和一印刷電路板或其他固定元件之間傳送輸入與輸出訊號及功率之一電氣介面。封裝基板153一般是剛性且一般為熱絕緣性基板,其上方係固定有IC晶片120。在某些具體實施例中,封裝基板153係一層積基板,且是由建置在一核心層153B的上與下表面上之建置層153A或層積體所組成。形成於建置層153A中的互連層以及形成在核心層153B中的傳導貫孔153C係於IC晶片120與封裝導線154之間提供傳導線跡。雖然在第二圖中所述之IC系統100的具體實施例之具體實施例在核心層153B的每一表面上係包括兩建置層153A,但應理解封裝基板153也可以是具有更多或更少的建置層153A,其皆不超出本發明之範疇。此外,在某些具體實施例中,封裝基板153係包含任何適當的基板結構以供IC晶片120與被動構件130之固定所用。舉例而言,在某些具體實施例中,封裝基板153係一中介層基板、而非一層積封裝基板。在此一具體實施例中,中介層積板係由一半導體晶圓所形成,其具有形成於其上的一或多層互連層,且可包括直通矽晶貫孔以增進中介層的一側至另一側之電氣連接。
封裝導線154提供了IC系統100與IC系統100外部之一固 定基板(例如一印刷電路板)之間的電氣連接。封裝導線154可包括該領域中習知之任何技術上可行的晶片封裝電氣連接,包括球格柵陣列(BGA)、接腳格柵陣列(PGA)等。
第三圖為根據本發明另一具體實施例而排列之IC系統300的示意截面圖。IC系統300係在組織與運作上係實質類似於第二圖中的IC系統100,且包括IC晶片120、一或多個被動構件130以及一封裝組件350。封裝組件350與第二圖之封裝組件150的不同在於封裝組件350中所包括之一均熱板351係具有形成於其中的穴部352,而非形成完全貫穿均熱板351之開口。如圖所示,穴部352係對準於被動構件130,因此被動構件130係部分配置於其中,藉此減少IC系統300的最小厚度105。穴部352係由切割加工或由該領域中習知之任何技術上可行方式所形成。
第四圖說明一種計算裝置,其中係可實施本發明的一或多個具體實施例。具體而言,第四圖係一電腦系統400的方塊圖,電腦系統400具有根據本發明一具體實施例所配置之一封裝半導體元件420。如圖所示,電腦系統400包括一記憶體410與耦合至記憶體410之一封裝半導體元件420。電腦系統400可為一桌上型電腦、一膝上型電腦、一智慧型電話、一數位平板裝置、一個人數位助理或其他技術上可行的計算裝置。記憶體410係包括揮發性、非揮發性及/或可移除之記憶體元件,例如隨機存取記憶體(RAM)、唯讀記憶體(ROM)、磁性或光學硬碟機、快閃記憶體驅動碟等。封裝半導體元件420在組織與運作上係與上述關於第一圖至第三圖所述之IC系統100或200實質類似,且可包括一CPU、一GPU、一應用處理器或其他邏輯元件或任何其他含有IC晶片之元件。
總言之,本發明之具體實施例係提出一種具有減少之封裝厚度的IC系統。該IC系統包括一均熱板,其係熱耦合至一半導體晶片且具有形成於該均熱板中之一穴部或開口,其係置放為使得固定至該封裝基板的電容器及/或其他被動元件至少部分配置在該穴部或開口中。有利地,此一IC系統的厚度係由IC晶片的厚度所限制,而不受固定在與IC晶片相同封裝基板上的被動構件的高度所限制。
前述說明係與本發明之具體實施例有關,然可推知本發明的 其他與進一步之具體實施例,其皆不脫離本發明之基本範疇;本發明之範疇係由下述申請專利範圍所決定。
100‧‧‧IC系統
105‧‧‧厚度
120‧‧‧IC晶片
125‧‧‧厚度
130‧‧‧被動構件
135‧‧‧高度
150‧‧‧封裝組件
151‧‧‧均熱板
152‧‧‧開口/狹槽
153‧‧‧封裝基板
153A‧‧‧建置層
153B‧‧‧核心層
153C‧‧‧貫孔
154‧‧‧封裝導線
159‧‧‧熱介面層材料

Claims (10)

  1. 一種系統,包括:一半導體晶粒,其係固定在一封裝基板上;一均熱板,其具有之一表面的一部分係熱耦合至該半導體晶粒,且具有形成於該表面中之一穴部;及一被動元件,其係固定在該基板上並至少部分配置在該穴部內。
  2. 如請求項1所述之系統,進一步包括一熱介面材料,其係配置在該均熱板與該半導體晶粒之間。
  3. 如請求項1所述之系統,其中該半導體晶粒包括一中央處理單元與一圖形處理單元中其一。
  4. 如請求項1所述之系統,其中該基板包括一封裝基板與一封裝中介層中其一。
  5. 如請求項1所述之系統,其中該被動元件包括一電容器、一電阻器及一電感器中其一。
  6. 如請求項1所述之系統,其中該均熱板包括所具熱傳導性等於大於約230W/mK之一材料。
  7. 如請求項1所述之系統,進一步包括固定在該基板上的複數個被動元件以及形成於該表面中的複數個穴部,其中每一個被動元件係至少部分配置在該等穴部的其中一個中。
  8. 如請求項1所述之系統,其中該穴部包括一開口,該開口係延伸貫穿該均熱板。
  9. 如請求項1所述之系統,其中該半導體晶粒係比該被動元件更短。
  10. 如請求項1所述之系統,進一步包括一第二被動元件,其係固定至該基板且至少部分配置在該穴部內。
TW102142294A 2012-12-13 2013-11-20 具改良均熱板之薄型晶片封裝 TWI685929B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/714,289 US9530714B2 (en) 2012-12-13 2012-12-13 Low-profile chip package with modified heat spreader
US13/714,289 2012-12-13

Publications (2)

Publication Number Publication Date
TW201431016A true TW201431016A (zh) 2014-08-01
TWI685929B TWI685929B (zh) 2020-02-21

Family

ID=50821492

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102142294A TWI685929B (zh) 2012-12-13 2013-11-20 具改良均熱板之薄型晶片封裝

Country Status (4)

Country Link
US (1) US9530714B2 (zh)
CN (1) CN103871981A (zh)
DE (1) DE102013019514A1 (zh)
TW (1) TWI685929B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI643306B (zh) * 2015-01-22 2018-12-01 南韓商愛思開海力士有限公司 封裝基板、包含其之半導體封裝、包含其之電子系統及包含其之記憶卡

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9330997B1 (en) * 2014-03-14 2016-05-03 Altera Corporation Heat spreading structures for integrated circuits
US10629507B1 (en) 2018-11-23 2020-04-21 Dialog Semiconductor (Uk) Limited System in package (SIP)
US11894286B2 (en) * 2019-06-13 2024-02-06 Bae Systems Information And Electronic Systems Integration Inc. Hermetically sealed electronics module with enhanced cooling of core integrated circuit
CN110707051A (zh) * 2019-10-14 2020-01-17 华天科技(西安)有限公司 一种带有散热盖的ssd存储芯片封装结构及制造方法
US11830785B2 (en) * 2021-10-06 2023-11-28 STATS ChipPAC Pte. Ltd. Package with windowed heat spreader
CN115881661A (zh) * 2022-12-29 2023-03-31 鼎道智芯(上海)半导体有限公司 封装散热盖以及封装结构

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5757620A (en) * 1994-12-05 1998-05-26 International Business Machines Corporation Apparatus for cooling of chips using blind holes with customized depth
US5604978A (en) * 1994-12-05 1997-02-25 International Business Machines Corporation Method for cooling of chips using a plurality of materials
US5909056A (en) 1997-06-03 1999-06-01 Lsi Logic Corporation High performance heat spreader for flip chip packages
US6081037A (en) * 1998-06-22 2000-06-27 Motorola, Inc. Semiconductor component having a semiconductor chip mounted to a chip mount
US6665187B1 (en) * 2002-07-16 2003-12-16 International Business Machines Corporation Thermally enhanced lid for multichip modules
TWI251916B (en) * 2003-08-28 2006-03-21 Phoenix Prec Technology Corp Semiconductor assembled heat sink structure for embedding electronic components
US7031162B2 (en) * 2003-09-26 2006-04-18 International Business Machines Corporation Method and structure for cooling a dual chip module with one high power chip
US6979899B2 (en) * 2003-12-31 2005-12-27 Texas Instruments Incorported System and method for high performance heat sink for multiple chip devices
US7084496B2 (en) 2004-01-14 2006-08-01 International Business Machines Corporation Method and apparatus for providing optoelectronic communication with an electronic device
CN100343984C (zh) * 2004-02-27 2007-10-17 全懋精密科技股份有限公司 可嵌埋电子组件的半导体封装散热件结构
US6965171B1 (en) * 2004-06-07 2005-11-15 International Business Machines Corporation Method and structure for selective thermal paste deposition and retention on integrated circuit chip modules
US20060060952A1 (en) 2004-09-22 2006-03-23 Tsorng-Dih Yuan Heat spreader for non-uniform power dissipation
KR101011084B1 (ko) 2005-03-11 2011-01-25 후지쯔 가부시끼가이샤 흡열 부재, 냉각 장치 및 전자 기기
US20080186184A1 (en) * 2005-09-28 2008-08-07 Visible Assets Inc. Networked security tags for portable devices
US20080128897A1 (en) * 2006-12-05 2008-06-05 Tong Wa Chao Heat spreader for a multi-chip package
CN101202529A (zh) * 2006-12-11 2008-06-18 丹佛斯传动有限公司 电子装置及电动机变频器
US7781682B2 (en) * 2008-03-31 2010-08-24 Intel Corporation Methods of fabricating multichip packages and structures formed thereby
US9317079B2 (en) * 2011-03-29 2016-04-19 Echostar Uk Holdings Limited Media content device with customized panel

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI643306B (zh) * 2015-01-22 2018-12-01 南韓商愛思開海力士有限公司 封裝基板、包含其之半導體封裝、包含其之電子系統及包含其之記憶卡

Also Published As

Publication number Publication date
CN103871981A (zh) 2014-06-18
US9530714B2 (en) 2016-12-27
DE102013019514A1 (de) 2014-06-18
TWI685929B (zh) 2020-02-21
US20140167216A1 (en) 2014-06-19

Similar Documents

Publication Publication Date Title
TWI685929B (zh) 具改良均熱板之薄型晶片封裝
KR101721781B1 (ko) 패키지 기판에 다이를 포함하는 적층된 다이 패키지
US10134710B2 (en) Semiconductor package
US20120299173A1 (en) Thermally Enhanced Stacked Package and Method
TWI784026B (zh) 半導體封裝
US10269676B2 (en) Thermally enhanced package-on-package (PoP)
US8399994B2 (en) Semiconductor chip and semiconductor package having the same
KR20120019091A (ko) 멀티-칩 패키지 및 그의 제조 방법
KR20140057982A (ko) 반도체 패키지 및 반도체 패키지의 제조 방법
US10096534B2 (en) Thermal performance of logic chip in a package-on-package structure
US20210202461A1 (en) Method for embedding silicon die into a stacked package
KR20140130916A (ko) Emi 차폐기능과 방열 기능을 가지는 반도체 패키지
US9907181B2 (en) Electronic module
JPWO2009011419A1 (ja) 電子部品実装装置及びその製造方法
TW201316487A (zh) 積體電路封裝結構
US11004768B2 (en) Multi-chip package with partial integrated heat spreader
TW202209593A (zh) 具改良熱管理之堆疊式封裝組件
JP4627323B2 (ja) 半導体装置
JP2010258254A (ja) 半導体装置
KR20120031817A (ko) 반도체 칩 내장 기판 및 이를 포함하는 적층 반도체 패키지
TW400587B (en) Multi-chip chip scale package
JP6320681B2 (ja) 半導体装置