TW201333716A - 電腦系統 - Google Patents
電腦系統 Download PDFInfo
- Publication number
- TW201333716A TW201333716A TW101104232A TW101104232A TW201333716A TW 201333716 A TW201333716 A TW 201333716A TW 101104232 A TW101104232 A TW 101104232A TW 101104232 A TW101104232 A TW 101104232A TW 201333716 A TW201333716 A TW 201333716A
- Authority
- TW
- Taiwan
- Prior art keywords
- pin
- display
- indication signal
- reference voltage
- transmission interface
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 claims abstract description 34
- 230000002093 peripheral effect Effects 0.000 claims abstract description 29
- 238000004891 communication Methods 0.000 claims description 13
- 239000012769 display material Substances 0.000 claims description 3
- 239000004973 liquid crystal related substance Substances 0.000 claims description 3
- 238000000034 method Methods 0.000 claims 1
- 230000004044 response Effects 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 9
- 230000006870 function Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000011664 signaling Effects 0.000 description 2
- KZNMRPQBBZBTSW-UHFFFAOYSA-N [Au]=O Chemical compound [Au]=O KZNMRPQBBZBTSW-UHFFFAOYSA-N 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 229910001922 gold oxide Inorganic materials 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/08—Arrangements within a display terminal for setting, manually or automatically, display parameters of the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/04—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
- G09G2370/042—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller for monitor identification
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/10—Use of a protocol of communication by packets in interfaces along the display data pipeline
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/14—Use of low voltage differential signaling [LVDS] for display data communication
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
一種電腦系統,包括顯示器及電腦裝置。顯示器提供指示顯示器之傳輸介面的指示訊號。電腦裝置包括中央處理器及週邊控制器,分別具有第一及第二接腳;與耦接至第一及第二接腳的設定電路。設定電路回應於指示訊號,分別於顯示器支援第一及第二傳輸介面時,使第一接腳具有第一參考電壓及使第二接腳具有第二參考電壓。中央處理器及週邊控制器分別回應於具有第一參考電壓之第一接腳經由通訊連結提供第一顯示資料驅動顯示器及提供第二顯示資料驅動該示器,第一及第二顯示資料分別符合第一及第二傳輸介面。
Description
本發明是有關於一種電腦系統,且特別是有關於一種可同時支援兩種傳輸介面之顯示器的電腦系統。
在科技發展日新月異的現今時代,電腦系統,例如是桌上型電腦、筆記型電腦、平版電腦等,已廣為人們所接受,並已逐漸的成為人們視聽娛樂的重要平台。同時隨著人們對影音享受的需求日漸提升,可支援更高資料量之影像通訊介面係被開發出來,以因應更高規格的影音資料傳輸。舉例來說,嵌入式顯示接口(Embedded DisplayPort,eDP)介面係已被開發出來,並被視為即將取代現有之低電壓差動訊號(Low Voltage Differential Signaling,LVDS)介面的下一個世代的顯示器傳輸介面。
依現有的規格來說,eDP及LVDS之影像訊號分別由電腦系統內的中央處理器及南橋晶片所提供,且針對此兩種不同之顯示介面,中央處理器需要不同之接腳設定。據此,對需要同時生產使用此兩種介面顯示器之筆記型電腦的系統廠來說,其往往需要配置兩種不同偏壓設定之主機板,以分別應用在使用eDP介面之顯示器的筆記型電腦及使用LVDS介面之顯示器的筆記型電腦中,而徒增製造時的混淆。
根據本發明之一方面,提出一種電腦系統,包括顯示器及電腦裝置。顯示器包括液晶顯示器(LCD)連接器(Connector),其包括提供指示訊號指示顯示器之傳輸介面之預定接腳。電腦裝置包括中央處理器及週邊控制器,分別具有第一及第二接腳,並經由通訊連結連接至LCD連接器;與設定電路,耦接至第一及第二接腳。設定電路分別於指示訊號指示顯示器支援第一及第二傳輸介面時,使第一接腳具有第一參考電壓及使第二接腳具有第二參考電壓。中央處理器及週邊控制器分別回應於具有第一參考電壓之第一接腳經由通訊連結提供第一顯示資料驅動顯示器及提供第二顯示資料驅動該示器,第一及第二顯示資料分別符合第一及第二傳輸介面。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下:
請參照第1圖,其繪示依照本發明實施例之電腦系統的方塊圖。電腦系統1包括顯示器1000及電腦裝置2000。顯示器1000配置有液晶顯示器(Liquid Crystal Display,LCD)連接器(Connector)。舉例來說,此LCD連接器包括40個接腳,其中之一個接腳係被定義為預定接腳11,顯示器1000係經由預定接腳11提供指示訊號Cable_ID,以指示顯示器所配置之傳輸介面。
進一步的舉例來說,顯示器1000可選擇性地配置有兩種既定傳輸介面其中之一,並經由其來接收電腦裝置2000所提供之顯示資料。此兩種既定傳輸介面分別為低電壓差動訊號(Low Voltage Differential Signaling,LVDS)介面及嵌入式顯示接口(Embedded DisplayPort,eDP)介面。當顯示器1000配置有LVDS介面時,指示訊號Cable_ID例如具有高訊號位準;相對地,當顯示器1000配置有eDP介面時,指示訊號Cable_ID例如具有低訊號位準。
電腦裝置2000為電腦系統1的處理核心,其中包括中央處理器21、隨取記憶體(未繪示)、週邊控制器23、主機板(未繪示)、基本輸入輸出系統(Basis Input Output System,BIOS)單元25及設定電路27。中央處理器21、週邊控制器23、BIOS單元25及隨取記憶體係經由主機板相互耦接。BIOS單元25中包括非揮發性記憶體(例如是快閃記憶體),以儲存電腦系統1之BIOS碼。
中央處理器21包括接腳210,其係用以做為是否啟動eDP介面之接腳。進一步的說,接腳210例如為定義於英特爾文件編號324641-002,處理器規格書第6.3節中代號CFG[4]之接腳。當欲致能中央處理器21之eDP介面功能時,CFG[4]接腳需經由阻值1千歐姆左右之電阻耦接至接地位準;換言之,即是針對CFG[4]接腳提供對應至邏輯0之訊號。相對地,當欲非致能中央處理器21之eDP傳輸介面功能時,CFG[4]接腳需處於空接狀態(Floating);換言之,即是針對CFG[4]接腳提供對應至邏輯1之訊號。
週邊控制器23包括接腳230,其係供BIOS單元25參考,以得知電腦系統1所配置之顯示器1000是否支援eDP介面,其中週邊控制器23可為南橋晶片或為筆記型電腦中之嵌入式控制器(Embedded Controller)。進一步的說,接腳210可為週邊控制器23中任何閒置之通用輸入輸出接腳(General Purpose Input Output,GPIO)接腳,其可接收顯示器1000提供之指示訊號Cable_ID,並使BIOS單元25得知顯示器1000所配置之傳輸介面。
中央處理器21及週邊處理器23更經由通訊連結C連接至顯示器1000之LCD連接器。
設定電路27耦接至接腳110、210及230,並經由接腳110接收指示訊號Cable_ID。舉例來說,設定電路27可實現於電腦系統1之嵌入式控制器中。
請參照第2圖,其繪示乃第1圖之設定電路27的相關訊號真值表。當顯示器1000配置有eDP介面時,指示訊號Cable_ID例如具有低訊號位準,即是對應至邏輯0;設定電路27對應地於指示訊號Cable_ID對應至邏輯0時,使接腳210及230具有參考電壓GND,即是對應至邏輯0。據此,中央處理器21回應於具有參考電壓GND之接腳210,經由通訊連結C提供顯示資料VD1驅動顯示器1000,其中顯示資料VD1符合eDP介面協定;而週邊控制器23則不提供任何顯示資料。
相對地,當顯示器1000配置有LVDS介面時,指示訊號Cable_ID例如具有高訊號位準,即是對應至邏輯1;設定電路27對應地於指示訊號Cable_ID對應至邏輯1時,使接腳230對應至供電電壓VDD,即是對應至邏輯1,並使接腳210實質上浮接(Floating)。據此,週邊控制器23回應於具有供電電壓VDD之接腳230,經由通訊連結C提供顯示資料VD2驅動顯示器1000,其中顯示資料VD2符合LVDS介面協定;而中央處理器21則不提供任何顯示資料。
綜合以上,設定電路27可在指示訊號Cable_ID指示顯示器1000配置有eDP介面時,針對中央處理器21及週邊控制器23提供對應之偏壓設定,使得中央處理器21可對應地提供符合eDP介面協定之顯示資料VD1來驅動顯示器1000;設定電路27更可在指示訊號Cable_ID指示顯示器1000配置有LVDS介面時,針對中央處理器21及週邊控制器23提供對應之偏壓設定,使得週邊控制器23可對應地提供符合LVDS介面協定之顯示資料VD2來驅動顯示器1000。換言之,透過設定電路27之偏壓操作,電腦裝置2000因應顯示器1000配置之介面,來提供與顯示器1000之介面相符合的顯示資料。
請參照第3圖,其繪示乃第1圖之設定電路27的詳細電路圖。設定電路27包括中間節點N、電晶體T1、T2及電阻R1-R3,舉例來說,電晶體T1及T2分別為NPN雙載子接面電晶體(Bipolar Junction Transistor,BJT)及N通道金氧半(Metal Oxide Semiconductor,MOS)電晶體。
中間節點N經由電阻R2接收供電電壓VDD,以對應地被偏壓至供電電壓。電晶體T1之基極(Base)接收指示訊號Cable_ID並耦接至接腳230,集極(Collector)耦接至中間節點N,射極(Emitter)接收參考電壓GND。電晶體T2之閘極(Gate)耦接至中間節點N,汲極(Drain)耦接至接腳210,源極(Source)接收參考電壓GND。
當指示訊號Cable_ID指示顯示器1000支援eDP介面(即是Cable_ID對應至邏輯0)時,接腳230係對應地對應至邏輯0;電晶體T1截止使中間節點N持續具有供電電壓VDD;電晶體T2於中間節點N具有供電電壓VDD時導通,以將參考電壓VSS提供至接腳210,換言之,使接腳210亦對應至邏輯0。
相對地,當指示訊號Cable_ID指示顯示器1000支援LVDS介面(即是Cab1e_ID對應至邏輯1)時,接腳230係對應地對應至邏輯1;電晶體T1為導通使中間節點N之位準被拉低至參考電壓GND;電晶體T2於中間節點N具有參考電壓GND時截止,以使接腳210為實質上浮接。
在本實施例中,雖僅以設定電路27具有如第2圖所示之真值表及如第3圖所示之電路圖的情形為例做說明,然,本實施例之設定電路27並不侷限於此。在另一個例子中,設定電路27’亦可具有如第4圖所示之電路圖及第5圖所示之真值表。
進一步的說,當顯示器1000配置有eDP介面時,指示訊號Cable_ID’例如具有高訊號位準,即是對應至邏輯1;設定電路27’對應地於指示訊號Cable_ID’對應至邏輯1時,使接腳210具有參考電壓GND,即是對應至邏輯0,並使接腳230具有供電電壓VDD,即是邏輯1。據此,中央處理器21回應於具有參考電壓GND之接腳210,經由通訊連結C提供顯示資料VD1驅動顯示器1000,其中顯示資料VD1符合eDP介面協定;而週邊控制器23則不提供任何顯示資料。
相對地,當顯示器1000配置有LVDS介面時,指示訊號Cable_ID’例如具有低訊號位準,即是對應至邏輯0;設定電路27對應地於指示訊號Cable_ID’對應至邏輯0時,使接腳230對應至參考電壓GND,即是對應至邏輯0,並使接腳210實質上浮接。據此,週邊控制器23回應於具有參考電壓GND之接腳230,經由通訊連結C提供顯示資料VD2驅動顯示器1000,其中顯示資料VD2符合LVDS介面協定;而中央處理器21則不提供任何顯示資料。
在這個例子中,設定電路27’包括電晶體T3、電阻R4及R5,舉例來說,電晶體T3為N通道MOS電晶體。電晶體T3之閘極接收指示訊號Cable_ID’並經由電阻R4接收供電電壓VDD,汲極經由電阻R5耦接至接腳210,源極接收參考電壓GND。
電晶體T3於指示訊號Cable_ID’指示顯示器1000支援eDP介面(即是對應至邏輯1)時導通,以將參考電壓GND提供至接腳210,即使接腳210具有參考電壓GND。據此,中央處理器21回應於具有參考電壓GND之接腳210,經由通訊連結C提供顯示資料VD1驅動顯示器1000,其中顯示資料VD1符合eDP介面協定;而週邊控制器23則不提供任何顯示資料。
相對地,電晶體T3於指示訊號Cable_ID’指示顯示器1000支援LVDS介面(即是對應至邏輯0)時截止,使接腳210為實質上浮接,而接腳230係對應地對應至邏輯0。據此,週邊控制器23回應於具有參考電壓GND之接腳230,經由通訊連結C提供顯示資料VD2驅動顯示器1000,其中顯示資料VD2符合LVDS介面協定;而中央處理器21則不提供任何顯示資料。
本實施例之電腦系統包括顯示器及電腦裝置,其中電腦裝置配置有中央處理器、週邊控制器及設定電路;中央處理器及週邊控制器分別具有相關於顯示器之通訊介面的第一及第二接腳。本實施例之設定電路接收顯示器所提供之指示顯示器之傳輸介面的指示訊號,並據以針對此地及第二接腳進行偏壓設定,藉此在此顯示器支援第一傳輸介面時,控制中央處理器提供符合此第一傳輸協定之顯示資料,並在此顯示器支援第二傳輸介面時,控制週邊控制器提供符合此第二傳輸協定之顯示資料。據此,相較於傳統電腦系統,本實施例之電腦系統具有可同時支援兩種不同傳輸協定之顯示器的優點。
綜上所述,雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
1...電腦系統
1000...顯示面板
110...預定接腳
2000...電腦裝置
21...中央處理器
23...週邊控制器
25...BIOS單元
27、27'...設定電路
210、230...接腳
R1-R5...電阻
T1-T3...電晶體
N...中間節點
第1圖繪示依照本發明實施例之電腦系統的方塊圖。
第2圖繪示乃第1圖之設定電路27的相關訊號真值表。
第3圖繪示乃第1圖之設定電路27的詳細電路圖。
第4圖其繪示乃第1圖之設定電路27’的詳細電路圖。
第5圖繪示乃第4圖之設定電路27’的相關訊號真值表。
1...電腦系統
1000...顯示面板
110...預定接腳
2000...電腦裝置
21...中央處理器
23...週邊控制器
25...BIOS單元
27...設定電路
210、230...接腳
Claims (10)
- 一種電腦系統,包括:一顯示器,包括一液晶顯示器(LCD)連接器(Connector),該LCD連接器包括一預定接腳,用以提供一指示訊號指示該顯示器之傳輸介面;以及一電腦裝置,包括:一中央處理器及一週邊控制器,分別具有一第一接腳及一第二接腳,並經由一通訊連結連接至該LCD連接器;及一設定電路,耦接至該第一及該第二接腳,並接收該指示訊號,該設定電路於該指示訊號指示該顯示器支援一第一傳輸介面時使該第一接腳具有一第一參考電壓,該設定電路更於該指示訊號指示該顯示器支援一第二傳輸介面時使該第二接腳具有一第二參考電壓;其中,該中央處理器回應於具有該第一參考電壓之該第一接腳,經由該通訊連結提供一第一顯示資料驅動該顯示器,該第一顯示資料符合該第一傳輸介面;其中,該週邊控制器回應於具有該第二參考電壓之該第二接腳,經由該通訊連結提供一第二顯示資料驅動該顯示器,該第二顯示資料符合該第二傳輸介面。
- 如申請專利範圍第1項所述之電腦系統,其中該設定電路包括:一電晶體,控制端接收該指示訊號,第一輸入端耦接至該第一接腳,第二輸入端接收該第一參考電壓,其中該電晶體於該指示訊號指示該顯示器支援該第一傳輸介面時導通,以將該第一參考電壓提供至該第一接腳。
- 如申請專利範圍第2項所述之電腦系統,其中該電晶體於該指示訊號指示該顯示器支援該第二傳輸介面時截止,以使該第一接腳為實質上浮接(Floating)。
- 如申請專利範圍第2項所述之電腦系統,其中當該指示訊號指示該顯示器支援該第二傳輸介面時,該指示訊號對應至該第二參考電壓;其中,該電晶體之控制端更耦接至該第二接腳,以在該指示訊號指示該顯示器支援該第二傳輸介面時,根據該指示訊號控制該第二接腳具有該第二參考電壓。
- 如申請專利範圍第1項所述之電腦系統,其中該設定電路包括:一中間節點,被偏壓至一供電電壓;一第一電晶體,控制端接收該指示訊號,第一輸入端耦接至該中間節點,第二輸入端接收該第一參考電壓,其中該第一電晶體於該指示訊號指示該顯示器支援該第一傳輸介面時截止,使該中間節點持續具有該供電電壓;及一第二電晶體,控制端耦接至該中間節點,第一輸入端耦接至該第一接腳,第二輸入端接收該第一參考電壓,其中該第二電晶體於該中間節點具有該供電電壓時導通,以將該第一參考電壓提供至該第一接腳。
- 如申請專利範圍第5項所述之電腦系統,其中該第一電晶體於該指示訊號指示該顯示器支援該第二傳輸介面時導通,以使該中間節點具有該第一參考電壓;其中,該第二電晶體於該中間節點具有該第一參考電壓時截止,以使該第一接腳為實質上浮接。
- 如申請專利範圍第5項所述之電腦系統,其中當該指示訊號指示該顯示器支援該第二傳輸介面時,該指示訊號對應至該第二參考電壓;其中,該電晶體之控制端更耦接至該第二接腳,以在該指示訊號指示該顯示器支援該第二傳輸介面時,根據該該指示訊號控制該第二接腳具有該第二參考電壓。
- 如申請專利範圍第5項所述之電腦系統,其中當該指示訊號指示該顯示器支援該第一傳輸介面時,該指示訊號對應至該第一參考電壓;其中,該電晶體之控制端更耦接至該第二接腳,以在該指示訊號指示該顯示器支援該第一傳輸介面時,根據該該指示訊號控制該第二接腳具有該第一參考電壓。
- 如申請專利範圍第1項所述之電腦系統,其中該週邊控制器為一南橋晶片,該電腦系統更包括:一嵌入式控制器(Embedded Controller),該設定電路係配置於該嵌入式控制器中。
- 如申請專利範圍第1項所述之電腦系統,其中該週邊控制器及該設定電路係以一嵌入式控制器來實現。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101104232A TWI456401B (zh) | 2012-02-09 | 2012-02-09 | 電腦系統 |
CN201210052717.1A CN103246322B (zh) | 2012-02-09 | 2012-03-02 | 计算机系统 |
US13/450,896 US20130207953A1 (en) | 2012-02-09 | 2012-04-19 | Computer system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101104232A TWI456401B (zh) | 2012-02-09 | 2012-02-09 | 電腦系統 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201333716A true TW201333716A (zh) | 2013-08-16 |
TWI456401B TWI456401B (zh) | 2014-10-11 |
Family
ID=48925893
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101104232A TWI456401B (zh) | 2012-02-09 | 2012-02-09 | 電腦系統 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20130207953A1 (zh) |
CN (1) | CN103246322B (zh) |
TW (1) | TWI456401B (zh) |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3504202B2 (ja) * | 1999-12-21 | 2004-03-08 | 株式会社ナナオ | 表示装置 |
TWI259367B (en) * | 2002-03-20 | 2006-08-01 | Via Tech Inc | Embedded control unit |
US7123248B1 (en) * | 2002-07-30 | 2006-10-17 | Matrox Electronic Systems Ltd. | Analog multi-display using digital visual interface |
KR100667748B1 (ko) * | 2002-10-08 | 2007-01-11 | 삼성전자주식회사 | 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법 |
KR20070040096A (ko) * | 2005-10-11 | 2007-04-16 | 주식회사 대우일렉트로닉스 | 복수개의 디지털 입력 포트를 구비한 디스플레이 장치의edid 공유 장치 |
TWM298175U (en) * | 2006-01-27 | 2006-09-21 | Askey Computer Corp | Integrated computer apparatus capable of detecting peripheral devices |
TW200739408A (en) * | 2006-04-03 | 2007-10-16 | Aopen Inc | Computer system having analog and digital video output functions, computer mainframe, and video signal transmission device |
CN100461087C (zh) * | 2006-04-13 | 2009-02-11 | 建碁股份有限公司 | 具模拟数字视频输出的计算机系统、主机与视频传输装置 |
TWM308456U (en) * | 2006-08-04 | 2007-03-21 | Longwell Co | Multi-functional cable with charge and data transmission purpose |
US7746081B2 (en) * | 2006-12-08 | 2010-06-29 | General Electric Company | Cable detection method and apparatus |
JP2009047940A (ja) * | 2007-08-20 | 2009-03-05 | Fujitsu Ltd | 表示装置における表示制御方法および表示装置 |
US8625029B2 (en) * | 2007-12-17 | 2014-01-07 | Sony Corporation | HDMI source detection |
US8019906B2 (en) * | 2009-02-04 | 2011-09-13 | Via Technologies, Inc. | Dual mode displayport (DP) and high definition multimedia interface (HDMI) transmitter configured to transmit video and/or audio signals in DP or HDMI according to mode signal |
EP2419818A2 (en) * | 2009-04-17 | 2012-02-22 | St-Ericsson (Grenoble) SAS | Enhanced power in hdmi systems |
US8674901B2 (en) * | 2009-04-22 | 2014-03-18 | Dell Products, Lp | System and method for authenticating a display panel in an information handling system |
CN101957733B (zh) * | 2009-07-16 | 2015-02-25 | 赛恩倍吉科技顾问(深圳)有限公司 | 电脑系统 |
-
2012
- 2012-02-09 TW TW101104232A patent/TWI456401B/zh not_active IP Right Cessation
- 2012-03-02 CN CN201210052717.1A patent/CN103246322B/zh not_active Expired - Fee Related
- 2012-04-19 US US13/450,896 patent/US20130207953A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
US20130207953A1 (en) | 2013-08-15 |
CN103246322A (zh) | 2013-08-14 |
CN103246322B (zh) | 2016-06-01 |
TWI456401B (zh) | 2014-10-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI407316B (zh) | 解決具有相同定址位址之兩i2c從屬裝置間產生衝突的裝置 | |
JP5989758B2 (ja) | シンプルペリフェラルバスを利用するシステム及び方法 | |
US8171342B2 (en) | Device and method for outputting BIOS POST code | |
US20130205054A1 (en) | Intelligent serial interface | |
TWI713528B (zh) | 指示定向的連接器 | |
JP2010134949A (ja) | フィールドチェンジアブルグラフィックシステム | |
JP2018101185A5 (ja) | 半導体装置、ヒューマンインターフェース装置及び電子機器 | |
US9966755B2 (en) | Preventing water damage in portable devices | |
KR20140064036A (ko) | 패드부, 이를 구비하는 표시 패널 및 평판 표시 장치 | |
JPWO2016075727A1 (ja) | 半導体装置及びその制御方法 | |
TWI621990B (zh) | 顯示模組切換電路、應用該電路的主機板及電腦 | |
US20160328350A1 (en) | Restart system and motherboard thereof | |
CN100489807C (zh) | 计算机系统状态监示电路 | |
TW201506643A (zh) | 主機板 | |
TW201333716A (zh) | 電腦系統 | |
JP6645669B1 (ja) | インターフェース回路、情報処理装置、表示方法、及びプログラム | |
TWI705369B (zh) | 集線器裝置、顯示裝置及其操作方法 | |
TWI666552B (zh) | 模組化裝置及其控制方法 | |
TWI468921B (zh) | 伺服器及其開機方法 | |
JP2009295069A (ja) | 双方向シリアルバスを内蔵する電子モジュール | |
TWI544218B (zh) | 過電流偵測系統及偵測電路 | |
US8055811B2 (en) | Computer having function for displaying status of operation and floppy module | |
TW201324138A (zh) | 識別電路 | |
TWI740632B (zh) | 電腦裝置及電源閘控電路 | |
US11928266B2 (en) | Information processing apparatus and controlling method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |