CN103246322B - 计算机系统 - Google Patents

计算机系统 Download PDF

Info

Publication number
CN103246322B
CN103246322B CN201210052717.1A CN201210052717A CN103246322B CN 103246322 B CN103246322 B CN 103246322B CN 201210052717 A CN201210052717 A CN 201210052717A CN 103246322 B CN103246322 B CN 103246322B
Authority
CN
China
Prior art keywords
pin
display
indication signal
reference voltage
coffret
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201210052717.1A
Other languages
English (en)
Other versions
CN103246322A (zh
Inventor
卢威廷
詹宗霖
蔡鸿昌
陈信伟
洪治国
汪自强
朱泰鑫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Quanta Computer Inc
Original Assignee
Quanta Computer Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Quanta Computer Inc filed Critical Quanta Computer Inc
Publication of CN103246322A publication Critical patent/CN103246322A/zh
Application granted granted Critical
Publication of CN103246322B publication Critical patent/CN103246322B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/08Arrangements within a display terminal for setting, manually or automatically, display parameters of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/042Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller for monitor identification
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

一种计算机系统,包括显示器及计算机装置。显示器提供指示显示器的传输接口的指示信号。计算机装置包括中央处理器及外围控制器,分别具有第一及第二引脚;与耦接至第一及第二引脚的设定电路。设定电路响应于指示信号,分别于显示器支持第一及第二传输接口时,使第一引脚具有第一参考电压及使第二引脚具有第二参考电压。中央处理器及外围控制器分别响应于具有第一参考电压的第一引脚经由通信连结提供第一显示数据驱动显示器及提供第二显示数据驱动该示器,第一及第二显示数据分别符合第一及第二传输接口。

Description

计算机系统
技术领域
本发明涉及一种计算机系统,且特别涉及一种可同时支持两种传输接口的显示器的计算机系统。
背景技术
在科技发展日新月异的现今时代,计算机系统,例如是桌上型计算机、笔记型计算机、平版计算机等,已广为人们所接受,并已逐渐的成为人们视听娱乐的重要平台。同时随着人们对音视频享受的需求日渐提升,可支持更高数据量的图像通信接口被开发出来,以因应更高规格的音视频数据传输。举例来说,嵌入式显示接口(EmbeddedDisplayPort,eDP)接口已被开发出来,并被视为即将取代现有的低电压差动信号(LowVoltageDifferentialSignaling,LVDS)接口的下一个世代的显示器传输接口。
依现有的规格来说,eDP及LVDS的图像信号分别由计算机系统内的中央处理器及南桥芯片所提供,且针对此两种不同的显示接口,中央处理器需要不同的引脚设定。据此,对需要同时生产使用此两种接口显示器的笔记型计算机的系统厂来说,其往往需要配置两种不同偏压设定的主机板,以分别应用在使用eDP接口的显示器的笔记型计算机及使用LVDS接口的显示器的笔记型计算机中,而徒增制造时的混淆。
发明内容
根据本发明的一方面,提出一种计算机系统,包括显示器及计算机装置。显示器包括液晶显示器(LCD)连接器(Connector),其包括提供指示信号指示显示器的传输接口的预定引脚。计算机装置包括中央处理器及外围控制器,分别具有第一及第二引脚,并经由通信连结连接至LCD连接器;与设定电路,耦接至第一及第二引脚。设定电路分别于指示信号指示显示器支持第一及第二传输接口时,使第一引脚具有第一参考电压及使第二引脚具有第二参考电压。中央处理器及外围控制器分别响应于具有第一参考电压的第一引脚经由通信连结提供第一显示数据驱动显示器及提供第二显示数据驱动该示器,第一及第二显示数据分别符合第一及第二传输接口。
为了对本发明的上述及其他方面有更佳的了解,下文特举优选实施例,并配合附图,作详细说明如下:
附图说明
图1绘示依照本发明实施例的计算机系统的方块图。
图2绘示图1的设定电路27的相关信号真值表。
图3绘示图1的设定电路27的详细电路图。
图4其绘示图1的设定电路27’的详细电路图。
图5绘示图4的设定电路27’的相关信号真值表。
【主要元件符号说明】
1:计算机系统
1000:显示面板
110:预定引脚
2000:计算机装置
21:中央处理器
23:外围控制器
25:BIOS单元
27、27':设定电路
210、230:引脚
R1-R5:电阻
T1-T3:晶体管
N:中间节点
具体实施方式
请参照图1,其绘示依照本发明实施例的计算机系统的方块图。计算机系统1包括显示器1000及计算机装置2000。显示器1000配置有液晶显示器(LiquidCrystalDisplay,LCD)连接器(Connector)。举例来说,此LCD连接器包括40个引脚,其中的一个引脚被定义为预定引脚11,显示器1000经由预定引脚11提供指示信号Cable_ID,以指示显示器所配置的传输接口。
进一步的举例来说,显示器1000可选择性地配置有两种既定传输接口其中之一,并经由其来接收计算机装置2000所提供的显示数据。此两种既定传输接口分别为低电压差动信号(LowVoltageDifferentialSignaling,LVDS)接口及嵌入式显示接口(EmbeddedDisplayPort,eDP)接口。当显示器1000配置有LVDS接口时,指示信号Cable_ID例如具有高信号电平;相对地,当显示器1000配置有eDP接口时,指示信号Cable_ID例如具有低信号电平。
计算机装置2000为计算机系统1的处理内核,其中包括中央处理器21、随取存储器(未绘示)、外围控制器23、主机板(未绘示)、基本输入输出系统(BasisInputOutputSystem,BIOS)单元25及设定电路27。中央处理器21、外围控制器23、BIOS单元25及随取存储器经由主机板相互耦接。BIOS单元25中包括非易失性存储器(例如是快闪存储器),以存储计算机系统1的BIOS码。
中央处理器21包括引脚210,其用以作为是否启动eDP接口的引脚。进一步地说,引脚210例如为定义于英特尔文件编号324641-002,处理器规格书第6.3节中代号CFG[4]的引脚。当欲致能中央处理器21的eDP接口功能时,CFG[4]引脚需经由阻值1千欧姆左右的电阻耦接至接地电平;换句话说,即是针对CFG[4]引脚提供对应至逻辑0的信号。相对地,当欲非致能中央处理器21的eDP传输接口功能时,CFG[4]引脚需处于空接状态(Floating);换句话说,即是针对CFG[4]引脚提供对应至逻辑1的信号。
外围控制器23包括引脚230,其供BIOS单元25参考,以得知计算机系统1所配置的显示器1000是否支持eDP接口,其中外围控制器23可为南桥芯片或为笔记型计算机中的嵌入式控制器(EmbeddedController)。进一步地说,引脚230可为外围控制器23中任何闲置的通用输入输出引脚(GeneralPurposeInputOutput,GPIO)引脚,其可接收显示器1000提供的指示信号Cable_ID,并使BIOS单元25得知显示器1000所配置的传输接口。
中央处理器21及外围处理器23还经由通信连结C连接至显示器1000的LCD连接器。
设定电路27耦接至引脚110、210及230,并经由引脚110接收指示信号Cable_ID。举例来说,设定电路27可实现于计算机系统1的嵌入式控制器中。
请参照图2,其绘示图1的设定电路27的相关信号真值表。当显示器1000配置有eDP接口时,指示信号Cable_ID例如具有低信号电平,即是对应至逻辑0;设定电路27对应地于指示信号Cable_ID对应至逻辑0时,使引脚210及230具有参考电压GND,即是对应至逻辑0。据此,中央处理器21响应于具有参考电压GND的引脚210,经由通信连结C提供显示数据VD1驱动显示器1000,其中显示数据VD1符合eDP接口协议;而外围控制器23则不提供任何显示数据。
相对地,当显示器1000配置有LVDS接口时,指示信号Cable_ID例如具有高信号电平,即是对应至逻辑1;设定电路27对应地于指示信号Cable_ID对应至逻辑1时,使引脚230对应至供电电压VDD,即是对应至逻辑1,并使引脚210实质上浮接(Floating)。据此,外围控制器23响应于具有供电电压VDD的引脚230,经由通信连结C提供显示数据VD2驱动显示器1000,其中显示数据VD2符合LVDS接口协议;而中央处理器21则不提供任何显示数据。
综合以上,设定电路27可在指示信号Cable_ID指示显示器1000配置有eDP接口时,针对中央处理器21及外围控制器23提供对应的偏压设定,使得中央处理器21可对应地提供符合eDP接口协议的显示数据VD1来驱动显示器1000;设定电路27更可在指示信号Cable_ID指示显示器1000配置有LVDS接口时,针对中央处理器21及外围控制器23提供对应的偏压设定,使得外围控制器23可对应地提供符合LVDS接口协议的显示数据VD2来驱动显示器1000。换句话说,通过设定电路27的偏压操作,计算机装置2000因应显示器1000配置的接口,来提供与显示器1000的接口相符合的显示数据。
请参照图3,其绘示图1的设定电路27的详细电路图。设定电路27包括中间节点N、晶体管T1、T2及电阻R1-R3,举例来说,晶体管T1及T2分别为NPN双载子接面晶体管(BipolarJunctionTransistor,BJT)及N通道金属氧化物半导体(MetalOxideSemiconductor,MOS)晶体管。
中间节点N经由电阻R2接收供电电压VDD,以对应地被偏压至供电电压。晶体管T1的基极(Base)接收指示信号Cable_ID并耦接至引脚230,集极(Collector)耦接至中间节点N,射极(Emitter)接收参考电压GND。晶体管T2的栅极(Gate)耦接至中间节点N,漏极(Drain)耦接至引脚210,源极(Source)接收参考电压GND。
当指示信号Cable_ID指示显示器1000支持eDP接口(即是Cable_ID对应至逻辑0)时,引脚230对应地对应至逻辑0;晶体管T1截止使中间节点N持续具有供电电压VDD;晶体管T2于中间节点N具有供电电压VDD时导通,以将参考电压VSS提供至引脚210,换句话说,使引脚210亦对应至逻辑0。
相对地,当指示信号Cable_ID指示显示器1000支持LVDS接口(即是Cable_ID对应至逻辑1)时,引脚230对应地对应至逻辑1;晶体管T1为导通使中间节点N的电平被拉低至参考电压GND;晶体管T2于中间节点N具有参考电压GND时截止,以使引脚210为实质上浮接。
在本实施例中,虽仅以设定电路27具有如图2所示的真值表及如图3所示的电路图的情形为例做说明,然而,本实施例的设定电路27并不局限于此。在另一个例子中,设定电路27’也可具有如图4所示的电路图及图5所示的真值表。
进一步地说,当显示器1000配置有eDP接口时,指示信号Cable_ID’例如具有高信号电平,即是对应至逻辑1;设定电路27’对应地于指示信号Cable_ID’对应至逻辑1时,使引脚210具有参考电压GND,即是对应至逻辑0,并使引脚230具有供电电压VDD,即是逻辑1。据此,中央处理器21响应于具有参考电压GND的引脚210,经由通信连结C提供显示数据VD1驱动显示器1000,其中显示数据VD1符合eDP接口协议;而外围控制器23则不提供任何显示数据。
相对地,当显示器1000配置有LVDS接口时,指示信号Cable_ID’例如具有低信号电平,即是对应至逻辑0;设定电路27对应地于指示信号Cable_ID’对应至逻辑0时,使引脚230对应至参考电压GND,即是对应至逻辑0,并使引脚210实质上浮接。据此,外围控制器23响应于具有参考电压GND的引脚230,经由通信连结C提供显示数据VD2驱动显示器1000,其中显示数据VD2符合LVDS接口协议;而中央处理器21则不提供任何显示数据。
在这个例子中,设定电路27’包括晶体管T3、电阻R4及R5,举例来说,晶体管T3为N通道MOS晶体管。晶体管T3的栅极接收指示信号Cable_ID’并经由电阻R4接收供电电压VDD,漏极经由电阻R5耦接至引脚210,源极接收参考电压GND。
晶体管T3于指示信号Cable_ID’指示显示器1000支持eDP接口(即是对应至逻辑1)时导通,以将参考电压GND提供至引脚210,即使引脚210具有参考电压GND。据此,中央处理器21响应于具有参考电压GND的引脚210,经由通信连结C提供显示数据VD1驱动显示器1000,其中显示数据VD1符合eDP接口协议;而外围控制器23则不提供任何显示数据。
相对地,晶体管T3于指示信号Cable_ID’指示显示器1000支持LVDS接口(即是对应至逻辑0)时截止,使引脚210为实质上浮接,而引脚230对应地对应至逻辑0。据此,外围控制器23响应于具有参考电压GND的引脚230,经由通信连结C提供显示数据VD2驱动显示器1000,其中显示数据VD2符合LVDS接口协议;而中央处理器21则不提供任何显示数据。
本实施例的计算机系统包括显示器及计算机装置,其中计算机装置配置有中央处理器、外围控制器及设定电路;中央处理器及外围控制器分别具有相关于显示器的通信接口的第一及第二引脚。本实施例的设定电路接收显示器所提供的指示显示器的传输接口的指示信号,并据以针对此地及第二引脚进行偏压设定,藉此在此显示器支持第一传输接口时,控制中央处理器提供符合此第一传输协议的显示数据,并在此显示器支持第二传输接口时,控制外围控制器提供符合此第二传输协议的显示数据。据此,相较于传统计算机系统,本实施例的计算机系统具有可同时支持两种不同传输协议的显示器的优点。
综上所述,虽然本发明已以优选实施例公开如上,然其并非用以限定本发明。本领域技术人员在不脱离本发明的精神和范围内,当可作各种的更动与润饰。因此,本发明的保护范围当视所附权利要求书所界定者为准。

Claims (10)

1.一种计算机系统,包括:
一显示器,包括一液晶显示器LCD连接器(Connector),该LCD连接器包括一预定引脚,用以提供一指示信号指示该显示器的传输接口;以及
一计算机装置,包括:
一中央处理器及一外围控制器,分别具有一第一引脚及一第二引脚,并经由一通信连结连接至该LCD连接器;及
一设定电路,耦接至该第一及该第二引脚,并接收该指示信号,该设定电路于该指示信号指示该显示器支持一第一传输接口时使该第一引脚具有一第一参考电压,该设定电路更于该指示信号指示该显示器支持一第二传输接口时使该第二引脚具有一第二参考电压;
其中,该中央处理器响应于具有该第一参考电压的该第一引脚,经由该通信连结提供一第一显示数据驱动该显示器,该第一显示数据符合该第一传输接口;
其中,该外围控制器响应于具有该第二参考电压的该第二引脚,经由该通信连结提供一第二显示数据驱动该显示器,该第二显示数据符合该第二传输接口。
2.如权利要求1所述的计算机系统,其中该设定电路包括:
一晶体管,控制端接收该指示信号,第一输入端耦接至该第一引脚,第二输入端接收该第一参考电压,其中该晶体管于该指示信号指示该显示器支持该第一传输接口时导通,以将该第一参考电压提供至该第一引脚。
3.如权利要求2所述的计算机系统,其中该晶体管于该指示信号指示该显示器支持该第二传输接口时截止,以使该第一引脚为实质上浮接(Floating)。
4.如权利要求2所述的计算机系统,其中当该指示信号指示该显示器支持该第二传输接口时,该指示信号对应至该第二参考电压;
其中,该晶体管的控制端还耦接至该第二引脚,以在该指示信号指示该显示器支持该第二传输接口时,根据该指示信号控制该第二引脚具有该第二参考电压。
5.如权利要求1所述的计算机系统,其中该设定电路包括:
一中间节点,被偏压至一供电电压;
一第一晶体管,控制端接收该指示信号,第一输入端耦接至该中间节点,第二输入端接收该第一参考电压,其中该第一晶体管于该指示信号指示该显示器支持该第一传输接口时截止,使该中间节点持续具有该供电电压;及
一第二晶体管,控制端耦接至该中间节点,第一输入端耦接至该第一引脚,第二输入端接收该第一参考电压,其中该第二晶体管于该中间节点具有该供电电压时导通,以将该第一参考电压提供至该第一引脚。
6.如权利要求5所述的计算机系统,其中该第一晶体管于该指示信号指示该显示器支持该第二传输接口时导通,以使该中间节点具有该第一参考电压;
其中,该第二晶体管于该中间节点具有该第一参考电压时截止,以使该第一引脚为实质上浮接。
7.如权利要求5所述的计算机系统,其中当该指示信号指示该显示器支持该第二传输接口时,该指示信号对应至该第二参考电压;
其中,该晶体管的控制端还耦接至该第二引脚,以在该指示信号指示该显示器支持该第二传输接口时,根据该指示信号控制该第二引脚具有该第二参考电压。
8.如权利要求5所述的计算机系统,其中当该指示信号指示该显示器支持该第一传输接口时,该指示信号对应至该第一参考电压;
其中,该晶体管的控制端还耦接至该第二引脚,以在该指示信号指示该显示器支持该第一传输接口时,根据该指示信号控制该第二引脚具有该第一参考电压。
9.如权利要求1所述的计算机系统,其中该外围控制器为一南桥芯片,该计算机系统还包括:
一嵌入式控制器(EmbeddedController),该设定电路配置于该嵌入式控制器中。
10.如权利要求1所述的计算机系统,其中该外围控制器及该设定电路以一嵌入式控制器来实现。
CN201210052717.1A 2012-02-09 2012-03-02 计算机系统 Expired - Fee Related CN103246322B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW101104232A TWI456401B (zh) 2012-02-09 2012-02-09 電腦系統
TW101104232 2012-02-09

Publications (2)

Publication Number Publication Date
CN103246322A CN103246322A (zh) 2013-08-14
CN103246322B true CN103246322B (zh) 2016-06-01

Family

ID=48925893

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210052717.1A Expired - Fee Related CN103246322B (zh) 2012-02-09 2012-03-02 计算机系统

Country Status (3)

Country Link
US (1) US20130207953A1 (zh)
CN (1) CN103246322B (zh)
TW (1) TWI456401B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070040096A (ko) * 2005-10-11 2007-04-16 주식회사 대우일렉트로닉스 복수개의 디지털 입력 포트를 구비한 디스플레이 장치의edid 공유 장치
CN101055514A (zh) * 2006-04-13 2007-10-17 建碁股份有限公司 具模拟数字视频输出的计算机系统、主机与视频传输装置
CN101373589A (zh) * 2007-08-20 2009-02-25 富士通株式会社 在显示装置中使用的显示控制方法和显示装置
CN101957733A (zh) * 2009-07-16 2011-01-26 鸿富锦精密工业(深圳)有限公司 电脑系统

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3504202B2 (ja) * 1999-12-21 2004-03-08 株式会社ナナオ 表示装置
TWI259367B (en) * 2002-03-20 2006-08-01 Via Tech Inc Embedded control unit
US7123248B1 (en) * 2002-07-30 2006-10-17 Matrox Electronic Systems Ltd. Analog multi-display using digital visual interface
KR100667748B1 (ko) * 2002-10-08 2007-01-11 삼성전자주식회사 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법
TWM298175U (en) * 2006-01-27 2006-09-21 Askey Computer Corp Integrated computer apparatus capable of detecting peripheral devices
TW200739408A (en) * 2006-04-03 2007-10-16 Aopen Inc Computer system having analog and digital video output functions, computer mainframe, and video signal transmission device
TWM308456U (en) * 2006-08-04 2007-03-21 Longwell Co Multi-functional cable with charge and data transmission purpose
US7746081B2 (en) * 2006-12-08 2010-06-29 General Electric Company Cable detection method and apparatus
US8625029B2 (en) * 2007-12-17 2014-01-07 Sony Corporation HDMI source detection
US8019906B2 (en) * 2009-02-04 2011-09-13 Via Technologies, Inc. Dual mode displayport (DP) and high definition multimedia interface (HDMI) transmitter configured to transmit video and/or audio signals in DP or HDMI according to mode signal
EP2419818A2 (en) * 2009-04-17 2012-02-22 St-Ericsson (Grenoble) SAS Enhanced power in hdmi systems
US8674901B2 (en) * 2009-04-22 2014-03-18 Dell Products, Lp System and method for authenticating a display panel in an information handling system

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070040096A (ko) * 2005-10-11 2007-04-16 주식회사 대우일렉트로닉스 복수개의 디지털 입력 포트를 구비한 디스플레이 장치의edid 공유 장치
CN101055514A (zh) * 2006-04-13 2007-10-17 建碁股份有限公司 具模拟数字视频输出的计算机系统、主机与视频传输装置
CN101373589A (zh) * 2007-08-20 2009-02-25 富士通株式会社 在显示装置中使用的显示控制方法和显示装置
CN101957733A (zh) * 2009-07-16 2011-01-26 鸿富锦精密工业(深圳)有限公司 电脑系统

Also Published As

Publication number Publication date
TW201333716A (zh) 2013-08-16
CN103246322A (zh) 2013-08-14
TWI456401B (zh) 2014-10-11
US20130207953A1 (en) 2013-08-15

Similar Documents

Publication Publication Date Title
TWI407316B (zh) 解決具有相同定址位址之兩i2c從屬裝置間產生衝突的裝置
US9558144B2 (en) Serial bus electrical termination control
JP5989758B2 (ja) シンプルペリフェラルバスを利用するシステム及び方法
US10002105B2 (en) Display device
US8171342B2 (en) Device and method for outputting BIOS POST code
WO2018010412A1 (zh) I2c传输电路及显示装置
CN204613927U (zh) 多主机共用显示器扩充显示器识别数据的电子装置与系统
JP2016095629A (ja) シリアル通信システム、通信制御装置および電子装置
US7836237B2 (en) Changeable CPU module apparatus for a computer
TW201334517A (zh) 多工hdmi除錯埠之方法與設備
US20110249409A1 (en) Computer motherboard
US20160328350A1 (en) Restart system and motherboard thereof
CN100489807C (zh) 计算机系统状态监示电路
US20140229649A1 (en) Implementing io expansion cards
CN103246322B (zh) 计算机系统
US11308012B2 (en) Adapter and signal transmission method thereof
TW201506643A (zh) 主機板
US9667254B2 (en) Electronic device assembly
CN107273323B (zh) 一种USB Type-C转接多媒体接口的装置
US20170220069A1 (en) Docking apparatus and control method thereof
CN110113869B (zh) 模块化装置及其控制方法
TWI526833B (zh) 主機端裝置、顯示裝置及其影像資料傳輸方法
CN109658898B (zh) 防止读取数据出错的电路、方法及显示装置
US20160335213A1 (en) Motherboard with multiple interfaces
TWI544218B (zh) 過電流偵測系統及偵測電路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160601

Termination date: 20200302

CF01 Termination of patent right due to non-payment of annual fee