TW201214913A - Overcurrent protection device - Google Patents

Overcurrent protection device Download PDF

Info

Publication number
TW201214913A
TW201214913A TW099132964A TW99132964A TW201214913A TW 201214913 A TW201214913 A TW 201214913A TW 099132964 A TW099132964 A TW 099132964A TW 99132964 A TW99132964 A TW 99132964A TW 201214913 A TW201214913 A TW 201214913A
Authority
TW
Taiwan
Prior art keywords
groove
electrode layer
overcurrent protection
protection device
groove pattern
Prior art date
Application number
TW099132964A
Other languages
English (en)
Other versions
TWI411188B (zh
Inventor
David Shau-Chew Wang
Chun-Teng Tseng
Original Assignee
Polytronics Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Polytronics Technology Corp filed Critical Polytronics Technology Corp
Priority to TW099132964A priority Critical patent/TWI411188B/zh
Priority to US13/236,256 priority patent/US8432247B2/en
Publication of TW201214913A publication Critical patent/TW201214913A/zh
Priority to US13/846,664 priority patent/US8558656B2/en
Application granted granted Critical
Publication of TWI411188B publication Critical patent/TWI411188B/zh

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/02Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess current
    • H02H9/026Current limitation using PTC resistors, i.e. resistors with a large positive temperature coefficient
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0288Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Thermistors And Varistors (AREA)

Description

201214913 六、發明說明: 【發明所屬之技術領域】 本揭露係關於一種過電流保護裝置。 【先别技術】 熱敏電阻被用於保護電路,使其免於因過熱或流經過量 電流而損壞。熱敏電阻通常包含兩電極及位在兩電極間之 電阻材料。此電阻材料在室溫時具低電阻值,而當溫度上
升至-臨界溫度或電路上有過量電流產i日寺,其電阻值可 立幻跳升數千倍以上,藉此抑制過量電流通過,以達 路保護之目的》 當溫度降回室溫後或電路上不再有過電流的狀況時,熱 敏電阻可回復至低電阻狀態,而使電路重新正常操作。此 種可重複使用的優點,使熱敏電阻取代保險絲,而被更廣 泛運用在高密度電子電路上。 然而,傳統的熱敏電阻因材料限制,使其對電場的改變 不夠敏感,從而難以運用在低溫時即需作動的應用上,例 如二次電池的保護上。隨著對低溫保護作動之需求增多, 因此有必要改良傳統的熱敏電阻。 【發明内容】 本發明之一目的係提供可於低溫下作動之過電流保護裝 置。 本發明之另一目的係提供對電場改變敏感之過電流保護 裝置》 根據上述目的,本發明一實施例揭示一種過電流保護裝 201214913 置,共a含 第-電極層包括一第一溝紋圖案,其中該第一溝紋 建構以穿透該第一電極層,且使為 ^ ' '、子 且便為第—溝紋圖案分隔之
域相連。第二電極層包括一第二溝紋圖案,其中該第二.; 紋圖案被建構以穿透該第二電極層,且使為第二溝紋= 之區域相連。電阻材料具正溫度係數特性或負溫度係數特 性’其中該電阻材料設置於該第一電極層與該第二電極層 之間二其中’該第-溝纹圖案與該第二溝紋圖案被建構以 :互父錯’使得若該第一電極層與該第二電極層相疊置 立㈣“ 弟-溝紋圖案形成至少複數個獨 立£域,其中該複數個獨立區域電氣分離且並聯連接。 本發明另-實施例揭示—種過電流保護裝置,其包含一 電阻材料、一第一電極層、一第一表面焊接塾、一第二電 =以:一第二表面焊接墊。電阻材料具正溫度係數特性 或負溫度係數特性’並包括相對設置之—上表面 面。第一電極層設置於哕 衣 由兮哲& 表面’且包括一第一溝紋,其 中該第一溝紋將該第-電極層區分兩相連之區域。第—表 :焊接墊形成於該上表面,並與該第一 接纹形成電氣分離。第二電極層設置於該下表面,並電_ 接該第一表面焊接執甘上 锅 ’-、令該第一電極層盘該第-雷 央設部分之電阻材料。第二表面…/:該第-電極層 並電性純該第-電極層, ^成於該下表面, 一雷 八中該第一表面焊接墊與該第 -電極層間以一第三溝紋形成電氣分 面痒接墊與該第二表面料墊於平行該上表面之-方向ί 201214913 I * 分開設置’且該第-溝紋之一端連接該第二溝紋,而該第 一溝紋之另一 位於該第三溝紋之上方。 藉由將過電流保護元件之電極區分成數個獨立且相臨之 區域’使過電流保護元件可變成由數個並聯元件所組成, 因此可提升過電流保護元件之靈敏度,同時降低動作溫 度’大幅度提升元件之安全性與保護能力。 【實施方式】 本發明提供一種過電流保護元件之元件電極51(如圖12 籲 所不)設計’透過電氣特性設計與電極圖案化技術,將平行 延伸之兀件電極51,利用切割、雷射或微影技術等圖案化 方式’將元件電極51區分成數個獨立且相臨之獨立區域 52(如圖12所示)’以把單一元件分割成數個附屬元件,其中 該複數個附屬元件為電氣並聯,藉由調整獨立區域52大 小,以及相鄰獨立區域52之距離,可改變附屬元件内之電 場E。右過電流保護元件之電阻R,此直可視為複數個獨立 區域電阻Ri〜Rn並聯之總和。 • 1 1 其中,η為獨立區域52之數目。 藉由元件電極51之圖案化設計,將可使通過獨立區域52 之電場調變’降低獨立區域之熱敏電阻材料驅動所需之電 μ與%境溫度,可在不變更熱敏電阻材料成份得情形下, 產生7L件提前動作保護的效果。 圖1顯示本發明一實施例之過電流保護裝置1之剖示圖。 201214913 圖2A顯示本發明第一實施例之第—溝紋圖案ua之示意 圖;圖2B顯示本發明第一實施例之第二溝紋圖案…之示意 圖、,而圖2C顯示本發明第一實施例之第一溝紋圖案…與第 二溝紋圖案15a之疊合示意圖。參照❸所示,過電流保護 裝置1包含-第-電極層u、—第二電極層12及—電阻材料 13,其中電阻材料13設置於第一電極層u與第二電極層12 之間。
在本實施例中,過電流保護裝置!可進一步包含一第一表 面焊接墊17、一第二表面焊接墊18、一第三表面焊接墊Η、 一第四表面焊接墊2G、—第-絕緣膜25及m緣膜 26°第-絕緣膜25覆蓋第—電極層u,而第—表面焊接塾 17與第二表面焊接墊18分開設置於第一絕緣膜25上,其中 第一表面焊接墊17被建構以電性連接第一電極層11,而第 二表面焊接墊18被建構以電性連接第二電極層^。藉由第 -表面焊接塾17與第二表面焊接㈣,使過電流保護裝置! 可被表面焊接於—電路上,並使該電路可電性連接第一電 極層11與第二電極層12。此外,第二絕緣膜26覆蓋第二電 極層12’而第二表面谭接塾19與第四表面焊接塾分開設 ;第’邑緣膜26上’其中第三表面谭接墊19電性連接第 -電,層11’而第四表面焊接墊2〇電性連接第二電極層 12。藉由第三表面焊接墊19與第四表面谭接墊20,使過電 机保《蒦裝i 1可被表面焊接於一電路上,並使該電路可電性 連接第一電極層π與第二電極層12。 特而言之,過電流保護裝置!可進一步包含兩側導電層27 201214913 與1兩導電層27與28形成於過電流保護裝L之相對兩側 邊’其中第一焊接塾17之一、懷 ^ 纤 您端第—電極層11之一端及第 三焊接塾19之-端延伸連接側導電層27,使得第一焊接塾 17端與第—電極層11 ’以及第三焊接墊19與第-電極層U 達成電性相連。又,第二表面桿接墊18之一端、第二電極 層12之-端及第四表面焊接塾2〇之一端延伸連接側導電層 28,使得第二表面焊接墊18與第二電極層12,以及第四表 面焊接墊20與第二電極層12達成電性相連。 ⑺在本案實施例中’電阻材料13可具正溫度係數特性或負 度係數特性’其可包含高分子材料及混人該高分子材料 之粒子。高子材料可包含聚乙婦、聚丙稀、聚氣稀、前述 材料之混合物或前述材料之共聚合物。粒子可為導電粒 Τ ’例如:金屬粒子、粒子亦可包含金屬氧化物粒子、含 碳粒子或金屬碳化物粒子。 此外’第-電極層11τ包含錄、銅、鋅、銀、金或前述 • 金屬任意組合之合金’而第二電極層12可包含鎳、銅、鋅、 銀、金或前述金屬任意组合之合金。 參照圖1與圖2Α至圖2C所示,第-電極層11包含一第一 冓、·文圖案14a’其中第—溝紋圖案14a被形成以穿透第一電 和層11。第一溝紋圖案14a可被建構以使為第一溝紋圖案 ⑷分隔之區域1Ua、心、113a和114a相連,而使在形成 第1紋圖案14a時’第_電極層u不易被破壞。換言之, 第溝紋圖案14a内無封閉區域,以及第一溝紋圖案14a不 /、第電極層11之邊緣共同形成封閉區域。此封閉區域意 201214913 » . 指第一電極層11上與其他部分電氣隔離之部分。 另,第二電極層12包含一第二溝紋圖案15a,其中該第二 溝紋圖案15a被形成以穿透該第二電極層12。相同地,第二 溝紋圖案i5a可被建構以使為第二溝紋圖案⑸分隔之區域 121a、122a、123a、124a 及 125a 相連。 參照圖2C所示,第-溝紋圖案14a與第二溝紋圖案i5a係 被建構以相互交錯,且彼此配合使得若第一電極層u與第 一電極層12將疊置時,第一溝紋圖案14a與第二溝紋圖案 15a將共同形成至少一獨立區域16a。實際上,由於第一溝 紋圖案14a與第二溝紋圖案15a係分開,因此獨立區域i6a並 非實際被電氣隔離。然位於獨立區域16a範圍内之電阻材料 13仍被區隔出,而使其與其他部分之電阻材料13形成並聯 連接狀態。如此,可提高過電流保護裝置丨對電場改變敏感 度’並可使過電流保護裝置1在較低的溫度下作動。 在本實施例中,第一溝紋圖案14a包含複數條溝紋1413, • 複數條溝紋141 a係間隔排列,並可彼此延伸。第二溝紋圖 案15a包含複數條溝紋151&,複數條溝紋151以系間隔排列, 並可彼此延伸。第一溝紋圖案14a之複數條溝紋141a與第二 溝紋圖案l5a之複數條溝紋151a係相互交錯,使得若第一電 極層11與第二電極層12相疊置,第一溝紋圖案14a與第二溝 紋圖案15a可形成網狀結構,而其中之網眼部分即為獨立區 域 16a 〇 各獨立區域16a範圍内之電阻材料13在過電流保護裝置j 作動時係獨立於其他獨立區域l6a範圍内之電阻材料13,因 201214913
I I 此第一溝紋圖案14a盥筮-雀&因也 /、弟一溝紋圖案15a將過電流保護裝置 i分割成複數個「次過電流保護襄置」,從而可使過電流保 護裝置1在低溫時即可作動,並對電場改變較敏感。 在-實施例中,該些獨立區域16a可實質上具相同或不相 同的面積。在一實施例中,溝紋14u與溝紋i5ia可垂直交 錯,但本發明不限於此。 圖3A顯示本發明第二實施例之第一溝紋圖案i4b之示意 圖;圖3B顯示本發明第二實施例之第二溝紋圖案i5b之示意 籲 圖;而圖3C顯示本發明第二實施例之第一溝紋圖案14b與第 一溝紋圖案15b之疊合示意圖。參照圖3八至3C所示,第— 電極層11上之第一溝紋圖案14b可為一具分叉之溝紋 141b。在本實施例中,具分叉之溝紋1411?包含一主溝紋及 複數次溝紋,其中該些次溝紋橫向於該主溝紋延伸。次溝 紋可與主溝紋垂直,但本發明不限於此。 第二溝紋圖案l5b係配合具分叉之溝紋i4ib,將具分又之 _ 溝紋141b間之半封閉區域封閉,以形成獨立區域16b。在本 實施例中’第二溝紋圖案15b包含一直線溝紋151b及一 U形 溝紋152b,其中該直線溝紋I5 lb配合具分又之溝紋14 lb之 上半部之次溝紋,而U形溝紋152b配合具分叉之溝紋141b 之下半部次溝紋。 圖4A顯示本發明第三實施例之第一溝紋圖案14c之示意 圖;圖4B顯示本發明第三實施例之第二溝紋圖案i5c之示意 圖;而圖4C顯示本發明第三實施例之第一溝紋圖案HC與第 二溝紋圖案15c之疊合示意圖。參照圖4A至4C所示,第一 10 201214913 電極層u上之第-溝紋圖案14c可包含一第一三角波形溝 紋’而第二溝紋圖案15。係配合第一溝紋圖案A,包含一 第二三角波形溝紋。該第—三角波形與該第二三角波形可 相似’但相位相反。第_溝紋圖案14e可配合第二溝紋圖案 使得當第-電極層U與第二電極層12相疊而視時,第 -溝紋圖案14C與第二溝纹圖案15c可形成複數個如蜂巢排 列之獨立區域16c。 圖5A顯示本發明第四實施例之第-溝紋圖案⑷之示意 圖;圖5B顯示本發明第四實施例之第二溝紋圖案15d之示意 圖;而圖5C顯示本發明第四實施例之第一溝紋圖帛⑷與第 二溝紋圖案15d之疊合示意圖。參照圖5八至5(:所示,第一 電極層11上之第-溝紋圖案14d可包含—第—三角波形溝 紋’而第二溝紋圖案15d包含—第二三角波形溝紋。該第一 三角波形與該第二三角波形可為相似,但相位相反。第一 溝紋圖案14d可配合第二溝紋圖案15d,使得當第一電極層 與第二電極層12相疊而視時,第一溝紋圖案Md與第二溝 、文圖案15d可重疊交錯而形成複數個菱形獨立區域i6d。 圖6A顯示本發明第五實施例之第一溝紋圖案i4e之示意 圖;圖6B顯示本發明第五實施例之第二溝紋圖案i5e之示意 圖’·而圖6C顯示本發明第五實施例之第一溝紋圖案Me與第 /冓紋圖案15e之疊合示意圖。參照圖6八至6(:所示,第一 極層11上之第一溝紋圖案14e包含一第一半圓波形溝 紋,而第二溝紋圖案15e包含一第二半圓波形溝紋。該第一 半圓力也啟括贫-半圓波形可為相同,但互為反向設置。 201214913
• I 第一溝紋圖案14e可配合第二溝紋圖案15e,使得當第一電 極層11與第二電極層12相疊而視時,第一溝紋圖案i4e與第 二溝紋圖案15e可形成複數個排列之圓形獨立區域16e。 圖7A顯示本發明第六實施例之第一溝紋圖案之示意 圖;圖7B顯示本發明第六實施例之第二溝紋圖案i5f之示意 圖;而圖7C顯示本發明第六實施例之第一溝紋圖案與第 二溝紋圖案15f之疊合示意圖。參照圖7八至7(:所示,第一電 極層11上之第一溝紋圖案14f可包含複數方波形溝紋,而第 二溝紋圖案l5f包含複數直線溝紋。各直線溝紋被建構以配 合相應之方波形溝紋之波峰或波谷,使得第一電極層11與 第二電極層12相疊而視時,第一溝紋圖案14f與第二溝紋圖 案15f可共同形成複數個獨立區域16fe在另一實施例中,第 一溝紋圖案14f可包含一第一方波形溝紋,而第二溝紋圖案 15f可包含一第二方波溝紋,其中該第一方波形溝紋與該第 二方波形溝紋可相似,但成反相配置,且該第一方波形溝 φ 紋與該第二方波形溝紋被建構以若第一電極層11與第二電 極層12相疊而視時,該第一方波形溝紋與該第二方波形溝 紋内相應之方波溝紋可形成複數個獨立區域,或者該第一 方波形溝紋與該第二方波形溝紋内相應之各方波溝紋可各 自形成一獨立區域。 圖8A顯示本發明第七實施例之第一溝紋圖案14g之示意 圖;圖8B顯示本發明第七實施例之第二溝紋圖案15g之示意 圖;而圖8C顯示本發明第七實施例之第一溝紋圖案14g與第 二溝紋圖案15g之疊合示意圖。參照圖8八至8(:所示,第一 12 201214913 I · 電極層11上之第一溝紋圖案14g可包含至少一第一曲線波 形溝紋,而第二溝紋圖案15g可包含至少一第二曲線波形溝 紋,其中該至少一第一曲線波形溝紋與該至少一第二曲線 波形溝紋可相似,但相位相反,而且兩者呈交錯設置,使 得若第一電極層11與第二電極層12相疊而視時,第一溝紋 圖案14g與第二溝紋圖案15g可共同形成複數個獨立區域 16g。在一實施例中,第一曲線波形溝紋與第二曲線波形溝 紋可包含至少一 S形溝紋。 ® 實驗範例 比較例一為先前習知技術,其中比較例一之電極層 溝紋圖案設計,若第一電極層與第二電極層相疊而視時, 僅可形成單一獨立區域。 表1 項目 溝紋圖案 溝紋線寬 溝紋圖案 初始阻值 ------ 動作溫度 μ m 所佔面積 A _ 第一實施例 SB 20.3 11% 7.7 第二實施例 TO 76.2 22% 9 4 85.8 -----— 第三實施例 S形 101.6 52% 11.5 第四實施例 條形 127 36% 9 5 J2.7 ^---- ~~-—— 五實施例 條形 300__ 25% 9.2__ ------ 第六實施例 條形 20.3 7% 7.4 七實施例 S形 101.6 43% 9 4 86.7 ^----- 比較例一 ------ _ 6.3 87.9 從表1之貫驗結果可知,在過電流保護裝置1之電極屏 13 201214913 11、12上形成溝紋圖案,以將過電流保護裝置丨分割成數個 次過電流保護裝置,可降低過電流保護裝置丨之作動溫度。 圖9顯示本發明一實施例之過電流保護裝置2之示意圖。 參照圖9所示,過電流保護裝置包含一第一電極層丨丨、—第 二電極層12、一電阻材料13、一封裝材料21、一第—端部 22以及一第二端部23。電阻材料13設置於第一電極層u與 第二電極層12之間。封裝材料21被建構以包覆該第—電極 層11、第二電極層12及電阻材料13。第一端部22被建構以 電性連接第一電極層11,且突伸出封裝材料21外,以連接 一電路上之一電接點。第二端部23被建構以電性連接第二 電極層12,且突伸出封裝材料21,以連接一電路上之— 接點。 圖10顯示本發明一實施例之過電流保護裝置3之立體示 意圖。圖11係圖10之過電流保護裝置3之俯視圖。參照圖1〇 與圖11所示,本實施例之過電流保護裝置3包含第一電極層 11、一第二電極層12、一電阻材料13、一第一表面焊接墊 3 1以及一第二表面焊接墊32。電阻材料13乃具正溫度係數 特性或負溫度係數特性,並包括相對設置之一上表面i 3 i 及一下表面132。第一電極層π設置於電阻材料13之上表面 131,且包括一第一溝紋36,其中該第一溝紋36被建構以將 該第一電極層11區分成兩相連之區域。第一表面浑接墊31 設置於電阻材料13之上表面131上,且被建構以與第—電極 層11間以一第一溝紋34形成電氣分離β第二電極層12設置 於電阻材料13之下表面132上,並電性耦接第一表面焊接墊 201214913
31。第一電極層11與第二電極層12被建構以部分重最,使 部分電阻材料U夾設於其間。另,第二表面焊接塾二形成 於電:且材料之下表面132上,並電性耦接第一電極層u, 其中第二表面焊接墊32與第二電極層12間以一第三溝紋% 形成電氣分離。在本實施例中,第一表面焊接墊31與第二 表面焊接墊32在平行上表面⑴之方向上分開設置^第Γ 溝紋36之一端連接第二溝紋34,而第一溝故%之另一端位 於第三溝紋35之上方。如此’第—溝紋%、第二溝紋 第三溝紋35及過電流保護裝置3之兩相對側邊抑成兩獨 立區域38’從而使夾設於第一電極層u與第二電極層_ 之電阻材料13可被分割成兩並聯之部分,而讓過電流保護 裝置3在低溫時即可作動,並對電場改變較敏感。 在本實施例中,過電流保護裝置3的相對兩側面上可形成 凹口’導電層33形成於凹口内,並使第__電極層u與第二 表面焊接墊32電性相連,以及第一表面焊接墊31與第二電 極層12電性相連。 在一實施例中,前述實施例内之第一溝紋圖案所佔面積 比例為5%至5G%。冑述實施例内之第二溝紋圖案所佔面積 比例為5%至5〇%。 在一實施例中,前述實施例内之第一溝紋圖案所佔面積 比例為5%至30%。前述實施例内之第二溝紋圖案所佔面積 比例為5%至30% » 在一實施例中’前述實施例内之第一溝紋圖案與第二溝 紋圖案可以蝕刻、雷射或機械切割等方式形成。 15 201214913 I ' 在實施例令’前述實施例内之第—溝紋圖案之溝紋寬 度;I於20微米至3〇〇微米。前述實施例内之第二溝紋圖案之 溝紋寬度介於20微米至3〇〇微米。 在實施例中’前述實施例内之第一溝紋圖案之溝紋寬 度w於20微米至125微米。前述實施例内之第二溝紋圖案之 溝紋寬度介於20微米至125微米。 在一實施例中,前述之過電流保護裝置丨〜3之動作溫度介 於70〜l〇〇°C 。 B 在一實施例中,前述之過電流保護裝置卜3之動作溫度介 於 50〜8(TC。 综上,在過電流保護裝置上相對設置之兩電極層上,分 別形成交錯之溝紋圖案,其十兩溝紋圖案交錯形成複數個 獨立區域,藉此將位於兩電極層間之電阻材料分割成複數 個並聯單位,以使該過電流保護裝置可於低溫下作動,且 提高該過電流保護裝置對電場的敏感度。 . 本揭露之技術内容及技術特點已揭示如上,然而熟悉本 項技術之人士仍可能基於本揭露之教示及揭示而作種種不 为離本揭露精神之替換及修飾。因此,本揭露之保護範圍 應不限於實施範例所揭示者,而應包括各種不背離本揭露 之替換及修飾’並為以下之申請專利範圍所涵蓋。 【圖式簡單說明】 圖1顯示本發明一實施例之過電流保護裝置之剖示圖; 圖2A顯示本發明第一實施例之第一溝紋圖案之示意圖; 圖2B顯示本發明第一實施例之第二溝紋圖案之示意圖; 16 201214913 圖2C顯示本發明第一實施例之第—溝紋圖案與第二溝紋 圖案之叠合示意圖; 圖3A顯示本發明第二實施例之第一溝紋圖案之示意圖; 圖3B顯示本發明第二實施例之第二溝紋圖案之示意圖; 圖3C顯示本發明第二實施例之第一溝紋圖案與第二溝紋 圖案之疊合示意圖; 圖4A顯示本發明第三實施例之第一溝紋圖案之示意圖; 圖4B顯示本發明第三實施例之第二溝紋圖案之示意圖; 春 ® 4 (:顯示本發明第三實施例之第—溝紋圖案與第二溝紋 圖案之疊合示意圖; 圖5 A顯示本發明第四實施例之第一溝紋圖案之示意圖; 圖5B顯示本發明第四實施例之第二溝紋圖案之示意圖; 圖5C顯示本發明第四實施例之第一溝紋圖案與第二溝紋 圖案之疊合示意圖; 圖6A顯示本發明第五實施例之第一溝紋圖案之示意圖; _ 圖6B顯示本發明第五實施例之第二溝紋圖案之示意圖; 圖6C顯示本發明第五實施例之第一溝紋圖案與第二溝紋 圖案之疊合示意圖; 圖7Α顯示本發明第六實施例之第一溝紋圖案之示意圖; 圖7Β顯示本發明第六實施例之第二溝紋圖案之示意圖; 圖7 C顯示本發明第六實施例之第一溝紋圖案與第二溝紋 圖案之疊合示意圓; 圖8 Α顯示本發明第七實施例之第一溝紋圖案之示意圖; 圖8B顯示本發明第七實施例之第二溝紋圖案之示意圖; 17 201214913 圖8C顯示本發明第七實施例之第一溝紋圖案與第二溝紋 圖案之疊合示意圖; 圖9顯示本發明一實施例之過電流保護裝置之示意圖; 圖1 〇顯示本發明一實施例之過電流保護裝置之立體示专 圖; 圖11係圖1 〇之過電流保護裝置之俯視圖;及 圖12例示一實施例之過電流保護元件之元件電極。
【主要元件符號說明】 1 過電流保護裝置 2 過電流保護裝置 3 過電流保護裝置 11 第一電極層 12 第二電極層 13 電阻材料 第一溝紋圖案 第二溝紋圖案 獨立區域 14a、14b、14c、14d、14e、14f、14g 15a、15b、15c、15d、15e、15f、15g 16a、 16b、 16c、 16d、 16e、 16f、 16g 17 第一表面焊接墊 18 第二表面焊接墊 19 第三表面焊接塾 20 第四表面焊接墊 201214913
21 封裝材料 22 第一端部 23 第二端部 25 第一絕緣膜 26 第二絕緣膜 27 側導電層 28 側導電層 31 第一表面焊接墊 32 第二表面焊接墊 33 導電層 34 第二溝紋 35 第三溝紋 36 第一溝紋 37 側邊 38 獨立區域 區域 125a 區域
Ilia、112a、113a、114a 121a、122a、123a、124a、 131 上表面 132 下表面 141a 溝紋 19 201214913 141b 具分叉之溝紋 151a 溝紋 151b 直線溝紋 152b U形溝紋 51 元件電極 52 獨立區域
20

Claims (1)

  1. 201214913 七、申請專利範圍·· 1.
    一種過電流保護裝置,包含: 好二電極層’包括—第一溝紋圖案,其中該第-溝 構以穿透該第一電極層,且使為第一溝紋圖案 分隔之區域相連; 第二溝紋圖案,其中該第二溝 二電極層,且使為第二溝紋圖案 一第一電極層,包括一 紋圖案被建構以穿透該第 分隔之區域相連;以及 電阻材料,具正溫度係數特性或負溫度係數特性, 其中該電阻材料設置於該第一電極層與該第二 間; ▲其中該第i紋圖案與該第二溝、纹圖案被建構以相互 父錯’使得若該第一電極層與該第二電極層相叠置時,該 第一溝紋圖案與該第二溝紋圖案形成複數個獨立區域,其 中該複數個獨立區域電氣分離且並聯連接。 2.如請求項1所述之過電流保護裝置,其中該第一溝紋圖案 所佔面積比例為5〇/。至50%,而該第二溝紋圖案所佔面積 比例為5%至50%。 3·如請求項1所述之過電流保護裝置,其中該第一溝紋圖案 所佔面積比例為5%至30% ’而該第二溝紋圖案所佔面積 比例為5%至30%。 4.如請求項1所述之過電流保護裝置,其中該第—溝紋圖案 與該第二溝紋圖案之溝紋寬度介於20微米至3〇〇微米。 5·如請求項1所述之過電流保護裝置,其中該溝敌寬度介於 21 201214913 20微米至125微米。 6.如請求項1所述之過電流保護裝置,其中該第一溝紋圖 包含複數條間隔排列之第一溝紋,而該第二溝紋圖案包 含複數條間隔排列之第二溝紋,其中該些第一溝紋與= 些第二溝紋被建構以交錯而形成網狀。 ^ °Λ 7·如請求項6所述之過電流保護裝置,其中該些第—溝紋蛊 該些第二溝紋係垂直交錯。 ~ 8.如請求項丨所述之過電流保護裝置,其中該第一溝紋圖案 包含S形溝紋、三角波形溝紋、方波形溝紋、半圓波形溝 紋或具分叉之溝紋,而該第二溝紋圖案包含s形溝紋、三 角波形溝紋、方波形溝紋、半圓波形溝紋或具分又之溝 紋0 9. 如請求項1所述之過電流保護裝置,其動作溫度介於 70〜10(TC。 &
    10.如請求項1所述之過電流保護裝置 50〜8(TC。 其動作溫度介於 11. 如請求項1所述之過電流保護裝置,其更包含. 一第一表面焊接墊,電性連接該第一電極層;以及 一第二表面焊接墊,電性連接該第二電極層。 12. 如請求項11所述之過電流保護裝 膜’其中該絕緣膜係用於將該第一 置’其更包含一絕緣 焊接墊和該第二焊接 墊與該第一電極層隔離,或將該 接墊與該第二電極層隔離。
    焊接整和該第二焊 13·如請求項1所述之過電流保護裝置,其更包含 22 201214913 一封裝材料,包覆該第—電極層、該第二電極層及該 電阻材料; 一第一端部,電性連接該第一電極層並突伸出於該封 裝材料外,該第一端部用於連接一電路之一第一電接點; 以及 一第二端部,電性連接該第二電極層並突伸出於該封 裝材料外,該第一端部用於連接該電路之一第二電接點。 14. 如明求項丨所述之過電流保護裝置,其中該電阻材料包含 聚乙_、聚丙稀、聚氟稀、前述材料之混合物或前述材 料之共聚合物。 15. 如叫求項!所述之過電流保護裝置,其中該電阻材料包含 金屬粒子、含碳粒子、金屬氧化物粒子或金屬碳化物粒 子0 16· 如請求項1所述之過電流保護裝置,其中該第一電極層與
    該第二電極層分別包㈣、銅、鋅、銀、金或前述金屬 任意組合之合金。 17. 一種過電流保護裝置,包含: 一電阻材料,具正溫度係數特性或負溫度係數特性, 包括相對設置之一上表面及一下表面; -第-電極層,設置於該上表面,且包括一第一溝紋, 其中該第-溝紋將該第-電極層區分兩相連之區域,· 第表面焊接墊,形成於該上表面,並與該第—電 極層以一第二溝紋形成電氣分離; —第二電極層,設置於該下表面’並電性耦接該第一 201214913 電極層與該第二電極層夾設部分 表面焊接墊,其中該第一 之電阻材料;以及 一第二表面焊接墊,形成於該下表面,並電性_ 第-電極層’其中該第二表面焊接塾與該第二電極層間以 一第三溝紋形成電氣分離; 其中,該第-表面焊接塾與該第二表面谭接塾於平行 該上表面之-方向上分開設置,且該第—敎之—端連接
    該第二溝紋,而該第-溝紋之另-端位於該第三溝紋之上 方。 18. 如請求項17所述之過電流保護裝置,其中該第一溝紋或 該第一溝紋所佔面積比例為5%至50%。 19. 如請求項17所述之過電流保護裝置,其中該第一溝紋或 該第一溝紋所佔面積比例為5%至30%。 20. 如請求項17所述之過電流保護裝置,其中該第一溝紋或 該第二溝紋之溝紋寬度介於20微米至300微米。 21. 如請求項17所述之過電流保護裝置,其中該第一溝紋或 該第二溝紋之溝紋寬度介於20微米至125微米。 22·如請求項17所述之過電流保護裝置,其中該第一溝紋或 該第二溝紋係S形溝紋、三角波形溝蚊、方波形溝紋或半 圓波形溝紋。 23·如請求項17所述之過電流保護裝置,其動作溫度介於 70〜100〇C 。 24·如請求項17所述之過電流保護裝置,其動作溫度介於 50〜80〇c 〇 24
TW099132964A 2010-09-29 2010-09-29 過電流保護裝置 TWI411188B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW099132964A TWI411188B (zh) 2010-09-29 2010-09-29 過電流保護裝置
US13/236,256 US8432247B2 (en) 2010-09-29 2011-09-19 Over-current protection device
US13/846,664 US8558656B2 (en) 2010-09-29 2013-03-18 Over-current protection device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099132964A TWI411188B (zh) 2010-09-29 2010-09-29 過電流保護裝置

Publications (2)

Publication Number Publication Date
TW201214913A true TW201214913A (en) 2012-04-01
TWI411188B TWI411188B (zh) 2013-10-01

Family

ID=45870435

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099132964A TWI411188B (zh) 2010-09-29 2010-09-29 過電流保護裝置

Country Status (2)

Country Link
US (2) US8432247B2 (zh)
TW (1) TWI411188B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8933775B2 (en) 2012-09-28 2015-01-13 Polytronics Technology Corporation Surface mountable over-current protection device
CN104658726A (zh) * 2013-11-25 2015-05-27 聚鼎科技股份有限公司 过电流保护元件及其保护电路板

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8779887B2 (en) * 2010-05-13 2014-07-15 Cyntec Co., Ltd. Current sensing resistor
US9305687B2 (en) 2010-05-13 2016-04-05 Cyntec Co., Ltd. Current sensing resistor
DE102011078334A1 (de) * 2011-06-29 2013-01-03 Robert Bosch Gmbh Verfahren und System zum Kalibrieren eines Shunt-Widerstands
TWI433169B (zh) * 2012-01-20 2014-04-01 Polytronics Technology Corp 表面黏著型熱敏電阻元件
ITTO20120293A1 (it) * 2012-04-03 2013-10-04 Metallux Sa Procedimento per tarare un elemento di calibrazione, e relativo dispositivo
TWI500229B (zh) * 2013-07-22 2015-09-11 Polytronics Technology Corp 過電流保護裝置
EP3351439B1 (en) 2017-01-24 2019-11-20 Valeo Systèmes d'Essuyage Wiper blade comprising an electrical heating circuit and a ptc fuse
TWI676187B (zh) * 2019-02-22 2019-11-01 聚鼎科技股份有限公司 過電流保護元件
KR102265512B1 (ko) * 2019-09-23 2021-06-16 스마트전자 주식회사 회로 보호 장치
US10923253B1 (en) * 2019-12-30 2021-02-16 Samsung Electro-Mechanics Co., Ltd. Resistor component

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4212045A (en) * 1978-12-22 1980-07-08 General Electric Company Multi-terminal varistor configuration
US4434416A (en) * 1983-06-22 1984-02-28 Milton Schonberger Thermistors, and a method of their fabrication
EP1030316B1 (en) * 1998-07-08 2007-05-02 Matsushita Electric Industrial Co., Ltd. Method for manufacturing chip ptc thermister
JP4419214B2 (ja) * 1999-03-08 2010-02-24 パナソニック株式会社 チップ形ptcサーミスタ
JP2002305101A (ja) * 2001-04-05 2002-10-18 Murata Mfg Co Ltd 表面実装型正特性サーミスタおよびその製造方法
US6576492B2 (en) * 2001-10-22 2003-06-10 Fuzetec Technology Co., Ltd. Process for making surface mountable electrical devices
KR101052648B1 (ko) * 2003-05-02 2011-07-28 타이코 일렉트로닉스 코포레이션 회로 보호 장치
JP5079237B2 (ja) * 2003-09-22 2012-11-21 タイコエレクトロニクスジャパン合同会社 サーミスタ

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8933775B2 (en) 2012-09-28 2015-01-13 Polytronics Technology Corporation Surface mountable over-current protection device
CN104658726A (zh) * 2013-11-25 2015-05-27 聚鼎科技股份有限公司 过电流保护元件及其保护电路板

Also Published As

Publication number Publication date
US8432247B2 (en) 2013-04-30
US8558656B2 (en) 2013-10-15
US20130215547A1 (en) 2013-08-22
TWI411188B (zh) 2013-10-01
US20120075762A1 (en) 2012-03-29

Similar Documents

Publication Publication Date Title
TW201214913A (en) Overcurrent protection device
JP7461422B2 (ja) チップ抵抗器
US20130187748A1 (en) Surface mountable thermistor
US8502638B1 (en) Thermistor
JP2017073481A (ja) 電子部品
JP5652465B2 (ja) チップバリスタ
JP5256304B2 (ja) 新型の過熱保護式電圧依存性抵抗器
TWI265533B (en) Thermistor having symmetrical structure
US20130021704A1 (en) Over-current and over-temperature protection device
TWI441200B (zh) 表面黏著型過電流保護元件
KR20130128403A (ko) 세라믹 다층 소자 및 세라믹 다층 소자의 제조 방법
KR102057914B1 (ko) 적층 세라믹 커패시터
US8461956B2 (en) Over-current protection device
TW201805984A (zh) 保護元件
JP2010272580A (ja) 金属化フィルムコンデンサ
JPS589566B2 (ja) タソウカトデンアツヨクアツソウチ
JP6167872B2 (ja) 電子部品
JP2022546621A (ja) 過熱保護デバイスおよびバリスタ
JP2011159410A (ja) 回路保護素子
CN102446609B (zh) 过电流保护装置
TWI490891B (zh) 過電流與過溫度保護元件
TWI286329B (en) Recoverable over-current protection device and its manufacturing method
CN202839182U (zh) 插件式过电流保护元件
JP6678293B2 (ja) チップ抵抗器
JP6264858B2 (ja) 電子部品

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees