TW201113901A - A system in package integrated circuit with self-generating reference voltage - Google Patents

A system in package integrated circuit with self-generating reference voltage Download PDF

Info

Publication number
TW201113901A
TW201113901A TW098134322A TW98134322A TW201113901A TW 201113901 A TW201113901 A TW 201113901A TW 098134322 A TW098134322 A TW 098134322A TW 98134322 A TW98134322 A TW 98134322A TW 201113901 A TW201113901 A TW 201113901A
Authority
TW
Taiwan
Prior art keywords
input
chip
memory chip
logic
reference voltage
Prior art date
Application number
TW098134322A
Other languages
English (en)
Other versions
TWI428926B (zh
Inventor
Shih-Hsing Wang
Der-Min Yuan
Original Assignee
Etron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Etron Technology Inc filed Critical Etron Technology Inc
Priority to TW098134322A priority Critical patent/TWI428926B/zh
Priority to US12/892,934 priority patent/US8125838B2/en
Publication of TW201113901A publication Critical patent/TW201113901A/zh
Application granted granted Critical
Publication of TWI428926B publication Critical patent/TWI428926B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1006Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/10Aspects relating to interfaces of memory device to external buses
    • G11C2207/104Embedded memory devices, e.g. memories with a processing device on the same die or ASIC memory designs

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Description

201113901 六、發明說明: 【發明所屬之技術領域】 本發明係有關一種系統構裝積體電路,更明確地說,係有關一種 自我提供輸入參考電壓之系統構裳積體電路。 【先前技術】 隨著積體電路製程之發展一日千里,記憶體之容量與操作速度也 突飛猛進’各—記憶體規格也陸續推陳出新。而二倍速資料(D〇uble Data Rate,DDR)存取規格是一般耳熟能詳之規格,在此本文引用有關 DDR之規格(例如由jeDEC協會制定正81)79系列之ddr規格)當成 本發明說明之-部份。於DDR規格巾’冑賴所有DDR之輸入係與 JEDEC齡所制定之另-SSTL—2規格鮮相容,在此本說明書亦引 用有關SSTL_2規格當成本發明說明之一部份。 SSTL_2規格主魏倾體電路之2 5v電壓介面標準,如第 -圖所示’第-圖係肌—2規袼之一種範例,其中第一數位積體電 路H)之輸出緩衝n m產生輸出峨VGUt,而第二數位積體電路2〇 之輸入電路210接收此Vout訊號並依據一輸入參考電壓卿F產生一 輸入訊號供第二數位積體電㈣使用。為使v〇mn號傳輸過程 較好之訊號波形’於連接第-數位積體電路ω與第二數位積體 2〇之傳導線會有-25歐姆之串列電阻把與—5〇歐姆之終端電贿 201113901 相連接,且終端電阻RT另一端與一終端電壓VTX相連接。此輸入電 路210—般係一比較器’其一輸入端接收輸入參考電壓,而另 一端接收由第一數位積體電路1〇產生之vout訊號。為使第一數位積 體電路10與第二數位積體電路2〇兩者所使用之輸入參考電壓相同, 一般輸入電路210所需之輸入參考電壓vref係由第一數位積體電路 ⑴直接產生此輸入參考電壓VREF供輸入電路21〇使用。
於實際應财’許多DDR記憶體晶片常常會以系統構裝方式 (System In package,SIP)與另一邏輯電路晶片同時封裝於一構裝體 申’例如第二圖⑻與第二圖(b)所示,其中第二圖⑻係一種堆疊封裝方 式,將DDR記麵晶片310至放於邏輯電路晶片32〇之上,再將此堆 疊後之晶片組置放於承載基板330上,然後利用打線方式_ b〇nding) 將相關之職記憶體晶片之輸出入接腳、邏輯電路晶片似之輸 出入接腳與承載基板330對外接腳進行連接。而第二_是另一種系 統構裝方式’將腿記憶體晶片31〇與邏輯電路晶片32〇分別放置於 3基板330上’再利用打線方式(wireb〇nding)將相關之眶記憶體 出入接腳、邏輯電路晶片汹之輪出入接腳與承载基板 對外接腳進彳了連接。然硫⑽、統構裝之賴電路會發生一 有時因細之邏輯電_ 32G本身無法提供輸入^ 片nrr/憶體晶片310使用;也有時會因為邏輯電路晶 片32〇k供輸入參考㈣雙R輸出接卿與咖記憶體 產中VKBF讀端料处__崎,紐打線連接 201113901 是以9本發明提供-種自我提供輸入參考賴之系統構震積體電 路’其包含-邏輯晶片與一記憶體晶片,其令記憶體晶片係與臟 仏準相谷’但是記憶體晶片可自行產生輸人參考電壓供記憶體 複數個輸人電路烟,而非由邏輯;產生輸人參考電壓供記i曰體晶 片之複數墙人電路使用,鱗決先前技術之缺失。 【發明内容】 本發明另提供-種自我提供輸人參考電壓之系統構I積體電路, 其包含-邏輯晶片產生複數個輸出訊號;一記憶體晶片包含複數個輸 二電路用以接受該複數個輸出峨,該記賴晶収包含—輕產生 裔’該電壓產生驗據—料位準碰產生—輸人參 ;晶片係與職標準相容且該複數個輸入電路係與SSTL—2標準相。 該?1體晶片之每—輸人電路包含—比較器,該比較器包含 中―仏:端與―第—輸人端’該第-輸人端接收該複數個輸出訊號 Ά號,且該第二輸人端接收該記㈣晶片中該電财生器產 曰參考賴。如此—來,記憶細之比觀不需利用邏輯 Γ考雷厂生之輸人參考轉,喊直接利縣髓晶片所產生之輸入 二封裝=故可以減少系統構裝時額外之打線連接(wirebonding)而增 201113901 人電路用以接受該複數個輪出訊號,該記憶體晶片更包含一電壓產生 益’該電壓產生ϋ依據-外部位準電壓產生__輸人參考電壓,該記憶 體晶片係與DDR標準相容;其中該記憶體晶片之每一輸入電路包含一 比較益,該比較ϋ包含-第—輸人端與—第二輸人端,該第—輸入端 接收該複數個輸出訊號中-輸出訊號,且該第二輸人端接收該記憶體 曰曰片中該電壓產生產生之該輸人參考電壓;賴晶狀複數個輸出 接腳與記健一之複數個輸人電路制複數個導線直接連接,其中 每-導線不需連接一終端電阻(tenni威dresist〇r),故可以減少封裝之 籲材料與成本。 、 【實施方式】 明參考第二圖,第三圖係本發明自我提供輸入參考電壓之系統構 裝積體電路實施例。此系統構褒積體電路包含記憶體晶片⑽與邏輯 晶片320。記憶體晶片31〇包含複數個輸入電路311而每一個輸入電 #路係-個比較器犯,比較器m包含第一輸入端阳與第二輪入端 3!4。記憶體晶片獨更包含電壓產生器3丨5’電壓產生器阳依據外 部位準電壓VDD產生輸入參考電壓vref給每一比較器312之第― 輸入端314。 — 邏輯晶片320包含複數個輸出接腳321以產生複數個輪出訊號。 此複數個輸出訊號則傳送至記憶體晶片31〇中複數個輸入電路, 例如每一比較器312之第一輸入端313接收一個輸出訊號。邏輯晶片 320更可包含位準電壓輸出接腳322,用以將邏輯晶片32〇之一外部钙 7 201113901 ^壓VDD提供给記憶體晶片31〇之位準電錄入接腳316,而使電 = 此外部位準電壓VDD產生輸入參考電壓VW給
母,器之第〜輸入端314。於本實施例中,輸入參考電壓vRgF 約等於二分之一的VDD。而邏輯晶片320本身所需之電壓可由一外部 Vsupply 提供。 於此實細例中δ己憶體晶片31〇係與DDR標準相容且記憶體晶片 310之複數個輸入電路31H系與SSTL_2標準相容。比較器312產生輸 入訊號之高位準約為2.5V,低位準約為GV。每-比較器312之第-輸入端313接收由邏輯晶片32〇產生之一個輸出訊號,而每一比較器 312之第二輸入端314所需之輸入參考電壓vref係由記憶體晶片31〇 自我產生,也就是由記憶體晶片310之電壓產生器315提供而非從邏 輯晶片320所提供。如此一來,記憶體晶片之比較器不需利用邏輯晶 片所產生之輸入參考電壓,而係直接利用記憶體晶片所產生之輸入參 考電壓VREF,故可以減少系統構裝時額外之打線連接而增加封裝之 彈性。比較器312則依據輸入參考電壓VREF與邏輯晶片32〇產生之 一個輸出訊號產生輸入訊號。此輸入訊號為一資料輸入訊號(有別於控 制輸入訊號或位址輸入訊號)供記憶體晶片310儲存之用。 此外,於一實施例中,邏輯晶片320之複數個輸出接腳321與記 憶體晶片310之複數個輸入電路311係用打線方式以複數個導線直接 連接,且每一導線沒有如第一圖中所示連接串列電阻RS與終端電阻 RT。因為於系統構裝中邏輯晶片320與記憶體晶片31〇兩者之間距離 201113901
與終端電阻RT,邏輯晶片 之形變,故可以減少封裝 本發明之系統構裝積體電路,
曰曰片310之輸出入接腳、邏輯電路晶片32〇之輸出 320之輸出 腳’、承載基板33〇對外接腳進行連接,最後再以封膠體包覆記憶 奢曰曰片邏輯晶片與承載基板。本發明之系統構裝積體電路亦可以依 、第—圖⑼’將〇〇11記憶體晶片310與邏輯電路晶片32〇分別放置 於承載基板上,再參酌上述實施例將相關之ddr記憶體晶片训之輸 出入接腳、邏輯電路晶片32〇之輸出入接腳與承載基板對外接腳 =行連接’最後再以封膠體包覆記憶體晶片、邏輯晶片與承載基板。 田然’除利用打線連接外,本發明亦可以利用覆晶方式進行相關之 φ DDR記憶體晶片310之輸出入接腳、邏輯電路晶片no之輸出入接腳 與承载基板330對外接腳之連接。 综上所述,本發明之自我提供輸入參考電壓系統構裝積體電路, 其中記憶體晶片係與DDR標準相容,但是記憶體晶片係自行產生輸入 參考電壓供記憶體晶片之複數個輸入電路使用,而非由邏輯晶片產生 輸入參考電壓供δ己憶體晶片之複數個輸入電路使用。如此不致因為選 用之邏輯晶片無法提供輸入參考電壓VREF供DDR記憶體晶片使用 201113901 而產生困難;也不至於因為邏輯晶片提供輸入參考電壓V^F之輪出 接腳與DDR記憶體晶片中輸入參考電壓vreF之輸入接腳不是位於 同一側邊,導致打線連接產生困難。以上所述僅為本發明之較佳實施 例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明 之涵蓋範圍。 【圖式簡單說明】 第一圖係為說明SSTL—2規格之一種範例示意圖。 第一圖⑷係為说明一種系統構裝之積體電路示意圖。 第二圖(b)係為說明另-種系統構裳之積體電路示意圖。 第二圖係為制本發明自我提供輸人參考電壓祕構I積體電路 之實施例。 【主要元件符號說明】 10 110 20 210 310 311 312 第一數位積體電路 輸出緩衝器 第二數位積體電路 輸入電路 記憶體晶片 複數個輸入電路 比較器 201113901 313 第一輸入端 314 第二輸入端 315 電壓產生器 316 位準電壓輸入接腳 320 邏輯晶片 321 複數個輸出接腳 322 位準電壓輸出接腳 330 承載基板

Claims (1)

  1. 201113901 七、申請專利範圍: 1. -種自我提供輸人參考電壓之系統構裝積體電路,其包含: -邏輯晶片’該邏輯晶片包含複數個輸出接腳以產生複數個輸出訊 號;以及 一吕己憶體晶片,該s己憶體晶片包含複數個輸入電路用以接受該邏輯 晶片產生之該複數個輸出訊號,該記憶體晶片更包含一電壓產 生器’該電壓產生器依據一外部位準電壓產生一輸入參考電壓; 其中該記憶體晶片之每一輸入電路包含一比較器,該比較器包含一 第一輸入端與一第二輸入端,該第一輸入端接收該複數個輸出钃 訊號中一輸出訊號,且該第二輸入端接收該記憶體晶片中該電 壓產生器產生之該輸入參考電壓,該比較器依據該輪出訊號與 該輸入參考電壓產生一輸入訊號供該記憶體晶片使用;其中該 s己憶體晶片係與DDR標準相容。 2. 如請求項1所述之系統構裝積體電路,其中該記憶體晶片之該複數 個輸入電路係與SSTL__2標準相容。 # 3. 如請求項1所述之系統構鞮積體電路,其中該邏輯晶片之該複數個 輸出接腳與該記憶體晶片之該複數個輸入電路係用複數個導線直 接連接。 4’如凊求項3所述之系統構裝積體電路,其中該複數個導線中每一導 線沒有連接一終端電阻。 12 201113901 5. 路,其〜準電_為該 叫长項5所述之线構裝積體電路,t中. 邏輯晶片提供給該記憶體晶片之該電壓產生器' 準電壓係由該 .如吻求項1所述之系統構裝積體電路, 號之-第-辦約為2.5V。 ,、中該比較Μ生該輸入訊 項7所述之系統構裝舰電路,其巾該比較器產生之該輸入 喊係一:貝料輸入訊號供該記憶體晶片儲存。 9· ^求項1所述之系統構裂積體電路,其找記憶體晶片位於該邏 輯曰曰片之上方’該積體電路更包含一封膠體包覆該記憶體晶片與該 邏輯晶片。 10.如凊求項1所述之系統構裝積體電路,其中該記憶體晶片與該邏輯 曰曰片個別置放於一承載基板上,該積體電路更包含一封膠體包覆該 記憶體晶片、該邏輯晶片與該承载基板。 八、囷式:
TW098134322A 2009-10-09 2009-10-09 自我提供輸入參考電壓之系統構裝積體電路 TWI428926B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW098134322A TWI428926B (zh) 2009-10-09 2009-10-09 自我提供輸入參考電壓之系統構裝積體電路
US12/892,934 US8125838B2 (en) 2009-10-09 2010-09-29 System in package integrated circuit with self-generating reference voltage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW098134322A TWI428926B (zh) 2009-10-09 2009-10-09 自我提供輸入參考電壓之系統構裝積體電路

Publications (2)

Publication Number Publication Date
TW201113901A true TW201113901A (en) 2011-04-16
TWI428926B TWI428926B (zh) 2014-03-01

Family

ID=43854738

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098134322A TWI428926B (zh) 2009-10-09 2009-10-09 自我提供輸入參考電壓之系統構裝積體電路

Country Status (2)

Country Link
US (1) US8125838B2 (zh)
TW (1) TWI428926B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9972610B2 (en) * 2015-07-24 2018-05-15 Intel Corporation System-in-package logic and method to control an external packaged memory device

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10331829B4 (de) * 2003-07-14 2009-04-16 Qimonda Ag Verfahren und Vorrichtung zur Erzeugung einer Referenzspannung

Also Published As

Publication number Publication date
TWI428926B (zh) 2014-03-01
US8125838B2 (en) 2012-02-28
US20110085388A1 (en) 2011-04-14

Similar Documents

Publication Publication Date Title
TWI323467B (en) On-die termination circuit for semiconductor memory apparatus
US8648339B2 (en) Semiconductor device including first semiconductor chip including first pads connected to first terminals, and second semiconductor chip including second pads connected to second terminals
CN101937906B (zh) 校准阻抗的电路和使用该电路的半导体装置
US8742780B2 (en) Semiconductor devices including design for test capabilities and semiconductor modules and test systems including such devices
US8325539B2 (en) Semiconductor memory device having physically shared data path and test device for the same
CN100520963C (zh) 半导体存储器和存储器系统
CN102820283A (zh) 半导体器件
KR20090088455A (ko) 멀티 다이 메모리 디바이스
US20090122634A1 (en) Circuit and method for supplying a reference voltage in semiconductor memory apparatus
US20170032834A1 (en) Electronic device
JP2011065733A (ja) 半導体メモリデバイスおよびチップ積層型の半導体デバイス
US8738347B2 (en) Method for extracting IBIS simulation model
JP2008310918A (ja) 半導体記憶装置
TW201042654A (en) Memory device and method of terminating transmission line from memory device
TW201113901A (en) A system in package integrated circuit with self-generating reference voltage
TW201939490A (zh) 高頻寬記憶體裝置及具有其的系統裝置
TW201145290A (en) Programmable loading test system with advance features for completed memory system
TWI494943B (zh) 記憶體控制器以及記憶體系統
US8305108B2 (en) Semiconductor integrated circuit having a chip-on-chip structure
US7936632B2 (en) Semiconductor device including an internal circuit receiving two different power supply sources
KR101959929B1 (ko) 메모리 시스템과 관련 메모리 모듈의 터미네이션 토폴로지 및 제어 방법
CN102034528B (zh) 自我提供输入参考电压的系统封装集成电路
US10574238B2 (en) Inspection circuit, semiconductor storage element, semiconductor device, and connection inspection method
JP2004362756A5 (zh)
US9013214B2 (en) Semiconductor device and semiconductor system including the same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees