TW201001182A - Reconfigurable wireless modem sub-circuits to implement multiple air interface standards - Google Patents

Reconfigurable wireless modem sub-circuits to implement multiple air interface standards Download PDF

Info

Publication number
TW201001182A
TW201001182A TW098109278A TW98109278A TW201001182A TW 201001182 A TW201001182 A TW 201001182A TW 098109278 A TW098109278 A TW 098109278A TW 98109278 A TW98109278 A TW 98109278A TW 201001182 A TW201001182 A TW 201001182A
Authority
TW
Taiwan
Prior art keywords
task
memory
wcsmsc
instruction
instructions
Prior art date
Application number
TW098109278A
Other languages
English (en)
Inventor
Arunava Chaudhuri
Iwen Yao
Jeremy H Lin
Ali Rostampisheh
Raghu N Challa
Hemanth Sampath
Megan Wu
Joseph Zanotelli
Mrinal Nath
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW201001182A publication Critical patent/TW201001182A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7839Architectures of general purpose stored program computers comprising a single central processing unit with memory
    • G06F15/7842Architectures of general purpose stored program computers comprising a single central processing unit with memory on one IC chip (single chip microcontrollers)

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Advance Control (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Telephone Function (AREA)

Description

201001182 六、發明說明: 本中請根據專利法規定請求於2008年3月26日提出申 叫的、序號爲61/039,774的臨時申請以及2008年3月29曰 提出申請的、序號爲61/〇4〇,654的臨時申請的優先權,將所 述臨時申請合併於此作爲參考。 【發明所屬之技術領域】 本發明涉及含多個子電路的數位系統的控制,這些子電 路起刼作以處理資料流,具體地,本發明涉及採用離線 任務列表控制無線數據機子電路。 【先前技術】 旦數位資料處理系統有時包括可分解爲幾個較小子操作的 Ί在種技術中,諸如無線通訊系統數據機(MODEM) 積體電路中通常採用的技 ^ ^ 7 °又汁一個獨立的專用硬體電路 來執行各子操作中的每—個。該獨 虛 獨立的專用硬體電路受中央 硬體電…广 控通過各個獨立的專用 更體電路。在處理器上執行的軟 拇竹. ®、、° σ即日T時鐘(RTC)進行 揷作。在即時時鐘所決定的某此 配署h f間間隔’軟體使得處理器 或控制各個硬體電路中的一此 方式處理資料流中的資料叮硬體電路以期望的 此狀況貝枓。可以用中斷來警告處理哭發生竿 “大况。例如,處理器通過中斷可 4生某 成資料處理,廿、特疋硬體電路已完 科處理,並且作爲對該中斷的回應 續硬體電路處理資料。可以要^ Us以開始後 T以要求處理器進行 201001182 圖u現有技術)是無線數據機積體電路ι的接收通 一部分的簡化方塊圖。在該積體電路中,處理器2執行2 憶體3令的代碼,並配置各種硬體電路μ。爲了 個積體電路,處理器2經匯流排9將配置資訊寫入要 Γ電路的配置暫存器中。附圖標記標識硬體電路4 中的-組配置㈣暫存器。處理器2通常還控制 例如’處理器2可以開始硬體電路的操作,或通過 制貝訊寫入硬體電路的控制暫存器來改變其操作。處 理益也可以通過匯、奋姑 〇 > 、進机排9頃取由硬體電路輸出的選定資 料’基於該資料作出決定,然後通過匯流排9向選定的配 置/控制暫存器寫人配置/控制資訊,基於該資料來改變— 個或多個硬體電路的操作方式。各硬體電路Η通常也通 過^•線路11進行通訊的中斷來警告處理器2發生特定的 ’〜在個不例中’特定硬體電路在特定時刻開始執行 特定操作。作爲對從即時時鐘16接收的中斷信號的回應, «執行從執行主常式12跳至中斷子常式ι3_Μ適當的 :個。在執行子常式後’如緊接著中斷時間之後所要求 '处理器2配置或控制特定硬體電路。因此,可以控制 更體電路4-8,以便在回應於處理器2控制的某些事件 或在某些時間執行期望的功能。 食’、、、在很多應用中圖丨的結構可以良好地運行並具有優 ζ '、也具有某些缺點。例如,處理器2可能是吞吐率 s ^並通過諸如匯流排9之類的匯流排的寫入报 這是不期望的。由於處理器2可以將大量配置/控制資 201001182 S孔寫入許多配置/控制暫存哭φ,m丨匕 一、 存"。中因此該問題會被放大。第 一個潛在的問題是處理器2 ·5]·自t π φ
τ此而要同時或幾乎同時開於 操作多於一個硬體電路。铁 D ^ ^ Ί處理器2是順序執行指令 的。在針對該問題的一個解決 0 野开辦/去中,早個硬體方塊且右 夕組配置/控制暫存器。處理器2 /、 甲尤在硬體電路中章去 使用的多組配置/控制暫存器,鈇 ,.,未 的時候,處理器可以寫入鱼“、U 驵电峪要開始 n φ ,、 人數,以便用額外配置/控制 暫存器中先兩提供的配置〇 ,^ 制貧矾來發起操作。鈇而,π 期望的是需要提供數量择…而不 里曰加的配置/控制暫存器。 【發明内容】 ° 在第一態樣中,數位备姑 ^ ’、、匕括通過第—匯流排盥記情俨 包括任務管理器以及用於執行—資二路。母個子電路 數量的但是專用的硬體 ,、、处m型的可配置 置並控制子電子電路的任務管理器可以配 置亚㈣子電路的可配置硬體 通過在記憶體中保存 在細作中,糸統的處理器 、、’任務列表來配置早带玫从4口 作,並協調它們的操作 + -路的刼 個相應子電路的任務指令匕括用於母 第二匯流排從記憶體母個h路的任務管理器通過 ' 的相應任務列表中福屮杯欲+ 令。任務管理器通過第_ 中5貝出任務指 等待時間,通常高於取記憶體的記憶體存取 記憶體存取等待時間。使^過匯流排存取記憶體的 第二匯流排從記憶體讀出任=過較慢的 ? 馮夕了處理器必須通 201001182 過第二匯流排進行許多相對較慢的傳_。㈣ 處理器必須通過相對較慢的第二匯流排進: 軟體:行等待時間:在任務管理器通過第二匯流排= 任務才曰令後,任務官理器解釋任務指令並使子電路 可配置硬體執行任務指令指示的操作。 關 .二㈣列表可以包括「時間戳」類型任務 ♦曰令。當子電路的任務管理器 “务 B主,T 1 β iL , <々里ϋ牙間鉞任務指令 時不會立即執行時間戳任務指令所指示的操作,而:: 時間戳所指不的時刻啓動該操作。 疋 供告前日车鬥并-—士 、、,、工過時間計時器提 t、田别日,該時間用於決定何時到 k 的時間。所有子電路的任務管理器 :所曰不 計時器提供的-個時間計數標 :央經過時間 在另—個示例中,任務列 子電路對推送任務指令的 藍流排將推送任務指令所 旦所推送的資訊在記憶 寫入到各子電路的任務列表心:令 子電路要執行某些操作的時間 事先建立夕個 表包括推送(push)任務指令 執行使得任務管理器通過第二 指定的某資訊寫入到記憶體中 一 體中,那麽處理器可以存取該資訊在記憶 定。例如,處理器可以用該資訊改變子電路^執貝/㈣决 理的方式。認爲所插述的離線任務列 ^進-步處 於涉及多個子電路的大數位系統設計中。:體^ —般適用 離線任務列表體系結構具體適用於涉及單說,認爲 電路的數位系統設計令,相對於且 體處理子 個硬體處理子電 ,、 电路,這些涉及單 路的#作受到靈活地控制並進行計時,使 7 201001182 得子電路一起運行以便處理資料流。 在第二悲樣,行動通訊設備的無線通訊系統數據機包括 通過第一匯流排與記憶體緊耦合處理器。數據機還包括多 個無線通訊系統數據機子電路(WCSMSC)。每個WCSMSC 包括任務官理器和一些用於執行一資料處理類型的可配 置但專用的硬體電路。WCSMSC的任務管理器可以通過第 二匯流排從記憶體中讀取任務指令,然後可以根據所讀取 的任務指令的指示配置及/或控制其相關WCSMSC的可配 置硬體。多個WCSMSC -起形成可重新配置的無線數據 機接收通道。本文的術語「接收通道」指的是基帶硬體接 收機處理鏈路。如果以儲存在記憶體中的任務指令所指示 的第一種方式來配置WCSMSC,那麼根據第一空中介面標 準(例如,LTE)來配置該通道以便進行通訊,然而,如果 以儲存在記憶體中的任務指令所指示的第二種方式來配 置WCSMSC,那麼根據第二空中介面標準(例如,umb或 者WiMAX)來配置接收通道以便進行通訊。時間戳任務指 令、推送任務指令、硬體事件發起任務指令以及在以下詳 細說明書中說明的其他類型的任務指令在任務列表中,無 需硬體設計改變就可用來便於重新配置接收通道(基帶接 收機處理鏈路硬體),例如,將相同數據機硬體從接收—個 空中介面標準的通訊切換到接收另一個空中介面標準的 通訊,或者適應製造數據機硬體後的通訊標準變化。 前述是一個概述,這樣無法避免地包含了對細節的簡 化、概括和省4 ;因A,本領域一般技藝丨士會認識到概 201001182 述僅爲說明性質,並不意味著任何以。通過本文 闡述的非限制性的具體描述’僅由請求項定義之本文描述 的其他態樣、發明特點以及設備及/或過程的優點變得顯而 易見。 實施方式】 圖2是根據一態樣的一個特定類型行動通訊設備⑽的 十分簡化的高級別方塊圖。在該特定示例中,行動通訊設 備100是蜂巢式電話。行動通訊設肖100包括(有幾部分未 圖示)兩個天線1〇1和102以及兩個積體電路1〇3和1〇4。 積體電路103是RF收發機積體電路。因爲灯收發機積體 電路103包括發射機和接收機,所以將它稱爲「收發機」。 原則上,RF收發機積體電路1〇3是包括類比電路的類比積 體電路。另-方面,積體電路1〇4原則上是包括數位電路 的數位積體電路。it常把積體電路1〇4稱爲「數位基帶積 體電路」4「基帶處理器積體電路」。有其他方式可以劃 分行動通訊設備的電子設備,但這是一種示例性方法。 〜圖3是RF收發機積體電路1〇3的詳細的方塊圖。該特 定收發機包括兩個收發機。第—收發機包括接收鏈路1〇5八 和發射鏈路1〇5B。第二收發機包括接收鏈路i〇6a和發射 鏈路1〇6B。當蜂巢式電話100正在接收時,在一個或兩個 天線上接收到高頻RF信號,對於天線1〇1上接收到的RF 信號而言,信號通過雙工器108、匹配網路109以及通過 接收鏈路105A進行傳遞。通過低雜訊放大器(LNA)丨1 〇放 201001182 2 D亥彳°唬,並且由混頻器111對其進行降頻轉換。通過基 ▼ f波斋112對產生的降頻轉換信號進行濾波,並且通過 I田控制的多工器1 1 3將其傳給數位基帶積體電路1 04。 數位基可積體電路丄〇4中的類比數位轉換器(ADc)將該信 號轉換爲數位採樣流。然後,由數位基帶積體電路⑽内 的接收通道115(見圖4)處理該採樣流。 、如果蜂巢式電話1 〇〇要從天線【〇丨進行發送,那麼要傳 送的資訊由數位基帶積體電路1〇4的發射通道丨Μ(見圖4) 處理,並由數位類比轉換器(DAC)U7轉換爲類比形式。經 適“&制的解多工器11 8將產生的類比信號提供給RF 收1機積體電路1〇3的「發射鍵路」】讀。基帶遽波器IN 濾除了由數位類比轉換處理引入的雜訊。然後混頻器方塊 〇將L號升頻轉換爲高頻信號。驅動器放大器丨21和外 P力率放大器1 22放大高頻信號以驅動天線丨〇丨,使得從 天線101發射焉頻RF信號。在行動通訊設備⑽中,可 以根據操作模式使用一個或兩個天線。 圖4疋圖2的數位基帶積體電路1〇4更詳細的方塊圖。 除了 ADC 114、接收通道115、發射通道116以及DAc【17 之外,數位基帶積體電路1〇4還包括處理器123、第一匯 抓排1 24以及一些高速多組雙埠記憶體i 25。處理器^ u 可以通過第一匯流排124讀取和寫入記憶體125。處理器 123是多核心處理器或多線程處理器,並且實際上可以包 括夕個處理杏。第一匯流排i 24是高&、點對點匯流排, 涉及一個主控裝置(處理器123)以及一個從屬裝置(記 10 201001182 憶體1,5)。處理器123、第一匯流排124以及記憶體⑵ 一起形成所謂的緊耦合記憶體(TCM)系統126。記憶體US 不僅是程式記憶體,而且是高速、二級緩衝、多埠多組 (mUltl-P〇rted and muUi_banked)的、用於儲存變數和資料 以及控制資訊的記憶體。
另外,數位基帶積體電路104包括第二匯流排127、一 些程式記憶體128、經過時間計時器(waU timer)129、資料移動器方塊π〇、編解碼器方塊Η〗、視 頻處理器方塊132、一組二對一解多工器m以及一組一 對一夕工器134。程式記憶體128儲存處理器123執行的 指令程式135。經過時間計時器129用外部石英136提供 的參考時鐘信號來增加計數器。計數器輪出作爲實際時間 指示的持續增加的計數值序列。如以下谁 |逆—步砰細解釋 的,處理器U3以及第二匯流排丨27上的其他電路可以通 過第二匯流排127寫入或讀取經過時間計時器129。相比 通過第二匯流排I27存取記憶體125,處理 〜王森1 2丄通過第 一匯流排124存取記憶體125的記憶體存取等待時間車* 小。圖4的數位基帶積體電路1 〇4也通過第二匯流排12 連接到外部FLASH非揮發性記憶體設備丨3 7,並連接到夕 部動態同步隨機存取記憶體(SDRAM) 1 3 8。如,ν π ^ 文口 Μ下進—步 詳細解釋的’資料移動器方塊130和處理芎 — 窃123可以通過 第二匯流排1 2 7讀取或寫入外部設備1 3 7和i 3 8。 接收通道1 1 5(基帶接收硬體)包括多個 又叫功旎方塊 13 9-142 ’這指的是無線通訊系統數據機子電路 11 201001182 (WCSMSC)。WCSMSC 13 9-142包括前端子電路139、快速 傅立葉變換(FFT)子電路140、解調(DEMOD)子電路141以 及解映射/解交錯/解碼(DDE)子電路142。一些記憶體(本 文稱爲「採樣缓衝器」U3 )對從前端WCSMSC 139傳到 FFT WCSMSC 140的資料進行緩存。相同數量的記憶體(本 文)稱爲「符號緩衝器」I44)對從FFT WCSMSC 140傳 到解調WCSMSC 142的資料進行缓存。另一些記憶體(本 文稱爲「資料片緩衝器(TILE BUFFER)」145 )對從解調 WCSMSC Ml傳到DDE WCSMSC 142的資料進行緩存。 「解碼輸出緩衝器」146對從DDE WCSMSC 142傳到第二 匯流排127的資料進行緩存。接收通道資料的通用路徑是 在圖4中從左向右通過電路U4、134、139、143、140、 14 4、1 4 1、1 4 5、1 4 2 和 1 4 6 到第二匯流排 1 2 7。 發射通道1 1 6包括另一些無線通訊系統數據機子電路 (WCSMSCM47-15〇。WCSMSC m-UO 包括編碼 / 交錯/映 射子電路147、調制子電路148、反快速傅立葉變換(IFFT) 子電路149以及視窗和相加子電路丨5〇。如本文所示,發 射通道的各子電路由一組緩衝器緩存。發射通道資料的通 用路徑是從右往左通過電路151、147、152、148、m、 14^154 450^33以及!117到RF收發機積體電路1〇3。 在一個新穎態樣,如本文所示,緊耦合記憶體系統126 的記憶體125健存了多個任務列表。每個任務列表包含由 數位基帶積體電路104的相關子電路執行的一系列任務指 令。在所示示例中,任務列表TL1包含用於FFT wcsmsc 12 201001182
140的任務指令。任務列表TL2包含用於解調wcs霞⑷ 的任務扣v。任務列表TL3包含用於DDE WCSMSC 142 的任«令。任務列表TL4包含用於資料移動器方塊i3〇 的任務扣令。雖然在圖4中未示出,但記憶體⑵還包括 用於作爲整體的發射通道電路116、用於編解碼器方塊⑴ 以及用於視頻處理器方塊132的任務列表。處理器I〕]可 以如所期望的通過第一匯流排124將任務指令寫入這些任 務列表’ I改這些任務列表,刪除任務列表以及保存這些 任務:表。將每個任務列表保存在蜂巢緩衝器的記憶體 中。每個任務列表包含當由適當子電路執行時用於配置並 控制子電路的任務指令。每個相關子電路既包括與第二匯 流排127相耦合的任務管理器電路又包括一些用於執行資 料處理操作的專用功能電路。圖4中附圖標記⑸標識了 FTT WCSMSC 140的任務管理器電路155。 圖5是一個代表十生WCSMSC的更詳細的圖。所描繪的 WCMSC是FFT WCSMSC 14〇。任務管理器電路包括 通用任務管理器部分156、FFT控制狀態機部分177、一組 指標暫存器157-160以及DMA(直接記憶體存取)引擎 161。FFT WCSMSC 140包括一些用於執行WCSMSC的主 要資料處理操作的專用硬體電路162。專用硬體電路M2 通過第一介面電路163從緩衝器143接收資料。專用硬體 電路162通過第二介面電路164將資料提供到緩衝器144 中。如以下進一步說明的,通用任務管理器部分156適用 於通過第二匯流排 1 27從記憶體1 25中的相應任務列表 13 201001182 (TL1)逐條讀取任務指令。處理器123可以通 127蔣舍> L ^ ,’·‘、扎標WR一PTR寫入到任務管理器1S5的暫存界 = 引擎161從FFT硬體方塊165讀取資訊“ 過弟—匯流排127將該資訊寫入到第二匯流排127上的電 路中,記憶體125)。附控制電路m解釋了通用 ^務二理态156讀取的任務指令,然後用信號導線166來 ,制夏配置FFT硬體方塊165。通過這種方式,任務管理 益可以控制介面163,使得從採樣緩衝器143(見圖4) 的特W分讀取資料並將資料傳遞到附專用硬體電路 162以便進行處理。類似地’任務管理器⑸可以控制介 面164,使得將FFT專用硬體電路162輸出的資料寫入到 付號緩衝器144(見圖4)的特定部分中。雖然在圖5和圖4 中對於每個附圖和示例將第二匯流排m描繚成一條單獨 t線i但第二匯流排127可以包括第-子匯流排,用於將
處理器123盘各插wrQA/rc'P 。 八 Msc的各任務管理器中的指標暫 存器相耦合’並且還可以包括第二子匯流排,用於將各 ㈣MSC的任務管理器與記憶體125㈣合。通用任務管 Γ 《所以稱爲「通用」是因爲在每個WCSMSC的 任務管理器中都複製了它的硬體。另-方面,在圖5的橢 圓中示出的控制電路县直, 專用於受控制的特定WCSMSC的 任務指令的狀態機電路。通過以諸如Ve—或vhdl的 硬體描述語言來描沭钤彳工& _ ^任知官理器電路的各組成部分的 功此然後用商業上可得的合成玉具來產生執行所述功能 的硬體電路設計,來實現任務管理器的電路。 14 201001182 :6是說明任務列表的圖。在所示特定示例中,任務列 、疋用於FFT WCSMSC 140的任務列表TL1。將任務列表 =儲存在,己憶體125内的循環緩衝器中。該循環緩衝器 開始於暫存器157中的指標star_addr所識別的記憶體 125中的位置。循環緩衝器終止於暫存器158中的指標 END—ADDR戶斤識別的,陪辨,^山 ^ W的。己隐體125中的位置。通過儲存在任 矛力g理Θ 155的暫存器157和158中的start——⑽和 end_addr指標,FFT WCSMsc⑽的任務管理器⑴ 知道循環緩彳㈣在記憶體125中儲存任務列表⑴開始和 終止的位置。對於通用任務管理@ 156,這些暫存器是可 :取的。ffl 6中的每個矩形代表了記憶體125中的一個 字。在圖6的示例中,在任務列表Tu中有幾條任務指令 (TASirn、TASK#2、TASK#3、tas〇4、task#5)。應注 意的是,這些任務指令包括的字比其他的多。指標 EXEC—PTR識別丨WCSMSC執行最終任務指令終止之後 的下-個位置(下—個字)。指標WR—pTR標識出要執行的 最後任務指令的最後—個字的終止。在圖6的示例中,FFT WCSMSC執行任務列表TL1中的所有任務指令。因此, EXEC PTR WR PTR a 一 子WK-P rR私;向相同的位置。如果這些指 標處於該狀況’則任務#理器155不會再試圖從任務列表 TL 1中讀取任何任務指令。 圖7疋說明處理器123將新任務指令(task#6)寫入到任 務列表TLi之後的TL1任務列表的圖。處理器123將任務 指令TASK#6加到記憶體125中的⑴任務列表,然後通 15 201001182 過第二匯流排!27將新WR_PTR值寫入暫存器、i59,將任 務管理II 155的暫存器159中的WR—pTR指標加3。任務 管理器155檢測到WR_PTR已被更新的狀況,並通過第二 匯流排127讀出記憶體125的下一個任務指令(丁嬉叫 來作出回應。在讀取任務指令之後,任務管理$ 155更新 了 EXEC—PTR,以便在讀取了最後任務指令之後指向任務 列表中的下-個位置。通過這種機制,通過高速的第—匯 流排124將適當任務指令寫人到用於特^ wcsmsc的任 務列表中,處理器123使該WCSMSC執行特定任務。— 旦已更新了記憶體U5中的任務列表,則處S|| 123僅需 通過第二匯流# 127 $行一次寫入,就可以更新該 wcsmscw WR—PTR,使得適當WCSMSC的任務管理器 作出回應、、讀取下一條任務指令,對其進行解釋,並使其 指定的操作得以執行。 ' 圖8是示出處理器123如何使所期望的wcsMsc執行 所期望的細作的簡化流程圖。纟第一步驟(步驟則)中, 處理器123爲記憶體125巾的WCSMSC準備任務列表, =務列表包括命令WCSMSC執行所期望的操作的任務 指令。例如’如上所述’處理器123可以通過高速第一匯 流排124將任務指令寫入到記㈣125中的目標㈣聰 的任務列表末尾上。在第二步驟(步驟2〇1)中,處理器⑵ 通過較慢匯流# 127更新目標WCSMSC的任務管理器中 的WR_PTR的值,使得任務管理器的歡一咖指向在終止 位置之後新添加的任務指令的任務列表位置。通過較慢匯 16 201001182 流排12 7僅雲—-a 指令。 _ 人寫人,以便開始執行任務列表中的任 圖9是說明目標WCSMSC的任務 的處理器操作的簡化 :如何回應圖8 ^ ^ 隹弟步驟(步驟202)中, 任務管理器認識到其WR_PTR已 )中 憶體⑵内的任務列表中讀出τ_條任^爲回應從記 哭、3、Λ垃 務心令。任務管理 二匯流排127執行該讀取m壬務管理 f 釋驟203)該任務指令並産生(例如,通過圖5中的 166)提供'給WCSMSC的硬體方塊 號。控制及/或配置信號使硬體方塊部分配置信 定的操作。本文也將執行該操作稱;:;广務指令指 ^ ^ 4t ^ 舄執仃」任務或執行 任務k。接著,如果EXEC_PRT不等於WRpTR(步驟 ⑽),則在任務列表上還有任務指令要被讀取和執行。處 理返回到步驟202。然而,如果EXEC_pTR等於WR_pTR(步 ί 務 驟204),則在任務列表上沒有任務指令要被執行。-只有處 理器m將WR_PTR再次寫入以表示還有任務指令要被執 订(步驟205)’任務管理器才返回到步驟2〇2以便從記憶 體125巾讀取任務指令。任務管理器將記憶體⑵中的 START—PTR與END—PTR之間的位置視爲循環緩㈣。因 此,如{最後執行的任務指令位於該循環緩衝器的末尾, 則任務管理器在該循環緩衝器的開始處尋找新增加的任 矛力心令。可以合併缓衝器溢位和欠位錯誤檢杳。 某些任務指令是本文稱爲「時間戳任務指令」或「計時 任務指令」的一任務指令類型。時間戳任務指令包括具有 17 201001182 曰守間戮的搁位。該時問邀 ^吁間谶對應於圖4的經 中由經過時間計數器輸出 二;= ::,務指令的任務管理器解釋該任務指令,:在: 達任務指令料間職㈣表 -在到 rr的相關硬體開始執行指心:此不::: Γ,:::時間戰任務指令寫入到多個不同的任務列表 任務您理二=相應任務管理器的WR-PTR,使得相應 戳任務指令。如果將 =::_間戳都設定在相同的未來時間,則二: 4的/ ^們各自的硬體方塊開始執行指定操作。當圖 時時間計數器129保持的時間計數值到達時間戳值 各自那麼所有的任務㈣^將在如處判先 :::=中同時啓動它們各自的硬體方塊。二 儘管事實上:23可卿多個WGS_㈣執行操作, 實上處理盗丨23是順序地執行指令。 間^日二是圖4的經過時間計時11 129的方塊圖。經過時 如此多=包括32位元的經過時間計數器167,其包括 計時;=二Γ於它的計數在貫穿數據機(經過時間 二中::二中的一部分 於實際二二^1101?。因t計時器計數值168對應 時間戳任務於二不Λ㈣間。3亥貫際時間的表示(通過使用 以任務指令)可用於數據機的所有各子電路,並將並稱 二:過時間之時間(一cktime)」。在中, -過時間計數器167在每個採樣傳入圖4的 18 201001182 時遞增ϋ經過時間計數器167進 。 是與通過線170提供认E 丁,守鐘化號 U 4的ADC U4相同的信號 ADC—CLK。經過時間計時器129包括可 127胃入# &g π π ± 、达弟一匯流排 胥存益171。經過時間計時器129 兩個不同的空中介面桿準產 ^ 铩羊産生具有正確採樣頻率的時鐘 信號的兩個鎖相迴路(PLL)172 _
J在所不不例中,PLL 1 72輸出LTE(長期進化)空中介 ^工7;1面才示準所需的正確15.36 MHz的時鐘信號,而ρττ 17:1认, 73輪出UMB(超級移動寬帶) 空中介面標準所需的正確9 “ nz的牯鐘k 5虎。通過將 適當控制位元寫入到控制暫存器171的位元174中,處理 器123針對數據機要處理的通訊設定正確採樣頻率。— 是本領域已知的技術,並且在名爲「第三代合作專案」 (3GPP)的組織處可得的文獻中對其進行說明。咖是本領 域已知的技術,並且在名爲「第三代合作㈣2」(3Gpp2) 的組織的文獻中對其進行說明。 經過時間計時器129還包括多個可程式計時器方塊 175A、175B至175N。這些可程式計時器方塊均包括比較 器,該比較器可以受控用來將INIT—VALUE與經過時間計 數器167輸出的計時器計數值168才目比較。如上所述,各 WCSMSC的任務管理器與第二匯流排127相耦合。由於第 二匯流排127與可程式計時器方塊175八、i75]B至n5N 相耗合’所以WCSMSC的任務管理器可以通過第二匯流 排127寫入適當位址來將ΪΝΙΤ—value和CONTROL值寫 入可程式計時器。如果通過這些INIT—VALUE和 19 201001182 ⑶™值來正確配置可程式計時器,那麼當經過時間 計數器167輸出的計時器計數值168達到⑽丁―μ咖 時,可程式計時器方塊的比較器將確認觸發信號。例如, 圖7中的線176識別載有第一可程式計時器方塊心產 生的-位元數位觸發信號的信號導線。該觸發信號通過適 當硬佈線連㈣合到特冑WCSMSC中的專用硬體電路的 適當輸入,因此如果確認了觸發信號,則專用硬體電路將 開始進行爲它配置的操作。在使用時間戳任務指令的一個 特定示財,將觸發信號導線176硬佈線到在特定時間玫 動的專用硬體電路。WCSMSC的任務管理器讀取它的任務 歹么]表並獲取時間截任務指令。解釋時間戰任務指令的結果 任務管理器通過第二匯流排127將其寫入經過時間計 %器!塊129,並設定可程式計時器,該可程式計時器的 觸W破輸出引線與專用硬體電路啓動輪入引線連接。任 務管理器將從時fa1戳任務指令獲得的時間戳值寫入到可 =計時器的丽—VALUE暫存器中。因爲還未確認觸發 以WCSMSC中的專用硬體電路不會在此時開始 執行由任務指令指定的操作。當到達所指定的時間時,可 =計時器中的比較器檢測到作爲經過時間計數器167輸 =時器計數值168與INIT_VALUE相匹配。該檢測的 、,、口果為,比較器確認觸發信轳,你 ㈣心。 4 赠獻中的 圖U是說明使用時間戮任務指令的簡化流程圖。在第 個步驟(步驟2G6)中,任務管理器通過第二匯流排127 20 201001182 從記憶體125讀取下-條任務指令。然後,任務管理 釋(步驟207)時間戳任務指令。對⑽指切_ 盗解 任務管理器的控制電路部分設定經過時間叶日二為’ ⑵,以便確認要提供給WCSMSC的專用硬體電二= 觸發信號。如上所述,在一個示例中 /刀的 |α·何g理器诵滿笛 一匯流排127將各值寫入到經過時間 ^ i J命丄2 y,以伟机 疋適當的可程式計時器。然後 "又 十, 间戳表不的隨德日丰 j,經過時間計時器確認(步驟2〇 的確認啓動了 WCSMS(^iS _。觸發信號 ^ 專用硬體電路執行特定操作。 二’通過時間戮任務指令的其他搁位中的值 執行的操作。 六疋所 有很多方式可以實現執行時間戳任務指令的電路 目標WCSMSC的任務管理 过 時間中以產生觸發信Μ干==^式§十時器設置在經過 ’"°唬的不例僅是-種可能的方式。在苴 他不例中,將時間戳值與經過 八 位於任務管理器内,並將 ㈣比m 間)提供給比較器。 。计數值168(經過時間之時 除了在時間戳所示時刻開始執行任務指令之外,還有三 種可以啓動執行任務指令的1 ^ ,、他方式。也可以將指定應如 仃執仃任務指令的四種 ,± 乃式稱舄「啓動模式」。除了 上述時間戳啓動模式之外, 立即欣動;r々士 有—種立即啓動模式。在該 ^ ^ ^ , —務s理器解釋了任務指令就啓動 任務指令相關的操作。秋 ^ ^ ,fc ^ …' ,”、、需任何資格就開始進行 任務指令所指定的操作。 也有—種稱爲「硬體(HW)事件驅 21 201001182 動」的啓動模式。在該模式中, 刻啓動要執行的操作。用於务生特疋硬體事件的時 令的' 執竹Hw事件驅動任務_ 7的硬體事件例子是硬體任務完^曰 第四種啓動模式稱爲「軟體(sw这用^ °還有 該模式中,當軟體寫入 !動」啓動拉式。在 操作。通過任務指令的第啓動要執行的 ㈣4第一個字中的兩位 採用的特定啓動模式獨位來^疋所 兩個位元設定爲適當值來 的^ 田值术才日疋將如何執行任務。 圖12A疋任務指令的頭M位元的圖此 「丘用护瓸 _ &二位兀也稱爲 的元Μ」是操作石馬。任務管理器 的通用任務管理器部分對該操作碼進行解碼,以決定任務 心令的類型以及如何處理任務指令的各襴位。接下來的八 個「LN」位元是保存一個數位的長度搁位。該數位表示任 務指令中的字數。任務管理器的通用任務管理器部分使用 該長度欄位來決定要從記憶體125讀取多少字。「Α丁2 欄位包含表示要使用四個啓動模式中哪—個的代碼。「rt」c COUNT」攔位是時間戳。 圖12B是㈣「FFT任務」的任務指令圖。雨任務的 共用標頭如圖12A所示。接下來的六十四個位元包括各種 攔位:來源位址攔位、目標位址攔位以及四位元的fft大
小攔位。四位元的FFT大小攔位包含緩衝器中的若干位 置。對於讀入FFT WCSMSC的每個緩衝器值,FFT WCSMSC輸出一個值。來源位址攔位包含採樣緩衝器】43 中的第一位置的位址’ FFT WCSMSC從該採樣緩衝器ι43 22 201001182 讀取資料以便處理。目標欄位包含符號緩衝器i44中的第 位置9位it FFT WCSMSC在該符號緩衝器中放置處理 後的貝料在FFT大小攔位中說明了 :要從採樣缓衝器⑷ 讀取的連續緩衝ϋ位置的數目以及對應的要寫人符號緩 衝器144的連續緩衝器位置的數目。 圖12C是稱爲「採樣緩衝器推送任務」@任務指令圖。 來源位址欄位表示推送資料的採樣緩衝器143中的開始位 址。目標位址攔位表示所推送的資料應寫入的記憶體125 中的開始㈣。採樣緩衝器推送長度欄位包含表示要推送 的連續緩衝器位置數目的數值。 圖12D是稱爲「FFT採樣緩衝器推送任務」的任務指令 圖。執行該任務指令使FFT WCSMSC執行如該任務指令第 二個六十四位元指定的FFT操作’除此之外,執行該任務 指令使資料從採樣緩衝器143推送到記憶體125 ^ 圖12E是稱爲「符號緩衝器推送任務」的另一個推送任 務指令圖。執行該任務指令使FFT WCSMSC 14〇將多個單 獨指定的緩存位置從符號緩衝器144推送到記憶體US 中。在圖12A中說明了該任務指令的共用標頭。將推送的 值寫入到記憶體125中以目標位址攔位所表示的位址開始 的連續位址處。用來源位址欄位的序列表示要推送的單個 值的位址。在「Num符號」欄位中說明任務指令的字數以 及由此要推送的值的數目。 圖12F疋稱爲「解調配置任務」的任務指令圖。圖1 疋稱爲「解調MMSE任務」的任務指令圖。圖丨2h是稱爲 23 201001182 「解調MRC任務」的任務指令圖。通常,解調配置任務 包含解調WCSMSC 141的配置參數,與通常較頻繁變化 的、解調MMSE和解調MRC任務指令中說明的參數相比 較,這些配置參數是相對靜止的。在使用中,將單個解調 配置任務用於配置解調 WCSMSC 141,以及隨後的解調 MMSE任務指令或解調MRC任務指令的序列,以使解調 WCSMSC執行單獨的解調操作。一般有兩種解調操作可以 執行:最小均方誤差(MMSE)類型解調或最大比合併 (MRC)類型解調。解調MMSE任務指令用於執行MMSE 型解調,而解調MRC任務指令用於執行MRC類型解調。 圖1 21是稱爲「DDE配置任務」的任務指令圖。在上述 解調配置任務的情況下,DDE配置任務包含用於相對靜止 的DDE WCSMSC 142的配置參數。一個注解欄位是一位 元的「SCE」軟合併致能欄位。如果設置了該位元,則配 置DDE WCSMSC 142的解碼器部分以便根據HARQ協定 對來自比當前傳輸早的資料傳輸的資料執行軟合併。 圖12J是稱爲「DDE清除LLR任務」的任務指令圖。執 行該任務使DDE WCSMSC 142的軟合併缓衝器(見圖18 的LLR緩衝器)内的資料將被清除。 圖1 2K是稱爲「DDE推送任務」的任務指令圖。執行該 指令使資訊將被推送至記憶體125中。將DDE WCSMSC 142的解映射部分輸出的資訊推送至「解映射推送TCM目 標位址」欄位指定的記憶體 125中的位置。將 DDE WCSMSC 142的解碼部分輸出的資訊推送到「解碼推送 24 201001182 TCM目標位址」指定的記憶體125中的位置。由DDE WCSMSC 142的解碼器部分執行的許多操作之一是執行循 環冗餘檢查(CRC),以判斷是否成功解碼接收到的資料。 CRC校驗是通過還是失敗都是狀態資訊。以適當值設置兩 位元PSH欄位使得以相對「解碼推送TCM目標位址」值 中的位址的已知偏移量將狀態資訊推送至記憶體1 25。 圖12A-12K中所述的任務指令僅是圖4的數位基帶積體 電路1 04中所用的一些任務指令的示例。在一個採用此處 所述的新型離線任務列表方法的典型設計中,如圖4的數 位基帶積體電路104的情況,定義許多任務指令用來由具 有任務管理器的每個WCSMSC執行。其他任務指令包括: DPICH XFER任務、CPICH XFER任務、資料移動器任務、 分散收集任務、聲音輸出推送任務、VDEC輸出推送任務、 TDEC輸出推送任務、ACK/NACK檢測推送資料任務、TX 訊框狀態推送資料任務。 圖1 3是說明當接收通道處理輸入LTE訊框的示例期間 發生各種類型處理的等時線圖。圖1 4是說明當接收通道 處理輸入UMB訊框的示例期間發生各種類型處理的等時 線圖。應注意的是,在LTE示例中,在解調操作中處理七 個OFDM符號FFT操作的結果之前收集了這些結果。在圖 13中,箭頭指定的T0'-T6^表示七個FFT處理任務結束的 時間。圖13中的箭頭Τ0-Τ6指定這七個FFT處理任務開 始的時間。緊接著在FFT處理結果Τ6'產生之後開始進行 控制通道解調。在控制通道資訊的解調和解碼之後,在如 25 201001182 圖n所示的時刻開始及終止解調 吾i雨;首眘j- m λ Λ 馬七個付號的訊務 莖通道貝枓。在圖14的UMB示例中,相 率跳變模式中,對每個〇FD 在付唬速 務。每個循環字首的採樣數目務:;解碼任 在接收LTE傳輸所需的處理類型與接收不同。 :理類型之間有很多不同格式和計時差異::::需: 作的類型有很多相似。在兩 杀 叼樘得輸的接收處理中,進杆如 f 下操作:FFT處理、解镧以这站 解調以及解映射/解交錯/解碼。因此, 在一個新穎態樣,通過離線任務列表配置和控制無綠數據 機的接收通道的WCSMSC,使得相π麻挪 ’ 便侍相同硬體可用來以兩個空 中介面標準(LTE或UMB)中的任—個進行通訊傳輸。在— 個不例中’在積體電路104開啟電力之前,將處理哭123 執行(見® 4)的程式135初始儲存在外部快閃記憶體m 中。在開啟電力後,通過第二匯流排127將程式讀入積體 電路104’並載入程式記憶體128中。處理器⑵執行來 自程式記憶體的程式135。程式135指示處理器I。如何 形成並控制記憶體125中的任務列表,並由此決定如何配 置積體電4 1 G4的各種子電路、如何啓動它們的操作以及 t些子電路如何一起工作來接收並發送無線通訊。在一種 枳式下,處理器123在程式135的指導下形成並控制任務 列表,使得積體電路104的各子電路一起工作,以便根據 第—空中介面標準(例如,LTE)進行通訊;在第二種模式 下,在程式135的指導下處理器123形成並控制任務列 表,使得積體電路104的各子電路一起工作,以便根據第 26 201001182 二空中介面標準(例如,UMB)進行通訊。由於wcsmsc子 電路的適當的可重新配置性,因此從一種模式變爲另一種 模式不涉及任何硬體的重新設計。通過靈活且易於理解的 任務指令以及採用離線任務列表體系結構有利於對數位 基帶積體電路104編程以適應變化的標準。 在任務列表體系結構的—個態樣,如果在數據機的特定 WCSMSC中以硬體形式實現的處理因標準變化而變得不 相容通訊標準,並且如| WCSMSC硬體沒有設計成適應 變化標準的新需求’則通常仍然相對容易地修改完全相同 ,數位基帶積體電路1〇4以根據變化的標準進行操作。不 疋使WCSMSC執打需求已改變的操作,而是採用推送任 務才曰7來推送WCSMSC另外用於執行操作的資料。處理 器⑵從記憶體125存取所推送的資料,並通過軟體執行 變化標準所要求的新類型的處理,然後基於軟體處理的, 果在貧料路徑上控制後續WCSMSC。處理器123通過酌情 修改各WCSMSC的任務列表來控制後續赠㈣。因此, 可以從接收或發送通道有效地移除所選定的專用硬體子 電路’然後常以所期望的軟體實現來代替有效移除的子電 .圖15在示例中說明了 FFT WCSMSC 140的操作,其中 •士個時槽的輸入LTE訊框進行了處理。處理器⑵首先 配置經過時間計時11 129,使得對於所涉及的LTE標準, CLK信號具有正確的採樣頻率(在該情況下爲仙 將輸入ADC採樣流寫入採樣緩衝器143中,使得 27 201001182 將採樣寫入連 續的緩衝器位置中。如圖一 在LTE示例中一 女圖Π中所表不的, FDM符號包含1〇24個接样 a ©Λ 個採樣的長声的^ 個铋樣。除具有80 且有… 取後—個字首以外,在符號之前的字首均
^ ^ /2 Μ 4.M 143中時,,'長度。當輸入採樣流發生在採樣緩衝器 在圖1 5中標記爲「採樣緩衝器」的列中對它們 進仃描述。右+、直 的下一列中給出採樣緩衝器143中對應 |種符號和字首的位址。要通過FFTWcsmsc14〇進行
=FF<T操作的結果包括:對於從採樣緩衝H 143中讀取的 每個知樣值將輸出值置入符號緩衝器144中。因此,圖! 5 Λ爲符號緩衝器」的列示出了符號序列。在FFT操 、吏用並且忽略來自採樣緩衝器的字首採樣值。不將 子首值向下傳送經過FFT WCSMSC 140的接收通道。因 此,示出圖15的「符號緩衝器」列的1〇24個位置符號彼 此鄰接而無任何干擾字首。 圖16說明如何建立用於FFT WCSMSC 140的任務列 表,以便執行在圖13和15中所列出的lte FFT處理。任 務列表中的第一個任務(任務#1)是從採樣缓衝器143讀取 採樣’如圖1 5中所說明的在位址χ+72處開始。將結果寫 入符號缓衝器144是在如圖15中所說明的位址Υ處開始 的。讀取的採樣和寫入的符號值的數目是i 〇24。在已經將 所有採樣讀入FFT WCSMSC 140之後,才初始化FFT操 作。從而FFT操作自身應該開始的時間是計時器計數值 169到達值X+1024 + 72的時間。在圖16最右邊列中的上 面四項指示應該在「FFT任務」的相關欄位中給出的值。 28 201001182 圖12B給出了 FFT任務 F F T杯敦幻主 式以類似的形式建立添加到 ^列表的接下來六個任務。指定採樣緩衝器⑷
^始位址’使得在從採樣緩衝器讀取採樣時略過字首採 樣值。在已經進行了七個FFT ,» .., 镅作(針對母個符號執行— 個操作)之後,可以在圖 % 口 u甲所說明的時 解調操作。 了〗i /處開始 :而,在所說明的例子中,必須首先通過處理器⑵完 成特定類型的通道估計操作。 本文將通道估汁彳呆作描述爲 適^於在專料體電路中執行、而較㈣於通過處理器 123在較靈活的軟體中勃 ㈣中執仃的㈣的例子。某些引導頻信 樣以LTE標準指定的模式散佈在符號緩衝器内的位 =。因此’圖16中的任⑽是圖12E所給出的符號緩衝 結送任務。「符麟衝詩送任務」指令巾的來源位址 攔位是符號緩衝器144中發現這些引導頻的位置。將啓動 楔式指定爲即時模式。在通過FFTWCSMSC 14〇執行推送 任務指令之後,處理器123使用記憶體U5中的引導頻資 Λ,以便在軟體中執行特定的通道估計操作。在通過解調 WCSMSC 141執行的解調中使用的解調參數(例如,通道估 計參數和干擾估計參數)取決於通道估計的結果。在本例子 中處理器123通過在解調任務指令的各個實數和虛數參 數攔位中提供這些參數來改變這些解調參數,其中解調任 務指令被寫入用於解調WCSMSC 141的任務列表。例如, 如果將要使用MMSE型解調,那麼在解調MMSE任務指令 中提供參數(見圖12G),該解調MMSE任務指令啓動所說 29 201001182 明的在緊跟圖1 3中時間Τ 7'開始的解調操作。
通過處理器123在軟體中執行的操作的另一個例子是 ACK/NACK處理的例子,隨後,在任務指令甲使用其結 果,以便控制後續處理。將DDE推送任務(見圖12幻置入 用於DDE WCSMSC 142的任務列表。將該任務指令中的 兩位兀PSH攔位設置爲使DDE WCSMSC 142的任務管理 器將CRC校驗的結果推送入儲存區125内。在該例子中, 處理器123取回所推送的CRC校驗資訊,並且使用該資訊 來判斷解碼成功還是解碼失敗。如果解碼成功,那麼在 HARQ軟合併中不使用所接收的訊務量資料。因此,處理 器123可以將DDE清除LLR任務(見圖12j)寫入用於DDE WCSMSC 142的任務列表,使得DDE WCSMSC 142解碼 部分中的軟合併緩衝器被清除。還可以將軟合併致能(sce) 位元认置爲零的DDE配置任務指令(見圖丨21)寫入任務列 表,以便使得不能通過DDE WCSMSC 142進行軟合併。 處理器123還可以通過將合適的任務指令寫人用於發射通 道116的任務列表’使ACK消息被發送。另一方面如果 處理123 A定解碼失敗’那麼處理11 123將不清除DDE 軟緩衝②’並且將不能進行軟合併,使得將來自後續傳輸 的資訊與來自最後一個 失敗傳輸的緩衝消息進行軟合 併。處理器1 2 3還可以 射通道11 6的任務列表 通過將合適的任務指令寫入用於發 ’使NACK消息被發送。 的方塊圖。解調 300、IQ收件器 圖17是圖4的解調WCSMSC 1 WCSMSC 141包括任務管理器電及 30 201001182 (fetcher) 301、通道估計電路3〇2、MMSE/MRC解調器 引擎303以及寫入管理器3〇4。任務管理器電路3⑽包括 通用任務管理器部分305、包括指標暫存器在内的—系列 暫存器306、AHB匯流排界面3G7、解調器控制狀態機部 分308以及一組先前任務暫存器3〇9。通用任務管理器部 分305作爲主控裝置與第二匯流排127的Αχι匯流排部分 進行耦合。AHB匯流排界面307作爲從屬裝置與第二匯流 排1 2 7的AHB匯流排部分進行耦合。通用資料流經過流水 線資料路徑從符號緩衝器144、經過解調wcsmsc i4i到 資料片緩衝器U5。任務管理器3〇〇使用Αχι匯流排界面, 以便從緊耦合記憶體125中讀取任務指令。處理器US在 伽匯流排上作爲主控農置,並且使用從屬細介面 30^’以便讀取解調WCSMSC的内部暫存器,並且寫入暫 存器306的WR-PTR暫存器,通過解調WCSMSC U1讀 取資料片緩衝器145。解調WCSMSC141可以執行三種通 用類型的任務指令:配置任務指令,當執行時,載入用於 將要進仃將來解调操作% Wcsmsc硬體引擎的配置參 數’ MMSE任務指令’當執行時,接收用於MMSE操作的 參數並且實行解調;以*峨任務指令,當執行時,接 收用於MRC操作的參數Μ”㈣。 在操作中,處理哭]91 Φ k & ro 123更新解調WCSMSC 141的暫存器 306中的WR PTR,你而杜-各 - 攸而和不存在解調WCSMSC 141的至 少一個額外的任務指aI抽— 7要執仃。通用任務管理器3〇5決定 在緊耗合記憶體12 s m θ τ 内疋否存在新的任務指令由解調 31 201001182 WCSMSCM1來執行。如果通用任務管理器3〇5決定存在 另:個任務指令,那麼通用任務管理器3〇5通知解調控制 料3= ’並且與解調控制邏輯则—起工作,以便通過 127讀取任務指令’並將其讀入具有先前任務 子益。刀309的暫存器。通用任務管理器3〇5對任務浐 令的標頭進行解釋,而解調控制邏輯3〇8對任務指令㈣ 餘部分進行解釋。取決於任務指令解釋的結果,解調控制 邏輯308將配置參數提供給解調wcsmsc⑷的其他部 分。隨後’解調控制邏輯3〇8使那些其他部分被觸發,以 便在各個時間執行各種操作’使得實現由任務指令所指定 的和任務指令中的全部操作。解調控制邏輯3〇8爲每個任 務指令執行不同的狀態機。在進入或者退出狀態機的狀態 後’解調控制邏輯308禮認控制信號。在解調W(:smsc "又。十的M例子中,以硬體描述語言定義狀態機,並且使 用商業可彳于的合成工具將該描述合成到硬體邏輯。在任務 管理器300的控制下,IQ收件器3〇1從符號緩衝器Μ#進 行讀取,以便從任務指令所指定的位置得到iq採樣。輸 入I採樣值(實數)及其相應的輸入Q採樣值(虛數)共同包 含IQ採樣。通道估計電路302開始對通道進行估計、產 生通道插入值並且將所產生的插入結果與相應的iq採樣 進行聯5,使彳于將IQ採樣和相關的插入結果同時提供給 MMSE/MRC引擎3〇3。存在兩個這種iq收件器,一個用 於天線101和102中的每個。MMSE/MRC引擎3〇3使用兩 組IQ採樣(一組用於一個天線)和相關的通道估計值,執行 32 201001182 ί 由任務指令所決定的一種解調’並輸出解調輸出值卜解 調輸出值Q以及瞻值。取決於接收通道啟動的數目以 及層的數目,使用MMSE解調或者mrc解調。可能存在 輸入引擎303的—個集合和輸出的一個集纟、輸入的兩個 集合和輸出的兩個集合或者輪入的兩個集合和輸出的一 個集合。通過任務管理器3〇〇指示寫入管理器3〇4將解調 輸出值Ϊ、解調值Q以及SNR值的每個集合寫入到資料片 緩衝器U5。以這種方式’解調控制邏輯3〇8使解調 WCSmSC141 _次處理一個音調,從符號緩衝器μ讀取 音調、進行解調並且將結果寫人資料片緩衝器。當通過任 務指令指定的所有這些解調完成時,解調控制邏輯綱在 狀態暫存器306中設定任務結束標記。如果任務指令指示 應該從解調WCSMSC 141輸出硬體選通訊號以便初始化 醜WCSMSC142内的操作,那麼將確認選通訊號在導線 ㈣上。導線310從解調WCSMSC 141擴展到麵 WCSMSC 142。 圖18是DDE(解映射/解交錯/解碼引擎)wcsmsc 142 的圖。咖WCSMSC 142包括兩個解映射引擎ΜΜΑρι 彻和彻、解碼器方塊402(包括第—維特比解碼器彻、 第二維特比解碼器404、第一 turbo解碼器4〇5和第二比^〇 解碼器406)、推送引擎407、AHB匯流排界面4〇8、包括 配置暫存器和狀態暫存器以及指標暫存器在内的暫存琴 及記憶體介面41〇。每個解映射引擎4〇〇和術具 有任務管理器功能,但是-些功能是共用自卜例如,在圖 33 201001182 18中,AHB匯流排界面4〇8、指標暫存器4〇9和推送引擎 4〇7疋共用的,並且將其描述爲在解映射引擎外。解映射 引擎彻包括任務管理器電路411,以及包括解除覆盖 Unpaint)的電路412、LLR(對數概度比)產生器Ο]、解 擾器4丨4以及解交錯器415的資料流處理電路。類似地, 解映射引擎4〇1包括任務管理器電路416,解除覆盖的電 路417、LLR產生器418、解擾器419以及解交錯器42〇。 通用資料流從資料緩衝器145、經過解映射器彻和 並且經由匯流排422和423進入LLR緩衝器412,隨後從 LLR緩衝器421經由匯流排424返回解碼器方塊4〇2 '經 過解碼並且經由匯流排425輸出到解碼器輸出緩衝器 146。解映射引擎4〇〇的呑吐量性能比解映射引擎彻的 低’但是解映射引擎4〇〇還具有較低的功耗,並且在處理 控制封包上受到限制。解映射引擎4〇〇具有到LLR緩衝器 42 1的兩個磧/寫通道,並且因此可以一次將兩個值輸 出給LLR緩衝器421的兩個不同PBRI(刪減式位元反轉交 錯器)位址。另一方面,解映射引擎4〇1用於處理資料封 包,並且具有到LLR緩衝器421的六個讀/寫通道。解映 射引擎401可以同時將六個不同pBRI位址處的六個咖 值輸出並且寫入LLR緩衝器412。因爲解映射引擎4〇〇和 401並行運行,所以每個解映射引擎具有其自己的任務管 理器。DDE任務指令可能需要將資訊推送回緊耦合記憶體 125。因此,DDE WCSMSC 142包括經由ΛΗΒ從屬介面連 接到苐一匯流排1 27的推送引擎407。 34 201001182 在操作中,處理器/ t 將DDE任務列表中的任務指令置 人記憶體125@ ’並且更新暫存器彻内的WR_PTRd任 務管理器416的通用>f不款典^田时
逋用任務官理器部分426決定存在由DDE WCSMSC 142執杆沾/不激1 的 < 務‘ 7。通用任務管理器部分426 從記憶體1 25中讀屮扛款杜人 η 貝出任務指令任務指令的第一部分 是用於控制解映射,而刪任務指令的第二部分是用於控 制解碼。控制邏輯427使用第—部分,以便配置和控制方 塊417_420執行的解映射操作。控制邏輯427可以採用經 由信號導線31G從解調WCSMSC i4i接收的硬體觸發信 號’則更決定何時初始化任務指令所定義的某些操作。控 制邏輯427通過控制導線(未示出)將控制信號發送到方塊 :17'20。解映射/解交錯操作可以包括從LLR緩衝器421 資訊 二處理並且隨後在HARQ(混合自動重傳請求) 軟合併操作中將資訊寫自LLR緩衝器421,或者解映射/ 解交錯操作可以僅包括寫入LLR緩衝器421而不進行任何 軟口併。如果將指不解映射操作結果的dde任務指令推送 到記憶體125 ’那麼控制邏輯427使推送引擎4〇7將所指 示的資訊通過第二匯流# 127推送到記憶體125。在已經 進行瞭解映射/解交錯操作並且結果在LLR緩衝器421中 之後’那冑’控制邏輯427和解碼器任務寫入器428使用 任務指令的第二部分’以便配置和控制執行解碼操作的解 馬器方塊硬體。解碼器任務寫入器428觸發解碼器方塊仂2 的私作,並且給解碼器方塊402提供在解碼中使用的合適 配置和參數。解碼器方塊4〇2讀取資訊以便在lLr緩衝器 35 201001182 421之外進行處理,根據任務指令的第二部分並且根據控 制邏輯427所配置和控制的來進行解碼,將結果寫入解碼 輸出緩衝器146中。如果任務指令指示將解碼操作的結果 推送到記憶體125,那麼控制邏輯427使推送引擎407通 過第二匯流排U7將所指示的資訊推送到記憶體125。可 以以這種方式推送的資訊的例子是通過解碼器方塊4〇2產 生的CRC通過/失敗資訊。 隹一個或多個示例 _ ^…甘叹·遐、歡體、韌 體或者其任何組合中實現所描述的功能。如果在軟體中實 現,可以將功能作爲一個或多個指令或代碼儲存在電腦可 讀媒體上或者在其上發送。電腦可讀媒體包括電腦儲存媒 體以及包括有助於將電腦程式從_個地方傳送到另一個 地方的任何媒體在内的通訊媒體。儲存媒體可以是通過通 用或者專用電腦存取的任何可㈣體。通過舉例而不是限 制的方式,這種電腦可讀媒體可以包肖編、咖、 EEPROM、CD_R〇M或者其他光碟記憶體、磁碟储存哭或 者其他磁記憶體件、或者可以用於以指令或者資料結構的 形式攜帶或者儲存所期望的程式碼模組、並且可以通過通 二或專^電腦或者通用或專用處理器存取的任何其他媒 同日守,可以適當地將任何連接稱爲電腦可讀媒體。例 :广、果使用同軸電纜、光纖電纜、雙絞線、數位用戶線 ,Ί d。、或者諸如紅外、無線電和微波的無線技術從網址、 词服器、式|甘、土 光纖電境:雙::"端源發送軟體’那麼,將同轴電規、 雙紅線、:DSL、或者諸如紅外、無線電和微波 36 201001182 的無線技術包括在媒體的定義令。如本文所使用的,磁碟 和,碟包括壓縮光碟(CD)'鐳射光碟、光學光碟、數位多 功此光碟(DVD)、軟碟和藍光光碟,纟中磁碟通常對資料 進仃磁複製,而光碟以鐳射對資料進行光複製。還應該將 上述的組合包括在電腦可讀媒體的範圍内。 .雖然上面爲了指示的目的對某些特定實施例進行了描 述:但是本專利文件所公開的内容具有通用適用性,並且 I受限於本文所描述的特定實施例。離線任務列表結構不 文限於用於實現根據諸如LTE、麵或者ΜΜΑΧ的任何 特定空中介面標準進行通訊的數據機,離線任務列表結構 具有對其他空中介面標準的通用適用性,並且更廣地適用 於具有多個子電路的、用於對資料流執行不同操作的大型 數位系統。雖然上面描述了處理器經由第一匯流排將任務 指令寫入緊耦合記憶體中、並且任務管理器經由第二匯流 排從緊麵合記憶體中讀出任務指令的例子,但這只是一個 例子。在其他例子中’處理器和任務營理器經由相同的匯 流排存取儲存有任務指令的記憶體。因此,可以實現對所 描述實施例的各個特徵的各種修改、改編和組合,而不脫 離下面所給出的請求項的範圍。 【圖式簡單說明】 圖U現有技術)是採用常規無線數據機體系結構的無線 數據機積體電路圖。 圖2是根據-個新賴態樣的行動通訊設備的簡化圖。 37 201001182 圖3疋圖2的行動通訊設備 有的RF收發機積體電路103 的詳細示圖。 圖4是圖2行動通訊設備册 數位基W積體電路1 04的詳 細示圖。 σ 圖5是含有任務管理器功 力犯的不例性數據機子電路的 圖。 圖6是任務列表圖,直中住 、〒任務列表中的所有任務指令已 完成。 圖7是包括未執行的任務指令的任務列表圖。 圖8是說明處理器爲準備和保持任務列表所採取的 的簡化流程圖。 圖9是說明任務管理哭爲^書雨“、 里抑爲5買取和初始化執行任務指令的 操作所採取的步驟的簡化流程圖。 圖10是圖4的數位基帶積體雷 。 土 ▼檟體電路丨〇4的經過時間計時 器12 9的簡化方塊圖。 圖11是說明任務管理哭在括¥ 4 、 ^ 在.唄取和初始化執.行時間戳任 務指令時所採取的步驟的簡化流程圖。 圖12A是在所有任務指令中發生的共用標頭圖。 圖12B是FFT任務指令圖。 圖1 2C是採樣緩衝器推送任務指令圖。 圖12D是FFT和採樣緩衝器推送任務指令圖。 圖1 2E是符號緩衝器推送任務指令圖。 圖12F是解調器配置任務指令圖。 圖12G是解調器MMSE任務指令圖。 38 201001182 圖1 2H疋解調器mr_C任務指令圖。 圖1 21是DDE配置任務指令圖。 圖12J是DDE清除LLR任務指令圖。 圖12K是DDE推送任務指令圖。 圖13是*出在處理輸入咖訊框 型處理的等時線圖。 ’θ何時發生各種類 圖14是示出在處理輸入UMB訊框 型處理的等時線圖。 可日^發生各種類 間FFT WCSMSC操作圖。 以執行圖1 5所示操作的 圖〗5是說明在處理ltE訊框期 圖1 6是說明如何建立任務列表 圖。 圖丨7是圖4的數位基帶積體雷
平積體電路104的解調器WCSMSC 1 4 1的方塊圖。
是圖4的數位基帶積體電 dDe WCSMSC 142的方塊圖。 1 2 3 4-8 9 10 11 12 !3-15 16 1〇〇 101 【主要元件符號說明】 無線數據機積體雷攸 處理器 岭 記憶體 硬體電路 匯流排 配置/控制暫存器 中斷線路 ° 主常式 中斷子常式 即時時鐘 行動通訊設備 天線 39 201001182 102 天線
103 RF收發機IC
104 數位基帶IC 105A 接收鏈路 105B 發射鏈路 1 0 6 A 接收鏈路 1 0 6 B 發射鍵路 108 雙工器 109 匹配網路
110 LNA 111 混頻器 112 BB濾波器 113 TR1/TR2 /
114 ADC 115 RX通道 116 TX通道
117 DAC 118 TR1/TR2 119 BB濾波器 120 混頻器 121 驅動器放大器 122 功率放大器 123 處理器 124 匯流排 125 高速記憶體L2 126 緊耦合記憶體(TCM)系統
127 匯流排 127 匯流排 128 程式記憶體 129 經過時間計時器 130 資料移動器 13 1 編解碼 132 視頻處理器 13 3 解多工器 134 解多工器 135 指令程式 13 6 外部石英 137 FLASH非揮發性記憶體設備
138 SDRAM 139 前端 40 201001182
140 141 142 143 144 145 145 146 147 148 149 150 151 152 153 154 155 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175A 175B 175N
FFT WCSMSC 解調
解映射/解交錯/解碼WCSMSC 採樣緩衝器 符號缓衝器 資料片緩衝器 資料片缓衝器 解碼輸出緩衝器 編碼/交錯/映射子電路 調制子電路 IFFT子電路 窗口和相加子電路 缓衝器 缓衝器 緩衝器 緩衝器 任務管理器(以及任務列表指標) 任務管理器 通用任務管理器
開始_ADDR
結束_ADDR
WR_PTR
EXEC_PRT DM A弓 1"擎 FFT專用HW 電路 介面 介面電路 到下一個數據機方塊 信號導線 經過時間CNTR 計時器計數值 計時器計數值 線 控制暫存器 鎖相迴路 鎖相迴路 位元
可程式計時器 # 1 可程式計時器 #2 可程式計時器 #N 41 201001182 176 信號導線 177 FFT控制 200〜208步驟流程 300 任務管理器 301 IQ收件器 302 通道估計 303 MMSE/MRC 引擎 304 寫入管理器 305 通用任務管理器 306 配置、狀態和指標暫存器
307 AHB匯流排 I/F 308 解調控制邏輯 309 先前任務暫存器
310 硬體選通訊號 400 解映射1 401 解映射2 402 解碼器方塊 403 維特比1 404 維特比2 405 turbo解碼器 406 turbo解碼器 407 推送引擎
408 AHB匯流排 I/F 409 配置、狀態和指標暫存器 410 記憶體介面
411 任務管理器 412 解除覆蓋 413 LLR產生器 414 解擾 415 解交錯 416 任務管理器 417 解除覆蓋 418 LLR產生器 419 解擾 420 解交錯 421 LLR緩衝器 422 匯流排 423 匯流排 424 匯流排 42 201001182 425 426 427 428 匯流排 通用任務管理器 控制 解碼器任務寫入器 43

Claims (1)

  1. 201001182 七、申請專利範圍: 1、一種積體電路,包括: 一記憶體,儲存一第一任務列表和一第二任務列表; 一第一緩衝器; 一第二缓衝器; 一第三缓衝器; 柄合到該記憶體的一匯流排; 一第一無線通訊系統數據機子電路(WCSMS(:),適用於通 過該匯流排從該記憶體中讀取該第一任務列表的任務指 令,其中該第一任務列表的一第一任務指令包括一來源位址 攔位和一目標位址欄位,其中該來源位址欄位包含一來源位 址值’該來源位址值標識由該第一 WCSMSC執行的一第一 操作的輸入資料儲存在該第一緩衝器中的位置,其中該目標 位址攔位包含一目標位址值,該目標位址值標識該第一 WCSMSC將該第一操作的資料結果寫入該第二緩衝器中的 位置,其中該第一任務列表的一第二任務指令是使該第一 WCSMSC將所識別的資料寫入該記憶體内的一推送任務指 令; 一第二WCSMSC,適用於通過該匯流排從該記憶體中讀 取該第二任務列表的任務指令,其中該第二任務列表的一第 一任務指令配置該第二WCSMSC,以便按照該第—任務指令 所指定的一方式執行一第二操作,其中該第二任務列表的一 第一任務指令包括一來源位址攔位和—目標位址攔位,其中 44 201001182 該來源位址搁位包含—水 匕3來源位址值,該來源位址值標識由嗲 第二WCSMSC執行的— 徂 由遠 緩衝器中的位置,其中該 弟〜 μ目‘位址欄位包含一目標位址值, 該目標位址值標識該第〔⑽獄將㈣二操作的資料沾 果寫入-第三緩衝器中的位置;以及 一處理器,適田认仏I ;、准濩該第一和第二任務列表,其中# 據該推送任務指令的_么士 X 、、·》果 §玄處理态使用被寫入該記情髀 的資料作出一決定。 發 2、如請求項 定 之積體電路,其中該決定是一通道估計決 3、如請求項1之積體電路 —確認(ACK)消息還是應產生 定。 ,其中該決定是關於是應產主 一否定確認(NACK)消息的決 4、如請求項 還是不應發生 之積體電路,其中該決定是關於是應發生 軟合併操作的決定。 5、如請求項 決定。 之積體電路,其中該決定是一解調參數的 6、如請求 該決定將一住 、之積體電路,其中該處理器至少部分基於 務指令寫入該記憶體。 45 201001182 7 如0月求項1之積體雷攸 , 驵电路’其中該第二WCSMSC是一 可配置的解調電路,其中 亥决疋疋—解調參數的決定,其中 該處理器還適用於卩_ a咕一 、、5Λ第二任務列表的該第一任務指令寫 入該弟二任務列表,使得誃_ 「第一任務列表的該第一任務指令 包括所決定的解調參數。
    8、如請求項 別的資料包括, 的一指示。 1之積體電路’其中寫入該記憶體的該所識 關於一循環冗餘檢查(CRC)是通過還是失敗 — 月长項1之積體電路’其中該第一 WCSMSC是執 灯快速傅立葉變換操作的一可配置電路,其中該第二 :CS=疋執行一解調操作的一可配置電路,其中該第-和 C疋一無線通訊數據機的一接收通道的部分。 月求項1之積體電路,其中該第一 WCSMSC是一 解調子電路’該第三WCSMSC是-執行解碼的子電路,其 中該第-和第^ WCSMSC是―無線通訊數據機的—接收通 道的部分。 U、如請求項1之積體電路,其中該第一和第二WCSMSC =以通過執行㈣任務指令而以—第—種方式配置的,使 得具有該第—和第二WCSMSC部分的一無線通訊數據機能 46 201001182 根據一第一空中介面標準進行通訊,其中該第一和第二 WCSMSC是可以通過執行其他任務指令而以一第二種方式 配置,使得具有該第一和第二WCSMSC部分的該無線通訊 數據機能根據一第二空中介面標準進行通訊。 12、 一種裝置,包括: 一記憶體; 一處理器,將多個任務指令儲存到該記憶體中;以及 (' 一可重新配置的無線數據機接收通道,包括多個無線通 訊系統數據機子電路(WCSMSC),其中如果以一第一種方式 配置該多個WCSMSC,則將該可重新配置的無線數據機接收 通道配置爲’根據一第一空中介面標準進行通訊,其中如果 以一第二種方式配置該多個WCSMSC,則將該可重新配置的 無線數據機接收通道配置爲,根據一第二空中介面標準進行 通讯,其中每個WCSMSC根據從該記憶體中讀出的一個或 多個該等任務指令的一結果對其自身進行配置。 13、 如请求項12之裝置,其中該處理器、第一匯流排以 及該記憶體-起構成緊耗合記憶體系統,其中該多個 W C S M S C通過-第二匯流排從該記憶體讀出任務指令。 ^如請求項12之裝置,其中儲存在該記憶體内的該等 ^務才"之疋推达任務指令,其中該中的 讀取該推送任務指令,並且執行該推送任務指令,從而將該 47 201001182 推送任務指令指 該記憶體讀取言亥 定。 定的資訊寫入該記憶體中,其中該處理器從 資訊’並且至少部分基於該資訊作出一決 15、 如請求項 π i4之裝置,其中該決定是一通道估計決定。 16、 如請求項,^ W 14之裝置,其中該決定是一解調參數的決 定。 1 7、如請|工g 貝14之裴置,其中該決定是關於是應產生一 確認(ACK)消,氣# β 、硬疋應產生一否定確認(NACK)消息的決定。 1 8、如請灰馆, 慝理器根據 項丨4之裝置,其中該 的 -結果將一任銘_ & ^ + 将指令寫入該記憶體 1 9、一種方法,包括以下步驟: 使用儲存在一記憶體内的多個任務指令,以控制多個無 線通訊系統數據機子電路(WCSMSC),其中每個WCSMSC從 5亥C憶體中讀取—任務指令,並且執行該任務指令指定的一 操作,使得該多個WCSMSC 一起運行爲一無線數據機的一 接收通道的部分。 20、如請求項19之方法,還包括以下步驟: 使用一處理器,以將每個WCSMSC的該任務指令寫入該 48 201001182 記憶體中’其中該處理器、該記憶體和該多個WCSMSC是 一積體電路的部分。 2 1、如請求項20之方法,其中該處理器能將一第一组任 務指令寫入該記憶體,從而以一第一種方式配置該多個 WCSMSC,使得該接收通道能根據一第一空中介面標準來接 收通訊,且其中該處理器將一第二組任務指令寫入該記憶 體,從而以一第二種方式配置該多個WCSMSC,使得該接收 通道能根據一第二空中介面標準來接收通訊。 22、 如請求項2〇之方法’其中通過該wcsMSC之一讀 取的s亥等任務指令是一推送任務指令,其中通過該WcSMSC 執行該推送任務指令使該WCSMSC將該推送任務指令指定 的資訊寫入該記憶體。 23、 如請求項2〇之方法,其中通過該WCSMSC之一讀 取的該等任務指令是一配置任務指令,其中通過該WCSMSC 執* 4丁該配*置任務指令使該WCSMSC以該配置任務指令決定 的特定方式進行配置。 24、 如請求項20之方法,其中通過該WCSMSC之一讀 取的該等任務指令是一時間戳任務指令,其中通過該 WCSMSC執行該時間戳任務指令使該WCSMSC在該時間戳 任務指令指示的一時間執行一操作。 49 201001182 25、如請求項24夕古、土 之方去’還包括以下步驟: 維護用於輸出者舒ppt Μ Μ 田』守間的—指示的一經過時間計時器, 其中在該時間戳任務指Α沾批 _ 務才曰7的執行中使用該當前時間的該指 不’以決定何時到】查士 4 士 達由§亥日文間戳任務指令指示的時間。 26、一種裝置,包括: —記憶體,適用於儲存多個任務指令; 處里器經由—第一匯流排耦合到該記憶體,使得該 處理器、該記憶體鈿兮铱 體和該苐一匯流排構成一緊耦合記憶體系 統; 一第二匯流排; 第構件肖於經由該第二匯流排從該記憶體讀取任務 指令々並且用於對-資料流執行〆第一種操作·’以及 第構件用於經由該第二匯流排從該記憶體讀取任務 L指令並且用於對該f料流執行〆第二種操作,其中該資料流 過該第一構件並且隨後經過該第二構件,其中該第一和第 —構件是一無線通訊數據機的〆接收通道的部分,其中可以 X第種方式配置該接收通道’使得該接收通道能根據一 第一空中介面標準來接收通訊,且其中可以以第二種方式配 接收通道’使得該接收通道能根據一第二空中介面標準 來接收通訊。 27、如請求項26之裝置,其中該第一種操作是一快速傅 50 201001182 立葉變換(FFT)操作,其中通過該第 該等任務指令中从L 攸忑。己^體嗔取的 令,wu、— &任務指令是要執行-FFT操作的指 從敎«讀解調操作,^通過該第二構件 行-解調操作的二4任務指令中的—些任務指令是要執 、英任I/:求項%之裝置,其中該等任務指令之一是-推 二=’該推送任務指令使得通過該第-構件將資訊寫 ==广該處理器從該記憶體讀取該資訊,並且使 :該貝訊來決定由該處理器隨後寫入該記憶體的一任務指 令。 29、如請求項26之裝置,纟中該等任務指令之一是一硬 體信號事件任務齡,該硬㈣料件㈣指令是通過該第 -構件從k憶體讀取的,且其中㈣二構件通過在接收到
    在—信號導線上從該[構件接收的信號後,初始化一操作 來執行該硬體信號事件任務指令。 一種電腦程式産品,包括: 電腦可讀取媒體,包括: 記憶體中,其中該多個任 訊系統數據機子電路 每個適用於通過一第二匯 並且執行該等任務指令所 多個任務指令,要儲存在— 務指令用於控制多個無線通 (WCSMSC),其中該WCSMSC中的 流排從該記憶體中讀取任務指令, 51 201001182 無線數據 些該等任 指定的操作,使得該多個WCSMSC 一起運行爲 機的一接收通道的部分·,以及 用於使處理器通過一第一匯流排將至少 務指令寫入該記憶體中的程式碼。 31、一種電腦程式產品,包括: 電腦可讀取媒體,包括: -第-組多個任務指令,用於以一第一 個無線通訊系統數據機子電路(wcsmsc), 夕 WCSMSC根據一第—空中 于邊夕個 、 中)丨面私準處理一輸入無線通訊,其 中根據通過一第二匯产姑μ 、 -排攸-記憶體讀取的該第—組多個 任矛“令中的一個或多個的—結果,以該第 WCSMSC中的每個; ㈣置β -第二組多個任務指令,用於以—第二種方式配置該 多個WCSMSC,使溫兮夕 厌仵5亥夕個WCSMSC根據一第二空中介面 標準處理一輸入無線^ 、良通訊’其中根據通過該第二匯流排從該 記憶體讀取的該第-細,加, 乐一組夕個任務指令中的一個或多個的一 結果,以該第二種方 万式配置該WCSMSC中的每個;以及 用於使一處理哭、ϋ ^ 里益通過一第一匯流排將該第一組和第 一'組多個任務指令中的空小 Τ的至J 一些任務指令寫入該記憶體的 程式碼。 3 2、如請求項 體包括該記憶體 5 1之電腦程式產品,其中該電腦可讀取媒 並且還包括一程式記憶體,其中該程式記 52 201001182 憶體儲存該程式碼。 33、一種積體電路,包括: 一處理設備,適用於將任務指令儲存到一記憶體内;以 及 一可重新配置的無線數據機資料路徑,包括: 一第一無線通訊系統數據機子電路(WCSMSC),其適 用於從該記憶體讀取任務指令,並且根據該第一 WCSMSC 言買取的任務指令中的一個或多個所指定的對其自身進行配 置;以及 一第二WCSMSC,其適用於從該記憶體讀取任務指 令,並且根據该第二WCSMSC讀取的任務指令中的一個或 多個所指定的對其自身進行配置,其中根據從該記憶體讀取 的第一任務指令的一結果,以一第一種方式配置該第—和第 二WCSMSC,使得將該可重新配置的無線數據機資料路徨配 置爲根據一第一空中介面標準處理資料,且其中根據從該記 憶體讀取的第二任務指令的一結果,以一第二種方式配置該 第一和第一 WCSMSC,使得將該可重新配置的無線數據機資 料路徑配置爲根據一第二空中介面標準處理資料。 3 4如明求項3 3之積體電路,其中該處理設備通過到該 °己匕體的專用記憶體介面將任務指令寫入該記憶體,其中 名第和第一 WCSMSC通過一匯流排而不通過該專用記恃 體介面從该記憶體讀取任務指令。 53 201001182 35、如請求項33之積體電路,其中從下列各項所構成之 群組中,獲得該可重新配置的無線數據機資料路徑:一可重 新配置的接收通道資料路徑;以及一可重新配置的發射通道 資料路徑。 C
    54
TW098109278A 2008-03-26 2009-03-20 Reconfigurable wireless modem sub-circuits to implement multiple air interface standards TW201001182A (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US3977408P 2008-03-26 2008-03-26
US4065408P 2008-03-29 2008-03-29
US12/396,270 US8520571B2 (en) 2008-03-26 2009-03-02 Reconfigurable wireless modem sub-circuits to implement multiple air interface standards

Publications (1)

Publication Number Publication Date
TW201001182A true TW201001182A (en) 2010-01-01

Family

ID=40785459

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098109278A TW201001182A (en) 2008-03-26 2009-03-20 Reconfigurable wireless modem sub-circuits to implement multiple air interface standards

Country Status (7)

Country Link
US (1) US8520571B2 (zh)
EP (1) EP2266053A1 (zh)
JP (1) JP5518831B2 (zh)
KR (1) KR101257320B1 (zh)
CN (1) CN102099801B (zh)
TW (1) TW201001182A (zh)
WO (1) WO2009120480A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI692746B (zh) * 2018-11-27 2020-05-01 瑞鼎科技股份有限公司 應用於行動裝置之顯示驅動器的資料快取方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8458380B2 (en) * 2008-03-26 2013-06-04 Qualcomm Incorporated Off-line task list architecture utilizing tightly coupled memory system
US8787433B2 (en) * 2008-03-28 2014-07-22 Qualcomm Incorporated Wall clock timer and system for generic modem
US8699529B2 (en) * 2008-03-28 2014-04-15 Qualcomm Incorporated Broadband pilot channel estimation using a reduced order FFT and a hardware interpolator
CN101820459A (zh) * 2010-02-10 2010-09-01 青岛海信移动通信技术股份有限公司 一种通信设备的接口电路及一种智能移动通信终端
KR101233214B1 (ko) * 2011-06-02 2013-02-15 엘지전자 주식회사 이동통신 단말기 및 그 동작방법
US9223376B2 (en) 2012-03-23 2015-12-29 Qualcomm Incorporated Managing electrical current in a portable computing device when two or more communications overlap in drawing power during a transmission
US9672519B2 (en) 2012-06-08 2017-06-06 Fmr Llc Mobile device software radio for securely passing financial information between a customer and a financial services firm
CN104573347A (zh) * 2014-12-26 2015-04-29 北京空间机电研究所 一种确定蜂窝缓冲器在着陆缓冲过程中冲击力的方法
US10320407B1 (en) * 2018-02-06 2019-06-11 Analog Devices Global Unlimited Company Low power synchronization of multiple analog to digital converters
CN108415859B (zh) * 2018-04-28 2023-10-27 珠海一微半导体股份有限公司 一种激光陀螺仪数据的硬件加速电路
JP7273176B2 (ja) * 2019-05-05 2023-05-12 長江存儲科技有限責任公司 シーケンス処理ユニットを備えたメモリ制御システム

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2311882B (en) 1996-04-04 2000-08-09 Videologic Ltd A data processing management system
US5790817A (en) 1996-09-25 1998-08-04 Advanced Micro Devices, Inc. Configurable digital wireless and wired communications system architecture for implementing baseband functionality
US6128307A (en) 1997-12-01 2000-10-03 Advanced Micro Devices, Inc. Programmable data flow processor for performing data transfers
US6125404A (en) 1998-04-17 2000-09-26 Motorola, Inc. Data processing system having a protocol timer for autonomously providing time based interrupts
US6795442B1 (en) 1998-04-23 2004-09-21 Emulex Design & Manufacturing Corporation System and method for scheduling message transmission and processing in a digital data network
TW381213B (en) 1998-07-31 2000-02-01 Via Tech Inc Surge detector for power supply
FR2785405B1 (fr) 1998-11-04 2001-01-19 Matra Nortel Communications Sequenceur d'actions synchrones dans un systeme a processeur, et circuit integre comportant un tel sequenceur
US6292887B1 (en) 1999-03-31 2001-09-18 International Business Machines Corp. System and method for synchronizing instruction execution with external events
US6577678B2 (en) * 2001-05-08 2003-06-10 Quicksilver Technology Method and system for reconfigurable channel coding
US7028118B2 (en) 2001-12-12 2006-04-11 Texas Instruments Incorporated Multi-channel buffered serial port debugging
US7142551B2 (en) 2002-07-15 2006-11-28 Zarlink Semiconductor V.N. Inc. Hardware implementation of Voice-over-IP playback with support for comfort noise insertion
US7240231B2 (en) 2002-09-30 2007-07-03 National Instruments Corporation System and method for synchronizing multiple instrumentation devices
US7937591B1 (en) * 2002-10-25 2011-05-03 Qst Holdings, Llc Method and system for providing a device which can be adapted on an ongoing basis
US7421694B2 (en) 2003-02-18 2008-09-02 Microsoft Corporation Systems and methods for enhancing performance of a coprocessor
EP1654885A2 (en) 2003-07-29 2006-05-10 Dan Raphaeli Method and corresponding system for hand-held rf tag locator
US7623894B2 (en) 2003-10-09 2009-11-24 Freescale Semiconductor, Inc. Cellular modem processing
TWI234714B (en) * 2003-12-03 2005-06-21 Ind Tech Res Inst Reconfigurable radio processor architecture
US8533716B2 (en) * 2004-03-31 2013-09-10 Synopsys, Inc. Resource management in a multicore architecture
WO2006027855A1 (ja) 2004-09-10 2006-03-16 Hitachi, Ltd. 表示装置及び撮像装置
JP4559192B2 (ja) 2004-11-08 2010-10-06 株式会社日立国際電気 ソフトウェア無線機
DE602005014133D1 (de) 2004-11-12 2009-06-04 Analog Devices Inc Zeitsystem und verfahren für ein drahtloses sendeempfangssystem
US20060179436A1 (en) 2005-02-07 2006-08-10 Sony Computer Entertainment Inc. Methods and apparatus for providing a task change application programming interface
JP2006270910A (ja) 2005-02-22 2006-10-05 Mitsubishi Electric Corp ソフトウェア無線携帯電話通信システム及びソフトウェア無線携帯電話端末
GB0519981D0 (en) 2005-09-30 2005-11-09 Ignios Ltd Scheduling in a multicore architecture
US7954114B2 (en) 2006-01-26 2011-05-31 Exegy Incorporated Firmware socket module for FPGA-based pipeline processing
JP4751735B2 (ja) 2006-02-15 2011-08-17 富士通株式会社 通信リンク確立方法および通信リンク確立プログラム
US7693544B2 (en) 2006-06-29 2010-04-06 Intel Corporation System, method and device of receiving signals of a plurality of communication services
US8326906B2 (en) 2007-01-25 2012-12-04 Positron Access Solutions, Inc. Efficient multiple input multiple output signal processing method and apparatus
US8458380B2 (en) 2008-03-26 2013-06-04 Qualcomm Incorporated Off-line task list architecture utilizing tightly coupled memory system
US8787433B2 (en) 2008-03-28 2014-07-22 Qualcomm Incorporated Wall clock timer and system for generic modem

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI692746B (zh) * 2018-11-27 2020-05-01 瑞鼎科技股份有限公司 應用於行動裝置之顯示驅動器的資料快取方法
CN111221487A (zh) * 2018-11-27 2020-06-02 瑞鼎科技股份有限公司 应用于移动装置的显示驱动器的数据快取方法

Also Published As

Publication number Publication date
US20090245192A1 (en) 2009-10-01
WO2009120480A1 (en) 2009-10-01
US8520571B2 (en) 2013-08-27
JP5518831B2 (ja) 2014-06-11
CN102099801B (zh) 2015-01-14
KR101257320B1 (ko) 2013-04-23
JP2011519445A (ja) 2011-07-07
KR20100122527A (ko) 2010-11-22
EP2266053A1 (en) 2010-12-29
CN102099801A (zh) 2011-06-15

Similar Documents

Publication Publication Date Title
TW201001182A (en) Reconfigurable wireless modem sub-circuits to implement multiple air interface standards
US8458380B2 (en) Off-line task list architecture utilizing tightly coupled memory system
TWI315135B (en) Shared memory arbitrator, physical layer transport composite processor for use in processing wireless communications and method thereof, and method for wireless user equipment
KR101140902B1 (ko) 모뎀 디코더의 성능을 개선하기 위해서 복조-비트맵을 사용하여 llr들을 제로-아웃시키는 방법 및 장치
US10230501B2 (en) Technique for storing softbits
EP2281358B1 (en) Efficient parallel sub-packet decoding using multiple decoders, controller and task instructions
KR102220178B1 (ko) 업링크 송신을 위한 자원 승인
US8149936B2 (en) Apparatus and methods for tile and assignment processing
US20090245093A1 (en) Apparatus and methods for update of symbol information
US9584384B2 (en) Methods for retransmitting reverse link data and apparatuses using the same
WO2017198067A1 (zh) 一种参考解调导频的处理方法及设备、计算机存储介质
Fatang et al. The design and application of I2C Bus in the TD-LTE Comprehensive Test Instrument