TW200912654A - Direct interface of camera module to general purpose I/O port of digital baseband processor - Google Patents

Direct interface of camera module to general purpose I/O port of digital baseband processor Download PDF

Info

Publication number
TW200912654A
TW200912654A TW097125039A TW97125039A TW200912654A TW 200912654 A TW200912654 A TW 200912654A TW 097125039 A TW097125039 A TW 097125039A TW 97125039 A TW97125039 A TW 97125039A TW 200912654 A TW200912654 A TW 200912654A
Authority
TW
Taiwan
Prior art keywords
memory
input
data
baseband processor
signal
Prior art date
Application number
TW097125039A
Other languages
English (en)
Inventor
Venkatesh R Chari
Aditya Goswami
Visweswaran Gowrisankaran
Original Assignee
Mediatek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mediatek Inc filed Critical Mediatek Inc
Publication of TW200912654A publication Critical patent/TW200912654A/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
    • H04N5/772Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera the recording apparatus and the television camera being placed in the same enclosure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/0083Arrangements for transferring signals between different components of the apparatus, e.g. arrangements of signal lines or cables
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N2101/00Still video cameras
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Devices (AREA)
  • Microcomputers (AREA)

Description

200912654 九、發明說明: 【發明所屬之技術領域】 本發明係有關於一種相機模組之直接介面,用於數 位基頻處理器之一般用途輸入/輸出(I/O)埠。 【先前技術】 在一些例子中,數位基頻處理器具有一般用途輸入 / 輸出(GPIO)埠,其可用作輸入或輸出端。例如,當GPIO 埠用作輸出端時,資料可寫入至暫存器,以控制在輸出 端被驅動的狀態。當GPIO埠用作輸入端時,輸入端的狀 態可藉由讀取暫存器之狀態而偵測得。在數位基頻處理 器之GPIO埠無法設計來接收同步並列資料。例如由數位 相機模組所產生的影像資料。在一些例子下,專用的介 面用在基頻處理晶片上,或者專門的附加積體電路(稱 為後端電路、輔助晶片、或協處理器)被用來致能相機 模組至移動式電話之基頻處理器之連接。 【發明内容】 在移動式無線裝置中,相機模組可直接連接至不具 有專用介面的基頻處理器,而不需外部的協處理器。相 機模組之資料介面直接連接基頻處理器之一般用途輸入/ 輸出埠之接腳,以致能基頻處理器擷取來自相機模組之 同步並列資料流。在一些例子中,基頻處理器外部之邏 輯電路將相機模組與基頻處理器之一般用途輸入/輸出埠 接合。一般用途輸入/輸出埠藉由使用來自相機模組之時 0758-A33525TWF;ADII-08-l 13 5 200912654 脈信號來模仿相機介面的功能,以觸發對於由一般用途 輸入/輸出埠所擷取之資料的DMA傳送。 在本發明之一觀點中,數位基頻處理器包括一般用 途輸入/輸出埠以及處理單元。處理單元用以透過一般用 途輸入/輸出埠將接收自相機模組之影像資料傳送至記憶 體,其中,相機模組直接連接一般用途輸入/輸出埠。 此數位基頻處理器之實施更包括一或多個下列特 徵。處理單元可包括直接記憶體存取(direct memory access,DMA)控制器,用以根據中斷信號來執行自一般 用途輸入/輸出埠至記憶體之影像資料的DMA傳送。此 數位基頻處理器可邏輯電路,用以根據接收來自相機模 組與DMA控制器之複數同步信號,來產生中斷信號。此 記憶體可位於數位基頻處理器之外部或内部。處理單元 可提供來自記憶體之影像信號,以在預覽模式下顯示。 處理單元可對影像信號進行編碼,以在拍攝模式下儲存。 在本發明之另一觀點中,提供數位基頻處理器之操 作方法。此方法包括透過數位基頻處理器之一般用途輸 入/輸出埠接收來自相機模組之影像資料,以及將來自一 般用途輸入/輸出埠之影像資料傳送至記憶體。 此方法之實施更包括一或多個下列特徵。傳送影像 資料之步驟包括自一般用途輸入/輸出埠至該記憶體之直 接記憶體存取(direct memory access,DMA)傳送。此 方法可包括根據來自相機模組之一或多個同步信號以及 來自數位基頻處理器之一或多個之複數同步信號,同步 0758-A33525TWF;ADII-08-113 6 200912654 DMA傳送。影像資料考傳送至外部記憶體。影像資料可 傳达至數位基頻處理器之内部記憶體。此方法可包括 供來自記憶體之影像資料,以在預覽模式下顯示。 法可包括對影像資料進行編碼,以在拍攝模式下儲存。 。。在本發明之另-觀點中,無線裝置包括數位基頻處 理益、、相機模組、以及記憶體。數位基頻處理器具有一 f般用途輸入/輸出痒。相機模組具有相機介面,其中,此 "相機介面直接連接至數位基頻處理器之-般用途輸入/輸 出埠:記憶制來儲存影像資料。數位基頻處理器包括 处理單元肖來將影像資料纟—般帛途輸人增&璋傳送 …此無線裝置之實施更包括—或多個下列特徵。處理 早凡可包括直接記憶體存取(价⑽_ss,
^Ai控,,用來執行自—般料輸人/輸料至記憶 體之衫像貝料的DMA傳送。無線裝置更包括邏輯電路, 位:數位基頻處理器之外部,用以同步透過—般用途輪 ^輸出埠之影像㈣傳送。域體可包純於數位基頻 =理1§外部之-記憶體。記憶體可包括位數位基頻處理 途輸人/輸出料包括數位基 頻处理器之複數獨立可控制的輸入/輪出導線。 本發明之另—觀點中,積體電路包括—般用途輸 二田以及控制⑨。控制器根據中斷信號來控制自一 :骑^认/輸出埠至讀體的資料傳送。邏輯電路位於 、- '路之外邛,用以根據複數同步信號來產生中斷信 0758-A33525TWF;ADII-08-l 13 7 200912654 f 步由積體電 般用途輸入/輸出埠的-資料。邏輯=有: 自積體電路之清除巾斷信號之邏輯,且來 入控制器已初始化自—般用途輸 入/輸出埠至§己憶體之資料傳送。 m 路由包=_下_徵。當邏輯電 於第-邏ϋί 時,邏輯轉可財斷信號位 :次’且邏輯電路可根據用來指示控制哭已 準。栌中斷信號位於第二位 平控制益可包括直接記憶體在敌π access,DMA)押制 5§ j ' lrect memory 數獨立可㈣輸I S _般料輸人/輸料可包括複 π w八/衡出導線,且 並列資料。積體雷跋ώ J,化貝枓包括同步化 出埠之n + H 已本身接收在般用途輸入/輪 ,處理器,用以處理複數無線電信; 可包括一處理器,用电號。積體電路 的執行,以避免干擾自仃一操作系統來安排複數應用 括-匯流排已初始化資料傳送之信號包 以致能控制器初始化 對控制盗同思’ 包括-位準觸發中斷發體之貧⑽运。積體電路可 中斷信號維持在—第」用以接收中斷信號,且當 -般用途輸入/輸出埠傳送“Π :複地將資㈣ 將中斷信號設_ Μ 私輯㈣可藉由 第一位準以清除中斷信號。資料模 〇758-A33525TWP;ADII-〇8-l 13 200912654 .、且可包括-數位相機模組’且同步化信號包括影像信號。 發明之另—觀點中,使用資料模組來產生。被同 v 時脈信號之同步化資料,於積體電路之一般用徐 f入/輸出蟑上接收來自資料模組之同步化信號,根據中 斷^號將同步化資料由—般料輸人/輸料傳送至記憶 體’使^積讀電路外部之邏輯電路以根據時脈信號來產 生中斷信號’使用積體電路來產生用以指示自—般用途 輸入/輸出埠至記憶體之資㈣送已初始化之#號,以及 使用邏輯電路且㈣指示自—般料輸人/輸料至記憶 體之資料傳送已初始化之信號,來清除中斷信號。 、此實施可包括更包括一或多個下列特徵。在一般用 途輸入/輸出埠上接收同步化信號之步驟可包括,在一般 用途輸入/輸出埠之複數獨立可控制輸入/輸出導線上接 收並列同步資料。使用資料模組產生同步化資料之步驟 包括可包括,使用數位相機模組來產生影像資料。產生 中斷信號之步驟可包括,只有水平參考信 位相機模組正輸出有效影像f料時,根據時脈信號產生 中斷信號。中斷信號由積體電路之—位準觸發 端所接收。 在本發明之另一觀點中,傳送同步並列資料至積體 士電路之-般用途輸入/輸出埠,其中’此積體電路並不被 设置成使用該一般用途輸入/輸出埠來接收同步並列資 料。使用積體電路外部之邏輯電路來控制中斷信號,其 中,中斷信號用來觸發自—般用途輸人/輸出埠至記憶體 〇758-A33525TWF;ADII-08-l 13 9 200912654 來同步化此同步並列 不會再有自一般用途 中斷信號的控制是根 號’且來自積體電路 埠至記憶體之資料傳 之同步並列資料傳送,使得對於用 資料之時脈信號的每一週期而古, 輸入/輸出埠至記憶體之單—傳送。 據時脈信號以及來自積體電路之信 之該號係指示自一般用途輪入/輸出 送已初始化。 此實施可包括更包括—或多個下列特徵。在傳逆同 步並列資料至一般用途輸入/輸出埠之步驟包括,在」: 二”埠之複數獨立可控制輸入/輪出導線上接 :列=貝料。同步並列資料可使用數位相機模組來 產生’且同步並列資料包姉像:#料。 積體電路之位準觸發中斷輸人端上所接收。了由在 1使本發明之上述目的、特徵和優點能更明顯易 文特舉-較佳貫施例,並配合所附圖4 說明如下。 【實施方式】 參閱第1圖,在一些實施下,移動式無線裝置 。括數位基頻處理器12、相機模組14、以及用來儲存相 機模組14所獲得之影像資料的外部記憶體16。無線裝置 10可包括邏輯電路2〇’用來幫助影像資料自相機模組 至數位基頻處理!12之同步轉傳送。某些相機模組類型 不需要邏輯電路2〇。在—些例子中,影像f料儲存在數 位基頻處理器12之内建記憶體。 0758-^3525TWF;ADn.〇8.U3 200912654 相機模組14直接連連接數位基頻處理器12之一般 用途輸入/輸出(GHO)埠30。這些一般用途輸入/輸出 (GPIO )埠3 0包括複數獨立、且個別可控制的導線,其 用作提供至數位基頻處理器12之輸入或來自數位基頻處 理斋12之輸出。第1圖之配置允許相機模組14用在無 線裝置10,而沒有獨立的協處理器來輔助數位基頻處理 器12的需求,也沒有在數位基頻處理器上設置專用 相機介面的需求。 參閱第2圖,在一些實施中,數位基頻處理器12 包括處理器32 (例如微處理器,MCU)、直接記憶體存 取(direct memory access,DMA)控制器 34、内部記憶 體36 (例如靜態隨機存儲器,SRAM)、以及數位信號 處理器(digital signal processor,DSP) 38。數位基頻處
理器12之元件藉由内部匯流排而相互連接,包括周邊匯 流排(PBUS)、DMA匯流排(DMABUS)、外部匯流 ί:排(EBUS)、系統匯流排(SBUS)、以及隨機處理記 憶體匯流排(RBUS)。DMA控制器34將影像資料自 GPIO璋30透過匯流排PBUS、DMABUS、以及EBUS 而傳送到外部記憶體16,或者透過匯流排pBus、 DMABUS、以及RBUS傳送至内部記憶體36。數位基頻 處理器12可包括附加的元件。 相機模組14之介面信號包括垂直同步信號 VSYNC、水平同步信號HREF、畫素時脈PCLK、以及8 條資料線Data2-Data9,以於每一晝素時脈週期下傳送一 0758-A33525TWF;ADII-08-113 200912654 位元組之影像資料。在一些實施中,可有10資料線或其 他數篁之資料線。介面信號也包括由數位基頻處理器12 提供至相機模組14之資料。工業標準序列介面(稱為I2C 介面)包括時脈信號I2C_CLK以及序列資料信號 I2C—DATA。此I2C序列介面可用來配置及控制相機模組 14,例如設定解析度以及影像格式等等。基頻處理器12 也提供時脈信號XCLK (主要時脈)至相機模組η。時 脈XCLK是作為相機模組14操作之時脈,而畫素時脈 PCLK是由相機模組14自時脈XCLK所擷取而獲得的。 如第1圖所示,水平同步信號HREF及晝素時脈 PCLK提供至邏輯電路20。數位基頻處理器12提供DMA 匯流排同意信號DMA一EBUS—GNT至邏輯電路20。邏輯 電路則提供位元組預備中斷(Byte Ready Interrupt)信號 至基頻處理器12。 在第1圖之例子中’在垂直同步信號VSYNC為低 位準且水平同步信號HREF為高位準的期間,相機模組 14處理有效視訊或影像資料。此資料在資料線上根據畫 素時脈PCLK之主動正緣來變化(段落[〇28]請協助確認 此處)。 相機模組14之8條資料線Data2-data9連接至GpI〇 蜂3 0接腳的8調連續資料線,以避免額外的軟體重新整 理位元組’並保證每一有效晝素資料之位元,组下的單一 DMA轉移。由於相機模組14之晝素時脈為連續的,即 使在水平與垂直遮沒期間,數位基頻處理器12只有在有 〇758-A33525TWF;ADH-〇8-113 12 200912654 效視訊資料晝素時脈期間被中斷。為了達到此結果,晝 素時脈PCLK根據水平同步信號HRDF而被暫停 (gated )。一些相機模組提供暫停水平同步信號,且因 此無法獲得時脈暫停。根據接收中斷,在數位基頻處理 器12之DMA控制器34讀取來自GPIO埠30之位元組, 且將其儲存在外部記憶體16。 在數位基頻處理器12之位準驅動GPIO中斷傳送至 s DMA控制器34之中斷控制器。重新設定外部中斷之位 準則重置了對系統DMA控制器的中斷,且不會要求軟體 介入來清除在每一晝素時脈緣的中斷狀態旗標。邏輯電 路20用來實現此操作。 如第1圖所示,邏輯電路12包括及邏輯閘(AND) 40,其輸出端連接至正緣驅動D型正反器(DFF) 42之 時脈輸入端。反相邏輯閘44之輸出端連接至D型正反器 42之清除輸入端。晝素時脈PCLK由及邏輯閘40根據水 I」 平同步信號HREF而被中斷。對於提供中斷水平同步信 號HREF之那些相機模組而言,則不需使用及邏輯閘40。 在晝素時脈PCLK之正緣時,在D型正反器42之 輸出端Q或的正緣。D型正反器42之輸出端提供位準觸 發中斷至數位基頻處理器12,且用來數位基頻處理器12 之觸發系統DMA控制器34。系統DMA控制器34處理 中斷且自GPIO埠30之資料線來讀取資料位元組。當對 内部匯流排EBUS之存取中斷時,匯流排同意信號 DMA_EBUS_GNT則透過反相邏輯閘44傳送至D型正反 0758-A33525TWF;ADII-08-113 13 200912654 器42之非同步清除輸入端,其立刻清除位準觸發中斷 源。此確保中斷被清除,使得位元組被讀取且寫入至系 統記憶體。此避免相同資料位元組被多次讀取(多次讀 取可能發生在中斷沒有被清除的情況下)。 第3圖係表示在第1圖之無線裝置10中相機模組 14之預覽模式之示意圖。在預覽模式期間,使用者於無 線裝置10之顯示螢幕上預覽相機模組14前之物體。相 機模組14可用來處理具有RGB565資料格式的 QCIF/QQVGA影像。一般而言,可配置多變的尺寸和格 式。每一位準觸發中斷上,DMA控制器34讀取來自GPIO 埠30之位元組,且將位元組傳送至外部記憶體16。由於 相機模組14首先傳送出RG位元組,接著送出GB位元 組給每一晝素,因此晝素半字組(halfword )在記憶體中 交換。處理器32記錄此位元組且將一顯示預備QQVGA 晝框儲存在數位基頻處理器12之内部記憶體36。處理器 32接著將影像晝框寫入至無線裝置10之顯示器50。 第4圖係表示在第1圖之無線裝置10中相機模組 14之拍攝模式之示意圖。在拍攝模式中,使用者按壓在 無線裝置10之按鍵,且擷取單一 VGA尺寸之影像。相 機模組14處理YUV422資料格式之VGA影像,在每一 位準驅動中斷上,DMA控制器34讀取來自GPIO埠30 之位元組,且將此位元組傳送至外部記憶體14。由於影 像資料所要求操作是離線處理操作,因此位元組交換不 會發生在拍攝模式下。離線JPGE編碼由處理器32來執 0758-A33525TWF;ADII-08-l 13 14 200912654 行。 雖然已說明不同的實施方式,在本發明之精神與範 圍下有其他得實施方式。例如,使㈣輯電路如來致能 具有GPIO埠之積體電路以直接接收同步並列資料,不限 制於致能數位基頻處理器以直接接收來自無線裝置内之 數位相機餘的影像資料。此數位基頻處刻可以盆他 積體電路來取代,且不必要處理基頻信號。模組14可以 產生同步並列資料之其他資料模組來取代,且不必要產 生影像資料。邏輯電路2G可制不同於第〗圖的其他類 型的邏輯裝置。 本發明雖以較佳實_揭露如上,然其並非用以限 :本發明的範圍,任何所屬技術領域中具有通常知識 者,在不脫離本發明之精神和範_,當可做些許的更 ?與潤飾’因此本發明之保護範圍當視後 範圍所界定者為準。 【圖式簡單說明】 第i圖表示無線裝置之示意圖,在此無線裝置中, =模組直接連接至數位基頻處理器之—般用途輸入/輸 第2圖表示數位基頻處理器之示意圖; ^第^表衫第1 ®之無雜置i預覽模式之資料 流動示意圖;以及 只^ 第4圖表示在第1圖之無線裝置的拍攝模式之資料 〇758-A33525TWF;ADII-〇8-] 13 15 200912654 流動示意圖。 【主要元件符號說明】 10, -移動式無線裝置; 12〜數位基頻處理器; 14^ ◊相機模組; 16〜外部記憶體; 20- -邏輯電路; 30〜一般用途輸入/輸出(GPIO)埠; 32〜處理器; 34〜直接記憶體存取(DMA)控制器; 36〜内部記憶體; 38〜數位信號處理器(DSP); VSYNC〜垂直同步信號; HREF〜水平同步信號; PCLK〜晝素時脈; Data2-Data9〜資料線; I2C_CLK〜時脈信號; I2C_DATA〜序列資料信號; XCLK〜時脈信號(主要時脈); DMA_EBUS_GNT〜DMA匯流排同意信號; PBUS〜周邊匯流排; DMABUS〜DMA匯流排; EBUS〜外部匯流排; SBUS〜系統匯流排; RBUS〜隨機處理記憶體匯流排。 0758-A33525TWF;ADII-08-l 13 16

Claims (1)

  1. 200912654 十、申請專利範圍: 1.—種數位基頻處理器,包括: 一一般用途輸入/輸出埠;以及 -處理單元’心透過該—般料輸人/輸出璋將接 收自-相機模組之一影像資料傳送至一記憶體,其中, 該相機模组直接連接該—般用途輸人/輸出埠。 2·如申請專利第〗項所述之數位基頻處理器, 八中,該處理單元包括一直接記憶體存取⑽⑽随_ 一 /s DMA)控制器,用以根據一中斷信號來執行自該 般用途輪人/輸出埠至該記憶體之該影像資料的膽a 傳送。 3.如申請專利範圍第1項所述之數位基頻處理器, 更包括-邏輯電路,用以根據接收來自該相機模組與該 DMA控制器之複數同步信號,來產生該中斷信號。 ^ 4,如申請專利範圍第1項所述之數位基頻處理器, U 其中,該記憶體位於該數位基頻處理器之外部。 5. 如申請專利範圍第1項所述之數位基頻處理器, 其中,該記憶體位於該數位基頻處理器之内部。 6. 如申請專利範圍第1項所述之數位基頻處理器, 其中’該處理單元用以提供來自該記憶體之該影像信 號’以在一預覽模式下顯示。 7·如申請專利範圍第1項所述之數位基頻處理器, 其中,該處理單元用以對該影像信號進行編碼,以 拍攝模式下儲存。 〇758-A33525TWF;ADII-〇8-ll3 17 200912654 8.—種數位基頻處理器之操作方法,包括: 接收m立基㈣判之――般料輸人/輸出埠 接收末自—相機模組之-影像資料;以及 將來自該-般料輸人/輸料之該景彡 至一記憶體。 π於9.如申μ專利㈣第8項所述之數位基頻處理器之 法’其中,傳送該影像資料之步驟包括自該一般 k别入/輸出埠至該記憶體之一直接記憶體存取⑽⑽ memory access ’ DMA)傳送。 。1〇·如申請專利範圍第9項所述之數位基頻處理器之 ^方法更包括根據來自該相機模組之一或多個同步 t號以及來自該數位基頻處理器之一或多個之複數同步 信號’同步該DMA傳送。 〇 U.如申睛專利範圍第8項所述之數位基頻處理器之 操作方法,其中,該影像資料傳送至一外部記憶體。 〇 12·如申请專利範圍第8項所述之數位基頻處理器之 ,作方法,其中,該該影像資料傳送至該數位基頻處理 器之—内部記憶體。 。13.如申請專利範圍第8項所述之數位基頻處理器之 操作方法,更包括提供來自該記憶體之該影像資料,以 在一預覽模式下顯示。 〇 14.如申請專利範圍第8項所述之數位基頻處理器之 ^作方法’更包括對該影像資料進行編碼,以在一拍攝 极式下儲存。 °758-A33525TWp;ADlI-〇8-l 13 18 200912654 種熬綠裝置 一數位基頻處理器,具有一一 -相機模組,具有一相機介面,出璋; 直接連接至哼數仂其 、中該相機介面 埠;以Γ 基頻處理11之該—般用途輪入/輸出 …叫脏q不爾仔一影像資料,其中, 頻處理器包括一虚蹕豊;ra+ 忍數位基 ㈣冑理單兀’用來將該影像資 用途輸入/輪出埠傳送至該記憶體。 ^ 該處利範圍第15項所述之無線裳置,其中, ^ ^ 直接S己憶體存取(direct memoiy access ’DMA)控制器,用來執行自該一般用途 出埠至該記憶體之該影像#料的DMA傳送。w " π·如申明專魏圍第16項所述之無線|置,更包 括-邏輯電路,位於該數位基頻處理器之外部,用以同 步透過該-般用途輸人/輸出埠之該影像資料之傳送。 18.如申請專利範圍帛15項所述之無線裝置,其中, 該記憶體包括位於該數位基頻處理科部之—記憶體。 19’如申响專利範圍第15項所述之無線裝置,其中, 該記憶體包括位該數位基頻處理器之―㈣記憶體、。 20. 如申請專利範圍第15項所述之無線裝置,其中, 該一般用途輪入/輸出埠包括該數位基頻處理器之複數獨 立可控制的輸入/輸出導線。 21. —種裝置,包括: 一積體電路,包括: 0758-A33525TWF;ADIl-〇8-113 19 200912654 一一般用途輸入/輸出埠; 入=制器,用以根據一中斷信號來控制自該-般用 途輸入/輪出埠至一記憶體的資料傳送;以及 叙内丰,輯電路’位於該積體電路之外部,用以根據複 +let號來產生該中斷信號’其中’該等同步信號同 =由:積料料部之組㈣送至該—般用途 =u埠m該電路具有根據來自該積體 電路之一信號而清除該中斷信號之邏輯,且來自該積體 電路之該信號係指示該控制器已初始化自該—般用途輸 入/輸出埠至該記憶體之資料傳送。 =2.如申請專利範圍第21項所述之裝置,其中,當 該邏輯電路被每—該同步信號所觸發時,該邏輯電路使 該中斷信,處於-第—邏輯位準,且該邏輯電路根據指 7F該控制ϋ已初始化資料傳送之該信號的接收,以使得 該中斷#號處於一第二邏輯位準。 23.如申請專利範圍第21項所述之裝置,其中,該 控制器包括一直接記憶體存取(direct memory acces/f DMA )控制器。 24. 如申請專利範圍第21項所述之裝置,其中,該 一般用途輪入/輸出埠包括複數獨立可控制輸入/輸出導 線,且該同步化資料包括同步化並列資料。 25. 如申請專利範圍第21項所述之裝置,其中,該 積體電路由自己本身接收在該般用途輸入/輪出埠之同步 資料而不需該邏輯電路。 ’ 0758-A33525TWF;ADII-08-l 13 20 200912654 如申印專利範圍第21項所述之裝置,其中,該 積體電路包括一 /ffr A ^ ^ 作庐號。 ,处理器,用以處理複數無線電 積體請專利範圍第Μ項所述之裝置,其中,該 數庫用的:括一處理盗’用以執行一操作系統來安排複 t己^執行,以避免干擾自該—般用途輸人/輸出琿至 該圮憶體之資料傳送。 况如申請專利範圍第21項所述之裝置,1中,指 始化資料傳送之該信號包括—匯流排同 :二用:指不一匯流排已對該控制器同意,以致能 以控制器初始化至該記憶體之資料傳送。 29. 如申請專利範圍第21項所述之裝置,苴 積=電路包括-位準觸發中斷輸人端,用以接收該中斷 Μ ’且當該中斷信號維持在—第—位準時,該控㈣ =複地將資料自該-般料輸人/輸出埠傳送至該記憶 30. 如申請專利範圍第29項所述之裝置,1 藉由將該中斷信號設定至-第一綱 31. 如申請專利範圍第21項所述之裝 資料模組。 更匕祜a 次32.如申請專利範圍第31項所述之裝置,其中,該 組包括一數位相機模組,且該同步化信號包括; 像 Μ。 0758-A33525TWF;ADlI-〇8-ll3 21 200912654 33· —種方法,包括: 使用一資料模組來產生一同步化資料,其中,誃 步化貧料被同步至一時脈信號; 於一積體電路之一 一般用途輸入/輸出埠上接收 自該資料模組之該同步化信號; 據—中斷信號’將該同步化資料由該—般用途輸 入/輸出埠傳送至一記憶體; ,用該積體電路外部之—邏輯電路以根據該時脈信 號來產生該中斷信號; ,用該積體電路,來產生用以指示自該—般用途輸 入輸出埠至該記憶體之資料傳送已初始化之一信號;以 及 屮造2該邏輯電路且根據指示自該一般用途輸入/輸 ==憶體之資料傳送已初始化之該信號,來清除 如申明專利範圍第33項所述之方法,其中,在 用途輸人/輸出珲上接收該同步化信號之步驟包 輸出途輸入/輸出埠之複數獨立可控制輸入/ 翰出導線上接收並列同步資料。 如申請專利範圍第%項所述之方法,其中,使 乂貪枓模組產生該同步化f料之步驟包括:使用一數 位相機模組來產生影像資料。 36·如申請專利範圍第%項所述之方法,其中 該中斷k號之步驟包括:只有當一水平參考信號指示 〇758-A33525TWF;ADU-〇8-ll3 22 200912654 ㈣效影像資料時’根據該時脈信 37.如申請專利範圍帛%項所述之方法 該積體電路之—料騎巾斷以端触料斷^號在 38·—種方法’包括: 傳送一同步並列資料至一積體電路之—一般 ::出埠,其中’該積體電路不被設置成使用該一般: 途輸入/輪出埠來接收該同步並列資料;以及 使用該積體電路外部之-邏輯電路來控制—中斷产 ^ ’其中’該中斷信號用來觸發自該—般^ 埠至-記«之該同步並列資料的傳送,使=入於 同步化該同步並列㈣之—時脈㈣的每_週期而言, 不會再有自該-般料輸人/輸料至該記憶體之一 ς 一 傳送; 平 其中,料斷信號之控制是根據該時脈信號以及 自匕該積體電路之-信號,且來自該積體電路之該信號係 w自該-般料輸人/輸料至該記㈣之資料傳送已 初始化。 39. 如申請專利範圍第38項所述之方法,其中,在 傳送該同步並列資料至該—般料輸人/輪料^步驟包 括.在該-般料輸入/輸出琿之複數獨立可控制輸入/ 輸出導線上接收該列同步資料。 40. 如申請專利範圍第38項所述之方法,更包括使 用一數位相機模組來產生該同步並列資料,且該同步並 0758-Λ3 3 525TWF; ADI1-08-113 23 200912654 列資料包括影像資料。 41.如申請專利範圍第38項所述之方法,更包括在 該積體電路之一位準觸發中斷輸入端上接收該中斷信 號。 0758-A33525TWF;ADIl-08-l 13 24
TW097125039A 2007-07-03 2008-07-03 Direct interface of camera module to general purpose I/O port of digital baseband processor TW200912654A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US95814307P 2007-07-03 2007-07-03

Publications (1)

Publication Number Publication Date
TW200912654A true TW200912654A (en) 2009-03-16

Family

ID=39865611

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097125039A TW200912654A (en) 2007-07-03 2008-07-03 Direct interface of camera module to general purpose I/O port of digital baseband processor

Country Status (4)

Country Link
US (1) US20090009630A1 (zh)
EP (1) EP2012535B1 (zh)
CN (1) CN101472126A (zh)
TW (1) TW200912654A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI497314B (zh) * 2013-11-06 2015-08-21 Univ Nat Chiao Tung 適應性計算之無線處理器

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103838692A (zh) * 2012-11-27 2014-06-04 安凯(广州)微电子技术有限公司 一种从数字图像传感器读取数据的方法、主控设备与系统
US9578267B2 (en) * 2013-12-23 2017-02-21 Alexander Krymski Cameras and methods with data processing, memories, and an image sensor with multiple data ports
CN103914424B (zh) * 2014-04-14 2016-08-03 中国人民解放军国防科学技术大学 基于gpio接口的lpc外设扩展方法及装置
CN110401805A (zh) * 2018-04-16 2019-11-01 晨星半导体股份有限公司 接收器及相关的信号处理方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6970637B1 (en) * 1998-09-30 2005-11-29 Canon Kabushiki Kaisha Information processing apparatus, method for the same, and storage medium
US7158172B2 (en) * 2000-06-20 2007-01-02 Fuji Photo Film Co., Ltd. Digital camera with an automatic image transmission function
JP2003032539A (ja) * 2001-07-12 2003-01-31 Toshiba Corp カメラ搭載装置
US7146440B1 (en) * 2003-09-16 2006-12-05 Advanced Micro Devices, Inc. DMA acknowledge signal for an IDE device
JP2005136572A (ja) * 2003-10-29 2005-05-26 Renesas Technology Corp 無線通信用半導体集積回路およびデータ処理用半導体集積回路並びに携帯端末
TWI273415B (en) * 2004-05-13 2007-02-11 Aten Int Co Ltd Control apparatus for controlling a plurality of computers and direct signal collecting device thereof
US8773328B2 (en) * 2005-02-12 2014-07-08 Broadcom Corporation Intelligent DMA in a mobile multimedia processor supporting multiple display formats
CN100551008C (zh) * 2006-07-13 2009-10-14 华为技术有限公司 进行视频处理的装置和方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI497314B (zh) * 2013-11-06 2015-08-21 Univ Nat Chiao Tung 適應性計算之無線處理器

Also Published As

Publication number Publication date
EP2012535A3 (en) 2011-09-14
EP2012535B1 (en) 2018-02-14
EP2012535A2 (en) 2009-01-07
US20090009630A1 (en) 2009-01-08
CN101472126A (zh) 2009-07-01

Similar Documents

Publication Publication Date Title
JP6465946B2 (ja) 分散型ビデオ表示用のシステム、制御装置及び制御方法
US20120007875A1 (en) Multiple Monitor Video Control
TW201631466A (zh) 影像訊號處理器以及包括其之裝置
US20080259221A1 (en) Portable device with video output
JP2000333081A (ja) シリアルデータ伝送機能付cmosセンサユニット、それを用いた撮像ユニット及び画像データ送受信システム
US10509745B2 (en) Configurable input / output connector in a camera
TW201741996A (zh) 處理裝置,影像感測器及系統
TW200912654A (en) Direct interface of camera module to general purpose I/O port of digital baseband processor
CN105630446B (zh) 一种基于fpga技术的视频处理系统
WO2015161574A1 (zh) 用于led电视的数据处理方法、装置及led电视
TWI386041B (zh) 用以俘獲並儲存多個即時圖像之裝置
WO2024051674A1 (zh) 图像处理电路和电子设备
TW201805891A (zh) 處理裝置、影像感測器及系統
WO2017127189A1 (en) Device and method of transmitting full-frame images and sub-sampled images over a communication interface
WO2002060175A1 (fr) Dispositif de transfert de donnees
TW202223619A (zh) 多屏幕顯示控制裝置
TW202223620A (zh) 多屏幕顯示控制裝置
TW200537304A (en) Control apparatus for controlling a plurality of computers
US20090122153A1 (en) Image processing apparatus
CN113794849B (zh) 用于图像数据同步的装置、方法及图像采集系统
JP2006243940A (ja) カメラデータ転送装置
US11995012B2 (en) High speed interface for multi image sensor device
TWI766567B (zh) 多屏幕顯示控制裝置
TWI702566B (zh) 相機系統
KR100323462B1 (ko) 영상 데이터를 인터페이스 하는 하이브리드 프레임 그래버 장치