CN113794849A - 用于图像数据同步的装置、方法及图像采集系统 - Google Patents

用于图像数据同步的装置、方法及图像采集系统 Download PDF

Info

Publication number
CN113794849A
CN113794849A CN202111337648.4A CN202111337648A CN113794849A CN 113794849 A CN113794849 A CN 113794849A CN 202111337648 A CN202111337648 A CN 202111337648A CN 113794849 A CN113794849 A CN 113794849A
Authority
CN
China
Prior art keywords
image data
fifo
read
fifo memory
read out
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111337648.4A
Other languages
English (en)
Other versions
CN113794849B (zh
Inventor
吕永志
汪和平
刘立杰
曾德前
吴兵朋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen MicroBT Electronics Technology Co Ltd
Original Assignee
Shenzhen MicroBT Electronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen MicroBT Electronics Technology Co Ltd filed Critical Shenzhen MicroBT Electronics Technology Co Ltd
Priority to CN202111337648.4A priority Critical patent/CN113794849B/zh
Publication of CN113794849A publication Critical patent/CN113794849A/zh
Application granted granted Critical
Publication of CN113794849B publication Critical patent/CN113794849B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/767Horizontal readout lines, multiplexers or registers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/62Queue scheduling characterised by scheduling criteria
    • H04L47/6245Modifications to standard FIFO or LIFO
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Image Input (AREA)

Abstract

本公开涉及一种用于图像数据同步的装置、方法及图像采集系统。提供了一种用于图像数据同步的装置,包括:一个或多个数据缓存模块,每个数据缓存模块包括N个先入先出FIFO存储器,被配置为以像素为单位在N个FIFO存储器中写入图像数据的像素行,并且在读出使能控制信号的控制下从N个FIFO存储器中读出图像数据;FIFO读出控制模块,被配置为生成读出使能控制信号使得:在图像数据输入速率低于第一阈值的情况下,以每个读出时钟周期内读出1个FIFO存储器的方式轮询读出图像数据,以及在图像数据输入速率不低于第一阈值的情况下,以每个读出时钟周期内读出M个FIFO存储器的方式轮询读出图像数据;以及数据打包模块,被配置为打包从数据缓存模块读出的图像数据。

Description

用于图像数据同步的装置、方法及图像采集系统
技术领域
本公开总体而言涉及图像数据处理领域,具体而言涉及一种用于图像数据同步的装置、方法及图像采集系统。
背景技术
图像采集系统是智能设备中不可缺少的一部分。一个完整的图像采集系统一般包括CMOS(Complementary Metal-Oxide Semiconductor,互补金属氧化物半导体)传感器、帧格式解码单元、图像预处理单元、ISP(Image Signal Processing,图像信号处理)数据处理单元、图像存储、显示等单元。
在图像预处理单元中需要对图像数据进行同步处理,从而将图像数据从诸如MIPI(Mobile Industry Processor Interface,移动产业处理器接口)之类的接口的时钟域同步到像素处理的时钟域。这里的图像数据同步的通常做法包括:先将图像数据写入行缓冲器(buffer),在像素处理时钟域读出图像数据,并将图像数据送入后级模块以进行处理。随着CMOS传感器的分辨率及帧率的不断增加、接口速率的不断提高,图像数据的行周期(即,图像的每行像素数据所对应的时间长度)变得越来越短。因此,输入到行缓冲器的图像数据的速率变得越来越高,从而可能导致行缓冲器溢出。
为了避免行缓冲器溢出,需要提高行缓冲器的读出速率或提高行缓冲器的容量。然而,高读出时钟频率可能会增加芯片后端处理电路时序收敛的难度,同时可能会增加芯片的动态功耗。
发明内容
为了解决上述问题,本公开提供了一种包括分组轮询读出的多个FIFO(FirstInput First Output,先入先出)存储器的用于图像数据同步的装置和相关方法,用于实现高速率的图像数据同步。
根据本公开的第一方面,提供了一种用于图像数据同步的装置,包括:一个或多个数据缓存模块,每个数据缓存模块包括N个先入先出FIFO存储器,被配置为以像素为单位在N个FIFO存储器中写入图像数据的像素行,并且在读出使能控制信号的控制下从所述N个FIFO存储器中读出图像数据,其中,N为不小于2的正整数;FIFO读出控制模块,所述FIFO读出控制模块被配置为:在图像数据输入速率低于第一阈值的情况下,生成读出使能控制信号使得以每个读出时钟周期内读出1个FIFO存储器的方式从所述N个FIFO存储器中轮询读出图像数据,以及在图像数据输入速率不低于所述第一阈值的情况下,生成读出使能控制信号使得以每个读出时钟周期内读出M个FIFO存储器的方式从所述N个FIFO存储器中轮询读出图像数据,其中,M为不小于2的正整数,并且M≤N;以及数据打包模块,所述数据打包模块被配置为打包从数据缓存模块读出的图像数据。
根据本公开的第二方面,提供了一种用于图像数据同步的方法,包括:以像素为单位在数据缓存模块中包括的N个先入先出FIFO存储器中写入图像数据的像素行;利用FIFO读出控制模块生成读出使能控制信号;在读出使能控制信号的控制下从所述N个FIFO存储器中读出图像数据,其中,N为不小于2的正整数;以及利用数据打包模块打包从数据缓存模块读出的图像数据;其中,从所述N个FIFO存储器中读出图像数据包括:在图像数据输入速率低于第一阈值的情况下,以每个读出时钟周期内读出1个FIFO存储器的方式从所述N个FIFO存储器中轮询读出图像数据,以及在图像数据输入速率不低于所述第一阈值的情况下,以每个读出时钟周期内读出M个FIFO存储器的方式从所述N个FIFO存储器中轮询读出图像数据,其中,M为不小于2的正整数,并且M≤N。
根据本公开的第三方面,提供了一种图像采集系统,包括:CMOS传感器;帧解码单元,用于将CMOS传感器的输出信号解码为以像素为单位的图像数据;以及根据第一方面所述的装置,用于将来自帧解码单元的图像数据同步到像素处理时钟域。
通过以下参照附图对本公开的示例性实施例的详细描述,本公开的其它特征及其优点将会变得清楚。
附图说明
构成说明书的一部分的附图描述了本公开的实施例,并且连同说明书一起用于解释本公开的原理。
参照附图,根据下面的详细描述,可以更加清楚地理解本公开,其中:
图1示出了根据本公开的实施例的用于图像数据同步的装置的示意图;
图2示出了根据本公开的实施例的用于图像数据同步的装置的示意图;
图3示出了根据本公开的实施例的用于图像数据同步的方法的流程图;
图4示出了根据本公开的实施例的图像采集系统的示意图。
为了便于理解,在附图等中所示的各结构的位置、尺寸及范围等有时不表示实际的位置、尺寸及范围等。因此,公开并不限于附图等所公开的位置、尺寸及范围等。此外,附图不必按比例绘制,一些特征可能被放大以示出具体组件的细节。
具体实施方式
现在将参照附图来详细描述本公开的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本公开的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本公开及其应用或使用的任何限制。也就是说,本文中的电路和方法是以示例性的方式示出,来说明本公开中的电路或方法的不同实施例,而并非意图限制。本领域的技术人员将会理解,它们仅仅说明可以用来实施本公开的示例性方式,而不是穷尽的方式。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为授权说明书的一部分。
CMOS传感器可以通过MIPI接口将数据送入帧格式解码单元。帧格式解码单元可以按照MIPI协议对帧格式进行解码,将以字节为单位排列的图像数据转换为以像素为单位的图像数据(简称为像素数据)逐行输出,通常为多像素数据同时输出。随后,解码单元可以将像素数据和接口时钟信号送入图像预处理单元。因此,需要将图像数据从接口时钟域同步到像素处理时钟域的装置。
图1示出了根据本公开的实施例的用于图像数据同步的装置100的示意图。例如,同步装置100可以是耦合到帧格式解码单元的图像预处理单元的一部分,或者耦合在帧格式解码单元和图像预处理单元之间。同步装置100可以从帧格式解码单元接收图像数据和时钟信号,用于将图像数据从接口时钟域同步到像素处理时钟域。如图1所示,装置100包括数据缓存模块110、FIFO读出控制模块120和数据打包模块130。其中,数据缓存模块110包括多个异步FIFO存储器,这些FIFO存储器可以被配置为写入图像数据,在FIFO读出控制模块120输出的读出控制信号的控制下将图像数据读出,并传输到数据打包模块130以进行打包;FIFO读出控制模块120可以被配置为生成多个读出控制信号,这些读出控制信号被分别输出到各个FIFO存储器的读出使能引脚EN_R,用于使能各个FIFO存储器的读出操作;数据打包模块130可以被配置为接收从各个FIFO存储器读出的图像数据并将其按照顺序打包输出。
在图1中示出的示例性实施例中,数据缓存模块110包括4个异步FIFO存储器111至114。但是应理解的是,本公开不限于此,数据缓存模块110可以包括更多或更少的FIFO存储器。FIFO存储器111至114可以被配置为在一个写入时钟周期内同时共同写入图像的一行像素数据,即,每个FIFO存储器同时分别写入1/4行像素数据。例如,假设图像的一行像素数据按顺序包括像素pixel 0、pixel 1、pixel 2、……、pixel 15,则在将该行像素数据写入数据缓存模块110时,同时将pixel 0至pixel 3写入第一FIFO存储器111,pixel 4至pixel 7写入第二FIFO存储器112,pixel 8至pixel 11写入第三FIFO存储器113,pixel 12至pixel15写入第四FIFO存储器114。传输到各个FIFO存储器的写入时钟引脚CLK_W的写入时钟信号CLK1可以是接口时钟域的时钟信号(诸如,以字节为单位的图像数据的时钟)。以MIPI接口为例,写入时钟频率可以为(MIPI接口的通道(lane)时钟频率/8)。异步FIFO存储器111至114可以被配置为在读出时钟信号CLK2和由FIFO读出控制模块120输出的读出控制信号的控制下读出图像数据,其中,传输到各个FIFO存储器的读出时钟引脚CLK_R的读出时钟信号CLK2是像素处理时钟域的时钟信号。
在本公开中,对于包括N个(N为不小于2的正整数)FIFO存储器的数据缓存模块,每个FIFO存储器的深度(即,FIFO存储器能够存储的数据的数量)不小于(图像宽度/N)。例如,在图像尺寸为3840*2160像素,并且数据缓存模块包括4个FIFO存储器的情况下,每个FIFO存储器的最小深度为(3840/4)=960。在本公开中,每个FIFO存储器的宽度(即,FIFO存储器能够存储的数据的宽度)不小于图像的像素位宽。例如,在图像数据的像素位宽为12bit的情况下,每个FIFO存储器的最小宽度为12bit。
FIFO读出控制模块120可以被配置为根据图像数据输入速率生成相应的读出控制信号以使得异步FIFO存储器111至114按照不同的轮询策略读出图像数据。在图像数据输入速率低于第一阈值的情况下,FIFO读出控制模块120生成读出使能控制信号使得以每个读出时钟周期内(例如,在读出时钟沿)读出1个FIFO存储器的方式从4个FIFO存储器111至114中轮询读出图像数据,即,第一个读出时钟周期内从第一FIFO存储器111中读出图像数据,第二个读出时钟周期内从第二FIFO存储器112中读出图像数据,第三个读出时钟周期内从第三FIFO存储器113中读出图像数据,第四个读出时钟周期内从第四FIFO存储器114中读出图像数据,并如此循环。在图像数据输入速率不低于第一阈值的情况下,FIFO读出控制模块120生成读出使能控制信号使得以每个读出时钟周期内(例如,在读出时钟沿)读出2个FIFO存储器的方式从4个FIFO存储器111至114中轮询读出图像数据,即,第一个读出时钟周期内从第一FIFO存储器111和第二FIFO存储器112中同时读出图像数据,第二个读出时钟周期内从第三FIFO存储器113和第四FIFO存储器114中同时读出图像数据,并如此循环。换言之,在图像数据输入速率不低于第一阈值的情况下,以两个FIFO存储器为一个FIFO分组,每个读出时钟从一个FIFO分组中读出图像数据。图像数据的输入速率可以被计算为(1/(行周期/图像宽度)),指示每秒输入的图像数据的像素数量。例如,对于图像尺寸为3840*2160像素并且行周期为7.41µs的图像数据,其输入速率被计算为518MHz,指示每秒输入518M像素的图像。
以上所述的FIFO存储器的分组方式、图像数据输入速率阈值等参数可以预先设置在FIFO读出控制模块120中。图像数据输入速率阈值与同步装置100的后端处理电路(例如,ISP数据处理单元)能够实现的最高频率相关联,并且可以根据轮询策略进行设置。例如,对于图1所示的同步装置100,在同步装置100的后端处理电路能够实现的最高频率为300MHz,并且轮询策略为图像数据输入速率低于第一阈值则一个时钟读出1个FIFO存储器、不低于第一阈值则一个时钟读出2个FIFO存储器的情况下,第一阈值可以被设置为不大于300MHz的值。例如,对于图1所示的同步装置100,在同步装置100的后端处理电路能够实现的最高频率为300MHz,并且轮询策略为图像数据输入速率低于第一阈值则一个时钟读出1个FIFO存储器、不低于第一阈值且低于第二阈值则一个时钟读出2个FIFO存储器、不低于第二阈值则一个时钟读出4个FIFO存储器的情况下,第一阈值可以被设置为不大于300/2=150MHz的值,第二阈值可以被设置为不大于300MHz的值。
在根据本公开的实施例中,在图像数据输入速率进一步提高的情况下,可以采取同时读出所有FIFO存储器的策略。对于图1中所示的装置100,FIFO读出控制模块120可以被进一步配置为:在图像数据输入速率不低于第一阈值并且低于第二阈值的情况下,仍然按照上文所述的轮询读出策略,以两个FIFO存储器为一个FIFO分组,生成读出使能控制信号使得每个读出时钟从一个FIFO分组中读出图像数据;在图像数据输入速率不低于第二阈值的情况下,生成读出使能控制信号使得每个读出时钟从所有FIFO存储器中读出图像数据。
应理解的是,以上描述的仅仅是非限制性示例,数据缓存模块中包括的FIFO存储器的数量以及相应的分组轮询的策略可以不限于此。
例如,对于包括6个FIFO存储器的数据缓存模块,在图像数据输入速率低于第一阈值的情况下,可以以每个读出时钟周期内读出1个FIFO存储器的方式从6个FIFO存储器中轮询读出图像数据;在图像数据输入速率不低于第一阈值并且低于第二阈值的情况下,可以将6个FIFO存储器分为3个FIFO分组,每个分组包括2个FIFO存储器,以每个读出时钟周期内读出一组FIFO存储器(同时读出2个FIFO存储器)的方式从3个FIFO分组轮询读出图像数据;在图像数据输入速率不低于第二阈值并且低于第三阈值的情况下,可以将6个FIFO存储器分为2个FIFO分组,每个分组包括3个FIFO存储器,以每个读出时钟周期内读出一组FIFO存储器(同时读出3个FIFO存储器)的方式从2个FIFO分组轮询读出图像数据;在图像数据输入速率不低于第三阈值的情况下,可以以每个读出时钟周期内读出所有6个FIFO存储器的方式读出图像数据。
例如,对于包括8个FIFO存储器的数据缓存模块,在图像数据输入速率低于第一阈值的情况下,可以以每个读出时钟周期内读出1个FIFO存储器的方式从8个FIFO存储器中轮询读出图像数据;在图像数据输入速率不低于第一阈值并且低于第二阈值的情况下,可以将8个FIFO存储器分为4个FIFO分组,每个分组包括2个FIFO存储器,以每个读出时钟周期内读出一组FIFO存储器(同时读出2个FIFO存储器)的方式从4个FIFO分组轮询读出图像数据;在图像数据输入速率不低于第二阈值并且低于第三阈值的情况下,可以将8个FIFO存储器分为2个FIFO分组,每个分组包括4个FIFO存储器,以每个读出时钟周期内读出一组FIFO存储器(同时读出4个FIFO存储器)的方式从2个FIFO分组轮询读出图像数据;在图像数据输入速率不低于第三阈值的情况下,可以以每个读出时钟周期内读出所有8个FIFO存储器的方式读出图像数据。
在本公开的实施例中,FIFO读出控制模块可以被进一步配置为根据各个FIFO存储器的空标志位进行读出控制。在根据上文所述的轮询策略进行FIFO存储器的读出的时候,如果根据策略需要读出其中一个FIFO存储器并且该FIFO存储器的空标志位指示该FIFO存储器不为空,则从该FIFO存储器读出图像数据;如果根据策略需要读出其中一个FIFO存储器并且该FIFO存储器的空标志位指示该FIFO存储器为空,则不从该FIFO存储器读出图像数据。
数据打包模块130可以被配置为按照FIFO的轮询策略将数据顺序地打包输出。对于不同的轮询策略,输出数据的位宽相应地有所不同。例如,在每个读出时钟周期内读出1个FIFO存储器的情况下,输出数据的位宽不小于像素位宽;在每个读出时钟周期内读出2个FIFO存储器的情况下,输出数据位宽不小于(2×像素位宽);在每个读出时钟周期内读出4个FIFO存储器的情况下,输出数据位宽不小于(4×像素位宽)。
对于图1中所示的数据缓存模块110包括4个FIFO存储器的实施例,在图像数据输入速率低于第一阈值的情况下,数据打包模块130在每个读出时钟周期内从1个FIFO存储器接收读出的图像数据,具体而言,顺序地打包从第一FIFO存储器111中读出的图像数据、从第二FIFO存储器112中读出的图像数据、从第三FIFO存储器113中读出的图像数据、从第四FIFO存储器114中读出的图像数据,并且如此循环。在图像数据输入速率不低于第一阈值并且低于第二阈值的情况下,数据打包模块130在每个读出时钟周期内从2个FIFO存储器接收读出的图像数据,具体而言,例如,顺序地打包从第一FIFO分组(包括第一FIFO存储器111和第二FIFO存储器112)中读出的图像数据、从第二FIFO分组(包括第三FIFO存储器113和第四FIFO存储器114)中读出的图像数据,并且如此循环。
以上所述的装置能够有效地在像素处理时钟域的最大频率受限的情况下高速同步图像数据,避免数据溢出,降低对像素处理时钟域的时钟频率的要求。
例如,对于设计规格要求最大能够接收大小为8M并且帧率为60fps的图像数据的芯片,以及能够达到的最高频率为300MHz的芯片后端处理电路,在接收大小为8M并且帧率为60fps的高速图像数据时,图像的尺寸为3840*2160像素,帧率为60fps,像素位宽为12bit,MIPI lane的速率为1782Mbps(4 lane),图像数据的行周期为7.41µs。若要行缓冲器不溢出,则行缓冲器的读出速率应不小于图像数据输入速率1/(7.41µs/3840)=518MHz。然而,期望的最小读出频率518MHz高于芯片后端处理电路能够实现的最高频率300MHz。根据本公开的实施例,采用由4个深度为1024、宽度为16 bit的异步FIFO存储器组成的行缓冲器,将4个FIFO存储器分为两个FIFO分组轮询读出,行缓冲器的读出时钟设为518MHz/2 =259MHz即可保证行缓冲器数据不溢出。在接收大小为2M并且帧率为30fps的低速图像数据时,图像的尺寸为1920*1080像素,帧率为30fps,像素位宽为12bit,MIPI lane的速率为222.75Mbps(4 lane),图像数据的行周期为29.6µs。若要行缓冲器不溢出,则行缓冲器的读出速率应不小于图像数据输入速率,即,1/(29.6µs/1920)=64.8MHz。根据本公开的实施例,采用由4个深度为1024、宽度为16bit的异步FIFO存储器组成的行缓冲器,每个读出时钟对一个FIFO存储器轮询读出,行缓冲器的读出时钟设为64.8MHz即可保证FIFO不溢出。
图2示出了根据本公开的实施例的用于图像数据同步的装置200的示意图。与如图1所示的实施例不同,图2所示的装置200包括两个数据缓存模块201、202以及输入数据选择模块203和输出数据选择模块204,其中,两个数据缓存模块201、202在输入数据选择模块203和输出数据选择模块204的控制下执行乒乓(ping-pong)操作。
具体而言,输入数据选择模块203的输入为图像数据,其输出连接到两个数据缓存模块201、202以使能数据缓存模块201、202之一的写入操作,从而能够将输入的图像数据轮流写入到数据缓存模块201、202中被输入数据选择模块203使能的一个数据缓存模块。输出数据选择模块204的输出为从两个数据缓存模块201、202之一中读出的图像数据。输入数据选择模块203和输出数据选择模块204相互配合操作,使得在将图像数据写入两个数据缓存模块201、202中的一个数据缓存模块的同时从两个数据缓存模块201、202中的另一个数据缓存模块中读出图像数据。
在根据本公开的实施例中,输入数据选择模块203和输出数据选择模块204可以被配置为以一定的切换周期在两个数据缓存模块201、202之间切换以写入和读出图像数据。
在根据本公开的实施例中,输出数据选择模块204可以被配置为响应于输入数据选择模块203的切换而进行切换。具体而言,输出数据选择模块204可以被配置为在输入数据选择模块203切换为使能两个数据缓存模块201、202中的一个数据缓存模块的写入操作的情况下,切换为使能两个数据缓存模块201、202中的另一个数据缓存模块的读出操作。
应注意的是,除了图2中示出的模块之外,装置200还可以包括用于控制数据缓存模块201、202的读出操作的如前文所述的FIFO读出控制模块,以及用于将读出的图像数据打包的打包模块。
在本公开的实施例中,数据缓存模块201、202可以共用一个FIFO读出控制模块,并在该共用的FIFO读出控制模块和输出数据选择模块204两者的控制下读出图像数据。例如,FIFO读出控制模块可以如上文所述生成读出使能控制信号,数据缓存模块201、202中被输出数据选择模块204使能的一个数据缓存模块在读出使能控制信号的控制下读出图像数据。在本公开的实施例中,数据缓存模块201、202也可以各自具有相应的FIFO读出控制模块,并在该相应的FIFO读出控制模块和输入数据选择模块203两者的控制下读出图像数据,其中,这些 FIFO读出控制模块可以采取相同的轮询策略。
在本公开的实施例中,数据缓存模块201、202可以共用一个打包模块,以将从数据缓存模块201、202读出的数据图像打包在一起。
图3示出了根据本公开的实施例的用于图像数据同步的方法的流程图。如图3所示,在S31处,可以以像素为单位在数据缓存模块中包括的N个先入先出FIFO存储器中写入图像数据的像素行,其中,N为不小于2的正整数;在S32处,可以判断图像数据输入速率是否低于第一阈值;如果图像数据输入速率低于第一阈值,则在S33处,可以利用FIFO读出模块生成读出使能控制信号以控制从FIFO存储器中读出数据,该控制信号使得以每个时钟周期读出1个FIFO存储器的方式轮询,然后在S34处,可以以每个读出时钟周期内读出1个FIFO存储器的方式从N个FIFO存储器中轮询读出图像数据;如果图像数据输入速率不低于第一阈值,则在S35处,可以利用FIFO读出模块生成读出使能控制信号以控制从FIFO存储器中读出数据,该控制信号使得以每个时钟周期读出M个FIFO存储器的方式轮询,然后在S36处,可以以每个读出时钟周期内读出M个FIFO存储器的方式从N个FIFO存储器中轮询读出图像数据,其中,M为不小于2的正整数,并且M≤N;在S34或S36处轮询读出图像数据之后,在S37处,可以利用数据打包模块打包从数据缓存模块读出的图像数据。
图4示出了根据本公开的实施例的图像采集系统400的示意图。如图4所示,图像采集系统400可以包括CMOS传感器401、帧解码单元402以及图形数据同步装置403,帧解码单元402可用于将CMOS传感器401的输出信号解码为以像素为单位的图像数据,图形数据同步装置403可用于将来自帧解码单元402的图像数据同步到像素处理时钟域,以便于后续处理。
本设计采用优化的像素数据同步方法,根据输入数据速率选取合适的FIFO读出策略,实现数据从接口时钟域到像素处理时钟域的同步。低数据速率下,多个FIFO存储器单个地轮询输出;高数据速率下,FIFO存储器按照预设的编组轮询输出,降低像素预处理域的时钟频率,从而降低芯片在后端实现时时序收敛的难度。
在这里示出和讨论的所有示例中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它示例可以具有不同的值。
如在此所使用的,词语“示例性的”意指“用作示例、实例或说明”,而不是作为将被精确复制的“模型”。在此示例性描述的任意实现方式并不一定要被解释为比其它实现方式优选的或有利的。而且,本公开不受在上述技术领域、背景技术、发明内容或具体实施方式中所给出的任何所表述的或所暗示的理论所限定。
还应理解,“包括/包含”一词在本文中使用时,说明存在所指出的特征、整体、步骤、操作、单元和/或组件,但是并不排除存在或增加一个或多个其它特征、整体、步骤、操作、单元和/或组件以及/或者它们的组合。
另外,在本公开的描述中,术语“第一”、“第二”、“第三”等仅用于描述目的,而不能理解为指示或暗示相对重要性和顺序。
本领域技术人员应当意识到,在上述操作之间的边界仅仅是说明性的。多个操作可以结合成单个操作,单个操作可以分布于附加的操作中,并且操作可以在时间上至少部分重叠地执行。而且,另选的实施例可以包括特定操作的多个实例,并且在其他各种实施例中可以改变操作顺序。但是,其它的修改、变化和替换同样是可能的。因此,本说明书和附图应当被看作是说明性的,而非限制性的。
虽然已经通过示例对本公开的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上示例仅是为了进行说明,而不是为了限制本公开的范围。在此公开的各实施例可以任意组合,而不脱离本公开的精神和范围。本领域的技术人员还应理解,可以对实施例进行多种修改而不脱离本公开的范围和精神。本公开的范围由所附权利要求来限定。

Claims (17)

1.一种用于图像数据同步的装置,包括:
一个或多个数据缓存模块,每个数据缓存模块包括N个先入先出FIFO存储器,被配置为以像素为单位在N个FIFO存储器中写入图像数据的像素行,并且在读出使能控制信号的控制下从所述N个FIFO存储器中读出图像数据,其中,N为不小于2的正整数;
FIFO读出控制模块,所述FIFO读出控制模块被配置为:
在图像数据输入速率低于第一阈值的情况下,生成读出使能控制信号使得以每个读出时钟周期内读出1个FIFO存储器的方式从所述N个FIFO存储器中轮询读出图像数据,以及
在图像数据输入速率不低于所述第一阈值的情况下,生成读出使能控制信号使得以每个读出时钟周期内读出M个FIFO存储器的方式从所述N个FIFO存储器中轮询读出图像数据,其中,M为不小于2的正整数,并且M≤N;以及
数据打包模块,所述数据打包模块被配置为打包从数据缓存模块读出的图像数据。
2.根据权利要求1所述的装置,其中,N=4,M=2,并且
每个数据缓存模块被配置为:
按照第一FIFO存储器、第二FIFO存储器、第三FIFO存储器、第四FIFO存储器的顺序以像素为单位写入图像数据;
所述FIFO读出控制模块被配置为:
在图像数据输入速率低于所述第一阈值的情况下,生成读出使能控制信号使得以每个读出时钟周期内读出1个FIFO存储器的方式按照第一FIFO存储器、第二FIFO存储器、第三FIFO存储器、第四FIFO存储器的顺序从4个FIFO存储器中轮询读出图像数据,以及
在图像数据输入速率不低于所述第一阈值的情况下,生成读出使能控制信号使得以每个读出时钟周期内读出2个FIFO存储器的方式按照第一FIFO分组、第二FIFO分组的顺序从4个FIFO存储器中轮询读出图像数据,其中,所述第一FIFO分组包括第一FIFO存储器和第二FIFO存储器,所述第二FIFO分组包括第三FIFO存储器和第四FIFO存储器。
3.根据权利要求1所述的装置,其中,所述第一阈值与所述装置的后端能够实现的最高频率相关联。
4.根据权利要求1所述的装置,其中,所述FIFO读出控制模块被配置为:
在图像数据输入速率不低于所述第一阈值并且低于第二阈值的情况下,生成读出使能控制信号使得以每个读出时钟周期内读出M个FIFO存储器的方式从所述N个FIFO存储器中轮询读出图像数据;
在图像数据输入速率不低于所述第二阈值的情况下,生成读出使能控制信号以从所述N个FIFO存储器中以每个读出时钟周期内读出所述N个FIFO存储器的方式读出图像数据。
5.根据权利要求1所述的装置,其中,图像数据输入速率为(1/(行周期/图像宽度))。
6.根据权利要求1所述的装置,其中,FIFO存储器的深度不小于(图像宽度/N),FIFO存储器的宽度不小于像素位宽。
7. 根据权利要求1-6中任一项所述的装置,其中,数据缓存模块为两个,并且所述装置还包括输入数据选择模块和输出数据选择模块,
其中,所述输入数据选择模块的输入为图像数据并且输出连接到两个数据缓存模块,所述输入数据选择模块被配置为使能所述两个数据缓存模块中的一个数据缓存模块的写入操作,以使得输入的图像数据的像素行轮流写入两个数据缓存模块中被使能的一个数据缓存模块,并且
其中,所述输出数据选择模块的输入连接到所述两个数据缓存模块并且输出为从所述两个数据缓存模块读出的图像数据,所述输出数据选择模块被配置为使能所述两个数据缓存模块中的另一个数据缓存模块的读出操作,以在将图像数据写入两个数据缓存模块中的一个数据缓存模块的同时从两个数据缓存模块中的另一个数据缓存模块中读出图像数据。
8.根据权利要求1所述的装置,其中,所述FIFO读出控制模块还被配置为根据所述N个FIFO存储器的空标志位进行读出控制,其中:
如果轮询读出中所需要读出的一个FIFO存储器的空标志位指示该FIFO存储器不为空,则生成读出使能控制信号,以从该FIFO存储器读出图像数据;
如果轮询读出中所需要读出的一个FIFO存储器的空标志位指示该FIFO存储器为空,则不生成读出使能控制信号,以不从该FIFO存储器读出图像数据。
9.一种用于图像数据同步的方法,包括:
以像素为单位在数据缓存模块中包括的N个先入先出FIFO存储器中写入图像数据的像素行;
利用FIFO读出控制模块生成读出使能控制信号;
在读出使能控制信号的控制下从所述N个FIFO存储器中读出图像数据,其中,N为不小于2的正整数;以及
利用数据打包模块打包从数据缓存模块读出的图像数据;
其中,从所述N个FIFO存储器中读出图像数据包括:
在图像数据输入速率低于第一阈值的情况下,以每个读出时钟周期内读出1个FIFO存储器的方式从所述N个FIFO存储器中轮询读出图像数据,以及
在图像数据输入速率不低于所述第一阈值的情况下,以每个读出时钟周期内读出M个FIFO存储器的方式从所述N个FIFO存储器中轮询读出图像数据,其中,M为不小于2的正整数,并且M≤N。
10.根据权利要求9所述的方法,其中,N=4,M=2,所述方法包括:
按照第一FIFO存储器、第二FIFO存储器、第三FIFO存储器、第四FIFO存储器的顺序以像素为单位写入图像数据;
在图像数据输入速率低于所述第一阈值的情况下,以每个读出时钟周期内读出1个FIFO存储器的方式按照第一FIFO存储器、第二FIFO存储器、第三FIFO存储器、第四FIFO存储器的顺序从4个FIFO存储器中轮询读出图像数据;以及
在图像数据输入速率不低于所述第一阈值的情况下,以每个读出时钟周期内读出2个FIFO存储器的方式按照第一FIFO分组、第二FIFO分组的顺序从4个FIFO存储器中轮询读出图像数据,其中,所述第一FIFO分组包括第一FIFO存储器和第二FIFO存储器,所述第二FIFO分组包括第三FIFO存储器和第四FIFO存储器。
11.根据权利要求9所述的方法,其中,所述第一阈值与装置的后端能够实现的最高频率相关联。
12.根据权利要求9所述的方法,其中,所述方法还包括:
在图像数据输入速率不低于所述第一阈值并且低于第二阈值的情况下,以每个读出时钟周期内读出M个FIFO存储器的方式从所述N个FIFO存储器中轮询读出图像数据;
在图像数据输入速率不低于所述第二阈值的情况下,以从所述N个FIFO存储器中以每个读出时钟周期内读出所述N个FIFO存储器的方式读出图像数据。
13.根据权利要求9所述的方法,其中,图像数据输入速率为(1/(行周期/图像宽度))。
14.根据权利要求9所述的方法,其中,FIFO存储器的深度不小于(图像宽度/N),FIFO存储器的宽度不小于像素位宽。
15. 根据权利要求9-14中任一项所述的方法,其中,所述方法还包括:
将图像数据的像素行轮流写入两个数据缓存模块中的一个数据缓存模块;以及
在写入两个数据缓存模块中的一个数据缓存模块的同时,从两个所述数据缓存模块中的另一个数据缓存模块中读出图像数据。
16.根据权利要求9所述的方法,其中,所述方法还包括:
如果轮询读出中所需要读出的一个FIFO存储器的空标志位指示该FIFO存储器不为空,则生成读出使能控制信号,以从该FIFO存储器读出图像数据;
如果轮询读出中所需要读出的一个FIFO存储器的空标志位指示该FIFO存储器为空,则不生成读出使能控制信号,以不从该FIFO存储器读出图像数据。
17.一种图像采集系统,包括:
CMOS传感器;
帧解码单元,用于将CMOS传感器的输出信号解码为以像素为单位的图像数据;以及
根据权利要求1-8中任一项所述的装置,用于将来自帧解码单元的图像数据同步到像素处理时钟域。
CN202111337648.4A 2021-11-12 2021-11-12 用于图像数据同步的装置、方法及图像采集系统 Active CN113794849B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111337648.4A CN113794849B (zh) 2021-11-12 2021-11-12 用于图像数据同步的装置、方法及图像采集系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111337648.4A CN113794849B (zh) 2021-11-12 2021-11-12 用于图像数据同步的装置、方法及图像采集系统

Publications (2)

Publication Number Publication Date
CN113794849A true CN113794849A (zh) 2021-12-14
CN113794849B CN113794849B (zh) 2022-02-08

Family

ID=78955120

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111337648.4A Active CN113794849B (zh) 2021-11-12 2021-11-12 用于图像数据同步的装置、方法及图像采集系统

Country Status (1)

Country Link
CN (1) CN113794849B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023185094A1 (zh) * 2022-04-02 2023-10-05 苏州浪潮智能科技有限公司 一种视频压缩系统、方法、计算机可读存储介质及服务器

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0851554A (ja) * 1994-07-18 1996-02-20 Tektronix Inc デジタル・ビデオ信号の同期化装置及び方法
CN102665049A (zh) * 2012-03-29 2012-09-12 中国科学院半导体研究所 基于可编程视觉芯片的视觉图像处理系统
CN107277595A (zh) * 2017-07-28 2017-10-20 京东方科技集团股份有限公司 一种多路视频同步方法及装置
US20190319775A1 (en) * 2018-04-13 2019-10-17 DeGirum Corporation System And Method For Asynchronous, Multiple Clock Domain Data Streams Coalescing And Resynchronization
CN211124014U (zh) * 2020-01-07 2020-07-28 华南理工大学 一种数据流写入的异步交替收发设备
CN113207004A (zh) * 2021-04-30 2021-08-03 华中科技大学 基于jpeg-ls帧间扩展的遥感图像压缩算法硬件实现方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0851554A (ja) * 1994-07-18 1996-02-20 Tektronix Inc デジタル・ビデオ信号の同期化装置及び方法
CN102665049A (zh) * 2012-03-29 2012-09-12 中国科学院半导体研究所 基于可编程视觉芯片的视觉图像处理系统
CN107277595A (zh) * 2017-07-28 2017-10-20 京东方科技集团股份有限公司 一种多路视频同步方法及装置
US20190319775A1 (en) * 2018-04-13 2019-10-17 DeGirum Corporation System And Method For Asynchronous, Multiple Clock Domain Data Streams Coalescing And Resynchronization
CN211124014U (zh) * 2020-01-07 2020-07-28 华南理工大学 一种数据流写入的异步交替收发设备
CN113207004A (zh) * 2021-04-30 2021-08-03 华中科技大学 基于jpeg-ls帧间扩展的遥感图像压缩算法硬件实现方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023185094A1 (zh) * 2022-04-02 2023-10-05 苏州浪潮智能科技有限公司 一种视频压缩系统、方法、计算机可读存储介质及服务器

Also Published As

Publication number Publication date
CN113794849B (zh) 2022-02-08

Similar Documents

Publication Publication Date Title
US20210160418A1 (en) Image data processing for digital overlap wide dynamic range sensors
JP2000333081A (ja) シリアルデータ伝送機能付cmosセンサユニット、それを用いた撮像ユニット及び画像データ送受信システム
CN110896431B (zh) 一种无压缩高清视频传输方法和系统
KR20050073265A (ko) 화상 변환 장치, 화상 변환을 위한 직접 메모리 액세스장치 및 화상 변환을 지원하는 카메라 인터페이스
CN109743515A (zh) 一种基于软核平台的异步视频融合叠加系统及方法
CN113794849B (zh) 用于图像数据同步的装置、方法及图像采集系统
CN105573922B (zh) 一种实现数据格式转换的方法和装置
CN201667699U (zh) 数字视频信息监控装置
CN110933382A (zh) 一种基于fpga实现的车载视频图像画中画显示方法
CN108134912B (zh) 一种视频流转换方法
CN112055159A (zh) 画质处理装置和显示设备
CN102625086B (zh) 一种用于高清数字矩阵的ddr2存储方法和系统
JP4030055B2 (ja) フォーマット変換回路
CN113254387B (zh) 数据缓存器、芯片、机器人、数据缓存方法
US8832337B2 (en) Interfacing circuit comprising FIFO storage in order to determine when to prevent multiple consecutive non-identical data based on difference threshold
CN111355914B (zh) 一种视频制式信号生成装置和方法
CN100481913C (zh) 实时图像异步采集接口装置
CN102497514A (zh) 一种三通道视频转发设备和转发方法
CN106708457A (zh) 用于dmd动态选区的fpga处理模块及其方法
Gong et al. Design of high-speed real-time sensor image processing based on FPGA and DDR3
CN102750244A (zh) 分级缓冲的dma传送装置及传送方法
CN102334331A (zh) 串行数据收发装置及数字相机
CN109660690B (zh) 图像显示系统
CN110557581A (zh) 一种超高清分辨率下多接口转多接口的系统及其兼容方法
CN102023807B (zh) 一种实现屏幕顺时针270度旋转的系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant