TW200836295A - Method of forming vias in a semiconductor device - Google Patents
Method of forming vias in a semiconductor device Download PDFInfo
- Publication number
- TW200836295A TW200836295A TW097103406A TW97103406A TW200836295A TW 200836295 A TW200836295 A TW 200836295A TW 097103406 A TW097103406 A TW 097103406A TW 97103406 A TW97103406 A TW 97103406A TW 200836295 A TW200836295 A TW 200836295A
- Authority
- TW
- Taiwan
- Prior art keywords
- hole
- wire
- layer
- sidewall
- forming
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76816—Aspects relating to the layout of the pattern or to the size of vias or trenches
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/7685—Barrier, adhesion or liner layers the layer covering a conductive structure
- H01L21/76852—Barrier, adhesion or liner layers the layer covering a conductive structure the layer also covering the sidewalls of the conductive structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5226—Via connections in a multilevel interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53228—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
- H01L23/53238—Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12044—OLED
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
200836295 九、發明説明: 【發明所屬之技術領域】 ^ 本發明係關於具有通孔互連件(interconnect)的裝置, : 且尤其是具有偏移通孔連接件(connection)的積體電路裝 置。 【先前技術】 於製造積體電路裝置期間,使用導線及通孔將個別製 作於基板的半導體組件連結在一起,以實作所求之功能。 春形成組件間連接的程序通常係指金屬化(metallization),且 可包含多重互連層(multiple interconnect levels)的連接。其 中一種類变的互連層(通常係指金屬層)係包含複數個彼此 藉由介電材料(dielectric material)互相分離的導線。不同層 (levels)中的導線可彼此透過導電結構互相電性連接,該導 電結構係指形成於存在於金屬層間之介電材料内之通孔。 通孔及導線間之理想接觸為提供帶有對於電遷移 ⑩(electromigration)低敏感性(susceptibility)的低電阻 (resistance)介面。當在製造時期的介面可在通孔及其所接 觸的導線間提供妥善的(adequate)接觸時,位在通孔/導線 介面的應力(stress)可造成該介面的剝離(peeling),該介面 在經由時間的洗禮下可促成不受歡迎的電遷移。已觀察到 近無邊緣通孔(near-borderless via)在其與導線的介面上顯 示出明顯大於無邊緣通孔(borderless via)的應力,從而導 致额外的可靠度(reliability)考量。因此,對於近無邊緣通 孔及其他通孔,改善通孔/導線介面之電性連接的可靠度的 94217 200836295 ^ 方法及裝置將為有助益的。 【發明内容】 ^ 依照本發明之特定實施例,形成與導線接觸的通孔, :藉此該通孔從該導線偏移(offset)以使該通孔延伸超出該 導線的上表面。依照特定實施例,該通孔之一部分係與導 線的侧壁接觸。使用偏移通孔會減少位於該通孔及該導線 間之介面的應力,相較於無邊緣通孔,還促進該通孔及該 導線間的正向分流(positive shunting of current)。 •【實施方式】 芩照於此的第1至13圖將更易於了解本發明之特定 實施例。 通孔典型地具有相同於或小於其所接觸之導線的寬 度。術語「無邊緣通孔」意指具有與其所接觸的導線之侧 壁對準之外部垂直邊緣(侧壁)之通孔,以使該通孔之該外 部垂直邊緣及該導線之該侧壁係在共同的平面上,該平面 ⑩係由該導線之讓側壁所定義,如於第1及2圖所示之通孔 1Π所說明。尤其,第1圖說明關於導線no之無邊緣通 孔111的平面視圖,而第2圖說明於第1调中之剖面121 處,無邊緣通孔111及導線110之剖面圖。於第2圖中, 通孔111位於層(level) 141之介電材料131間。導線11〇 位於層142之介電材料132間,且覆·於位在層143之介電 材料133上。於所說明之實施例中,通孔ln之寬度大致 上相等於導線110之寬度(即,通孔寬/線寬比為〗·· 1〇。通 孔111為具有大致上相等於該導線之寬度之無邊緣通孔, 94217 6 200836295 …導致外部邊緣,該外部邊緣為由導線110之相對侧壁所定 義的重合平面(coincident plane)。該通孔111大致上相等 ’於該導線的寬度,例如至少該寬度的99%。注意說明於此 •之剖面圖裡之虛線係指具有相似導電特性之兩區域間的邊 界(boundary)。舉例而言,因導線11〇及通孔ηι兩區域 皆具導電性,故兩區之間具有虛線。同樣地,因介電質 (dielectric)132及毗鄰的介電質131及133各區域皆無導電 性(即,介電質),故該各區之間具有虛.線。 包 鲁 術近無邊緣通孔(near borderless via)」意指具有 一個或更多個些微形成於該導線之外部邊緣内之外部垂直 邊緣的通孔,如於第丨及3圖之通孔112所說明。第工圖 說明瀾於導線110之近無邊緣通孔112的平面圖,而第3 圖說明於第1圖中之剖面122處,近無邊緣通孔112及導 線110之剖面圖。通孔112之寬度些微小於導線11〇之寬 度。通孔當其寬度為該導線之寬度的80_99%時,便視為近 ⑩無邊緣通孔。注意將可體會的是雖然於此所說明的該些通 孔本質上為圓柱形,但該些通孔亦可為矩形。 術浯「具邊緣通孔(bordered Via)」,意指接觸於該專 線之通孔,如此,該通孔之邊緣便可完全地位於該導線之 外部邊緣内,如藉由第^及4圖之通孔113所說明。第工 圖說明關於導線110之邊緣通孔113的平面視圖,而第4 圖說明於第1圖中之線123處,邊緣通孔113及導線110 之剖面圖。通孔113之寬度明顯地小於導線110之寬度。 通孔田其見度小於其所接觸之導線的寬度的80%時,·便視 7 94217 200836295 ^ 為具邊緣通孔。 其寬度大約與其導線的寬度相等的通孔通常係於該 '導線載送元件間的訊號(訊號豫)時使用。其寬度明顯地小 於該導線的寬度之通孔通常於該導線提供如Vdd或GND 之電壓參考(voltage reference)給眾多元件時使用。 於此使用的術語「基板(substrate)」,意指可為剛性或 可挽性且可包含一層或更多層(layers)的一種或更多種材 料的基材(base material),該基材可包含(但非限定於)一個 •或更多個半導體、介電質、聚合物、金屬、陶莞材料,或 其組合。基板的參考點為處理流程的開始點(beginning point)。舉例而言,第6圖說明基板210,基板210可為大 型半導體基板(bulk semiconductor substrate)、絕緣底半導 體基板(semiconductor on insulator substrate)或其同类員。 術語「基板表面(substrate surface)」,意指基板之初 始基材(initial base material)的主要表面。舉例而言,第6 馨圖之基板210具有底表面(bottom surface) 217以及形成有 電晶體215及216之頂表面(top surface) 21 8。 關於形成於基板之結構,術語「表面(surface)」意指 大致上平行於該基板表面之二個表面之其中一者。關於形 成於基板之結構的表面,術語「頂表面」意指該結構上大 致上平行於基板表面且最遠離該基板之表面。關於形成於 基板之結構的表面,術語「底表面」意指大致上平行於該 基板表面且最接近該基板之結構的表面。關於第9圖所示 之導線411,頂表面423係由導線411的長度441及寬度 8 94217 200836295 442來加以定義。 ’術語「側壁(side wall)」意
關於形成於基板之結構,術語「」 指大^ 圖, 定義 義之 當參照覆於基板上的結構時,術語「高度」、「長度 及「寬度」意指實質上互相垂直的維度(dimensj〇n)。「高 度」意指實質上垂直於其所形成於上之基板表面的維度。 舉例而言,參考第9圖,對於導線411以高度443說明。 「長度」意指於實質上平行於該基板表面之平面内的維 度。覓度」意指於與該長度相同之平面内且實質上垂直 於該「長度」的維度。舉例而言,參考第9圖,對於導線 411以長度441及莧度442說明,。於一個實施例中,該「寬 度」比該「長度」短。 第5圖包含依照本發明之特定實施例之流程圖。於方 塊191,半導體元件係形成於基板。舉例而言,參照第6 圖’電晶體215及216已形成於基板210。 於第5圖的方塊192,導線係形成覆於該基板上。參 照第6圖,導線231至233及251至252係形成於基板210, 如此他們覆於基板210及也形成在基板21 〇之電晶體215 及216上。介電材料229係形成於層211,以將導線231 至233從基板210之表面及形成於其上之結構分離。介電 材料239係形成於層212,以將導線231至233互相分離。 9 94217 200836295 ^ 注意’被稱為接觸件(contact)之導電結構221接觸導線23 1 及電晶體215的源極及極(source/drain)區域。 秦 於第5圖的方塊193,通孔係形成偏移且接觸導線232 ^ 及233。舉例而言,參照第6圖,該通孔241偏移於該導 線232,通孔241延伸超過該導線232的邊緣271 (例如, 通孔241的底表面延伸超過導線232的頂表面)。因此,該 通孔241直接覆於導線232之側壁上。於第6圖之特、定實 施例中,通孔241及242已經分別從導線232及233朝水 ⑩平方向偏移量(amount)263。尺度(dimension) 264表示通孔 241的侧壁246由於非特意的隨機程序差異(unintentional random process variations)(該差異可發生於層213的通孔 及層212的導線間之製造期間)而可存在的水平範圍。注 意,不論非預期的非對準的量(the amount of unintentional misalignment) 263為何,通孔241及242係充分地從導線 232及233偏移,以確保通孔241及242將於製造後延伸 鲁超出導線232及233。於是,通孔241.及242之最右侧壁 246及247分別不繁接地覆於金屬線232及233上。此導 致僅通孔241的底表面之一部分係與導線232的頂表面接 觸,且僅通孔242的底表面之一部分與導線233的頂表面 接觸。注意,介電材料249係形成於層213,以使通孔互 • - * 、 相分離,並且介電材料259係形成於層214,以使導線互 相分離。層269表示可相關於另一互連層(interconnect layer)或鈍化層(passivation layer)之介電質。 第7圖說明依照本發明之特定互連實施例。舉例而 10 94217 200836295 • 言,第7圖說明可對應於第6圖之導線232或233之導線 332的更詳細的視圖。 依照特定實施例’開口 (opening)係形成於層312的材 料中,以定義導線332。於一個實施例中,導線332係形 成於層312,導線332包含阻障層(外層)318及核心層 331,藉此,該核心層331係藉由阻障層318而與介電層 319隔離。於形成導線332後,介電質係形成於覆蓋導線 332的層313處。於層313的介電質係說明以包含蝕刻停 Φ止層(etch stop layer) 346及介電層349,該介電層349可 選擇性地相對於該蝕刻停止層346蝕刻。相對於該導線而 偏移的通孔開口(via opening)係使用模板遮罩⑼encil mask)來形成,以圖形化(pattern)阻層(resist layer)。於特定 實施例中,該通孔開口係形成穿透層313且進入層312, 以外露導線332之側壁部分。注意,於所說明的實施例中, 在偵測蝕刻停止層346之後實施過蝕刻(〇ver etch)。電性 ⑩接觸導線332的通孔341係形成穿透層313且進入層312。 注思,僅通孔341的底表面之一部分與導線332的頂表面 接觸。於扣定貫施例中,通孔341包含阻障層)48及導電 核心347,例如銅、銘及其同類。 依照特定實施例,當沿著垂直於該導線之側表面的維 度測量時,通孔341的偏移距離382係介於該通孔341的 總寬度381的1〇%至40%之間。注意,關於第7圖,垂直 於該導線的侧表面的維度係落在剖面(亦即,包含第7圖之 圖片(drawing sheet)的表面)内。依照另一實施例,當沿著 94217 11 200836295 _垂直於該導線的侧表面的維度測量時,通孔341的偏移距 離382係介於該通孔的總寬度381的1〇%至35。/❹之間。依 照另一實施例,當沿著垂直於該導線的侧壁的維度測量 守通孔341的特意的非對準(intenti〇naj misaHgnment)係 介於通孔341的總寬度381的1〇%至3〇%之間。依照另一 貝施例’當沿著垂直於該導線的侧壁的維度測量時,通孔 341的偏移係介於通孔341的總寬度381的1〇%至25%之 間。依照另一實施例,當沿著垂直於該導線的侧壁的維度 春測量時,通孔341的偏移係介於通孔341的總寬度381的 10%至20%之間。 相車父於更圓的(more rouncjed)層312中造成較為圓窄 之底部的通孔偏移,更加希望於層312中選擇大到以容納 平坦通孔底部之形成的通孔偏移。 導線332包含導電核心層331及導電阻障層318。該 阻障層318由不同於核心層331及介電層319的材料所製 ⑩成。該阻障層避免介於導電核心331及毗鄰的介電材料319 之間的污染。同樣地,通孔341包含導電核心層347及導 電阻障層348。該阻障層348由不同於核心層347的材料 所製成。通孔341的側壁係由阻障層348及介電質349的 介面來加以定義。導電核心331及347可包含一個或更多 個包含含有金屬的成分、金屬或金屬合金的導電材料。合 適的金屬可包含過渡金屬(transiti〇n metal),例如銅、銘或 =同類。於又一實施例中,當該導電核心材料相容於其週 遭的介電材料時,第7圖的導線可形成不含有阻障層。 94217 12 200836295 第7圖復說明從導線332偏移達距離382以延伸超過 導線332的侧壁371之通孔341。關於通孔及導線,術語 〜 「特意偏移(intentional offset)」意指造成通孔延伸超出由 '該導線的侧壁所定義的該導線之外邊界的偏移量,不論任 何因隨機程序差異所產生的預期的非特意非對準(expected unintentional misalignment)。舉例而言,倘若通孔 341 及 導線332間的隨機程序非對準差異(random process misalignment variation)為 + /— 1 奈米(nm),則確保通孔 341 ⑩係特意偏移(亦即朝所需方向(即朝向第7圖的右方)延伸超 出導線332)所需的量需要大於可朝相反方向發生之可能的 隨機非對準(+ / — 1 nm)。 通孔341包含導電核心層347及導電阻障層348。導 電核心347及阻障層348係以不同材料所形成,且實施如 先前關於導線3 3 2所述之相似功能。於又一實施例中,阻 障層348可包含形成於導線332上與於層312及313的外 •露介電材料上之薄黏著層(thin adhesion layer),以促進隨 後沉積材料的黏著。根據特殊的實施例,黏著金屬(adhesion metal)可包含含氮成分,例如包含過渡金屬的含氮成分, 尤其為氮化紐(tantalum nitride,TaN)、氮化鈦(titanium nitride,TiN)、氮化鑛(tungsten nitride,WN)及其同類。這' 些含氮化合物對於該介電材料具有良好的黏著性,且對於 從銅導體材料至周圍介電材料之銅擴散(diffusion of copper)提供良好的阻障阻性(barrier resistance)。帶有例如 銅的導體材料的高阻障阻性,有助於防止於隨後沉積的導 13 94217 200836295 -電材料擴散至介電層中,該擴散能在積體電路中引起短 —路I然而,這些氮化物阻障材料中的一些對於銅來說具有 •相對弱的黏著性及相對高的電阻。由於這些缺點此可 '於阻障層348的黏著層形成純的難熔金屬(refractory =1) ’例如叙(Ta)、鈦(Ti)、鎮(w)及其同類。難溶金屬 '、、、义好的阻障材料’ 一般具有比氮化物阻障材料更低的 =、、’且對於銅具有良好的黏著性。將可體會㈣,於一些 ^兄下’阻障材料對於介電材料具有足狗的黏著性而益需 =層,於其他的情況下,則變成整合黏著與阻障層1 :阻障層」如參考所使用的通孔及導線,意指共同表昭 上述之黏著及阻障材料。 ^ “、、 …第8圖說明依照本發明之特定互連實施例。舉例而 «弟8圖說明可對應第6圖之導線232或2%之 :更力,叫分流層細… ’為通孔541之—部分,且形成於通孔541之核心^ 、·及導線532之核心層531之間,以改善從通 θ 導線532之分流(shunting)。於一個實施例中,該分 :::心層別的材料或與上方通孔材料混合之材::: Γ層^的材料及上方通孔材料為高㈣點因此I 二广且具有較爾電材料為低之電阻: ^刀,瓜層57〇及介於該分流層本身盥通孔的扶 147=有的話)之間的材料,皆為形成該通:⑷的;1層 用虽广材料可包含阻障材料時,較佳的分流材料包含可刀係 長程㈣4叫、無偏_。她5)、物理的氣 = 94217 14 200836295 式沉積的釕㈣—,Ru)。將可體會
材料’則該材料會有些許存在 的〜儿積PVD U ^ ^ a c 牡於侧壁上如548。然而大體 _零)係南於側壁階梯覆蓋率(别議丨丨 cow)。將可體會的是,分流層別及阻障層548的組 合形成組合的分流層。 延伸超過通孔所接觸之導線的側壁邊緣之特意偏移 通孔的形成及制,會改善制無邊緣及近無邊緣通孔之 半導體裝置的電遷移特性。舉例而言,該些改善增加連社 於金屬㈣停止/導線介面的量,藉此減少㈣停止層及^ 孔間的剝離應力。另外,延伸超出導線的邊緣之通孔的形 成及使用亦助長正向分流效應(pGshive sWing ef㈣。 可於共同層之處藉由應用偏移至所有通孔維持通孔間的最 小間距,以避免逆向介電感應故障(adversely affecting dielectric breakdown) 〇 _ 第10圖說明依照本發明之又一實施例,通孔512具 有大於其所接觸之導線511的寬度521之尺度522,藉^ 延伸超出該導線511之邊緣。說明於第1〇圖之特定實施例 中,通孔512之一部分係與導線511之側壁接觸。 第11圖說明依照本發明之又一實施例,通孔612具 有大於其所接觸之導線611的寬度621之尺度622,且延 伸超出該導線611之所說明的二邊緣。說明於第u圖之特 定實施例中’通孔612之一部分係與導線611之相對二= 壁位置接觸。 15 94217 200836295 ’ 第12圖„兒明依照本發明之、^ 塊001,對於半導髀牡吳制从 貝她灼之方法。於方 -及導線模板濟1鬥_衣置衣4程序,決定於通孔模板遮罩 ' 罩間隨機對準差異的最大量。將可體會的 疋 於权板遮罩形成的特徵係受與另-模板迻罩有關 於剌綠r ·κ , 所支配。舉例而言,像典型地置 線(加line)中的對準標記(alignment marks)盘产旦 衡標記外罩(0Verlavm^丨 arKSj舁度里 電子事置!士播新Λ 吩markS)之對準特徵,以及由 配。广… &的特徵’係受等量隨機對準差異所支 於方塊602,定義第一模板遮罩的第一特徵。第 徵係定義對於半導體裝置連 、 罩的第-特徵特意地偏移於-模板遮 %屬之置係大於隨機對準差異的最大量,以 確保弟一特徵偏移於第二特徵的邊緣。 注意’於-般描述或範例如上所述,並非需要全部的 活動,,定活動之一部分可能並不需要,且除上述以外可 .成更進-步貫施-個或更多個活動。仍更甚者,所列出的 活動順序(order)並不必然是他們所實施的順序。於閱 說明書後’熟悉該項技藝者將能夠決定可於^ 需要或冀求的活動。 7 m的 於前述之說明書中,本發明的原理關於特定實施例已 :二:。然而,該領域中具有通常技藝者可體會 或更多個修改或一個或更多個赞化可用於產生一個或 個實施例,而無需背離本發明如下提出之申請專利範園之 94217 16 200836295 • 範疇。舉例而言,將可體會的是在各種實施例,阻障層材 料為如钽(Ta)、鈦(Ti)、鎢(W)、其化合物及其混合物。種 — 晶層(seed layer)(所使用的)材料為如銅(Cu)、金(Au)、報 ,(Ag)、其化合物及其帶有上述一個或更多個元素之混合 物。帶有或不帶有種晶層的導體核心的材料為如銅、症呂 (A1)、金、銀(Ag)、其化合物及其混合物。介電層為介電 係數從4.2至3·9之介電材料如氧化碎(siHc〇n oxide SiO)、四乙氧石夕(tetraethoxysilane,TEOS)、蝴磷石夕 _ (borophosphosilicaite,BPSG)玻璃等,或為介電係數低於3.9 之低介電係數介電材料如氟化四乙氧基矽烷(fluorinated tetraethoxysilane,FTEOS)、氫基倍半石夕氧烧(hydrogen silsesquioxane,HSQ)、苯環丁稀(benzocyclobutene,BCB) 等。停止層(stop layer)及帽蓋層(capping layer)(所使用的) 材料為如氮化石夕(silicon nitride,SixNx)或氮氧化石夕(silicon oxynitride, SiON) 〇 _ 將可更進一步體會的是,可形成通孔如雙重嵌入處理 (dual inlaid process)的部分,或與上方導線分開形成。當 與上方導線分開形成通孔時’該通孔可偏移於二導線。舉 例而言,第13圖說明通孔721偏移於上方導線712,且偏 移於下方的導線7Π。所說明之介電柯料731至?35形成 於第13圖之裝置部分的不同層中。 因此,說明書及圖式係視為說明而此w立卜〜么。 ^而非限制觀念,並且 任何此種修改及其他變化均應包含在+ » 处本發明的範疇内。 任何一個或更多個優勢、一個埃 \更多個其他優點、一 94217 17 200836295 .=於一個或更多個問題的解決方案或其任何组 K勢,優點’對於問題的解決方 任 -任何優勢、優點、產生或變得 了此k成 非理解A杠打+ 白之解決方案的要素,並 ^里%為任何或所有申請專利範圍中必不可少、 可或缺的特徵或要素。 肩或不 【圖式簡單說明】 熟悉解,,且_ 易見。 毛明大里的特徵及優點顯而 第1圖包含接觸金屬線之通孔的平面視圖; :2至4圖包含第1圖中特定位置的剖面圖; 圖Λ5圖包含依照本發明之特定實施例之方法的流程 之=圖包含基板之剖面圖,該基板上係有依照本發明 寸=貫%例所形成之半導體電晶體及互連結構; ::圖包含:6圖之一部分的特定實施例之剖面圖; ^圖包含第6圖之-部分的特定實施例之剖面圖; 弟圖包含騎導線的通孔的三維透視圖; 的剖面第圖Μ圖包含依照本發明之特定實施例之通孔及導線 的剖面第^圖包含依照本發明之特定實施例之通孔及導線 第12圖包含依照本發明之特定實施例之方法的流程 94217 18 200836295 圖; 第13圖包含依照本發明之特定實施例之剖面圖。 於不同圖式中相同元件符號的使用係指示相似或相 同的項目(item) 〇 【主要元件符號說明】 110 111 112 • 113 121,122 123 131,132, 133 141,142, 143 191,192, 193 210 211,212, 213, 214 • 215, 216 217 218, 423 221 229, 239, 249, 259 231,232, 233, 251,252 241,242, 341 246, 247 263 導線 通孔、無邊緣通孔 通孔、無邊緣通孔、近無邊緣通孔 通孔、具邊緣通孔 剖面 線 介電材料、介電質 層 方塊 基板 層 電晶體' 底表面 頂表面. 導電結構 介電材料 導線 通孔 側壁 量 19 94217 200836295 264, 522, 622 尺度 269, 312, 313 層 271 邊緣 318, 348 阻障層、導電阻障層 331,347 核心層、導電核心層、導電核心 332,411 導線 346 #刻停止層 349 介電層、介電質 371 侧壁 381 總寬度 382 偏移距離 412 通孔 421 第二侧壁 422 侧壁 441 長度 " 442, 521,621 寬度 443 高度 511,532, 611,711,712 導線 512, 612, 541,721 通孔 531 核心層 547 核心層、導電層 548 阻障層 570 分流層、層 601,602 方塊 731,732, 733, 734, 735 介電材料 20 94217
Claims (1)
- 200836295 十、申請專利範圍·· L 一種方法,包括: 於基板形成覆於半導體 、、 、、 括頂表面及側壁;以及 、上之導線,該導線包 形成具有與第一導 缺 2. 4. 5· 6. 表面係延伸超出該導線之該頂::表面之通孔’該底 如申請專利範圍第2項之、面。 包括:形成與該導線的該例辟技严中,形成該通孔復 如由社奄w侧壁接觸的該通孔。 如申明專利範圍第2項之古、、上 心H 1¾ Μ β/ ',其中,該導線包括核 其t,該心該轉層定義, 如申請專鄉料的材料。 心爲芬々k立R a ,、中,該通孔包括核 義曰1 ’該通孔之該底表面係由該外部層定 二·其:,該核心層的材料係不同於該外部 二申请專侧第4項之方法,其中 通孔之阻障層。 如申請專利範圍第4項之方 、Su v , 万去’其中,該外部層為該 “層,該分流層具有高於該通孔之該核心層 之熔點。 ^申請專利範圍第1項之方法,其中,形成該通孔復 匕括.形成具有延伸超“義該頂表面的邊緣之側壁 之該通孔,其中,該通孔係直接覆於該導線之側壁上。 ^申請專利範㈣Ί項之方法,其巾,形成該通孔復 ^括.该通孔之該底表面延伸超出該頂表面,以直接 94217 21 200836295 覆於该導線之該侧壁上。 9·如申請專利範圍第丨項之方法,其中,形成該通孔復 包括:沿著垂直於該導線的該侧壁的維度測量,該通 孔之該底表面延伸超出該導線之該頂表面達該通孔的 10%至 40%。 10·如申請專利範圍第1項之方法,其中,形成該通孔復 包括:沿著垂直於該導線之該侧壁的維度測量,該通 孔之該底表面延伸超出該導線之該頂表面達該通孔的 10%至 35%。 Π ·如申請專利範圍第i項之方法,其中,形成該通孔復 包括··沿著垂直於該導線之該侧壁的維度測量,該通 孔之該底表面延伸超出該導線之該頂表面達該通孔的 10〇/〇至 30%〇 12.如申請專利範圍第1項之.方法,其中,形成該通孔復 包括:沿著垂直於該導線之該侧壁的維度測量,該通 孔之該底表面延伸超出該導線之該頂表面達該通孔的 10%至 25%。 13·如申請專利範圍第1項之方法,其中,形成該通孔復 包括:沿著垂直於該導線之該侧壁的維度測量,該通 孔之該底表面延伸超出該導線之該頂表面達該通孔的 10%至 20% 〇 H·如申請專利範圍第1項之方法,其中,該第一導線之 寬度實質上等於該通孔之寬度。 15·如申請專利範圍第1項之方法,其中,該第一導線之 22 94217 200836295 • 寬度實質上大於該通孔之寬度( 其中,該第一導線之 16.如申請專利範圍第1項之方法 寬度實質上小於該通孔之寬度。 -17· —種方法,包括: 決定第一模板遮罩及 對於半導體裝置製造程序 第二模板遮罩間隨機對準差異的最大量;以及 定義位於該第一模板遮罩的第一特徵,以於第一 維度延伸超出位於該第二模板遮罩的第二特徵有大於 隨機對準差異的最大量的量,其中,該第—特徵定義 將形成與將由該第二特徵所定義之導電結構電性接觸 的通孔。 18.如申請專利範圍第17項之方法,其中,定義該第一特 ,,含:沿著該第二結構的寬度維度測量,該第一特 破定義該通孔以延伸超出該導電結構之側壁達至 第一結構之寬度的10%。 〜 19·—種方法,包括·· 於基板形成半導體元件; 开> 成覆於該基板上之第一介電層; 於該第一介電層内形成第一導線,該第 括鄰接於該第—介電層之第-側壁及第二側壁;… 形成覆於該第一介電層上之通孔介電層;形成穿透該通孔介電層錄☆該η電層内之 ,以外露該第一導線;以及 曰 於該開口内形成與第一導電結構電性接觸之通 94217 23 200836295 孔0 备 20.如申請專利範圍第19項之方法,其中,形成該通孔復 - 包括:形成與該第一導電結構的侧壁接觸的該通孔。24 94217
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/669,700 US20080182407A1 (en) | 2007-01-31 | 2007-01-31 | Method of forming vias in a semiconductor device |
Publications (1)
Publication Number | Publication Date |
---|---|
TW200836295A true TW200836295A (en) | 2008-09-01 |
Family
ID=39472032
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW097103406A TW200836295A (en) | 2007-01-31 | 2008-01-30 | Method of forming vias in a semiconductor device |
Country Status (3)
Country | Link |
---|---|
US (1) | US20080182407A1 (zh) |
TW (1) | TW200836295A (zh) |
WO (1) | WO2008094654A1 (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8640072B1 (en) * | 2012-07-31 | 2014-01-28 | Freescale Semiconductor, Inc. | Method for forming an electrical connection between metal layers |
US9032615B2 (en) | 2012-07-31 | 2015-05-19 | Freescale Semiconductor, Inc. | Method for forming an electrical connection between metal layers |
US9159826B2 (en) * | 2013-01-18 | 2015-10-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Vertical tunneling field-effect transistor cell and fabricating the same |
WO2019164494A1 (en) * | 2018-02-22 | 2019-08-29 | Intel Corporation | Sidewall interconnect metallization structures for integrated circuit devices |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10242271A (ja) * | 1997-02-28 | 1998-09-11 | Sony Corp | 半導体装置及びその製造方法 |
JPH11354637A (ja) * | 1998-06-11 | 1999-12-24 | Oki Electric Ind Co Ltd | 配線の接続構造及び配線の接続部の形成方法 |
US6146996A (en) * | 1998-09-01 | 2000-11-14 | Philips Electronics North America Corp. | Semiconductor device with conductive via and method of making same |
US6489240B1 (en) * | 2001-05-31 | 2002-12-03 | Advanced Micro Devices, Inc. | Method for forming copper interconnects |
US7224063B2 (en) * | 2001-06-01 | 2007-05-29 | International Business Machines Corporation | Dual-damascene metallization interconnection |
US6455938B1 (en) * | 2001-07-13 | 2002-09-24 | Advanced Micro Devices, Inc. | Integrated circuit interconnect shunt layer |
US7119006B2 (en) * | 2002-11-26 | 2006-10-10 | Texas Instruments Incorporated | Via formation for damascene metal conductors in an integrated circuit |
-
2007
- 2007-01-31 US US11/669,700 patent/US20080182407A1/en not_active Abandoned
-
2008
- 2008-01-30 TW TW097103406A patent/TW200836295A/zh unknown
- 2008-01-31 WO PCT/US2008/001293 patent/WO2008094654A1/en active Application Filing
Also Published As
Publication number | Publication date |
---|---|
WO2008094654A1 (en) | 2008-08-07 |
US20080182407A1 (en) | 2008-07-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100886305B1 (ko) | 반도체 장치 및 그 제조 방법 | |
CN103579175B (zh) | 具有阻挡层的铜接触插塞 | |
CN102832165B (zh) | 经过改进的用于双镶嵌工艺的间隙填充方法 | |
US8039962B2 (en) | Semiconductor chip, method of fabricating the same and stack package having the same | |
US8242600B2 (en) | Redundant metal barrier structure for interconnect applications | |
US8617914B2 (en) | Method of forming semiconductor device having seal ring structure | |
US8779593B2 (en) | Semiconductor integrated circuit device | |
US20080197499A1 (en) | Structure for metal cap applications | |
JP2007109736A (ja) | 半導体装置およびその製造方法 | |
JP2004527909A (ja) | 誘電体バリアフィルムを用いたダマシンプロセス | |
US7879720B2 (en) | Methods of forming electrical interconnects using electroless plating techniques that inhibit void formation | |
CN105006467B (zh) | 金属接触结构及其形成方法 | |
US8102051B2 (en) | Semiconductor device having an electrode and method for manufacturing the same | |
CN101246847A (zh) | 互连结构及其制作方法 | |
US7482261B2 (en) | Interconnect structure for BEOL applications | |
CN101494215B (zh) | 具有高可靠性的半导体器件及其制造方法 | |
TW200836295A (en) | Method of forming vias in a semiconductor device | |
US6638849B2 (en) | Method for manufacturing semiconductor devices having copper interconnect and low-K dielectric layer | |
US6346472B1 (en) | Manufacturing method for semiconductor metalization barrier | |
US20100123249A1 (en) | Semiconductor device and method of manufacturing semiconductor device | |
CN107799520B (zh) | 硅通孔上方的后零通孔层禁入区域减少beol泵效应 | |
US20230187278A1 (en) | Via alignment in single damascene structure | |
KR100744247B1 (ko) | 구리 배선 형성 방법 | |
US6590288B1 (en) | Selective deposition in integrated circuit interconnects | |
US12057395B2 (en) | Top via interconnects without barrier metal between via and above line |