200805059 (1) 九、發明說明 相關申請案之交互參考 本發明包含2006年4月6日向曰本專利局申請之日 本專利申請案JP 2006- 1 0571 1之標的,其全部內容在此倂 入作爲參考。 【發明所屬之技術領域】 本發明係有關於經複數個接口而儲存資料於其中且再 生資料之快閃記憶體裝置,且特別而言,係有關於具有特 徵在於在經複數個接口而儲存且再生具有複數種型式的資 料之資料群集的情況中,存取快閃記憶體的方法之快閃記 憶體裝置。 【先前技術】 就用以將資料儲存於單一儲存器中且自單一儲存器中 再生資料之複數個外部裝置的系統而言,一般已使用一種 系統,其中儲存器具有以各自時槽(亦即,單一儲存器接 受來自接口的存取時之時段(time-frame))來予以分配的複 數個接口,此等外部裝置經此等接口來存取單一儲存器。 在電視廣播的領域中,例如,日本已公開的尙未審查 申請案H 1 1 -2 3 462 5(00 1 3至0018段,圖1及5)及日本已 公開的尙未審查申請案Η11·308558(0022至0025段,圖1 及2)揭露用來當作儲存裝置的AV(音訊視訊)伺服器,其 包含當作儲存媒體之具有大容量的HDD(硬碟機),且也包 -4- 200805059 (2) 含以時槽分配的複數個接口,用以儲存、再生、編輯、傳 送視訊資料、音訊資料及類似資料。 【發明內容】 以上專利文件中所述的AV伺服器包含當作儲存媒體 • 的HDD ;然而,鑑於維護,快閃記憶體係假定爲透視儲存 媒體。 φ 快閃記憶體經常包含用來當作與快閃記憶體主體無關 的次記憶體之寫入緩衝器,以防止因頻繁地寫入至相同記 憶單元所導致的損壞,且使進行寫入的資料寫入至寫入緩 衝器’來取代寫入至快閃記憶體主體。寫入至寫入緩衝器 的資料然後會寫入至快閃記憶體主體。若快閃記憶體主體 的一區塊資料已寫入至快閃記憶體主體,則釋放寫入緩衝 因此,在包含當作儲存媒體的快閃記憶體之快閃記憶 φ 體裝置具有複數個接口,資料經此等接口而寫入快閃記憶 體中之情況中,在此快閃記憶體的組構中會產生特有的缺 點。 圖1及圖2係繪示在具有如視訊資料、4通道音訊資 料、代用資料(用於視訊編輯的低位元率視訊資料)及即時 資料(例如,說明時碼或記錄位置的資訊)之複數種型式的 基本資料(essence)之片段(clip)係經由複數個接口而寫入 至快閃記憶體的情況中,寫入的透視法之各自例子的圖形 -5- 200805059 (3) 在這些之中,在圖1中所顯示的方法中,各自接口具 有個別指標,且自各自接口所輸入的片段係依據各自基本 資料而寫入至不同的寫入緩衝器(未顯示)。當相對於快閃 記憶體主體21的一分頁之基本資料(爲比快閃記憶體主體 21之區塊21a中的其中之一區塊小的單元)寫入至寫入緩 ** 衝器時,相對於一分頁的基本資料係寫入至各接口之區塊 21a中的不同區塊。特別而言,基本資料係依據分頁單元 φ ,而與寫入至各自接口之快閃記憶體主體21之區塊21a 中的不同區塊同時寫入至快閃記憶體主體21。 圖1 A顯示來自第一接口的片段之Pl-#1至Pl-#3(「P 」之後的數字代表接口數,而^ 之後的數字代表片段 數),及代表來自第二接口的片段之Ρ2·#1係寫入至不同 的區塊211(片段?2-#1及片段?1-#3目前係輸入且寫入至 不同的區塊2 1 a)。在此圖的上部中(已預定當作片段Ρ 1 1 的一例),所顯示爲如視訊資料「V」、4通道音訊資料「 φ A1至 A4」、代用資料「P」及即時之資料(metadata)「 RTM」的各自基本資料係依據分頁單元而寫入之狀態(相 對於一區塊之較少數目的分頁係顯示在圖1及圖2中;然 而,分頁的實際數目一般可超過圖1及圖2中所顯示的分 頁數)。 此寫入方法的優點在於因爲基本資料係寫入至各自接 口的不同區塊2 1 a,所以在刪除一片段之後,可得到某個 數量的閒置空間。圖1 C顯示已刪除圖1 A中的寫入片段 Pl-#2之情況。 -6 - 200805059 (4) 然而,在此寫入方法中,因爲各接口使用一寫入緩衝 器,所以若假設寫入緩衝器的數目爲N,則當同時自N+ 1 個接口輸入片段時,寫入緩衝器的數目會不夠。舉一個例 子,若N等於3,則在圖1A的情況下,自第三接口開始 " 輸入片段,因此第三接口無可用的寫入緩衝器。 ^ 在此種情況中,爲了確保用於第N+1個接口的寫入緩 衝器,在已寫入至寫入緩衝器中的任一個之資料已複製至 φ 另一處之後,來自第N+1個接口的片段(在此圖中爲來自 第三個接口的片段P3-#l)也可藉由使第N+1個接口能使用 如圖1 B中所繪示之已剛使用的寫入緩衝器,而寫入至另 一'區塊2 1 a。 另外,在此寫入方法中,因爲相對於一分頁的基本資 料係從寫入緩衝器寫入至快閃記憶體主體21,所以在尙未 釋放寫入緩衝器的情況中,尙未寫入至快閃記憶體主體21 的基本資料保持於寫入緩衝器的不連續位址區中。 • 在此種情況中,若使新基本資料覆寫至寫入緩衝器, 則在寫入至寫入緩衝器的基本資料一旦已複製至另一處之 後,僅覆寫新基本資料。 這些複製處理係稱爲「垃圾處理」。根據圖1中的寫 入方法,由於實施垃圾處理,所以快閃記憶體的寫入率會 大大地降低。 另一方面,在圖2的方法中,自各接口輸入的片段係 依據使用單一指標器的基本資料而寫入至一寫入緩衝器( 未顯示於此圖中)。然後,當相對於一分頁的基本資料係 200805059 (5) 寫入至寫入緩衝器時,相對於一分頁的基本資料係循序地 寫入至快閃記憶體主體21的相同區塊21a,直到此區塊的 末端,且下個區塊2 la重複相同運作。特別而言,基本資 料係依據分頁單元而寫入至快閃記憶體主體2 1,及來自各 接口的片段係插入且寫入至相同區塊21a。 圖2A顯示與圖1 B中所顯示的片段相同之片段P 1 1 至P243及P3-#l係插入且寫入至相同區塊21a之情況。 φ 在此寫入方法中,可使用與接口數無關之一寫入緩衝 器。在資料已寫入,直到各區塊2 1 a的末端意謂相對於一 區塊的資料係寫入至快閃記憶體主體21之後,會釋放寫 入緩衝器。因此,不會實施垃圾處理,藉此使如圖1的方 法中所顯示之寫入率不會變差。 然而,在此寫入方法中,因爲當刪除一片段時,來自 各接口的片段係插入且寫入至相同區塊2 1 a ’所以閒置空 間會依據分頁單元而成爲片段。圖2B顯示刪除圖2A中的 # 寫入片段P 1 -#2之情況(對應於圖1的方法中之圖1 C的情 況)。 在刪除用以控制快閃記憶體中的片段之檔案系統中的 片段之後,閒置空間成爲片段的情況中,因爲會使控制( 叢集)的最小單元降低成表示「分頁」的小尺寸’所以會 使控制複雜化。此外,當再使用閒置空間時,重組會是必 須的。 在圖1及圖2中所繪示的方法中,因爲由於實施垃圾 處理而使寫入率降低;或在刪除資料之後,會使閒置空間 -8 - 200805059 (6) 成爲片段’所以如重組的處理會是必須的。因此,在任一' 種方法中,不會有效地使資料寫入至快閃記憶體。 鑑於以上的說明,根據本發明的一實施例,在使具有 如以上提及的片段之複數種型式的資料之資料群集經複數 ‘ 個接口而寫入至快閃記憶體的情況中,係提出一種藉由控 ' 制垃圾處理,而不需在已刪除資料群集之後,實施及擷取 某種數量的閒置空間,來防止使資料群集寫入快閃記憶體 φ 中時的寫入率降低之方法。 根據本發明的一實施例,係提出一種快閃記憶體裝置 ,用以經複數個接口,儲存具有複數種型式的資料於其中 之資料群集,且自快閃記憶體中再生此資料群集。此快閃 記憶體裝置包含複數個存取請求單元,係組構來當藉由在 一對一的基礎下,經對應於存取請求單元的接口所輸入之 型式來予以分類的資料係儲存至到達相對於此快閃記憶體 的一區塊之數量時,藉由依據此快閃記憶體中的資料型式 φ ’使一區塊資料的寫入位置與分頁單元對準,以請求將資 料寫入此快閃記憶體的一區塊中;以及存取控制器,係組 構來依據各自的存取請求單元所產生之請求,在分配各接 口的分時期間,將資料寫入此快閃記憶體中。 在此快閃記憶體中,經複數個接口所輸入的資料係在 一對一的基礎下,藉由對應於各自接口的存取請求單元之 型式來予以分類及儲存。當所儲存的資料到達相對於此快 閃記憶體的一區塊之數量時,藉由依據此快閃記憶體中的 資料型式’使一區塊資料的寫入位置與分頁單元對準,存 -9 - 200805059 (7) 取控制器請求將資料寫入此快閃記憶體的一區塊中。 存取控制器依據各自的存取請求單元所產生之請求, 在分配各接口的分時期間,藉由依據此快閃記憶體中的資 料型式,使一區塊資料的寫入位置與分頁單元對準,存取 ^ 控制器請求將資料寫入此快閃記憶體的一區塊中。 * 因此,在此快閃記憶體中,資料係藉由依據此快閃記 憶體中的資料型式,使資料的寫入位置與分頁單元對準, φ 而寫入至此快閃記憶體的一區塊中。換言之,當寫入至此 快閃記憶體時,資料爲根據資料的型式之分頁對準,且根 據各自接口之區塊對準。 如稍早所提及,快閃記憶體一般具有資料係經寫入緩 衝器而寫入至快閃記憶體主體之組構。在資料的一區塊已 寫入至快閃記憶體主體之後,會釋放緩衝器。然而,在此 快閃記憶體中,資料係經寫入緩衝器而寫入至具有一區塊 單元的快閃記憶體主體。因此,當來自一接口的資料係經 • 存取控制器而寫入至快閃記憶體時,會釋放寫入緩衝器。 因此,當來自一接口的資料係寫入至快閃記憶體時( 當在分時處理的期間,寫入來自下個接口的資料時,會使 用寫入緩衝器),所以足夠數目的寫入緩衝器可用,而與 接口數無關。 因此,因爲在未釋放寫入緩衝器之下,防止實施圾處 理(寫入緩衝器內部的資料之複製處理),所以可防止快閃 記憶體中的寫入率之降低。 另外,因爲資料群集係以各接口的區塊單元而寫入, -10- 200805059 (8) 所以當刪除一資料群集時,可得到區塊單元之某種數量的 閒置空間。 因此’在控制快閃記憶體內部的片段之檔案系統中, 可使控制(叢集)的最小單元之大小增加,來當作區塊,且 當再使用閒置空間時,可不需如重組的處理。 另外,因爲依據型式所分類的資料之寫入位置係與分 頁單元對準,所以當再生資料時,資料可依據分頁單元, Φ 自快閃記憶體中’依據型式讀出。然而,因爲當讀取快閃 記憶體中之具有分頁的資料時,讀取率不會降低,所以可 防止寫入率的降低。再者,當結合地再生資料群集中之兩 種或更多種型式的資料時,必要型式的資料可自快閃記憶 體的資料群集中,依據分頁單元而讀出。因此,最大讀取 率可藉由減少讀出不必要及不使用的資料來予以達成。 接著,根據本發明的一實施例,係提出一種快閃記憶 體的存取方法,用以經複數個接口,儲存且再生包含複數 # 種型式的資料之資料群集。此方法包含第一請求步驟,當 藉由在一對一的基礎下,經對應於存取請求機構的接口所 輸入之型式來予以分類的資料係儲存至到達相對於此快閃 記憶體的一區塊之數量時,藉由依據此快閃記憶體中的資 料型式,使一區塊資料的寫入位置與分頁單元對準,以請 求將資料寫入此快閃記憶體的一區塊中;以及第二寫入步 驟,依據第一步驟所產生之請求,在分配各接口的分時期 間,將資料寫入此快閃記憶體中。 再者,當自快閃記憶體中讀取各自型式的資料而防止 -11 - 200805059 (9) 降低讀取率時,或當結合地再生資料群集中之兩種或更多 種型式的資料時,必要型式的資料可分別自快閃記憶體的 貪料群集中’依據分頁單元而讀出。因此,最大讀取率可 藉由減少g買出不必要及不使用的資料來予以達成。 根據本發明的一實施例,在具有複數種型式的資料之 資料群集係經複數個接口而寫入至快閃記憶體的情況中, 係提出當刪除資料群集之後,藉由控制免於實施及擷取某 • 種數量的閒置空間之垃圾處理,而將資料群集寫入快閃記 憶體中時,用以防止寫入率的降低之方法。 再者,當防止降低讀取率時,或者是當自快閃記憶體 中讀取各自型式的資料,或當結合地再生資料群集中之兩 種或更多種型式的資料時,必要型式的資料可分別自快閃 記憶體的資料群集中,依據分頁單元而讀出。因此,最大 讀取率可藉由減少讀出不必要及不使用的資料來予以達成 【實施方式】 本發明的一實施例係於底下參考圖式來予以說明。圖 3係根據本發明的一實施例之快閃記憶體裝置的整個組構 之方塊圖。快閃記憶體裝置包含快閃記憶體1、訊槽存取 控制器2、N個緩衝器部分3(1)至3 (η)及N個接口輸入/輸 出處理器4(1)至4(η)。 快閃記憶體1係配置成使得資料係經寫入緩衝器而寫 入至快閃記憶體主體,一旦一區塊資料已寫入至快閃記憶 -12- 200805059 (10) 體主體,則釋放寫入緩衝器。 訊槽存取控制器2藉由將時槽(timeslot)分配給接口 Port-1至P〇rt-n中的各接口,經具有快閃記憶體裝置的複 數個接口 Port-1至Port-η,來控制快閃記憶體1的存取。 ‘ 緩衝器部分3(1)至3(h)及接口輸入/輸出處理器4(1) * 至4(n)在一對一的基礎下,分別對應於接口 P〇rt_l至
Port-n。接口輸入/輸出處理器4(1)至4(n)實施將經各自接 φ 口 Port-Ι至Port-η所輸入的資料轉換成快閃記憶體儲存 器的合適格式之訊號處理(例如,壓縮),及將經各自緩衝 器部分3(1)至3(n)所傳送的資料轉換成經各自接口 Port-i 至Port-n輸出的合適訊號之訊號處理(例如,展開壓縮的 資料)。 在資料係經選自接口 Port-1至Port-n的port-i而儲 存的情況中,經P〇rt-i所輸入的資料係經接口輸入/輸出 處理器4(i)而暫存於緩衝器部分3(i)中。緩衝器部分3(i) Φ 中所儲存的資料係按照分別給p〇rt-i的時槽,藉由訊槽存 取控制器2,自緩衝器部分3 (i)中讀出。然後資料係藉由 訊槽存取控制器2而寫入至快閃記憶體1。 另外,在資料係經poirt-j而再生的情況中,在藉由訊 槽存取控制器2而分別給port-j的時槽之期間,資料係藉 由訊槽存取控制器2,自快閃記憶體1中讀出,然後資料 係暫存於緩衝器部分3(j)中。然後,緩衝器部分3(j)中所 儲存的資料係自緩衝器部分3(j)中讀出,然後資料係經接 口輸入/輸出處理器4(j)的處理而自p〇rt-j輸出。 -13- 200805059 (11) 圖4係繪示各自緩衝器部分3之組構例子的方塊圖。 此組構例子代表包含七種型式的基本資料(包含視訊資料 、4通道音訊資料、代用資料(用於視訊編輯之具有低位元 率的視訊資料)及即時後資料(metadata)(例如,說明時碼 或記錄位置的資訊)之片段係經各自的接口 Port-Ι至P〇rt-• η而分別儲存及再生。 緩衝器部分3包含緩衝管理器1 1 ;包含視訊緩衝記憶 φ 體1 2、ch 1音訊緩衝記憶體1 3、ch2音訊緩衝記憶體1 4、 c h 3首訊緩衝記憶體1 5之用以累積不同基本資料的緩衝記 憶體;ch4音訊緩衝記憶體1 6、代用資料緩衝記憶體! 7、 及即時後資料緩衝記憶體1 8 ;以及爲接口輸入/輸出處理 器4與緩衝器部分3(圖3)之間的介面之輸入/輸出處理器 介面19 ;以及爲訊槽存取控制器2與緩衝器部分3(圖3) 之間的介面之訊槽存取控制器介面20。 在片段係自接口 Port-Ι至Port-n中的其中之一而儲 φ 存的情況中,自此接口所輸入的片段係經對應於此接口的 接口輸入/輸出處理器4來予以處理,然後傳送至緩衝器 部分3。此片段係藉由輸入/輸出處理器介面19而分類成 包含視訊資料、4通道音訊資料、代用資料及即時後資料 之各自型式的基本資料,且分類的資料係分別儲存至視訊 緩衝記憶體1 2、c h 1音訊緩衝記憶體1 3、c h 2音訊緩衝記 憶體14、ch3音訊緩衝記憶體15、ch4音訊緩衝記憶體16 、代用資料緩衝記憶體1 7及即時後資料緩衝記憶體丨8。 另外,表示多少各自型式的基本資料係儲存於各自的 -14- 200805059 (12) 緩衝記憶體12至18中之資訊係從輸入/輸出處理器介面 19傳送至緩衝管理器11。 緩衝管理器11依據來自輸入/輸出處理器介面19的 資訊,藉由將緩衝記憶體1 2至1 8中所儲存之目前數量的 ^ 基本資料轉換成快閃記憶體1的分頁數,以計算出藉由
Nvideo、Naudiol、Naudio2、Naudio3、Naudio4、Nproxy 及Nrtm所代表的値。然後週期性地估算轉換的値之總和 φ 是否已到達符合以下方程式的値:
Nvideo + Naudiol + Naudio2 + Naudio3 + Naudio4 + N p r o x y + N r t m ^ N b 1 o c k ... (1 ) 在此方程式中,Nblock代表快閃記憶體1(圖3)之各 區塊的的分頁數。 當符合以上方程式所顯示的情況時,緩衝管理器1 1 將基本資料的轉移請求輸出至訊槽存取控制器介面20。另 外,雖然未符合以上方程式的情況,在片段的末端,緩衝 φ 管理器1 1仍將基本資料的轉移請求輸出至訊槽存取控制 器介面20。 訊槽存取控制器介面20依據轉移請求,自各自的緩 衝記憶體1 2至1 8中讀出基本資料。然後,訊槽存取控制 器介面20請求訊槽存取控制器2(圖3),藉由依據快閃記 憶體中的分頁單元,對準型式所分類的基本資料之寫入位 置,將讀出的基本資料寫入至快閃記憶體1(圖3)的一區塊 。要注意的是,訊槽存取控制器介面20請求擷取訊槽存 取控制器2,以藉由將「all-H」分配給無法到達片段的末 -15- 200805059 (13) 端處之一區塊的位置,將讀出的基本資料寫入快閃記憶體 的一區塊中。 往回參考圖3,訊槽存取控制器2係依據各自緩衝器 部分3(1)至3(n)中之來自訊槽存取控制器介面20的請求 ,在快閃記憶體中的基本資料型式之基礎下,藉由將基本 * 資料的寫入位置與分頁單元對準,在時槽分配給自各自緩 衝器部分3(1)至3(n)傳送至快閃記憶體1的一區塊之各自 φ 接口 Port-Ι至Port-n的時序,寫入基本資料。 圖5 A係繪示上述的此種狀態之圖形,其中來自接口 Port-Ι至P〇rt-n的片段係寫入至快閃記憶體1。相對於表 示自Port-1所傳送的第一片段之Pl-#1的前半段之一區塊 的基本資料係寫入至快閃記憶體1中的寫入緩衝器(未顯 示),從寫入緩衝器寫入至快閃記憶體主體1 a的一區塊 lb (此圖中的頂部區塊),且接著釋放寫入緩衝器。 如此圖的上部中所顯示,P 1 -# 1代表具有大於一區塊 # 可容納的數量,且小於兩區塊可容納的數量之資料量的片 段。然而,Pl-#1的剩餘基本資料係藉由將「all-H」分配 給無法到達相對於一區塊的數量之部分,也寫入至寫入緩 衝器,當作相對於一區塊的資料,從寫入緩衝器寫入至快 閃記憶體主體la的一區塊lb(此圖中之從頂部的第二區塊 )’且接著釋放寫入緩衝器。 如此圖的上部中所顯示,表示組構Pl-#1的視訊資料 V、4通道音訊資料(A1至A4)、代用資料P及即時後資料 RTM之各自基本資料係藉由依據快閃記憶體中的基本資料 -16- 200805059 (14) 型式,將基本資料的寫入位置與分頁單元對準’而寫入至 快閃記憶體1的一區塊。要注意的是’由於此圖的方便性 ,所以相對於一區塊之較少的分頁數係顯示於圖5中;然 而,分頁的實際數目一般可超過圖5中所顯示的分頁數。 同樣地,當表示來自Port-1的第二片段及第三片段之 ’ 片段Pl-#2及Pl-#3的基本資料、表示來自Port-2的第一 片段之P2-#l的基本資料、及表示來自P〇rt-3的第一片段 φ 之P3-#l的基本資料已藉由依據基本資料型式,將基本資 料的寫入位置與分頁單元對準,經寫入緩衝器而寫入至快 閃記憶體的一區塊時,會釋放寫入緩衝器。 如圖5 A中所繪示,當依據分頁單元而對準藉由型式 所分類的基本資料之寫入位置時,分類的資料係經各自接 口,藉由快閃記憶體主體的區塊單元而寫入。特別而言, 在將基本資料寫入至快閃記憶體時,基本資料的型式爲分 頁對準,而用於基本資料的接口爲區塊對準。 • 因此,因爲當片段自一接口讀出時,會釋放寫入緩衝 器,所以寫入緩衝器總是可用,而與接口的數目無關。要 注意的是,當自下個接口所傳送的資料係藉由使用時槽的 分時處理而寫入時,可使用寫入緩衝器。 因此,可防止由於佔用寫入緩衝器所實施的垃圾處理 (寫入緩衝器中所實施的資料之複製處理)。 圖6係繪示在無實施垃圾處理,且具有同時進行寫入 或讀取之大小(存取大小)之情況中,快閃記憶體的寫入率 與讀取率(轉移率)之間的關聯之圖形。圖7係繪示在實施 -17- 200805059 (15) 垃圾處理,且具有同時進行寫入或讀取之大小(存取大小) 之情況中,快閃記憶體的寫入率與讀取率之間的關聯之圖 形。 從圖6及圖7之間的比較中清楚可知的是,快閃記憶 ' 體的寫入率會因產生垃圾處理而大大地降低;然而’在目 • 前的快閃記憶體裝置中,不會實施垃圾處理。因此,可防 止因實施垃圾處理所導致的寫入率降低’因此片段可以高 φ 速率寫入至快閃記憶體1。 如圖6中所顯示,與資料係依據區塊單元而寫入的情 況相較,在資料係依據分頁單元而寫入的情況中,寫入率 會降低。然而,因爲資料係依據區塊單元而寫入至快閃記 憶體1,所以可防止寫入率的降低。 此外,因爲片段係依據對應於各接口的區塊單元而寫 入,所以當已刪除一片段時,某種數量的閒置空間可藉由 區塊單元而得。圖5B顯示刪除圖5A中的寫入片段P1-#2 Φ 的情況。 因此,在檔案系統(快閃記憶體1中的片段係藉由檔 案系統來予以控制)中,可使控制(叢集)的最小單元之大小 增加,來當作區塊,且當再使用閒置空間時,可不需如重 組的處理。 接著,片段係藉由處理,而自參照圖3及圖4的各自 接口 Port-Ι至Port-n來予以再生。在片段係自一接口而 再生的情況中,對應於此接口之緩衝器部分3內部的緩衝 管理器11(圖4)依據各自緩衝記憶體12至18中的閒置空 -18- 200805059 (16) 間,在用於各型式的基本資料之分頁單元的基礎下’告知 訊槽存取控制器介面20必要數量的資料。訊槽存取控制 器介面20請求訊槽存取控制器2依據此資訊讀取各自基 本資料。 ' 依據各自緩衝器部分3(1)至3(n)內部的訊槽存取控制 • 器介面20,在將時槽分配給各自接口 P〇irt_l至Poir卜η的 期間,訊槽存取控制器2自快閃記憶體1,依據分頁單元 φ 讀取各自型式的基本資料,然後將讀出的基本資料傳送至 緩衝器部分3(1)至3(h)內部的訊槽存取控制器介面20。 在緩衝器部分3中,自訊槽存取控制器2所傳送之各 自型式的基本資料係儲存於各自緩衝記憶體1 2至1 8中, 且藉由輸入/輸出處理器介面19,自緩衝記憶體12至18 中讀出。所讀出之各自型式的基本資料然後係整合至一片 段中,其然後傳送至對應的接口輸入/輸出處理器4。然後. ,此片段係經接口輸入/輸出處理器4的處理,而自對應 _ 的接口輸出。 因此,因爲當儲存片段時,已依據基本資料型式進行 分頁對準,所以當再生基本資料時,各型式的基本資料係 自快閃記憶體1中,依據分頁單元而讀出。然而,如圖6 中所顯示,在快閃記憶體中,雖然與資料係依據區塊單元 而讀出的情況相較,資料係依據分頁單元而讀出,但是讀 取率幾乎沒有降低。因此,片段可以高讀取率,自快閃記 憶體1中讀出。 再者,當再生兩個或更多個片段內部之結合兩種或更 -19- 200805059 (17) 多種型式的基本資料時,片段內部之必要型式的基本資料 可選擇性地依據分頁單元,自快閃記憶體1中讀出。因此 ,讀取未使用及不必要的基本資料之數量會降低,導致使 讀取率最大。 圖8係繪示此種再生資料的方法之一例的圖形,其中 ' 當用於線上編輯的EDL(編輯決定清單)係自快閃記憶體裝 置中再生(稱爲意謂自不同片段中再生視訊資料及音訊資 φ 料之以AV分離編輯的「EDL」再生)時,將兩個或更多個 片段內部之各自基本資料結合及再生。例如,在藉由環形 虛線所顯示的時序,緊接的四個片段內部之四種基本資料 係結合地再生;亦即,片段包含片段數爲1或clip#l(省 略接口數)內部的即時後資料(RTM) ; clip#2(片段數爲第 2)內部的視訊資料;clip#3(片段數爲第3)內部的chi音訊 資料;clip#3內部的Ch2音訊資料;Clip#4(片段數爲第4) 內部的ch3音訊資料;Clip#5(片段數爲第5)內部的ch5音 φ 訊資料·,及;clip#2內部的代用資料。 在實施以AV分離編輯的EDL再生之情況中,降低數 目之未使用及不必要的基本資料係自快閃記憶體1中,藉 由依據分頁單元讀取基本資料而讀取,藉此使讀取率最大 (例如,在藉由圖8中之環形虛線所顯示的時序之後,當 用以再生視訊資料的片段係從clip#3切換至clip#2時, 自clip#2讀取時的視訊資料仍然持續讀出)。 如以上所述,說明包含七種型式的基本資料(包含視 訊資料、4通道音訊資料、代用資料及即時資料)之片段係 -20- 200805059 (18) 經複數個接口而分別儲存於快閃記憶體中或自快閃記憶體 中再生之一例。然而,本發明的一實施例也可應用於除了 那些之外之包含兩種或更多種型式的基本資料之片段係經 複數個接口而分別儲存於快閃記憶體中或自快閃記憶體中 ' 再生之情況,且也可應用於除了所使用或編輯的片段之外 ^ 之包含複數種型式的資料之資料群集係經複數個接口而分 別儲存於快閃記憶體中或自快閃記憶體中再生之情況。 φ 對於熟習此項技術者而言,應該了解到的是,不同修 飾、組合、次組合、及變化可依據後附申請專利範圍及其 等效的範圍內之設計需求及其他因素來予以產生。 【圖式簡單說明】 圖1係繪示根據習知技術之經複數個接口而將資料寫 入至快閃記憶體的方法之一例的圖形; 圖2係繪示根據習知技術之經複數個接口而將資料寫 Φ 入至快閃記憶體的方法之一例的圖形; 圖3係實施本發明的一實施例之快閃記憶體裝置的整 個組構之方塊圖;以及 圖4係圖3中的緩衝器部分之組構例子的方塊圖; 圖5係繪示根據本發明的一實施例之將資料寫入至快 閃記憶體的方法之圖形; 圖6係繪示在未實施垃圾處理的情況中,快閃記憶體 的寫入率及讀取率之圖形; 圖7係繪示在已實施垃圾處理的情況中,快閃記憶體 -21 - 200805059 (19) 的寫入率之圖形;以及 圖8係繪示以分離編輯的EDL再生之圖形。 【主要元件符號說明】 * 1 :快閃記憶體 ' 1 a :快閃記憶體主體 lb:區塊 φ 2 :訊槽存取控制器 3(1)至3(n) : N個緩衝器部分 4(1)至4(n) : N個接口輸入/輸出處理器 11 :緩衝管理器 1 2 :視訊緩衝記憶體 13 : chi音訊緩衝記憶體 14: ch2音訊緩衝記憶體 15 : ch3音訊緩衝記憶體 φ 16 : ch4音訊緩衝記憶體 1 7 :代用資料緩衝記憶體 1 8 _•即時後資料緩衝記憶體 19 :輸入/輸出處理器介面 20 :訊槽存取控制器介面 2 1 :快閃記憶體主體 2 1a·區塊 -22-