TW200403555A - Clock signal generation and distribution via ring oscillators - Google Patents

Clock signal generation and distribution via ring oscillators Download PDF

Info

Publication number
TW200403555A
TW200403555A TW092103648A TW92103648A TW200403555A TW 200403555 A TW200403555 A TW 200403555A TW 092103648 A TW092103648 A TW 092103648A TW 92103648 A TW92103648 A TW 92103648A TW 200403555 A TW200403555 A TW 200403555A
Authority
TW
Taiwan
Prior art keywords
ring oscillator
circuit
clock signal
ring
oscillators
Prior art date
Application number
TW092103648A
Other languages
English (en)
Other versions
TWI257539B (en
Inventor
Nasser A Kurd
Javed S Barkatullah
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW200403555A publication Critical patent/TW200403555A/zh
Application granted granted Critical
Publication of TWI257539B publication Critical patent/TWI257539B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0315Ring oscillators

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Manipulation Of Pulses (AREA)

Description

200403555 ⑴ 玖、發明說明 (發明說明應敘明:發明所屬之技術領域、先前技術、内容、實施方式及圖式簡單說明) 技術領域 時鐘訊號可分配至整個處理器,以便於處理器的運作。 例如,位於處理器晶粒不同點上的狀態元件可根據時鐘訊 號同步運作。 圖1顯示一傳統電路1 0 0,可用於為整個處理器分配時鐘 訊號。一鎖相迴路(Phase-Locked Loop ; PLL)單元110合成一高 頻時鐘訊號,然後藉由一時鐘分配「樹」進行分配。即該 時鐘訊號藉由多個反相器120通過該樹中的一路徑到達目 的地130。 為使處理器中的狀態元件可同時運行,該樹係設計以使 電路100中的不同路徑相匹配(如時鐘訊號會通過同等數 目的反相器120,因此實質上同時達到各目的地130)。 先前技術 但是,藉由傳統的時鐘訊號分配樹分配時鐘訊號時,會 產生諸多問題。例如,一大處理器晶粒和/或許多裝置就 可能需要很長的分配樹。此種很長的分配樹可能導致時鐘 訊號誤差(如一裝置所收到的時鐘訊號可能與另一裝置所 收到的時鐘訊號不對稱)。而且,高頻時鐘訊號可能需要 在分配樹中使用轉發器,從而加劇時鐘訊號之誤差。此外 ,小型裝置的幾何特性(如裝置尺寸)可能引起列印誤差 ,進而加劇時鐘訊號誤差。應注意,處理器的定時預算需 考慮時鐘訊號之誤差(如誤差可能成為時鐘週期的重大部 分,因而降低處理器的性能)。 200403555 (2) 發明說明續頁 另一個問題則與處理器電源的低效使用相關。在一傳統 時鐘系統中,PLL單元根據該系統所提供的外部參考時鐘 訊號合成一固定頻率。當處理器所汲取的電流突然變化時 ’核心的電源電壓可能朋潰(即「哀減(droop)」),即使頻 率保持與PLL單元所產生者一致。因此,為在此種情況下 確保正常功能,可將電路設計成在規定的最高頻率和最低 電壓處運作一即使該等衰減事件不常發生。藉由增加足夠 的解藕電容器且使用升高的電源電壓,可減少電壓崩潰的 影響。但是,此種方法會浪費電能,並增加晶粒的成本。 發明内容 本文所說明的某些具體實施例與「時鐘訊號」相關。在 本文中,辭令「時鐘訊號」指可用以使處理器中各狀態元 件之運作同步的任何訊號。例如,一時鐘訊號可能包括處 理器核心的全局時鐘訊號。 實施方式 三級環形振盪器 圖2為環形振盪器200的方塊圖,其具有三級(即與「A」 點至「C」點相關)。還提供了環形振盪器的符號圖示250。 環形振盪器200的各級均包括一反相器210和一互連(即 兩個反相器210之間的連結)。三個反相器210排列成一環形 ,因為該環形包括奇數個反相器,故電路將振盪。具體而 言,電路將按頻率f=l/(2*n*T)振盪,其中η為該環形中的 級數,Τ為各區段的延遲(即包括兩個反相器210和互連延 遲)。例如,環形振盪器200可按4.5千兆赫(Gigahertz ; GHz) 200403555 發明說明續頁 振盪。應注意,τ可隨溫度的變化或電壓的衰減而變化。 例如,溫度升高或電壓下降可能使τ值升高(使電路按較低 頻率振盪),而溫度降低或電壓升高可能使T值下降(使電 路按較高頻率振盪)。 根據某些具體實施例,一或多個級與可變延遲220相關 。如此即可選擇(或程式化)T值,使互連延遲和閘極延遲( 即反相器延遲)的百分比與臨界路徑的延遲相似。 圖3為一系統300之方塊圖,其具有多個「獨立」環形振 盪器250。在本文中,辭令「獨立的環形振盪器」指未共 用一共同級之電路(即各反相器210屬於一單一環形振盪 器 250)。 根據某些具體實施例,各環形振盪器250均「直接短路 (directly shorted)」至另一環形振盪器250。在本文中,辭令 「直接」指短路元件未引起重大相位錯誤。雖然根據此項 具體實施例,多個獨立環形振盪器250為直接短路,但應 注意,其他具體實施例可能包括至少一個非獨立和/或未 直接短路的環形振盪器。 一環形振盪器250的某一點可直接短路至另一環形振盪 器250的對應點(如「A」點短路至「A」點,「B」點短路 至「B」點,「C」點短路至「C」點)。 環形振盪器250可一起按基本相同的頻率振盪。但是, 該頻率將隨電壓和/或溫度的變化而變化(如溫度升高或 電壓降低可能使電路按較低頻率振盪)。藉此,環形振盪 器250可用於產生「自適應」時鐘訊號(即時鐘訊號的頻率 200403555 (4) 發明說明續頁 可適應電壓和/或溫度的變化)。當環形振盪器250分佈於一 處理器晶粒的大部分時,影響整個晶粒的電壓和/或溫度 變化將對時鐘訊號的頻率產生最大影響(與僅影響晶粒一 部分的變化相反)。 而且,環形振盪器250可將該時鐘訊號同步分配至整個 處理器。例如,遍佈整個處理器晶粒的多個不同位置310 均可接收到該時鐘訊號(如與多個不同環形振盪器250的 「A」點相關的位置)。之後,狀態元件即可使用所分配 的時鐘訊號。 五級環形振盪器 圖4為具有五個級的環形振盪器400的方塊圖。還提供了 環形振盪器的符號圖示450,包括點「A」至「D」。如上 所述,環形振盪器400的各級包括一反相器410和一互連( 一或多個反相器可能與可變延遲420相關)。該等五個反相 器410排列成一環形,使電路按頻率f=l/(2*n*T)振盪。例如 ,環形振盪器200可按3 GHz振盪。注意,與圖2的環形振盪 器200相比,該環形振盪器400可按較低頻率振盪(因級η為 三而非五)。 圖5為一系統500之方塊圖,其可用於產生和/或分配自 適應時鐘訊號。該電路包括多個獨立的五級環形振盪器 450,各環形振盪器450的一點直接短路至另一環形振盪器 450的對應點(如「C」點可短路至「C」點)。所有環形振 盪器450可基本上一起振盪,以產生頻率隨電壓和/或溫度 變化的時鐘訊號。此外,遍佈整個處理器晶粒的多個不同 200403555 (5) 發明說明續頁 位置510均可同步接收到該時鐘訊號(如與多個不同環形 振盪器450的「C」點相關的位置)。 時鐘訊號方法 圖6為根據某些具體實施例的一方法流程圖,其便於分 配時鐘訊號。例如,該方法可與圖3的三級環形振盪器電 路300相關,或與圖5的五級環形振盪器電路500相關。
在602,時鐘訊號係藉由複數個獨立環形振盪器產生。 各環形振盪器可具有複數個級(如環形振盪器可能包括奇 數個反相器),且各環形振盪器可直接短路於至少一個其 他環形振盪器。 在604處,時鐘訊號係藉由環形振盪器分配。例如,電 路的振盪可用作一時鐘訊號,而處理器晶粒的不同點均可 (如從各環形振盪器中適當的點)收到該時鐘訊號。 範例 一環形振盪器(如三級或五級環形振盈器),或其中各環 形振盪器直接短路於至少一個其他環形振盪器的複數個 環形振盪器,可按適應電壓衰減和/或溫度變化的頻率運 作。圖7係根據某些具體實施例說明環形振盪器頻率與電 壓的關係700。該範例可與(例如)五級環形振盪器400相關 ,其中已選定一 T值,使電阻電容(Resistance Capacitance ; RC)互連延遲為40%,閘極延遲為60%。如圖所示,電壓(即 Vcc)下降使時鐘訊號的頻率下降。因此,處理器可按某一 頻率正常運作,受壓迫時(如電壓大幅下降時)也可按另一 較低頻率正常運作。應注意,處理器可能只是極少地經歷 -10- 200403555 (6) 發明說明續頁 電壓大幅下降。 圖8為根據某些具體實施例的時鐘訊號800。考慮如圖3 或5排列的複數個環形振盪器-除非在此種情況下各環形 振盪器未短路至任何其他環形振盪器。即多個實質上類似 的環形振盪器均獨立運作。應注意,即使「相同的」環形 振盪器也可能具有稍微不同的頻率,使各環形振盪器所產 生的訊號隨時間相對於其他環形振盪器漂移。圖8 (即「開 放迴路」)的較高時鐘訊號即顯示此種漂移。但是,若各 環形振盪器相互直接短路,則如圖8 (即「短路迴路」)之 較低時鐘訊號所示,可減少此種漂移。 圖9和10為根據某些具體實施例的時鐘週期900、1000。具 體而言,圖9顯示,當一環形振盪器(Ring Oscillator ; R〇SC) 時鐘訊號產生和分配電路(如圖3或5所示的系統)的遠端 電壓退步(step down)(即電壓突然下降)時可能·發生的情況 。如圖所示,時鐘訊號的頻率藉由下降(即時鐘訊號的週 期延長)而適應電壓的變化。而且,該等環形振盪器迅速 達到一穩定狀態(即電路穩定下來)。還應注意,若環形振 盪器的實體位置靠近電壓下降之電源,則時鐘訊號頻率的 下降可能暫時稍微明顯一些(這有利於進行本地跟蹤)。 同樣地,圖10顯示ROSC電路的遠端電壓進步(step up)(即 電壓突然升高)時可能發生的情況。如圖所示,時鐘訊號 的頻率藉由升高(即時鐘訊號的週期縮短)而適應電壓的 變化,且該等環形振盪器迅速達到穩定狀態。此外,若環 形振盪器的位置靠近電壓升高之電源,則時鐘訊號頻率的 200403555 (7) 發明說明續頁 升高可能暫時稍微明顯一些(這也有利於進行本地跟蹤)。 圖11和12為根據某些具體實施例的相位錯誤1100、1200 。具體而言,圖11顯示當ROSC電路遠端電壓退步時可能發 生的情況,圖12顯示電壓進步時可能發生的情況。應注意 ,若振盪器在處理器晶粒上的位置相互靠近,則可能發生 類似的相移(減少該等位置之間的任何相位錯誤)。
圖13顯示根據某些具體實施例的負載循環1300(即與「低 」相比,時鐘訊號頻率「高」時的時間段)。具體而言, 圖13顯示ROSC電路遠端電壓退步、進步時可能發生的情況 。如圖所示,僅引起了輕微的負載循環錯誤。 偵測系統 圖14為根據另一項具體實施例的「棒狀」環形振盪器1400 之方塊圖。還提供了包括「A」和「C」點的符號圖示1450。
與圖4所示的電路相同,棒狀環形振盪器1400的各級均 包括一反相器1410和一互連(一或多個反相器可能與可變 延遲1420相關)。該等五個反相器1410排列成一環形,使電 路按頻率f=l/(2*n*T)振盪。但是,在此種情況下,五個環 形振盪器級實質上排列成一直線(如棒狀環形振盪器1400 所占區域主要沿著一維而非兩維)。應注意,棒狀環形振 盪器1400無須具有五個反相器1410(如可用三個反相器)。 圖15為根據某些具體實施例的「偵測」系統1500之方塊 圖。如下文將說明者,該偵測系統1500可用於幫助產生時 鐘訊號(但不分配時鐘訊號)。具體而言,偵測系統1500包 括多個方形環形振盪器450和棒狀環形振盪器1450,其排列 -12- 200403555 (8) 發明說明續頁 使各環形振盪器短路於至少一個其他環形振盪器。在此種 情況下,環形振盪器的排列可達到處理器晶粒的臨界區域 1520(而非遍及整個處理器晶粒)。例如,該等區域可能與 敏感狀態元件和/或晶粒的部分相關,而該等元件和/或晶 粒部分可能發生大幅溫度和/或電壓變化。以此方式,環 形振盪器450、1450按一適應頻率振盪即可「偵測」處理器 晶粒的狀恶(如溫度或電壓)。 之後,偵測系統1500所產生的振盪訊號1510可(例如)藉由 傳統分配樹電路(如類似於圖1所示的電路)分配至整個處 理裔晶粒。 整合式產生和分配系統 圖16為時鐘訊號分配系統1600的方塊圖,該系統具有多 個獨立環形振盪器450,各環形振盪器450直接短路至另一 環形振盪器450(即一環形振盪器450的某點短路至另一環 形振盪器450的對應點)。根據此項具體實施例,系統1600 用於產生和分配其頻率可適應電壓和/或溫度變化的時鐘 訊號(如溫度升高或電壓下降使系統1600可按較低頻率振 盪)。之後,整個處理器晶粒的狀態元件均可同時(如從各 環形振盪器450的「B」點)收到該時鐘訊號。 混合系統 圖17之方塊圖係說明根據本發明之另一項具體實施例 的「混合」環形振盪器及分配樹系統1700之一部分。如下 文將說明者,該混合系統1700可用於幫助產生時鐘訊號, 也可在處理器中部分分配時鐘訊號。具體而言,該偵測電 200403555 (9) 發明說明續頁 路包括多個棒狀環形振盪器1450,其排列使各棒狀環形振 盪器1450短路於至少一個其他棒狀環形振盪器1450的對應 點。
之後,混合系統1700所產生的多個振盪訊號1710可(例如 )藉由多個不同的傳統分配樹電路(如各電路類似於圖1所 示的電路)分配至整個處理器。應注意,在此種情況下, 各傳統分配樹電路可能小於為整個處理器晶粒分配時鐘 訊號所正常需要的電路(如因混合系統1700已經部分分配 時鐘訊號),因此減少了傳統分配樹電路所引進的誤差。 旁通電路
當測試和/或調試處理器時,最好係使用一固定頻率(與 自適應頻率相反)時鐘訊號操作處理器。而且,最好係藉 由一標準分配樹來分配時鐘訊號。圖18為根據某些具體實 施例的五級環形振盪器1800之方塊圖。該環形振盪器1800 的各級均包括(例如)一反相器1810和一互連(一或多個反 相器可能與圖18未顯示的可變延遲相關)。該等五級係排 列成一環形,使電路按頻率f=l/(2*n*T)振盪。但是,在此 種情況下,一或多個級可包括一接收旁通訊號的三態緩衝 器1820。當啟動旁通訊號時,電路1800可當作一簡單閘極( 而非環形振盪器)。因此,由多個此類電路1800所組成的系 統可以傳統方式產生時鐘訊號(當未啟動旁通訊號時)或 分配時鐘訊號(當啟動旁通訊號時)。藉此,處理器的運作 可在固定頻率和自適應頻率之間切換(如當調試處理器時)。 應注意,除圖18所示的排列外,也可採用任何數目的其 -14- 200403555 (ίο) 發明說明續頁 他排列。 時鐘訊號域 雖然本文所說明的自適應時鐘訊號可能適合於處理器 的某些部分(如處理器的核心),但其他部分可能需要一固 定時鐘訊號。例如,處理器的輸入輸出(Input Output ; 10)和 同步部分可能需要一固定時鐘訊號(如使處理器與系統中 的其他裝置通訊)。
圖19為根據某些具體實施例之處理器1900的域。具體而 言,該處理器1900包括一核心域1910和一 10域1920。根據此 項具體實施例,核心域1910的時鐘訊號頻率適應電壓和溫 度的變化,而10域1920中的時鐘訊號頻率則不適應該等變 化。即雖然核心域1910自身同步,但其與10域1920未同步。 因此,緩衝器1930可用於促進核心域1910和10域1920之間的 通訊。該緩衝器1930包括(例如)尺寸合適的先進先出 (First-In,First-〇ut ; FIFO)緩衝器。
因此,某些具體實施例可產生和分配低相偏(low skew)的 高頻自適應時鐘訊號。而且,對所汲取電流的突然需要所 引起的問題可與對升高電源電壓的任何需要一起減少。因 此,有利於生產低能耗和低成本的系統。 其他具體實施例 以下將說明各種其他的具體實施例。但不構成所有可能 具體實施例的定義,熟悉技術人士應明白,許多其他具體 實施例也是可能的。而且,雖然為清楚起見,以下具體實 施例將僅作簡要說明,熟悉技術人士應明白需要時如何對 -15 - 200403555 (Π) 發明說明續頁 上述說明進行修改,以包括該等和其他具體實施例和應用。 雖然具體實施例已就特定佈局進行說明,但也可採用任 何數目的其他佈局(如可使用「L」形環形振盪器)。 本文所說明的若干具體實施例僅為說明而用。熟悉技術 人士將從此說明書中瞭解到,藉由僅受本案申請專利範圍 限制的修改和改變,亦可實施其他具體實施例。 圖式簡單說明 圖1為一傳統時鐘訊號分配電路。 圖2為根據某些具體實施例的三級環形振盪器的方塊圖。 圖3為根據某些具體實施例的三級環形振盪器系統之方 塊圖。 圖4為根據另一項具體實施例的五級環形振盪器之方塊 圖。 圖5為根據某些具體實施例的五級環形振盪器系統之方 塊圖。 圖6為根據某些具體實施例之便於分配時鐘訊號的一方 法流程圖。 圖7係根據某些具體實施例說明環形振盪器頻率和電壓 的關係。 圖8為根據某些具體實施例的時鐘訊號。 圖9和10為根據某些具體實施例的時鐘週期。 圖11和12顯示根據某些具體實施例的相位錯誤。 圖13為根據某些具體實施例的負載循環。 圖14為根據另一項具體實施例的五級環形振盪器之方 200403555 (12) 發明說明續頁 塊圖。 圖15為根據某些具體實施例的偵測系統之方塊圖。 圖16為根據另一項具體實施例的時鐘訊號分配系統之 方塊圖。 圖17之方塊圖為根據另一項具體實施例之混合環形振 盪器和分配樹系統的一部分。 圖18為根據另一項具體實施例之接收旁通訊號的五級 環形振盪器之方塊圖。 圖19為根據某些具體實施例之處理器中的域。 圖式代表符號說明 100 傳統電路 110 鎖相迴路單元 120 反相器 130 目的地 200 環形振盪器 210 反相器 220 可變延遲 250 環形振盪器 300 三級環形振盪器電路 310 位置 400 環形振盪器 410 反相器 420 可變延遲 450 符號圖示 500 五級環形振盪器電路 (13) (13) 發明說明續頁 位置 環形振盪器頻率與電壓的關係 時鐘訊號 時鐘週期 時鐘週期 相位錯誤 相位錯誤 負載循環 「棒狀」環形振盪器 反相器 可變延遲 棒狀環形振盪器 偵測系統 振盪訊號 臨界區域 時鐘訊號分配系統 分配樹系統 振盪訊號 五級環形振盪器 反相器 三態緩衝器 處理器 核心域 輸入輸出域 緩衝器 -18-

Claims (1)

  1. 200403555 拾、申請專利範圍 1. 一種電路,其包括: 複數個獨立的環形振盪器,各環形振盪器均具有複數 個級; 其中各環形振盪器係直接短路於至少一個其他的環 形振盪器。 2 .如申請專利範圍第1項之電路,其中該等環形振盪器可 產生一時鐘訊號。 3 .如申請專利範圍第2項之電路,其中該等環形振盪器之 至少一個可為一狀態元件分配該時鐘訊號。 4 .如申請專利範圍第2項之電路,其中複數個該等環形振 盪器可為複數個分配樹分配該時鐘訊號,而該等複數個 分配樹又可為狀態元件分配該時鐘訊號。 5 .如申請專利範圍第1項之電路,其中該等環形振盪器可 偵測一處理器晶粒的狀況。 6.如申請專利範圍第5項之電路,其中至少一個環形振盪 器可為狀態元件提供欲分配的一時鐘訊號。 7 .如申請專利範圍第6項之電路,其中該時鐘訊號係藉由 一分配樹分配至狀態元件。 8 .如申請專利範圍第1項之電路,其中至少一環形振盪器 級係與一可變延遲相關。 9 .如申請專利範圍第1項之電路,其中至少一環形振盪器 具有三級,各級均包括一反相器和一互連。 10.如申請專利範圍第1項之電路,其中至少一環形振盪器 200403555 申請專利範圍續頁 具有五級,各級均包括一反相器和一互連。 11. 如申請專利範圍第1項之電路,其中該等環形振盪器級 實質上排列成一直線。 12. 如申請專利範圍第1項之電路,其中一第一環形振盪器 的一點係直接短路至一第二環形振盪器的一對應點。 13. 如申請專利範圍第1項之電路,其中該等環形振盪器運 作時的一頻率至少適應以下兩種變化之一 :(i) 一電壓 衰減及(i i) 一溫度變化。 14. 如申請專利範圍第1項之電路,其中至少一環形振盪器 適應於接收一旁通訊號,使該旁通訊號啟動時,該電路 可當作一分配樹。 15. 如申請專利範圍第1項之電路,其中該等環形振盪器的 排列可覆蓋一處理器晶粒的大部分。 16. 如申請專利範圍第1項之電路,其中一時鐘訊號係與一 處理為、核心相關。 17. 如申請專利範圍第16項之電路,其中一輸入輸出域係與 一同步輸入輸出時鐘訊號相關,該同步輸入輸出訊號與 該核心時鐘訊號非同步。 18. 如申請專利範圍第17項之電路,其中該核心域和輸入輸 出域藉由一先.進先出緩衝器交換資訊。 19. 一種電路,其包括: 複數個獨立的環形振盪器,各環形振盪器均具有複數 個級; 其中該等環形振盪器可產生並為狀態元件分配一自 200403555 申請專利範圍續頁 適應時鐘訊號。 20. 如申請專利範圍第19項之電路,其中各各環形振盪器均 直接短路於至少一個其他的環形振盪器。 21. —種處理器,其包括: 複數個狀態元件;以及 複數個獨立的環形振盪器,各環形振盪器均具有複數 個級,其中該等環形振盪器可產生並為該等狀態元件分 配該時鐘訊號。 22. 如申請專利範圍第20項之處理器,其中各環形振盪器均 直接短路於至少一個其他的環形振盪器。 23. —種方法,其包括: 藉由複數個獨立的環形振盪器產生一時鐘訊號,各環 形振盪器均具有複數個級;以及 藉由該等環形振盪器分配該時鐘訊號,其中各環形振 盪器均直接短路於至少一個其他的環形振盪器。 24. 如申請專利範圍第23項之方法,其中該等環形振盪器可 债測一處理器晶粒的狀況。 25. —種電路,其包括: 複數個獨立的環形振盪器,各環形振盪器均具有奇數 個級,其包括一反相器和一互連,至少一個反相器係與 一可變延遲相關,其中: 各環形振盪器的一點均直接短路於至少一個其他 環形振盪器的一對應點; 該等環形振盪器的排列可覆蓋一處理器核心的大 200403555 申請專利範圍績頁 部分; 該等環形振盪器運作時的一頻率至少適應以下兩 種變化之一 :(i) 一電壓衰減及(i i) 一溫度變化,及 該等環形振盪器中至少有一個為一狀態元件分配 一自適應時鐘訊號。 26. 如申請專利範圍第25項之電路,其中一輸入輸出域與一 同步輸入輸出時鐘訊號相關,而該同步輸入輸出訊號與 核心時鐘訊號非同步,且該處理器核心和輸入輸出域藉 由一先進先出緩衝器交換資料。 27. —種電路,其包括: 複數個獨立的環形振盪器,各環形振盪器均具有複數 個級; 其中各環形振盪器均直接短路於至少一個其他的環 形振盪器,以提供一低相偏的高頻自適應時鐘訊號。 28. 如申請專利範圍第27項之電路,其中該自適應時鐘訊號 的頻率隨處理器電壓的一降低而降低。
TW092103648A 2002-06-25 2003-02-21 Circuit and method for clock signal generation and distribution via ring oscillators TWI257539B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/179,861 US6922112B2 (en) 2002-06-25 2002-06-25 Clock signal generation and distribution via ring oscillators

Publications (2)

Publication Number Publication Date
TW200403555A true TW200403555A (en) 2004-03-01
TWI257539B TWI257539B (en) 2006-07-01

Family

ID=29734999

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092103648A TWI257539B (en) 2002-06-25 2003-02-21 Circuit and method for clock signal generation and distribution via ring oscillators

Country Status (4)

Country Link
US (1) US6922112B2 (zh)
AU (1) AU2003237823A1 (zh)
TW (1) TWI257539B (zh)
WO (1) WO2004001563A2 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1281238B1 (en) * 2000-05-11 2008-07-09 Multigig Limited Electronic pulse generator and oscillator
US7069459B2 (en) * 2003-03-10 2006-06-27 Sun Microsystems, Inc. Clock skew reduction technique based on distributed process monitors
US20070152763A1 (en) * 2005-12-30 2007-07-05 Mozhgan Mansuri Voltage controlled oscillator
US7688150B2 (en) * 2006-11-29 2010-03-30 Intel Corporation PLL with controllable bias level
US7724078B2 (en) * 2007-03-22 2010-05-25 Intel Corporation Adjusting PLL/analog supply to track CPU core supply through a voltage regulator
US8232843B2 (en) * 2008-12-22 2012-07-31 Stmicroelectronics International N.V. Matrix structure oscillator
KR102327339B1 (ko) 2015-05-06 2021-11-16 삼성전자주식회사 집적 회로와 이를 포함하는 컴퓨팅 장치
US10585449B1 (en) * 2019-01-15 2020-03-10 Arm Limited Clock circuitry for functionally safe systems

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3619352B2 (ja) * 1997-08-28 2005-02-09 株式会社ルネサステクノロジ 半導体集積回路装置
US6137369A (en) * 1999-03-03 2000-10-24 Lucent Technologies Inc. Ring oscillator clock generator network
US6191658B1 (en) * 1999-10-21 2001-02-20 Sun Microsystems, Inc. High speed coupled oscillator topology
DE60036777T2 (de) * 2000-02-09 2008-07-24 Texas Instruments Inc., Dallas Gerät zur Signalsynchronisierung zwischen zwei Taktbereichen
WO2001067603A1 (en) 2000-03-10 2001-09-13 Multigig Limited Electronic pulse generator and oscillator
US6362694B1 (en) * 2000-03-31 2002-03-26 Intel Corporation Method and apparatus for providing a ring oscillator
US6535071B2 (en) * 2001-05-17 2003-03-18 Micron Technology, Inc. CMOS voltage controlled phase shift oscillator
US6771134B2 (en) * 2002-05-02 2004-08-03 Intel Corporation Frequency control for clock generating circuit

Also Published As

Publication number Publication date
TWI257539B (en) 2006-07-01
AU2003237823A1 (en) 2004-01-06
US6922112B2 (en) 2005-07-26
AU2003237823A8 (en) 2004-01-06
US20030234694A1 (en) 2003-12-25
WO2004001563A3 (en) 2005-04-21
WO2004001563A2 (en) 2003-12-31

Similar Documents

Publication Publication Date Title
TW394942B (en) Semiconductor integrated circuit device
US7301385B2 (en) Methods and apparatus for managing clock skew
US7751274B2 (en) Extended synchronized clock
US7650521B2 (en) Semiconductor integrated circuit having a first power supply region and a second power supply region in which power supply voltage changes
KR20040005964A (ko) 클록 신호를 분배하기 위한 장치/방법
JPH08116241A (ja) クロックスキュー低減回路
JP2008278482A (ja) マルチスピードリングオシレータ
KR101754224B1 (ko) 링 오실레이터를 이용한 멀티칩 시스템 클럭 신호 동기화 방법 및 장치
JP2003337742A (ja) メモリシステムとモジュール及びレジスタ
TW200403555A (en) Clock signal generation and distribution via ring oscillators
US8930742B2 (en) Clock signals for dynamic reconfiguration of communication link bundles
Chattopadhyay et al. Flexible and reconfigurable mismatch-tolerant serial clock distribution networks
US7003683B2 (en) Glitchless clock selection circuit
Zhang et al. Injection-locked clocking: A low-power clock distribution scheme for high-performance microprocessors
US6011441A (en) Clock distribution load buffer for an integrated circuit
US6412099B1 (en) Apparatus and method for converting logical connection information of circuit
Nishanth et al. Design of low power sequential circuit using Clocked Pair Shared Flip flop
JP2001156598A (ja) 多段パイプラインラッチ回路及びその製造方法
Honkote et al. ZeROA: Zero clock skew rotary oscillatory array
KR20040072083A (ko) 클럭 신호의 스큐를 감소시키는 다중 위상 클럭 발생회로및 이에 대한 다중위상 클럭 발생방법
WO2003073618A1 (en) Clock grid skew reduction technique using biasable delay drivers
Jang et al. Jitter in deep sub-micron interconnect
US7555083B2 (en) Synchronizing circuit for stably generating an output signal
Kuttappa et al. Low Swing—Low Frequency Rotary Traveling Wave Oscillators
Prodanov et al. GHz serial passive clock distribution in VLSI using bidirectional signaling

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees