TW200305991A - Integrated inductive circuits - Google Patents

Integrated inductive circuits Download PDF

Info

Publication number
TW200305991A
TW200305991A TW092103237A TW92103237A TW200305991A TW 200305991 A TW200305991 A TW 200305991A TW 092103237 A TW092103237 A TW 092103237A TW 92103237 A TW92103237 A TW 92103237A TW 200305991 A TW200305991 A TW 200305991A
Authority
TW
Taiwan
Prior art keywords
substrate
inductor
patent application
item
opening
Prior art date
Application number
TW092103237A
Other languages
English (en)
Inventor
Chong Woo
Clement Szeto
Ting-Wah Wong
Original Assignee
Programmable Silicon Solutions
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US10/081,089 external-priority patent/US6727570B2/en
Application filed by Programmable Silicon Solutions filed Critical Programmable Silicon Solutions
Publication of TW200305991A publication Critical patent/TW200305991A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/10Inductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

200305991 玖、發明說明 (發明說明應敘明:發明所屬之技術領域、先前技術、内容、實施方式及圖式簡單說明) I:發明戶斤屬之技術領域3 發明領域 本發明大致有關於射頻(RF)積體電路,其包括像用於 5 如蜂窩式電話般之射頻裝置與如藍芽般之無線網路裝置和 其他無線裝置及個人數位助理之電容器和電感器般的被動 組件及主動裝置。 發明背景 10 用於製造積體電路的技術係習知地根據製程的相容性 與其他考量來把積體電路分成各種類型。通常,射頻電路 不會與邏輯電路混合在相同的積體電路。射頻電路是為類 比電路,其牽涉過濾與偵測像蜂窩式電話訊號般的射頻訊 號。相對地,邏輯電路通常包括電晶體及其他主動組件, 15 其形成數位積體電路裝置。因此,例如,雙極性技術會被 使用來製造射頻電路而標準的互補金屬氧化半導體(CM〇s) 製程會被使用來製造邏輯電路。 記憶體電路係考量為又另一種類型。通常,由於像複 數選通電極與特殊電壓供應需求之特殊設計考量,特殊製 程係會與s己憶體電路的製造結合使用。因此,記憶體電路 通常係與邏輯電路分開地製造。 再另一種類型是為會包括數位及類比組件之所謂的混 合汛唬電路。這些訊號亦會被分開地考量因此一個包括RF 訊號處理、RF積體電路、混合訊號電路、邏輯電路和記憶 200305991 玖、發明說明 體電路的裝置會由若干分開地製造的積體電路晶片構成。 電子裝置的成本會與可能集積的程度極相關。越多的 t置及越多類型的裝置能夠被集積到一單一積體電路及能 夠使用高度重覆的技術製造,最終的價格越低。不幸地, 由於在不同類型之積體電路之間的不相容性,要在相同之 標準的CMOS積體電路製程下製造所有的射頻電路、混合 訊號電路、邏輯電路及記憶體電路是不可能的。 在CMOS製程中與射頻電路相關的一個問題是為像電 容器和電感器般的被動組件係會不利地由該等在其之上係 10 15 形成有它們的基體所影響。特別地,例如,耦合係會發生 在該基體與積體電路電感器之間。這輕合會導致電感電路 之降級表現的結果。結果’電感f路會被形成於雙極性或 石夕在絕緣體上(SOI)㈣電路而不是使用標準的CM〇s邏輯 製程。因此’兩個或更多個積體電路係必須的—一個給邏 輯電路、-條RF電路、—個給記憶體及—個給混合訊 號0 一坠努力係被作成俾可克服這輕合問題。例如, 則⑽Wave Inc.設計—種所謂的石夕在絕緣體上(观) BlCM0S(雙極性c刪)積料路,其把邏輯㈣頻組件集 積到相同的晶元上。然而’石夕在絕緣體上技術的使用係極 硬雜化製造過程及增加成本。此外,在美國與全球其他地 方之大部份的半導體製造設傷係專門於製造金屬氧化半導 體技術1 製程係無法以料極昂貴、已存在的製造 設備來廣泛製造。 20 200305991 玖、發明說明 除了基體雜訊的電容_合之外,於在相同之積體電路 上之積體電感器之間之磁性轉合亦會是有問題。於在相同 之電路上之積體電感器之間的耗合會不利地影響任何約定 電感器的運作。例如,磁性耦合會改變在相同之積體電路 5 上之一個或多個積體電感器的運作參數。 i置因數或者Q因數係強烈地端視該特定製程技術的 特性和佈局而定。眾所周知的是,積體電感器的品質會不 利地由金屬導線電阻、至該基體的電容性耦合和至該基體 的磁性耦合所影響。電容性和磁性耦合限制該Q因數在相 10當高的頻率。就經摻雜的基體而言,磁性耦合在CM〇S技 術中變得更明顯,因為基體電阻的影響係與該電感器並聯 〇 【發明内容j 發明概要 15 因此,係有要找出一種降低在積體電感器中之耦合之 方式的實質需要。 圖式簡單說明 第1圖是為本發明之一個實施例的放大橫截面圖; 第2圖是為本發明之一個實施例之在製造第丨圖中所 20不之裝置之流程中之一個階段的放大橫截面圖; 第3圖是為本發明之一個實施例之在製造第丨圖中所 示之裝置之流程中之另一個階段的放大橫截面圖;及 第4圖是為本發明之實施例之晶圓的底視圖。 【實施方式]| 200305991 玖、發明說明 較佳貫施例之詳細說明 5 請參閱第1圖所示, 個一個被形成在一半導體基體 一積體電感器20可以被形成於一 12之上的埸氧化層區域18 之上。這基體12具有一個形成於其中之充填有介電材料 16的開孔14。在一實施例中,該開孔14可以是為圓錐形截面。 請參閱第2圖所示,製造第}圖中所示之裝置的流程 可以由形成-埸氧化層區域18於—基體12上開始。該積 體電感器2G然後係被定以圖型在該場氧化層區域18的頂 10部上。各類的技術係可以被使用來形成積體電感器μ。通 节’该積體電感器2G會具有_螺旋形結構。然而,任何類 型的積體電感器係可以被使用於本發明的實施例。 4積體電感器2G ’如果以第2圖中所示的形式形成的 話,係會經歷與其他形成於相同之基體12中之組件電容性 15和磁性耦合。會希望的是把該電感器20與其他的組件一起 形成在相同的基體12中。那些其他的組件可以包括各類的 其他裝置,包括邏輯、記憶體、及混合訊號裝置。特別地 ,在该電感器20被使用於一射頻電路的地方,經由該基體 12的電容性與磁性耦合會變成有問題,尤其是在相當高的 20 頻率下。 為了這些關係,根據本發明之一實施例,一開孔14係 會從該基體12的底側22蝕刻俾可形成一開孔14,如在第 3圖中所示。用來形成該開孔14的蝕刻方法可以是為任何 習知的各向異性或各向同性底側蝕刻。在一實施例中,該 200305991 玖、發明說明 到該埸氧化層區域 作為一餘刻擔止的 I虫刻可以被完全地延伸通過該基體12 18。因此,一種利用該埸氧化層區域18 蝕刻方法係可以在一實施例中被使用。 由於被使用來形成該開孔14之底側蝕刻的結果,一懸 5浮薄膜電感器在一實施例中會被形成。其後,哕開2 14係由介電材料16充填,如在第i圖中所示。該=材 料16可以被沉積、旋塗或以任何其他的技術施加。任何類 型的介電材料係可合適的。在-實施例中,該介電材料Μ 係被塗佈於該基體12的底側22之上,以l6a表示。 1〇 在該晶元係在該介電材料16處於適當的位置下被完成 之後,一導電或非導電的環氧樹脂會被利用來把該晶元貼 附到-半導體封裝體的導線架(圖中未示)。由於該介電層 16的存在,包括在一些實施例中該完全覆蓋該基體12之 底側22的部份16a,如在第!圖中所示,該環氧樹脂不會 15使泫電感器的性能降級。此外,該介電材料16會提供在該 基體12之形成有該開孔14之區域的結構支撐。 請參閱第4圖所示,一晶圓24可以係形成有一系列界 定在該晶圓24之内之個別之晶元28的劃線孔%。該等劃 線孔26可以用來使晶元從整個晶圓24的分離方便。 2〇 根據本發明之一實施例,該等劃線孔26可以藉由利用 已於此中所述之技術來蝕刻穿透該晶圓24的底側來被形成 。因此,在本發明的某些實施例中,該等孔16和該等劃線 孔26係可以在同一時間形成。換句話說,該等孔丨6和 可以在相同的製程步驟中被形成。結果,與僅製作該等劃 10 200305991 玖、發明說明 線孔26賴等孔〗6 t之任_者的製程比較起來,該等孔 或D亥等孔26的形成無論如何不會增加整個製程的處理 時間或成本。結果’該等孔16的形成不會衝擊到在本發明 之-些實施例中的整個晶圓製程,且,特別地,使用該等 5 劃線孔2 6的那些製程。 雖然本發明已配合有限數目的實施例來作描述,熟知 此項技術的人仕將會從該描述中察覺到若干變化與改變。 A等後附之申請專利範圍係傾向於涵蓋所有該等落於本發 明之真正精神與範圍之内的變化與改變。 10 【圖式簡單明】 第1圖是為本發明之一個實施例的放大橫截面圖; 第2圖是為本發明之一個實施例之在製造第丨圖中所 不之裝置之流程中之一個階段的放大橫截面圖; 第3圖是為本發明之一個實施例之在製造第1圖中所 15不之裝置之流程中之另一個階段的放大橫截面圖;及 第4圖是為本發明之實施例之晶圓的底視圖。 【圈式之主要元件代表符號表】 12 *,基體 20 * *積體電感器 14…開孔 16· · 介電材料 18 * *埸氧化層區域 22 * *底側 16a · 部份 11

Claims (1)

  1. 200305991 拾、申請專利範圍 1一種方法,包含: 於一基體之上形成一積體電感器; 在該電感器下面形成-個從該基體之底側穿過該基 體的開孔以致於該開孔係位於該電感器下方;及 以介電材料充填該開孔。 申請專利細1項所述之方法,包括以介電材料覆 蓋該基體的底側。 3·如申請專利範圍f 2項所述之方法,包括以相同的介電 材料充填該開孔及覆蓋該基體底側。 •如申叫專利範圍第丨項所述之方法,包括於該基體之上 形成一埸氧化層及於該埸氧化層之上形成該電感器。 申。月專利fe圍帛1項所述之方法,包括形成該開孔完 全穿過該基體。 6.如申請專利㈣帛5項所述之方法,包括支持該在該基 體之開孔之上的電感器在一個於該基體與該電感器之間 的中間層上。 7·如申請專利範圍第1項所述之方法,包括在一晶圓中之 電感器下面形成一個從該晶圓之底側完全穿過該晶圓的 開孔及同時地於該晶圓中形成數個劃線孔。 8. 如申請專利範圍第1項所述之方法,包括於一基體之上 形成一層;及於該層與該基體之上形成該積體電感器。 9. 如申請專利第8項所述之方*,包括支持該在該開 孔與該基體之上的電感器在該層上。 w·—種積體電路,包含: 12 200305991 拾、申請專利範圍 一基體; 10 15 一側之上的積體電感器; -從該基體之第二側形成於該基體中之在該電感 器下面的開孔;及 一形成於該開孔内的介電材料。 11 ·如申請專利範圍第1 〇項所述之電路 感器與該基體之間的中間層。 12·如申請專利範圍第丨丨項所述之電路 是為一埸氧化層區域。 13·如申請專利範圍第η項所述之電路 完全地形成穿該基體到該中間層。 14.如申請專利範圍第13項所述之電路 圍在該積體電感器下面的整個區域。 15 ·如申請專利範圍第1 〇項所述之電路 體中的劃線孔。 包括一個在該電 其中,該中間, 其中,該開孔屯 其中,該開孔 包括數個在該j 13
TW092103237A 2002-02-21 2003-02-17 Integrated inductive circuits TW200305991A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/081,089 US6727570B2 (en) 2002-02-21 2002-02-21 Integrated inductive circuits
US10/201,810 US6806552B2 (en) 2002-02-21 2002-07-24 Integrated inductive circuits

Publications (1)

Publication Number Publication Date
TW200305991A true TW200305991A (en) 2003-11-01

Family

ID=27767328

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092103237A TW200305991A (en) 2002-02-21 2003-02-17 Integrated inductive circuits

Country Status (4)

Country Link
US (1) US6806552B2 (zh)
AU (1) AU2003210712A1 (zh)
TW (1) TW200305991A (zh)
WO (1) WO2003073482A2 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
PT1108207E (pt) 1998-08-26 2008-08-06 Sensors For Med & Science Inc Dispositivos de sensores ópticos
US7553280B2 (en) * 2000-06-29 2009-06-30 Sensors For Medicine And Science, Inc. Implanted sensor processing system and method
JP2004529352A (ja) * 2001-05-04 2004-09-24 センサーズ・フォー・メディシン・アンド・サイエンス インコーポレーテッド 参照通路を備えたエレクトロオプティカルセンサ装置
JP2006523843A (ja) * 2003-04-15 2006-10-19 センサーズ・フォー・メデセン・アンド・サイエンス・インコーポレーテッド 光センサーに対する周辺光の影響を減じるための装置及び方法
DE102004022139B4 (de) * 2004-05-05 2007-10-18 Atmel Germany Gmbh Verfahren zur Herstellung einer Spiralinduktivität auf einem Substrat und nach einem derartigen Verfahren hergestelltes Bauelement
US7308292B2 (en) 2005-04-15 2007-12-11 Sensors For Medicine And Science, Inc. Optical-based sensing devices
CN101908535A (zh) * 2010-06-11 2010-12-08 上海宏力半导体制造有限公司 集成电感及其制造方法
US10075132B2 (en) 2015-03-24 2018-09-11 Nxp Usa, Inc. RF amplifier with conductor-less region underlying filter circuit inductor, and methods of manufacture thereof
US9509251B2 (en) 2015-03-24 2016-11-29 Freescale Semiconductor, Inc. RF amplifier module and methods of manufacture thereof
US9871107B2 (en) 2015-05-22 2018-01-16 Nxp Usa, Inc. Device with a conductive feature formed over a cavity and method therefor
US9787254B2 (en) 2015-09-23 2017-10-10 Nxp Usa, Inc. Encapsulated semiconductor device package with heatsink opening, and methods of manufacture thereof
WO2021081728A1 (zh) * 2019-10-29 2021-05-06 华为技术有限公司 一种半导体器件及其制造方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2556503B1 (fr) * 1983-12-08 1986-12-12 Eurofarad Substrat d'interconnexion en alumine pour composant electronique
JPH09320996A (ja) * 1996-03-29 1997-12-12 Denso Corp 半導体装置の製造方法
US5773870A (en) * 1996-09-10 1998-06-30 National Science Council Membrane type integrated inductor and the process thereof
EP0966040A1 (en) * 1998-06-19 1999-12-22 International Business Machines Corporation Passive component above isolation trenches
US6201980B1 (en) * 1998-10-05 2001-03-13 The Regents Of The University Of California Implantable medical sensor system
TW495961B (en) * 1998-10-21 2002-07-21 Infineon Technologies Ag Arrangement with at least an integrated inductive element on a substrate
US6455393B1 (en) * 1999-12-30 2002-09-24 Texas Instruments Incorporated Air bridge/dielectric fill inductors

Also Published As

Publication number Publication date
WO2003073482A2 (en) 2003-09-04
US20030155617A1 (en) 2003-08-21
AU2003210712A8 (en) 2003-09-09
AU2003210712A1 (en) 2003-09-09
US6806552B2 (en) 2004-10-19
WO2003073482A3 (en) 2003-12-24

Similar Documents

Publication Publication Date Title
US8324692B2 (en) Integrated inductor
CN101783314B (zh) 形成隔离结构的方法和相应的器件
US7202152B2 (en) Semiconductor device with inductive component and method of making
US6939788B2 (en) Semiconductor device with inductive component and method of making
US6180995B1 (en) Integrated passive devices with reduced parasitic substrate capacitance
TW200305991A (en) Integrated inductive circuits
JP2002043520A (ja) 半導体装置及びその製造方法
EP2741326B1 (en) Shielding silicon from external RF interference
US6455915B1 (en) Integrated inductive circuits
US5915188A (en) Integrated inductor and capacitor on a substrate and method for fabricating same
JP3579000B2 (ja) 半導体装置
US6781239B1 (en) Integrated circuit and method of forming the integrated circuit having a die with high Q inductors and capacitors attached to a die with a circuit as a flip chip
US20050093668A1 (en) Coil on a semiconductor substrate and method for its production
US20160218168A1 (en) Integrated circuit with back side inductor
US6727570B2 (en) Integrated inductive circuits
WO2003061010A2 (en) Integrated ground shield
JPH06181119A (ja) Lc複合部品
CN109148422A (zh) Iii-v衬底上的高介电常数电容器结构
JP2003086690A (ja) ポストパッシベーション法を使用した高性能システムオンチップ
KR100331226B1 (ko) 다공성 산화 실리콘 기둥을 이용하여 형성한 초고주파용 소자
JP2007081267A (ja) 半導体装置およびその製造方法
KR100379900B1 (ko) 다공성 산화 실리콘층을 이용하여 형성한 초고주파용 소자 및 그 제조방법
KR100800934B1 (ko) 반도체 소자 및 그 제조방법
TWI284420B (en) Semiconductor chip with partially embedded decoupling capacitors
JPH11505671A (ja) ハイブリッド集積回路の製造方法