TW200301925A - A method of forming a silicon nitride layer on a substrate - Google Patents
A method of forming a silicon nitride layer on a substrate Download PDFInfo
- Publication number
- TW200301925A TW200301925A TW091134532A TW91134532A TW200301925A TW 200301925 A TW200301925 A TW 200301925A TW 091134532 A TW091134532 A TW 091134532A TW 91134532 A TW91134532 A TW 91134532A TW 200301925 A TW200301925 A TW 200301925A
- Authority
- TW
- Taiwan
- Prior art keywords
- patent application
- scope
- item
- chamber
- substrate
- Prior art date
Links
Classifications
-
- H10P14/69433—
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/22—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
- C23C16/30—Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
- C23C16/34—Nitrides
- C23C16/345—Silicon nitride
-
- H10P14/6334—
-
- H10P95/90—
-
- H10P14/6336—
-
- H10P14/6682—
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/958—Passivation layer
Landscapes
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- General Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Engineering & Computer Science (AREA)
- Materials Engineering (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Chemical Vapour Deposition (AREA)
- Formation Of Insulating Films (AREA)
Description
200301925 玖、發明說明 【發明所屬之技術領域】 本發明係關於一種在基板上形成氮化矽層的方法。 【先前技術】 積體電路通常形成在一半導體晶圓基板内及其上。一 個或多個步驟可能包含一氮化矽層在該晶圓基板之一表面 上的形成。晶圓基板的表面通常具有間隔的凸起的電晶體 閘極和介於該等閘極之間的低的區域。非常窄的低的區域 可以被形成在這些結構的某些之間,並且該表面也可以有 完全平坦的較大的區域。 矽烷(SiH4)氣體和氨氣(NH3)的混合物通常被用來在這 樣的一個表面上形成氮化矽層。該氮化矽層隨後被回蝕以 形成與該等電晶體閘極鄰接的間隙壁。該矽烷氣體和該氨 氣被注入一製程腔室中並彼此反應以形成氮化矽,其沈積 在該表面上。該氮化矽層形成的速率取決於製程條件,特 別是該腔室内的壓力。較高的壓力會導致該氮化矽層以較 高的速率形成。在一個製程中,該壓力被維持得相對低, 但許多晶圓在一個腔室中同時被處理以維持相對高的產 率。 若單——個晶圓在一腔室中被處理,其可能需要增加 壓力以得到較高的氮化矽層形成速率。但是已發現當一氮 化矽層在高速率和壓力下被形成時其厚度會產生實質上的 變異,特別是把較大的平坦區域和介於電晶體閘極之間之 4 200301925 窄的低的區域間的沈積速率,以及對應的產生的厚度,拿 來做比較時。 【發明内容】 本發明大體上係關於一種在基板上形成氮化矽層的方 法’基板被置入一製程腔室中,該基板具有凸起的電晶 體問極和介於該等電晶體閘極間之低的區域的表面,將該 基板加熱至一製程溫度,維持該腔室中的壓力在一製程壓 力下’ 一含矽氣體被注入該腔室中,氨氣被注入該腔室中, 該含石夕氣體和該氨氣彼此反應而在該表面上形成一氮化矽 層’當該氮化石夕層形成在該表面上後將該基板從該腔室中 移出。 该氮化石夕層在該製程溫度相對高時,通常至少$〇〇°C, 以及忒壓力相對高時,通常至少5 0托耳,被形成以得到一 相對高的該氮化矽層的形成速率。製程條件被控制以更均 勻地形成該氮化矽層。通常,若該表面具有一介於電晶體 閘極之間的寬度小於〇·15微米並且具有高度對寬度比至少 1 :〇之低的區域’以及一至少5微米乘5微米的完全平坦區 域,氨氣對含石夕氣體的體積比係被選擇成足夠高以使該^ 在平坦區域上形成的速率不會比在低的區域的底部上形 的速率快超過25%。比例通常是在2〇〇和35〇 间,雖缺 低許多的比例也是可能的,若其他製程條件,肖別是‘、、、 被控制得宜的話,可得到相似的結果。 ^ 200301925 【實施方式】
一製程被敘述,其中在該製程溫度相對高時,通常至 少500°C,以及該壓力相對高時,通常至少50托耳,一氮 化矽層被形成在電晶體閘極上以得到一相對高的該氮化矽 層的形成速率。製程條件被控制以更均勻地形成該氮化矽 層。通常,若該表面具有一介於電晶體閘極之間的寬度小 於0.1 5微米並且具有高度對寬度比至少1.0之低的區域, 以及一至少5微米乘5微米的完全平坦區域,氨氣對含矽 氣體的體積比係被選擇成足夠高以使該層在平坦區域上形 成的速率不會比在低的區域的底部上形成的速率快超過25 %。
伴隨的圖示之第1圖說明被用來執行根據本發明之方 法的設備1 0。該設備包含一化學氣相沈積腔室1 2、一晶座 14、一閥門16、一幫浦1 8、一狹長闊門20、以及一分散 板21。該晶座14位於該腔室12的底部。該閥門16係與 該腔室1 2之上端部分連結,並且該幫浦1 8係與該腔室1 2 之底部連結。該狹長閥門20開啟和關閉在該腔室12之一 側的一狹長閥門開口。該分散板21位於該狹長閥門20上 方之該腔室12之一頂蓋(lid)内並將該腔室12分隔成上半 部分和下半部分。 在使用上,一晶圓基板22經由該狹長閥門開口被置入 該腔室1 2内並且被安置在該晶座1 4上。該狹長閥門2 0然 後關閉該狹長閥門開口。該閥門1 6被關閉並且該幫浦18 被打開以降低將該腔室1 2中的壓力。氣體然後透過該閥門 6 200301925 16被注入該腔室12内並且流動通過位於該晶圓基板22上 方之該分散板21内之開口 24至該幫浦。處。該晶圓基板 22藉此被暴露於該等氣體中。該閥門16通常係與連接不 同氣體之歧管(manifold)連接。不同的氣體因此可以在不同 的時間被注入至該腔室12中。該幫浦18可以被運作以將 該腔室12中的壓力維持並控制在一預定的製程壓力下,或 者增加或降低該壓力。一阻抗加熱元件26被安置在該晶座 1 4内。一通過該阻抗加熱元件20的電流導致該晶座以及 該晶圓基板2 2的加熱。一設備(未示出)被用來監控該腔室 12内的壓力並且另一個設備(未示出)偵測該晶圓基板22的 溫度。 第2圖说明一曰曰圓基板22具有一上表面32,氣化石夕 層將被形成在其上。該上表面32具有複數個凸起的電晶體 閘極34和36並有低的區域介於其間。該等電晶體閘極34 和36在一密集的區域内被安置在接近彼此處,並且該等電 晶體閘極36在與該等電晶體閘極34相比較不密集的區域 中被女置在與彼此距離較遠處。一低的區域3 8形成在兩個 該等電晶體閘極3 4之間。該低的區域3 8具有一寬度4 0以 及一深度4 2。該寬度4 0係小於〇. 1 5微米,並且該深度4 2 對該寬度40的比至少是1. 〇。該低的區域3 8因此是相當窄 的’但是具有一深度,當與其寬度比較之下相當深。一完 全平坦區域46形成在該等電晶體閘極3 4和3 6之間。該區 域46大約是1 〇微米寬,並且具有一進入紙張方向的大約 是20微米的長度。該區域46因此大約是2〇〇微米平方。 200301925 化 入 製 入 該 步 的 抽 該 彼 應 氮 區 電 50 該 矽 氣 層 的 的 第3圖說明為了在第2圖中之該表面32上形成一氮 矽層而被執行的步驟。在步驟141中,該晶圓基板被置 該腔室内。在步驟 142中,該晶圊基板然後被加熱至一 程溫度。在步驟 143中,氨氣與氮氣(N2)載氣一起被注 該腔室中。在步驟 1 44中,矽烷氣體被注入該腔室中。 矽烷氣體和該氨氣可以在流入該腔室之前預先混合。在 驟1 45中,當該晶圓被暴露於該等氣體中時該製程腔室 壓力被維持在一製程壓力下。在步驟1 46中,該壓力被 低至約2托耳並且將該晶圓基板從該腔室中移出。 當位於該製程腔室中之該基板處於製程溫度下並且 腔室中的壓力處於製程壓力下時,該矽烷氣體和該氨氣 此反應。如在第 4圖中所示,該矽烷氣體和該氨氣的反 導致氮化矽層5 0在該晶圓基板22的表面3 2上形成。該 化矽層50在該平坦區域46上具有一厚度T1,在其一個 域52上約8微米並且藉由一約2微米的距離54與該等 晶體閘極3 4之最接近的電晶體閘極隔開。該氮化矽層 在該低的區域38之一底部上具有一厚度T2。該氨氣和 矽烷氣體在一樣長的時間内同時流動,因此導致氨氣對 烷氣體的分壓與它們分別的流速具有同樣的比例。該氨 對該矽烷氣體之流速比係被選擇成足夠高以使該氮化矽 形成在該平坦區域46上的速率與該氮化矽層形成在該低 區域38之一底部上的速率不會相差太多,並因此,產生 厚度T1不會比該厚度T2厚非常多。 第4圖說明形成在例如第1圖之晶圓基板22之晶圓基 8 200301925 板上之氮化矽層的實驗結果。在每一個例子中’該腔室中 的製程壓力維持在約240托耳。四個晶圓在725°c下被處 理,並且對每一個在725 °C下被處理的晶圓’氨氣對矽烷 的分壓比都被改變。然後四個晶圓在7 5 0 °C下被處理,每 一個都在不同的氨氣對矽烷氣體的分壓下’接著是四個晶 圓在77 5 t:下以及四個晶圓在800°C下。已發現在每一個例 子中,該厚度 T1以一特定百分比大於該厚度 T2,由 F(t.v.)(%) = (Tl-T2)/T2來表示。F(t.v.)在一特定的氨氣對矽 烷氣體分壓比下有一最理想的最小值。該最理想的最小值 根據溫度而不同。通常可以說所有的最理想的都落在介於 2 00和3 50之間的分壓比處,無論溫度是多少。F(t.v.)在介 於200和350之間的分壓比處通常也小於25%。在特定的 例子中,也可能得到低於20%的F(t.v.)。因為給定的製程 條件,特別是相對高的壓力,一低於20%的F(t.v.)值是罕 見的。 在不背離本發明的範圍下調整製程條件是有可能的。 例如,使用一範圍在600°C至850。(:内的溫度是可能的,更 佳者在725 °C至800°C的範圍内,如同第4圖之十六個晶圓 般。温度較佳者至少50〇°C以得到一相對高的氮化矽層的 形成速率,如同一次處理一個晶圓所要求者。在一不同於 2 4 0才各甘 耳的壓力下也可能得到適合的結果。就其本身而言, 〇 力可以介於5 0托耳和3 5 〇托耳之間,並且較佳者至少
10 0 if. I 忙斗。使用不同的氨氣對矽烷氣體之分壓比也可能得 到適人μ Q的結果。至少1 00的分壓比可以證實適用於不同的 200301925 溫度及/或壓力下。使用不同的含矽氣體也是可能的,例 如矽乙烷(Si2H6)、二氯矽烷(SiH2Cl2)、氯化矽乙烷(Si2Cl6)、 雙(三級丁胺基)矽烷(BTB AS)、或這些氣體的組合,並且據 此調整製程條件。 當某些示範實施例在伴隨的圖示中已被敘述並示出的 同時,應當被理解的是對本發明來說上述的實施例只是說 明性的而非限制性的,並且本發明並不被限制在所示出和 敘述的特定的構造和安排中,因為對那些熟知技藝者來說 一些修改可能會產生。 【圖式簡單說明】 本發明藉由與伴隨的圖示相關之實施例來進一步被說 明,其中: 第1圖為一可被用來執行根據本發明之方法的製程腔室之 剖面側視圖; 第2圖為一具有根據本發明之方法形成之氮化矽層在其上 之晶圓基板之剖面側視圖; 第3圖為一說明根據本發明之實施例之用來形成一氮化矽 層的步驟之流程圖;以及 第4圖為一說明在四個組内之十六個不同的晶圓基板之厚 度變異對氨氣和矽烷氣體之製程分壓比的圖表,該 等組在不同的溫度下被處理,並且每一組在四個不 同的氨氣和矽烷氣體分壓比下被處理。 10 200301925 【元件代表符號簡單說明】 10 設備 12 14 晶座 16 18 幫浦 20 21 分散板 22 24 開口 26 32 上表面 34 36 電晶體閘極 38 40 寬度 42 46 平坦區域 50 52 區域 54 化學氣相沈積腔室 閥門 狹長閥門 晶圓基板 阻抗加熱元件 電晶體閘極 低的區域 深度 氮化矽層 距離 11
Claims (1)
- 200301925 拾、申請專利範圍 1. 一種在一基板上形成一氮化碎層的方法,至少包含: 將一基板置入一製程腔室中,該基板具有凸起的電晶 體閘極和介於該等電晶體閘極之間的低的區域的一表 面; 加熱該基板至至少500°C的製程溫度; 維持該腔室内的壓力在至少50托耳的製程壓力下; 注入氨氣至該腔室内; 注入一含矽氣體至該腔室内,該氨氣對該含矽氣體的 分壓比係在一選擇的製程比例下,該含矽氣體和該氨氣 彼此反應而在該表面上形成一氮化矽層,若該表面具有 一介於電晶體閘極之間的具有高度對寬度比至少1 .〇之寬 度小於0.1 5微米之低的區域,以及一至少1微米乘1微 米的完全平坦區域,該製程比例係被選擇成足夠高以便 當該腔室内的該基板處於該製程溫度下並且該腔室内的 壓力處於該製程壓力下時,該層在該平坦區域上形成的 速率不會比在該低的區域的底部上形成的速率快超過25 % ;以及 將該基板從該腔室移出。 2. 如申請專利範圍第1項所述之方法,其中上述之表面具 有一高度對寬度比至少1.0之寬度小於0.1 5微米之低的 區域,以及一至少1微米平方之實質上的平坦區域,該 層在該平坦區域上形成的速率不會比在該低的區域的底 12 200301925 部上形成的速率快超過2 5 %。 ,其中上述之層以一 垣區域的一區域上, 之間最接近的電晶體 3.如申請專利範圍第2項所述之方法 不會快超過25 %的速率形成在該平 其與介於該平坦區域和該低的區域 閘極相距至少1微米。 4. 如申請專利範圍帛!項所述之方法,其中上述之製程溫 度係介於6 0 0 °C和8 0 0 °C之間。 5. 如申請專利範圍帛i項所述之方法,其中上述之製程壓 力係介於5 0托耳和3 5 〇托耳之間。 6·如申請專利範圍帛i項所述之方法,其中上述之含矽氣 體係矽烷(SiH4)、矽乙烷(Si2H6)、二氣矽烷0^/^)、 氣化矽乙烷(si^i6)、和雙(三級丁胺基)矽烷(btbas)中 的至少一個。 7·如申請專利範圍第6項所述之方法,其中上述之表面具 , π度對寬度比至少1. 〇之寬度小於〇丨5微米之低的 區域,以及一至少25微米平方之實質上的平坦區域,該 層在該平坦區域上形成的速率不會比在該低的區域的底 部上形成的速率快超過2 5 %。 13 200301925 8. 如申請專利範圍第6項所述之方法,其中上述之 度係介於600°C和800°C之間。 9. 如申請專利範圍第 6項所述之方法,其中上述之 力係介於5 0托耳和3 5 0托耳之間。 10. 如申請專利範圍第6項所述之方法,其中上述之 例係至少1 0 0。 11. 如申請專利範圍第1 0項所述之方法,其中上述之 例係介於2 0 0和3 5 0之間。 1 2 ·如申請專利範圍第11項所述之方法,其中上述之 度係介於600°C和800°C之間。 1 3 .如申請專利範圍第1 2項所述之方法,其中上述之 力係介於5 0托耳和3 5 0托耳之間。 1 4.如申請專利範圍第1 3項所述之方法,其中上述之 約240托耳。 15. —種在一基板上形成一氮化>6夕層的方法,至少包 將一基板置入一製程腔室中,該基板具有凸起 體閘極和介於該等電晶體閘極之間的低的區域 製程溫 製程壓 製程比 製程比 製程溫 製程壓 壓力係 含: 的電晶 之一表 14 200301925 面; 加熱該基板至一介於600 °C和800 °C之間的製程溫度; 維持該腔室内的壓力在一介於5 0托耳和3 5 0托耳之間 的製程壓力下; 注入氨氣至該腔室内; 注入一含矽氣體至該腔室内,該氨氣對該含矽氣體的 分壓比係在一至少10 0之選擇的製程比例下,該含矽氣 體和該氨氣彼此反應而在該表面上形成一氮化矽層;以 及 將該基板從該腔室移出。 1 6.如申請專利範圍第1 5項所述之方法,其中上述之表面具 有一高度對寬度比至少1 .〇之寬度小於0.1 5微米之低的 區域,以及一至少 1微米平方之實質上的平坦區域,該 層在該平坦區域上形成的速率不會比在該低的區域的底 部上形成的速率快超過2 5 %。 1 7 ·如申請專利範圍第1 5項所述之方法,其中上述之製程比 例係介於200和3 50之間。 1 8.如申請專利範圍第1 6項所述之方法,其中上述之製程比 例係介於200和350之間。 19.如申請專利範圍第15項所述之方法,其中上述之含矽氣 15 200301925 體是矽烷
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US10/015,713 US6559074B1 (en) | 2001-12-12 | 2001-12-12 | Method of forming a silicon nitride layer on a substrate |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200301925A true TW200301925A (en) | 2003-07-16 |
| TWI271789B TWI271789B (en) | 2007-01-21 |
Family
ID=21773115
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW091134532A TWI271789B (en) | 2001-12-12 | 2002-11-27 | A method of forming a silicon nitride layer on a substrate |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US6559074B1 (zh) |
| EP (1) | EP1454343A2 (zh) |
| JP (1) | JP4328208B2 (zh) |
| KR (1) | KR100919694B1 (zh) |
| TW (1) | TWI271789B (zh) |
| WO (1) | WO2003050853A2 (zh) |
Families Citing this family (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20050109276A1 (en) * | 2003-11-25 | 2005-05-26 | Applied Materials, Inc. | Thermal chemical vapor deposition of silicon nitride using BTBAS bis(tertiary-butylamino silane) in a single wafer chamber |
| US7628863B2 (en) * | 2004-08-03 | 2009-12-08 | Applied Materials, Inc. | Heated gas box for PECVD applications |
| US20060084283A1 (en) * | 2004-10-20 | 2006-04-20 | Paranjpe Ajit P | Low temperature sin deposition methods |
| US20060182885A1 (en) * | 2005-02-14 | 2006-08-17 | Xinjian Lei | Preparation of metal silicon nitride films via cyclic deposition |
| US20070082507A1 (en) * | 2005-10-06 | 2007-04-12 | Applied Materials, Inc. | Method and apparatus for the low temperature deposition of doped silicon nitride films |
| US7754906B2 (en) * | 2005-10-07 | 2010-07-13 | Air Products And Chemicals, Inc. | Ti, Ta, Hf, Zr and related metal silicon amides for ALD/CVD of metal-silicon nitrides, oxides or oxynitrides |
| US7501355B2 (en) * | 2006-06-29 | 2009-03-10 | Applied Materials, Inc. | Decreasing the etch rate of silicon nitride by carbon addition |
| US7678422B2 (en) * | 2006-12-13 | 2010-03-16 | Air Products And Chemicals, Inc. | Cyclic chemical vapor deposition of metal-silicon containing films |
| US20080145536A1 (en) * | 2006-12-13 | 2008-06-19 | Applied Materials, Inc. | METHOD AND APPARATUS FOR LOW TEMPERATURE AND LOW K SiBN DEPOSITION |
| US8912353B2 (en) | 2010-06-02 | 2014-12-16 | Air Products And Chemicals, Inc. | Organoaminosilane precursors and methods for depositing films comprising same |
| US8771807B2 (en) | 2011-05-24 | 2014-07-08 | Air Products And Chemicals, Inc. | Organoaminosilane precursors and methods for making and using same |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH08167605A (ja) * | 1994-12-15 | 1996-06-25 | Mitsubishi Electric Corp | シリコン窒化膜の製造方法 |
| KR100207487B1 (ko) * | 1996-08-20 | 1999-07-15 | 윤종용 | 반도체 기억소자의 완충패드 형성방법 |
| WO1999053540A1 (en) * | 1998-04-13 | 1999-10-21 | Applied Materials, Inc. | A method of forming a silicon nitride layer on a semiconductor wafer |
| JP2001168092A (ja) * | 1999-01-08 | 2001-06-22 | Toshiba Corp | 半導体装置およびその製造方法 |
| US6645884B1 (en) * | 1999-07-09 | 2003-11-11 | Applied Materials, Inc. | Method of forming a silicon nitride layer on a substrate |
| US6271054B1 (en) * | 2000-06-02 | 2001-08-07 | International Business Machines Corporation | Method for reducing dark current effects in a charge couple device |
| US6632750B2 (en) * | 2000-07-31 | 2003-10-14 | Hitachi, Ltd. | Manufacturing method of semiconductor integrated circuit device |
| JP2002198368A (ja) * | 2000-12-26 | 2002-07-12 | Nec Corp | 半導体装置の製造方法 |
-
2001
- 2001-12-12 US US10/015,713 patent/US6559074B1/en not_active Expired - Lifetime
-
2002
- 2002-11-27 TW TW091134532A patent/TWI271789B/zh not_active IP Right Cessation
- 2002-12-05 EP EP02797218A patent/EP1454343A2/en not_active Withdrawn
- 2002-12-05 KR KR1020047008816A patent/KR100919694B1/ko not_active Expired - Fee Related
- 2002-12-05 WO PCT/US2002/039168 patent/WO2003050853A2/en not_active Ceased
- 2002-12-05 JP JP2003551820A patent/JP4328208B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| KR100919694B1 (ko) | 2009-10-06 |
| EP1454343A2 (en) | 2004-09-08 |
| TWI271789B (en) | 2007-01-21 |
| KR20040066887A (ko) | 2004-07-27 |
| JP2006507655A (ja) | 2006-03-02 |
| WO2003050853A2 (en) | 2003-06-19 |
| US6559074B1 (en) | 2003-05-06 |
| WO2003050853A3 (en) | 2003-11-06 |
| JP4328208B2 (ja) | 2009-09-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN101597754B (zh) | 形成高质量的低温氮化硅膜的方法和设备 | |
| US7498270B2 (en) | Method of forming a silicon oxynitride film with tensile stress | |
| US7473655B2 (en) | Method for silicon based dielectric chemical vapor deposition | |
| CN1898409B (zh) | 形成高质量低温氮化硅层的方法和设备 | |
| KR101369355B1 (ko) | 에피택셜 층 형성 동안에 형태를 제어하는 방법 | |
| CN101228292B (zh) | 氮化硅的化学气相沉积方法 | |
| CN100336175C (zh) | 形成纳米晶的方法 | |
| TW200301925A (en) | A method of forming a silicon nitride layer on a substrate | |
| KR20250026878A (ko) | 낮은 누설 전류를 갖는 실리콘 붕소를 포함하는 막들을 형성하기 위한 방법들 | |
| TWI289335B (en) | Mixed frequency high temperature nitride CVD process | |
| JP4563016B2 (ja) | シリコン基板の複合面に酸化膜を形成する方法 | |
| CN113966412A (zh) | 可流动pecvd的低沉积速率 | |
| JPH0964025A (ja) | 半導体装置の製造方法 | |
| US7192855B2 (en) | PECVD nitride film | |
| JP4004277B2 (ja) | 半導体装置の製造方法 | |
| JPH05152280A (ja) | 半導体装置の製造方法 | |
| KR100872801B1 (ko) | 플라스마 질화법을 이용한 반도체 소자의 금속 실리사이드형성 방법 | |
| TW424115B (en) | Method of producing silicon oxide layer | |
| JPS63129612A (ja) | 気相成長方法 | |
| KR20040091958A (ko) | 반도체 장치에서 인시튜로 다층 박막을 형성하는 방법 및이를 수행하기 위한 장치 | |
| JPH0878407A (ja) | 薄膜の形成方法 | |
| JPS58122747A (ja) | 半導体装置の製造方法 | |
| JPH04196427A (ja) | Cvd薄膜の製造装置及び製造方法 | |
| JPS63129611A (ja) | 気相成長方法 | |
| JPS63129614A (ja) | 気相成長方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |