TH5125B - Double bus microcomputer system With programmable control of the locking function - Google Patents

Double bus microcomputer system With programmable control of the locking function

Info

Publication number
TH5125B
TH5125B TH9001000513A TH9001000513A TH5125B TH 5125 B TH5125 B TH 5125B TH 9001000513 A TH9001000513 A TH 9001000513A TH 9001000513 A TH9001000513 A TH 9001000513A TH 5125 B TH5125 B TH 5125B
Authority
TH
Thailand
Prior art keywords
lock
aforementioned
secret memory
factor
transponder
Prior art date
Application number
TH9001000513A
Other languages
Thai (th)
Other versions
TH16109A (en
Inventor
มอริซ แบลนด์ นายแพทริค
เออร์นา มิลลิง นายฟิลิป
เมอร์เรย์ บีกัน นายราล์ฟ
Original Assignee
นายดำเนิน การเด่น
Filing date
Publication date
Application filed by นายดำเนิน การเด่น filed Critical นายดำเนิน การเด่น
Publication of TH16109A publication Critical patent/TH16109A/en
Publication of TH5125B publication Critical patent/TH5125B/en

Links

Abstract

ระบบไมโครคอมพิวเตอร์บัสคู่พร้อมด้วยระบบย่อยแคชช่วยปรับปรุงสมรรถนะภายในสภาวะบางประการ โดยการยอมให้มีการควบคุมแบบโปรแกรมได้ต่อฟังก์ชัน LOCK โดยเฉพาะอย่างยิ่งมีอุปกรณ์ตรรกถูกเชื่อมโยงระหว่างทางขาออก LOCK ของซีพียูกับทางขาเข้า LOCK ของตัวควบคุมแคช บิตควบคุมจากพอร์ต I/O เป็นทางขาเข้าที่สองสู่อุปกรณ์ตรรก เมื่อบิตควบคุมอยู่ที่สถานะที่หนึ่งอุปกรณ์ตรรกจะยอมให้ทางขาเข้า LOCK ติดตามทางขาออก LOCK เมื่อบิตควบคุมอยู่ที่อีกสถานะหนึ่ง ทางขาเข้า LOCK จะถูกปิดทางโดยไม่คำนึงถึงสถานะของทางขาออก LOCK Dual bus microcomputer system with cache subsystem improves performance under certain conditions. By allowing programmable control to the LOCK function, in particular, a logical device is linked between the CPU's LOCK output path and the cache controller's LOCK input. The control bit from the I / O port is the second input to the logic device. When the control bit is at the first state, the logic device allows the LOCK inbound to follow the LOCK output.When the control bit is in the other state, the LOCK inbound is disabled regardless of the state of the LOCK outbound.

Claims (4)

1. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสาย ซึ่งประกอบด้วย หน่วยประมวลผลกลางและระบบย่อยของหน่วยความจำลับ ซึ่งต่อวงจรกับผ่านสายสัญญาณส่วนท้องถิ่นของหน่วยประมวลผลกลาง ระบบย่อยของหน่วยความจำลับดังกล่าว ประกอบด้วยหน่วยควบคุมหน่วยความจำลับ 82385 และหน่วยความจำลับ ปัจจัยของสายสัญญาณของระบบปัจจัยหนึ่งต่อวงจรของหน่วยควบคุมหน่วยความจำลับ 82385 ดังกล่าวเข้ากับหน่วยความจำที่สามารถเรียกใช้ได้แบบสุ่ม และหน่วยปฏิบัติงานที่สามารถระบุตำแหน่งได้อีกจำนวนหนึ่ง หน่วยประมวลผลกลางดังกล่าวมีช่องสัญญาณ LOCK และหน่วยควบคุมหน่วยความจำลับ 82385 ดังกล่าวมีช่องรับสัญญาณ LOCK และ ปัจจัยทางตรรกซึ่งมีช่องรับสัญญาณควบคุม ปัจจัยทางตรรกดังกล่าวต่อวงจรอยู่ระหว่างช่องสัญญาณ LOCK ดังกล่าวของหน่วยประมวลผลกลางดังกล่าว และช่องรับสัญญาณ LOCK ดังกล่าวของหน่วยควบคุมหน่วยความจำลับ 82385 ดังกล่าว ปัจจัยทางตรรกดังกล่าวจะตอบสนองต่อสัญญาณที่ได้กำหนดไว้ล่วงหน้าบนช่องรับสัญญาณควบคุมดังกล่าว ด้วยการส่งสัญญาณที่ไม่ทำงานไปยังช่องรับสัญญาณ LOCK ดังกล่าวของหน่วยควบคุมหน่วยความจำลับ 82385 ดังกล่าวเพื่อปิดช่องรับสัญญาณ LOCK ดังกล่าวของหน่วยควบคุมหน่วยความจำลับ 82385 ดังกล่าว และจะยินยอมให้ช่องรับสัญญาณ LOCK ดังกล่าวของหน่วยประมวลผลกลางดังกล่าวเมื่อไม่มีสัญญาณที่ได้กำหนดไว้ล่วงหน้าดังกล่าว1.Multi-cable type microcomputer system Which consists of The central processor and the secret memory subsystem Which is connected to the circuit with the local signal cable of the central processor The secret memory subsystem. Contains a control unit, a 82385 secret memory and a secret memory. System Line Factor One factor per the aforementioned 82385 secret memory control unit circuit to randomly executable memory. And operating units that can identify a number of positions The processor has a LOCK channel and a secret memory control unit. The 82385 has a LOCK transponder and a logic factor with a control channel. The above logical factors per circuit are between the said LOCK channels of the said processor. And the aforementioned LOCK transponder of the aforementioned 82385 secret memory control unit, the logical factor responds to a predetermined signal on the said control channel. By sending a non-working signal to the aforementioned LOCK transponder of the aforementioned 82385 secret memory control unit to close the aforementioned LOCK transponder of the aforementioned 82385 secret memory control unit and will allow the transponder. The LOCK of the said processor when there is no such predefined signal. 2. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ได้ระบุไว้ในข้อถือสิทธิข้อที่ 1 ในกรณีที่ปัจจัยทางตรรกดังกล่าวประกอบด้วยอุปกรณ์ตรรก หรือ2. A multi-wire microcomputer system as described in Clause 1, in the event that the aforementioned logic factor consists of a logic device or 3. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสาย ซึ่งประกอบด้วย หน่วยประมวลผลกลางและระบบย่อยของหน่วยความจำลับ ซึ่งต่อวงจรกันผ่านสายสัญญาณส่วนท้องถิ่นของหน่วยประมวลผลกลาง ระบบย่อยของหน่วยความจำลับดังกล่าวประกอบด้วยหน่วยควบคุมหน่วยความจำลับและหน่วยความจำลับ ปัจจัยของสายสัญญาณของระบบปัจจัยหนึ่งต่อวงจรของหน่วยควบคุมหน่วยความจำลับดังกล่าวเข้ากับหน่วยความจำที่สามารถเรียกใช้ได้แบบสุ่ม และหน่วยปฏิบัติงานที่สามารถระบุตำแหน่งได้อีกจำนวนหนึ่ง หน่วยประมวลผลกลางดังกล่าวมีช่องส่งสัญญาณ LOCK และหน่วยควบคุมหน่วยความจำลับดังกล่าวมีช่องรับสัญญาณ LOCK หน่วยควบคุมหน่วยความจำลับดังกล่าว ยังมีปัจจัยซึ่งจะปฏิบัติต่อรอบการทำงานใดๆ ที่เกี่ยวข้องกับช่องรับสัญญาณ LOCK ที่เปิดอยู่ในฐานะของรอบที่ไม่สามารถจะใช้หน่วยความจำลับได้ และ ปัจจัยทางตรรกซึ่งต่อวงจรอยู่ระหว่างช่องส่งสัญญาณ LOCK ดังกล่าวของหน่วยประมวลผลทางดังกล่าว และช่องรับสัญญาณ LOCK ดังกล่าวของหน่วยควบคุมหน่วยความจำลับดังกล่าว ปัจจัยทางตรรกดังกล่าวมีช่องรับสัญญาณควบคุม และจะตอบสนองต่อสัญญาณหนึ่งบนช่องรับสัญญาณควบคุมดังกล่าวด้วยการสร้างสัญญาณ LOCK เข้า ซึ่งจะเป็นสัญญาณที่เท่าเทียมกับสัญญาณ LOCK ออกดังกล่าว หรือไม่ก็จะเป็นสัญญาณ LOCK เข้าที่ไม่ทำงานสำหรับปิดช่องรับสัญญาณ LOCK ดังกล่าว ปัจจัยทางตรรกดังกล่าวจะตอบสนองต่อช่องรับสัญญาณควบคุมดังกล่าวที่มีสถานะสูงด้วยการปิดช่องรับสัญญาณดังกล่าวที่มีสถานะสูงด้วยการปิดช่องรับสัญญาณ LOCK ดังกล่าว เพื่อควบคุมให้ช่องรับสัญญาณ LOCK ดังกล่าวอยู่ในสถานะที่ไม่ทำงานไม่ว่าช่องส่งสัญญาณ LOCK ดังกล่าว จะเป็นอย่างไรก็ตาม และจะตอบสนองต่อช่องรับสัญญาณควบคุมดังกล่าวที่มีสถานะต่ำด้วยการบังคับให้ช่องรับสัญญาณ LOCK ดังกล่าวเป็นไปตามช่องสัญญาณ LOCK ดังกล่าว3.Multi-cable type microcomputer system Which consists of The central processor and the secret memory subsystem Which is connected through a local signal cable of the central processor The secret memory subsystem consists of a control, a secret and a secret memory. System cabling factor One factor per the aforementioned secret memory control unit circuit to randomly run memory. And operating units that can identify a number of positions The central processor has a LOCK channel, and the secret memory control has a LOCK transponder. There are also factors which will treat any work cycle. Associated with a LOCK transponder that is open as a cycle where secret memory cannot be used and the logic factor connected to the circuit is between the said LOCK channel of the processor. And the LOCK channel of the said secret memory control unit. Such a logical factor has control input channels. It responds to one signal on the control receiver by generating a LOCK in signal, which is the same as that of the LOCK output, or it will be an inactive LOCK input for closing the LOCK receiver. Such a logic factor responds to such a high-state control receiver by muting the high-state of the a-pass by muting the LOCK transponder to control the LOCK receiver. In the idle state regardless of the aforementioned LOCK channel. It responds to the control input in low state by forcing the LOCK transponder to follow that LOCK channel. 4. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ระบุไว้ในข้อถือสิทธิข้อที่ 3 ในกรณีที่ปัจจัยทางตรรกดังกล่าวประกอบด้วยอุปกรณ์ตรรก หรือ4. A multi-wire microcomputer system as specified in Clause 3 in case of the aforementioned logic factor consisting of a logic device or
TH9001000513A 1990-04-19 Double bus microcomputer system With programmable control of the locking function TH5125B (en)

Publications (2)

Publication Number Publication Date
TH16109A TH16109A (en) 1995-06-23
TH5125B true TH5125B (en) 1996-02-05

Family

ID=

Similar Documents

Publication Publication Date Title
CA2191331A1 (en) Secure computer architecture
US3967059A (en) Bi-directional logic system
GB1411882A (en) Methods and apparatus for control of data processing systems
FR2357981A1 (en) DEVICE FOR LOADING AND / OR UNLOADING ADDRESSING KEYS OR MEMORY PROTECTION KEYS IN A DATA PROCESSING SYSTEM
BR9002554A (en) MULTIPLE CONDUCTOR MICROCOMPUTER SYSTEM
TH5125B (en) Double bus microcomputer system With programmable control of the locking function
TH16109A (en) Double bus microcomputer system With programmable control of the locking function
US6580288B1 (en) Multi-property microprocessor with no additional logic overhead to shared pins
CA1221769A (en) Circuit for selecting and locking in operation function circuitry
ATE214171T1 (en) CONTROLLING MEMORY ACCESS OPERATIONS
GB1373014A (en) Processor security arrangements
GB1279955A (en) Improvements in or relating to computer systems
US4031333A (en) Circuit to indicate the simultaneous off-hook condition of at least two of a plurality of telephone subsets on the same telephone line
JPS57187758A (en) Microcomputer
RU2134442C1 (en) Device for logic program control of electric drives, electronic switches, and alarms
KR100274054B1 (en) Apparatus for locking key of computer
JPH04372539A (en) Power interruption controller of terminal equipment
KR930020926A (en) Synchronization source monitoring and selection method of digital exchange and its circuit
CA2074628A1 (en) Multiprocessor system for conducting initial processing for shared circuit
ES8700769A1 (en) An interface device among one or more computers and sensors and actuators in control apparatuses.
SU991402A1 (en) Data input device
SU604178A1 (en) Start-stop telegraphy apparatus receiver
RU2244344C2 (en) Device for forming control commands for controlling two-positional objects
JPS62175042A (en) Terminal system for data communication
JPS5518725A (en) Information control system