TH4420EX - Serial numerical signal processing circuit - Google Patents

Serial numerical signal processing circuit

Info

Publication number
TH4420EX
TH4420EX TH8701000147A TH8701000147A TH4420EX TH 4420E X TH4420E X TH 4420EX TH 8701000147 A TH8701000147 A TH 8701000147A TH 8701000147 A TH8701000147 A TH 8701000147A TH 4420E X TH4420E X TH 4420EX
Authority
TH
Thailand
Prior art keywords
recorder
arithmetic
segment
lash
signal processing
Prior art date
Application number
TH8701000147A
Other languages
Thai (th)
Other versions
TH3118B (en
TH4420A (en
Inventor
นายชาร์ลส เบนจามิน ดีเทอริช นายเดนนิส รอย แม็คคลารี่
Original Assignee
อาร์ซีเอ คอร์ปอเรชั่น
Filing date
Publication date
Application filed by อาร์ซีเอ คอร์ปอเรชั่น filed Critical อาร์ซีเอ คอร์ปอเรชั่น
Publication of TH4420EX publication Critical patent/TH4420EX/en
Publication of TH4420A publication Critical patent/TH4420A/en
Publication of TH3118B publication Critical patent/TH3118B/en

Links

Abstract

ระบบประมวลผลเชิงตัวเลขแบบอนุกรมบิทให้เครื่องบันทึกและแล็ชเพื่อทำตัวอย่างให้เข้าจังหวะกันและให้ผลออกมาเป็นบัทซิก โดยทั่วไปบล็อกประมวลผลแต่ละบล็อกในระบบรวมถึงเครื่องบันทึกขยายซิกที่กระทำอยู่ก่อนส่วนเชิงเลขคณิต และเครื่องบันทึกส่งออกไปตามส่วนเชิงเลขคณิต เครื่องบันทึกรับเข้าของส่วนเชิงเลขคณิตหนึ่งอาจผสมกับเครื่องบันทึกส่งออกของส่วนเชิงเลขคณิตที่กระทำอยู่ก่อนหน้านี้ เครื่องบันทึก หนึ่งรวมถึงแล็ชที่ได้ต่อควบอยู่อย่างอนุกรม ซึ่งได้ควบคุมอย่างเลือกได้ผ่านบิทตัวอย่างอย่างอนุกรม หรือจำลองบิทซิก โดยเฉพาะเครื่องบันทึกถูกจับเวลาด้วยสัญญาณจับเวลาหนึ่งสัญญาณในสองสัญญาณที่มีจำนวนต่างกันของจังหวะต่อคาบตัวอย่าง และความยาวของโดยเฉพาะเครื่องบันทึกได้ถูกเลือกแล้ว ดังนั้นที่สถานีปลายทางของแต่ละคาบตัวอย่างบิทของแต่ละตัวอย่างที่อยู่ในระบบประมวลผลจะให้ผลออกมาอย่างเหมาะสม Bit series numerical processing provides a recorder and a lash to synchronize samples and produce batik results. In general, each processing block in the system includes a sigma amplification recorder that acts before the arithmetic segment. And the recorder sent out according to the arithmetic segment The input recorder of one arithmetic section may be mixed with the output recorder of the previously performed arithmetic segment. Recorder One includes the lash that is connected in series Which can be controlled selectively through the serial bitrate Or simulate bitzig Specifically, the recorder was timed with one of the two timing signals with varying numbers of beats per sample period. And the length of the particular recorder has been selected Therefore, at the terminal of each sample period, the bit of each sample in the processing system will produce appropriate results.

Claims (1)

1. วิธีการของการประมวลผลตัวอย่างเชิงตัวเลขอนุกรมบิทสองส่วนเติมเต็มเชิงเลขคณิต รวมถึงบิทซิกซึ่งตัวอย่างเกิดขึ้นอยู่ในช่วงตัวอย่างปริภูมิสม่ำเสมอที่ประกอบด้วย การจัดบิทอนุกรมของตัวอย่างเชิงตัวเลขดังกล่าวไปทำให้เกิดบิทนัยสำคัญน้อยก่อนและบิทซิกทีหลัง การจัดให้ขั้วของหน่วยประมวลผลเชิงเลขคณิตเป็นฟังก์ชั่นเชิงเลขคณิตตามการกระทำที่ต้องการตามลำดับ การต่อเข้าด้วยกันของหน่วยประมวลผลเชิงเลขคณิตดังกล่าวกับเครื่องบันทึกขยายซิก การจับเวลาเครื่องบันทึกขยายซิกดังกล่าวด้วยจำนวนที่คงที1. Methods of numerical sample processing, serial numbers, two parts, arithmetic complement. Including bitzig, in which samples occur in the sampling period, uniform space containing The serialization of such numerical samples results in less significant bits first and later. The polarization of the arithmetic processor as an arithmetic function according to the desired action, respectively. The connection of the aforementioned arithmetic processor to the SIG expansion recorder. The recorder timer expands the said sigma with a fixed number.
TH8701000147A 1987-03-20 Serial numerical signal processing circuit TH3118B (en)

Publications (3)

Publication Number Publication Date
TH4420EX true TH4420EX (en) 1987-09-01
TH4420A TH4420A (en) 1987-09-01
TH3118B TH3118B (en) 1993-01-29

Family

ID=

Similar Documents

Publication Publication Date Title
DE3778549D1 (en) FAST CLOCK DETECTION FOR PARTIAL RESPONSE SIGNALING.
CA2031055A1 (en) Programmable multiplexing techniques for mapping a capacity domain into a time domain within a frame
FI871113A (en) BEHANDLINGSKRETS FOER EN SERIEFORMAD DIGITAL SIGNAL.
TH4420EX (en) Serial numerical signal processing circuit
KR890004233A (en) Bit sequential integration circuit
FR2379947A1 (en) Scrambling method of data transmission - uses sequential data which is multiplexed and de-multiplexed in new sequence with time delay
PT79621B (en) METHOD AND CIRCUIT FOR REGENERATING SIGNIFICANT MOMENTS OF A PERIODIC SIGNAL
JPS573293A (en) Delay circuit
DE3882114D1 (en) METHOD FOR TRANSMITTING A DIGITAL SIGNAL.
JPS6476140A (en) Microcomputer system
JPS5753169A (en) Bit discriminating circuit
JPS5792484A (en) Timing pulse generating circuit
JPS57196688A (en) Multiplexing system for dial pulse transmission trunk
SU1091164A1 (en) Device for serial separating of ones from binary code
JPS5753170A (en) Bit discriminating circuit
JPS5541037A (en) Data sampling system of video display unit
SU374586A1 (en) GENERATOR OF RECURRENT SEQUENCE WITH SELF-MONITOR
SU544161A1 (en) Phasing device with cyclic code information transmission equipment
JPS5674746A (en) Data processing unit
SU813802A1 (en) Communication channel quality analyzer
JPS5624630A (en) Plural input and output device control system
JPS5599660A (en) Trigger method for digital logic signal analyzer
JPS6468799A (en) Effect adder
DE3485707D1 (en) PROVIDING SAMPLE VALUES OF A TIME-SIGNAL SIGNAL IN A DATA PROCESSING SYSTEM.
JPS54128604A (en) Line contol system