TH37469A - การเข้าถึงหน่วยส่งข้อความสายส่งร่วมปฐมภูมิจากสายส่งร่วมทุติยภูมิผ่านหน่วยเชื่อมต่อระหว่างกันของชิ้นส่วนของอุปกรณ์ประกอบพ่วง (pci) - Google Patents

การเข้าถึงหน่วยส่งข้อความสายส่งร่วมปฐมภูมิจากสายส่งร่วมทุติยภูมิผ่านหน่วยเชื่อมต่อระหว่างกันของชิ้นส่วนของอุปกรณ์ประกอบพ่วง (pci)

Info

Publication number
TH37469A
TH37469A TH9801004835A TH9801004835A TH37469A TH 37469 A TH37469 A TH 37469A TH 9801004835 A TH9801004835 A TH 9801004835A TH 9801004835 A TH9801004835 A TH 9801004835A TH 37469 A TH37469 A TH 37469A
Authority
TH
Thailand
Prior art keywords
primary
transmission line
address
request
common transmission
Prior art date
Application number
TH9801004835A
Other languages
English (en)
Other versions
TH55956B (th
Inventor
อาร์. กิลเลสปี ไบรอัน
อาร์. เดวิส แบร์รี่
ที. ฟูทรัล วิลเลียม
Original Assignee
นายธนพัฒน์ ผู้พัฒน์
นายรัชพงษ์ ทองดีแท้
นางสาวจุฑาจิต ศรีประสาธน์
นางอนงค์ สีหพันธุ์
Filing date
Publication date
Application filed by นายธนพัฒน์ ผู้พัฒน์, นายรัชพงษ์ ทองดีแท้, นางสาวจุฑาจิต ศรีประสาธน์, นางอนงค์ สีหพันธุ์ filed Critical นายธนพัฒน์ ผู้พัฒน์
Publication of TH37469A publication Critical patent/TH37469A/th
Publication of TH55956B publication Critical patent/TH55956B/th

Links

Abstract

DC60 (17/10/57) ระบบย่อย I/O ที่มีตัวประมวลผล, หน่วยเชื่อมต่อ และหน่วยส่งข้อความ I/O ที่ ต่อเชื่อมสายส่งรวม (bus) ปฐมภูมิ, ทุติยภูมิ และตติยภูมิในระบบคอมพิวเตอร์ หน่วยเชื่อมต่อจะ ถูกออกแบบขึ้นมาเพื่อเรียกร้องคำขอที่เข้าถึงช่วงที่อยู่ของหน่วยส่งข้อความ (MU) จากสาย ส่งร่วมทุติยภูมิ โดยตัว MU จะต่อเชื่อมกับสายส่งร่วมปฐมภูมิ MU จะรบกวนตัวประมวนผลเมื่อ คำร้องขอ I/O ถูกโพสต์ที่มีการสนองตอบต่อสิ่งนั้น ตัวประมวลผลจะอ่านจากตัวชี้ของ MU ไป ที่ข้อความ I/O และหลังจากนั้นอาจจะจัดการกับข้อความ I/O เพื่อเป็นการสนับสนุนการ เคลื่อนย้ายได้ ของซอฟท์แวร์ที่เขียนขึ้นสำหรับเอเจนท์ไม่ว่าบนสายส่งร่วมปฐมภูมิ หรือทุติยภูมิ อย่างใดอย่างหนึ่ง ที่ประสงค์จะเข้าถึง MU หน่วยแปลงที่อยู่ปฐมภูมิและทุติยภูมิ ของระบบย่อย I/O จะถูกตั้งโปรแกรมให้เรียกร้องวินโดว์การเปลี่ยนแปลงที่อยู่เดียวกัน ที่ซึ่งช่วงที่อยู่ MU จะเป็นส่วน หนึ่งของวินโดว์ของการแปลงที่อยู่ ATU ปฐมภูมิ และ ATU ทุติยภูมิ จะถูกออกแบบเพื่อไม่ให้ เรียกร้องคำร้องขอภายในช่วงที่อยู่ MU ในรูปลักษณ์เฉพาะแล้ว ระบบย่อย I/O อาจจะนำไปทำ เป็นชิฟวงจรรวมเดียว (ตัวประมวลผล I/O) ที่ออกแบบมาให้สนับสนุนโปรโตคอล I/O อัจฉริยะ (I2O(Registered Trandmark)) ที่เกี่ยวกับสายส่งร่วมของระบบปฐมภูมิและทุติยภูมิของการเชื่อมต่อชิ้นส่วนประกอบ พ่วง (PCI) โดยการออกแบบหน่วยต่อเชื่อมเพื่อให้เรียกร้องช่วงที่อยู่ MU บนสายส่งร่วมทุติยภูมิ ระบบย่อย I/O อาจจะยอมให้เอเจนท์บนสายส่งร่วมทุติยภูมิดำเนินการโปรโตคอล I20 โดยไม่ ต้องรบกวนตัวประมวลผลโฮสท์ ซึ่งปกติเเล้วจะอยู่บนสายส่งร่วมของ PCI ปฐมภูมิ ระบบย่อย I/O ที่มีตัวประมวลผล หน่วยเชื่อต่อ และหน่าวข้อความ I/O ที่ต่อเชื่อมสายส่งรวมปฐมภูมิ ทุติยภูมิ และที่ สามในระบบคอมพิวเตอร์ หน่วยเชื่อต่อจะปรับสัณฐานได้เพื่อ ให้ร้องขอช่องทางเข้าถึงช่วงที่อยู่ของหน่วยข้อความ (MU) จากสายส่งรวมทุติยภูมิโดยตัว MU 100 จะต่อเชื่อมกับสายส่ง รวมปฐมภูมิ MU จะหยุดตัวประมวลผลเพื่อคำร้องขอ I/O ถูกส่ง ไปเพื่อสนองตอบต่อที่ตัวประมวลผลอ่านจากตัวชี้ MU ไปที่ข้อ ความ I/O และอาจจะจัดการกับข้อความ I/O ในการทำให้เกิดการ เคลื่อนย้ายได้ ของซ้อฟท์แวร์ ที่บันทึกสำหรับเอเจนท์บนสาย ส่งรวมปฐมภูมิ หรือทุติยภูมิ อย่างใดอย่างหนึ่ง ที่ประสงค์ เข้าไปใน MU ตัวหน่วยแปลงที่อยู่ปญมภูมิ และทุตยภูมิของระบบย่อย I/O จะถูกตั้งโปรแกรมให้ใช้ช่องการ แปลงที่อยู่เดียวกัน ที่ซึ่งช่วงที่อยู่ MU จะเป็นส่วน หนึ่งของช่วงของการแปลงที่อยู่ ATU ทุติยภูมิ และ ATU ปฐม ภูมิ จะถูกปรับสัณฐานเพื่อไม่ให้ใช้คำร้องขอภายในช่วยที่ อยู่ MU ในรูปลักษณ์เฉพาะแล้ว ระบบย่อย I/O อาจจะทำเป็นชิฟ วงจรรวมเดียว (ตัวประมวผล I/O) ที่ปรับปัณฐานให้สนับสนุน ตัวแบบ I/O ที่รอบรู้ (สูตรเคมี) ร่วมกับตัวสายส่งร่วมของ ระบบปฐมภูมิและทุติยภูม ของการเชื่อมต่อชิ้นส่วนประกอบพ่วง (PCI) โดยการปรับสัณฐานหน่วยต่อเชื่อมเพื่อให้ใช้ช่วงที่ อยู่ MU บนสายส่งร่วมทุติยภูมิ ระบบย่อย I/O อาจจะยอมให้เอ เจนท์บนสายส่งร่วมทุติยภูมิดำเนินตัวเป็นแบบ I2O โดยไม่ต้องหยุดตัวประมวลผลไฮสท์ที่ตามปกติ จะอยู่บนสายส่ง ร่วมของ PCI ปฐมภูมิ

Claims (6)

1. อุปกรณ์ประมวลผลข้อมูลที่ ซึ่งประกอบด้วยหน่วยเชื่อมต่อสำหรับต่อเชื่อสายส่งร่วมปฐมภูมิ เข้ากับ สายส่งร่วมทุติยภูมิ และสามารถปรับสัณฐานได้ เพื่อให้ใช้ ช่วงหรือย่านที่อยู่ของหน่วยข้อมูล (MU) บนสายส่งร่วมทุติย ภูมิ ตัวประมวลผล และ หน่วยข้อความ (MU) สำหรับต่อสายส่งร่วมปฐมภูมิ โดยหน่วย MU จะถูกปรับสัณฐานให้หยุดตัวประมวลผลที่สองตอบต่อการรับคำ ร้องขอที่หนึ่ง ในการใช้เข้าถึงข้อความหนึ่ง การร้องของที่ หนึ่งเพื่อเข้าไปในช่วงหรือย่านที่อยู่ MU และที่เริ่มต้น บนสายส่งร่วมทุติยภูมิ, ตัวประวมลผลที่กำลังปรับสัณฐานเพ่อ เข้าไปในข้อความที่หนึ่ง และจัดการกับคำสั่งจำนวนหนึ่งที่ หนึ่งที่เกี่ยวข้องกับข้อความที่หนึ่ง 2. อุปกรณ์ประมวลผลข้อมูล ตามที่ระบุไว้ในข้อถือสิทธิ์ข้อ 1 ที่ซึ่งประกอบต่อไปด้วย หน่วยแปลงที่อยู่ทุติยภูมิ (S_ATU) เพื่อต่อเชื่อมสายส่ง ร่วมทุติยภูมิ เข้ากับสายส่งร่วมที่สาม และปรับสัณฐานให้ แปลงที่อยู่ของคำร้องขอบนสายส่งร่วมทุติยภูมิ ไปเป็นที่ อยู่ที่สามโดย S_ATU จะปรับสัณฐานได้เพื่อไม่ให้ใช้ช่วงที่ อยู่ของ MU บนสายส่งร่วมทุติยภูมิ 3. อุปกรณ์ประมวลผลข้อมูลตามที่ระบุไว้ในข้อถือสิทธิข้อ 1 ที่ซึ่ง MU ดังกล่าวจะถูกปรับสัณฐานต่อไป เพื่อหยุดตัว ประมวลผลที่สนองตอบต่อการรับคำร้องขอที่สอง ที่เข้าถึงช่วง ของที่อยู่ของ MU โดยคำร้องขอที่สองจะเริ่มต้นบนสายส่งร่วม ปฐมภูมิ 4. อุปกรณ์ประมวลผลข้อมูลตามที่ระบุไว้ในข้อถือสิทธิข้อ 1 ที่ซึ่ง MUประกอบต่อไปด้วยคิดเพื่อเก็บตัวชี้ไปที่ข้อความ ที่หนึ่ง โดยตัวประมวลผลจะถูกปรับสัณฐานให้อ่าน ตัวชี้และ สนองตอบต่อการเข้าไปในข้อความที่หนึ่ง 5. อุปกรณ์ประมวลผลข้อมูลตามที่ระบุไว้ในข้อถือสิทธิข้อ 2 ที่ซึ่งหน่วยเชื่อมต่อจะสามารถใช้ช่วงของที่อยู่ MU ดัง กล่าวสนองตอบต่อบิทที่ทำงานได้ บิทหนึ่งเป็นอย่างน้อยที่ สุดของอุปกรณ์ประมวลผลข้อมูลดังกล่าว ที่กำลังทำงานสลับไป มา 6. อุปกรณ์ประมวลผลข้อมูลตามที่ระบุไว้ในข้อถือสิทธิข้อ 5 ที่ซึ่ง S_ATU จะถูกปรับสัณฐานไปให้ใช้ช่วงที่อยู่ของ MU บนสายส่งร่วมทุติยภูมิที่สนองตอบต่อบิททำงานที่กำลังทำงาน กลับไปมา 7. อุปกรณ์ประมวลผลข้อมูลตามที่ระบุไว้ในข้อถือสิทธิข้อ 1 ที่ซึ่งประกอบต่อไปด้วย อินเตอร์เฟชปฐมภูมิ เพื่อต่อ เชื่อมส่ยส่งร่วมปฐมภูมิ และปรับสัณฐานให้เป็นตัวหลักเมื่อ ส่งต่อคำร้องขอเป็นหน่วยเชื่อมต่อ และจะเป็นตัวรองเมื่อ สนองตอบต่อคำร้องขอ ที่เป็นหน่วยข้อความ 8. อุปกรณ์ประมวลผลข้อมูลตามที่ระบุไว้ในข้อถือสิทธิข้อ 1 ที่ซึ่งประกอบต่อไปด้วยตัวควบคุมหน่วยความจำ เพื่อต่อ เชื่อมกับสายส่งร่วมที่สาม ตัวประมวลผลเพื่อต่อกับสายส่ง ร่วมที่สามเพื่อเข้าถึงข้อความที่หนึ่งผ่านตัวควบคุมหน่วย ความจำ 9. อุปกรณ์ประมวลผลข้อมูล ตามที่ระบุไว้ในข้อถือสิทธิข้อ 8 ที่ซึ่งชุดคำสั่งที่หนึ่งดังกล่าว จะถูกเก็บไว้ในหน่วย ความจำที่ต่อเชื่อมกับตัวควบคุมหน่วยความจำ 1 0. อุปกรณ์ประมวลผลข้อมูล ตามที่ระบุไว้ในข้อถือสิทธิข้อ 2 ที่ซึ่งประกอบต่อไปด้วย หน่วยแปลงที่อยู่ปฐมภูมิ (P_ATU) เพื่อต่อเชื่อมสายส่ง ร่วมปฐมภูมิ เข้ากับสายส่งร่วมที่สาม และปรับสัณฐานเพื่อ แปลงที่อยู่ของคำร้องขอบนสายส่งร่วมปฐมภูมิไปเป็นที่อยู่ ที่สาม โดย P_ATU ดังกล่าวที่ปรับสัณฐานเพื่อใช้คำร้องขอขะ มีที่อยู่ภายในช่วงของการแปลงที่อยู่ปญมภูมิ และที่ซึ่ง S_ATU ดังกล่าวถูกปรับสัณฐานให้ใช้คำร้องขอ ที่มีอยู่อยู่ ภายในช่วงของการแปลงที่อยู่ทุติยภูมิ และที่ซึ่ง ช่วงที่อยู่ของ MU จะเป็นส่วนหนึ่งของช่วงของการแปลงที่ อยู่ปฐมภูมิ 1 1. อุปกรณ์ประมวลผลข้อมูลตามที่ระบุไว้ในข้อถือสิทธิข้อ 10 ที่ซึ่งช่วงการแปลงที่อยู่ที่หนึ่ง และที่สองจะครอบคลุม ช่วงของที่อยู่เดียวกัน 1 2. ระบบคอมพิวเตอร์ที่ซึ่งประกอบด้วย สายส่งร่วมปฐมภูมิ สายส่งร่วมทุติยภูมิ ระบบย่อย I/O ที่ต่อกับสายส่งร่วมปฐมภูมิ และทุติยภูมิ โดยระบบย่อย I/O จะมี ตัวประมวลผลย่อย หน่วยเชื่อมต่อที่ต่อสายส่งร่วมปฐามภูมิกับสายส่งร่วมทุ ติยภูมิ และปรับสัณฐานได้เพื่อให้ร้องขอ ช่วงทางเข้าถึง ช่วงของที่อยู่ของหน่วยข้อความ (MU) จากสายส่วร่วมทุติย ภูมิ โดยหน่าวยเชื่อมต่อดังกล่าว จะถูกปรับสัณฐานให้ส่งคำ ร้องขอจากสายส่งร่วม ทุติยภูมิไปให้สายส่งร่วมปฐมภูมิ MU ที่ปรับสัณฐานให้หยุดตัวประมวลผล ระบบย่อยที่สนองตอบ ต่อการรับคำร้องขอที่หนึ่งเพื่อเข้าถึงข้อความที่หนึ่ง คำ ร้องขอที่หนึ่งเพื่อเข้าไปในช่วงที่อยู่ของ MU และะเริ่ม ต้นบนสายส่งร่วมทุติยภูมิ ตัวประมวลผลของระบบย่อยที่ปรับ สัณฐานเพื่อเข้าไปในข้อความที่หนึ่ง และจัดการกับคำสั่งชุด ที่หนึ่งที่เกี่ยวข้องกับข้อความที่หนึ่ง 1 3. ระบบคอมพิวเตอร์ ตามที่ระบุไว้ในข้อถือสิทธิข้อ 12 ที่ซึ่งประกอบต่อไปด้วย สายส่งร่วมที่สาม และ หน่วยแปลงที่อยู่ทุติยภูมิ (S_ATU) เพื่อต่อเชื่อมสายส่ง ร่วมทุติยภูมิ เข้ากับสายส่งร่วมที่สาม และปรับสัณฐานเพื่อ แปลงที่อยู่ของคำร้องขอบนสายส่งร่วมทุติยภูมิไปเป็นที่อยู่ ที่สาม โดย S_ATU ดังกล่าว จะปรับสัณฐานเพื่อให้คำร้องขอ ภายในช่วงของการแปลงที่อยู่ทุติยภูมิ และปรับสัณฐานไว้ เพื่อไม่ให้ได้ช่วงที่อยู่ของ MU 1 4. ระบบคอมพิวเตอร์ตามที่ระบุไว้ในข้อถือสิทธิข้อ 12 ที่ ซึ่ง MU ดังดล่าวจะถูกปรับสัณฐานต่อไปเพื่อหยุดตัวประมวลผล ที่ สนองตอบต่อการรับคำร้องขอที่สองที่เข้าไปในช่วงของที่อยู่ MU โดยคำร้องที่สองจะเริ่มบนสายส่งร่วมปฐมภูมิ 1 5. ระบบคอมพิวเตอร์ตามที่ระบุไว้ในข้อถือสิทธิข้อ 12 ที่ ซึ่ง MU ประกอบต่อไปด้วย คิว สำหรับเก็บตัวชี้ข้อความที่ หนึ่งโดยตัวประมวลผลจะปรับสัณฐานให้อ่าน ตัวชี้และสนองตอบ ต่อทางเข้าถึงข้อความที่หนึ่ง 1 6. ระบบคอมพิวเตอร์ตามที่ระบุไว้ในข้อถือสิทธิข้อ 13 ที่ ซึ่งหน่วยเชื่อมต่อจะสามารถใช้ช่วงที่อยู่ MU ดังกล่าว และ ที่ซึ่ง S_ATU จะถูกปรับสัณฐานไม่ให้ใช้ช่วงที่อยู่ โดย ทั้งคุ่จะสนองตอบต่อบิททำงานบิทหนึ่ง เป็นอย่างน้อยที่สุด ของอุปกรณ์ประมวลผลข้อมูลดังกล่าวที่กำลังทำงานสลับไปมา 1 7. ระบบคอมพิวเตอร์ตามที่ระบุไว้ในข้อถือสิทธิข้อ 13 ที่ ซึ่งประกอบต่อไปด้วยอินเตอร์เฟชปฐมภูมิ เพื่อต่อเชื่อมสาย ส่งร่วมปฐมภูมิ และปรับสัณฐานให้เป็นตัวหลัก เมื่อส่งต่อคำ ร้องขอที่เป็นหน่วยเชื่อมต่อ และเป็นตัวรองเพื่อสองตอบต่อ คำร้องขอที่เป็นหน่วยข้อความ 1 8. ระบบคอมพิวเตอร์ตามที่ระบุไว้ในข้อถือสิทธิข้อ 13 ที่ ซึ่งระบบย่อย I/O ประกอบต่อไปด้วยตัวควบคุมหน่วยความจำต่ เชื่อมกับ สายส่งร่วมที่สาม โดยตัวประมวลผลจะถูกปรับสัณฐาน เข้าไปในข้อความที่หนึ่งผ่าน ตัวควบคุมหน่วยความจำ 1 9. ระบบคอมพิวเตอร์ตามที่ระบุไว้ในข้อถือสิทธิข้อ 18 ที่ ซึ่งประกอบต่อไปด้วยหน่วยความจำ I/O ต่อเชื่อมกับตัวควบคุม หน่วยความจำโดยชุดคำสั่งที่หนึ่งดังกล่าว จะเก็บไว้ในหน่วย ความจำ I/O ดังกล่าว 2 0. ระบบคอมพิวเตอร์ตามที่ระบุไว้ในข้อถือสิทธิข้อ 13 ที่ ซึ่งประกอบต่อไปด้วย หน่วยแปลงที่อยู่ปฐมภูมิ (P_ATU) เพื่อต่อเชื่อมสายส่ง ร่วมปฐมภูมิกับสายส่งร่วมที่สามและปรับปสัญฐา เพื่อแปลงที่ อยู่ของคำร้องขอบานสายส่งร่วมปฐมภูมิไปเป็นที่อยู่ที่สาม P_ATU ดังกล่าวที่ปรับสัณฐานให้ใช้คำร้องขอที่มีที่อยู่ภาย ในช่องของการแปลงที่อยู่ปฐมภูมิ และที่ซึ่ง S_ATU ดังกล่าว จะปรับสัณฐาน เพื่อร้องขอที่มีที่อยู่กับ ช่วงของการแปลง ที่อยู่ทุติยภูมิ และที่ซึ่ง ช่งที่อยู่ MU จะเป็นส่วนหนึ่งของช่องของกการแปลงที่อยู่ ปฐมภูมิ 2
1. ระบบคอมพิวเตอร์ตามที่ระบุไว้ในข้อถือสิทธิข้อ 20 ที่ ซึ่งช่องการแปลงที่อยู่ที่หนึ่ง และที่สองจะครอบคลุมช่วง หรือผ่านของที่อยู่เดียวกัน 2
2. ในระบบคอมพิวเตอร์ ที่มีสายส่งร่วมของระบบที่รวมถึง สายส่งร่วม PCI ปฐมภูมิดังกล่าว สายส่งร่วมที่สาม และระบบ ย่อย I/O โดยระบบย่อย I/O จะมีหน่วยเชื่อมต่อสำหรับส่งต่อ คำร้องขอระหว่างสายส่งร่วมปฐมภูมิ และสายส่งร่วมทุติยภูมิ หน่วยข้อความ (MU) เพื่อส่งคำร้องขอ I/O และการสิ้นสุด ระบบย่อย I/O ที่ปรับสัณฐานเพื่อใช้ช่วงที่อยู่ MU บนสาย สายส่งร่วมปฐมภูมิ ตัวประมวลผลระบบย่อยต่อเชื่อมกับสายส่ง ร่วมที่สาม หน่วยความจำ I/O ต่อเชื่อมกับสายส่งร่วมที่สาม โดยวิธีการประกอบด้วยขั้นตอนของ การเริ่มคำร้องขอ I/O บนสายส่งร่วมทุติยภูมิเพื่อเข้าไปใน ช่วงที่อยู่ MU การส่งต่อคำร้องขอไปให้สายส่งร่วมปฐมภูมิ และไม่ไปให้สาย ส่งร่วมที่สาม การเร่งคำร้องของใน MU การแจ้งเตือนตัวประมวลผลว่า คำร้องขอถูกส่งไปใน MU แล้ว และ การดำเนินข้อความ I/O ที่เกี่ยวข้องกับคำร้องขอ 2
3. วิธีการตามที่ระบุไว้ในข้อถือสิทธิข้อ 22 ที่ซึ่ง ประกอบต่อไปด้วย ขั้นตอนของหน่วยแปลงที่อยู่ปฐมภูมิ (P_ATU) ในระบบย่อย I/O ที่ใช้คำร้องขอบนสายส่งร่วมปฐมภูมิ ก่อนขั้นตอนของการส่งคำร้องขอ I/O 2
4. วิธีการตามที่ระบุไว้ในข้อถือสิทธิข้อ 22 ที่ซึ่งขั้น ตอนของการส่งคำร้องขอ I/O จะประกอบด้วยการรับตัวชี้ใน MU ไปที่ข้อความ I/O 2
5. วิธีการตามที่ระบุไว้ในข้อถือสิทธิข้อ 22 ที่ซึ่งขั้น ตอนของการดำเนินข้อความ I/O ประกอบด้วยตัวประมวลผลของระบบ ย่อยที่จัดการกับชุดคำสั่งที่เก็บไว้ในหน่วยความจำ I/O 2
6. วิธีการตามที่ระบุไว้ในข้อถือสิทธิข้อ 22 ที่ซึ่ง ประกอบต่อไปด้วยขั้นตอนที่ให้มีการเชื่อมต่อโดยตัวประมวลผล ของโฮสท์ บนสายส่งร่วมปฐมภูมิที่แจ้งเตือนบิท ๆ หนึ่งหรือ มากกว่าในตัวลงทะเบียนของระบบย่อย I/O ก่อนขั้นตอนของการ ส่งต่อ คำร้องขอ โดยหน่วยเชื่อมต่อจะสามารถใช้ช่วงที่อยู่ MU บนสายส่งร่วมทุติยภูมิได้ (ข้อถือสิทธิ 26 ข้อ, 5 หน้า, 3 รูป)
TH9801004835A 1998-12-15 การเข้าถึงหน่วยส่งข้อความสายส่งร่วมปฐมภูมิจากสายส่งร่วมทุติยภูมิผ่านหน่วยเชื่อมต่อระหว่างกันของชิ้นส่วนของอุปกรณ์ประกอบพ่วง (pci) TH55956B (th)

Publications (2)

Publication Number Publication Date
TH37469A true TH37469A (th) 2000-02-28
TH55956B TH55956B (th) 2017-07-12

Family

ID=

Similar Documents

Publication Publication Date Title
KR100215944B1 (ko) 소비전력의 관리장치 및 방법
US4074352A (en) Modular block unit for input-output subsystem
US5555425A (en) Multi-master bus arbitration system in which the address and data lines of the bus may be separately granted to individual masters
CA1194576A (en) Deadlock detection and resolution scheme
US5978872A (en) Method and system for concurrent computer transaction processing
US4961140A (en) Apparatus and method for extending a parallel synchronous data and message bus
KR950013120A (ko) 계산기간 통신을 위한 통신제어장치 및 그것에 사용하는 집적회로
CN109918230A (zh) 一种业务板卡异常恢复方法及系统
US6470408B1 (en) Apparatus and method for delivering interrupts via an APIC bus to IA-32 processors
US4417303A (en) Multi-processor data communication bus structure
US5968144A (en) System for supporting DMA I/O device using PCI bus and PCI-PCI bridge comprising programmable DMA controller for request arbitration and storing data transfer information
CN107066413A (zh) 一种用于处理多个总线设备数据的方法、及其总线系统
TH37469A (th) การเข้าถึงหน่วยส่งข้อความสายส่งร่วมปฐมภูมิจากสายส่งร่วมทุติยภูมิผ่านหน่วยเชื่อมต่อระหว่างกันของชิ้นส่วนของอุปกรณ์ประกอบพ่วง (pci)
TH55956B (th) การเข้าถึงหน่วยส่งข้อความสายส่งร่วมปฐมภูมิจากสายส่งร่วมทุติยภูมิผ่านหน่วยเชื่อมต่อระหว่างกันของชิ้นส่วนของอุปกรณ์ประกอบพ่วง (pci)
JPS63175962A (ja) 直接メモリアクセス制御装置とマルチマイクロコンピュータシステム内におけるデータ転送方法
GB1574470A (en) Intelligent input-output interface control unit for input-output system
CN206479978U (zh) 一种用于处理多个总线设备数据的总线系统
JP2504062B2 (ja) プログラマブル・コントロ−ラの汎用バス接続用仲介装置
JPS6347867A (ja) デユアルcpu間通信方式
KR100328630B1 (ko) 선버스와 브이엠버스의 데이타 전송방법 및 전송채널장치
JPS58142465A (ja) デ−タ転送・処理装置
KR100312592B1 (ko) 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한인터럽트 처리 방법
KR0170595B1 (ko) 고속 병렬 컴퓨터에서 크로스바 네트웍 라우터의 송신부에 대한 소프트웨어 애뮬레이션 방법
JP2667285B2 (ja) 割込制御装置
KR100191242B1 (ko) 데이타 전송장치