TH16393A - Single-chip firmware processing method for the clock signal and keyboard link data to be operated synchronously at the novell. Or work station Or systems that are not networked works and related hardware - Google Patents

Single-chip firmware processing method for the clock signal and keyboard link data to be operated synchronously at the novell. Or work station Or systems that are not networked works and related hardware

Info

Publication number
TH16393A
TH16393A TH9201001066A TH9201001066A TH16393A TH 16393 A TH16393 A TH 16393A TH 9201001066 A TH9201001066 A TH 9201001066A TH 9201001066 A TH9201001066 A TH 9201001066A TH 16393 A TH16393 A TH 16393A
Authority
TH
Thailand
Prior art keywords
keyboard
data
level
computer system
signal
Prior art date
Application number
TH9201001066A
Other languages
Thai (th)
Other versions
TH10339B (en
Inventor
เชง-เวน นายเชน
Original Assignee
นายโรจน์วิทย์ เปเรร่า
นายธเนศ เปเรร่า
Filing date
Publication date
Application filed by นายโรจน์วิทย์ เปเรร่า, นายธเนศ เปเรร่า filed Critical นายโรจน์วิทย์ เปเรร่า
Publication of TH16393A publication Critical patent/TH16393A/en
Publication of TH10339B publication Critical patent/TH10339B/en

Links

Abstract

วิธีการประมวลผลเฟิร์มแวร์แบบชิปเดี่ยว สำหรับสัญญาณจากเส้นสัญญาณนาฬิกา และเส้นสัญญาณข้อมูล ของตัวเชื่อมโยงของแป้นพิมพ์ที่จะทำงานแบบซิงโครนัส ที่โนเวลล์ หรือสถานีทำงาน หรือระบบที่ไม่ใช่ข่ายงาน และฮาร์ดแวร์ที่เกี่ยวข้องที่รวมถึง การใช้ชิปเดี่ยวของบิด CTRL ซึ่งมีหน่วยประมวลผลพีชคณิตแบบบูลิน โดยส่วนของการทำงานของชุดคำสั่งลอจิกของบิล CTRL เพื่อตรวจจับ หรือเซตสถานภาพภายนอก ภายใต้โมดเวลา จริงโดยผ่านเส้นสัญญาณนาฬิกา หรือเส้นสัญญาณข้อมูลแบบอะซิงโครนัสของตัวเชื่อมของแป้นพิมพ์หรือเพื่อแยกเส้นสัญญาณสองอัน (TX และ RX)และใช้ชิปเดี่ยวของบิต CTRL โดยส่วนของการทำงานของเฟิร์มแวร์ เพื่อยอมให้แป้นพิมพ์ ทำงานในระบบโนเวลล์ หรือสถานีทำงาน หรือระบบที่ไม่ใช่ข่ายงาน Single chip firmware processing method For signals from the clock line And signal lines Of the keyboard linker that will run synchronously at the novell or station to work Or non-network systems And related hardware including Twisted single-chip CTRL, which has a Boolean algebraic processor. As part of the function of the CTRL bill logic set to detect or set the external state. Under time True through the clock line Or asynchronous data lines of the keyboard connector, or to separate two signal lines (TX and RX) and use a single chip of CTRL bit by part of the firmware operation. To allow the keyboard Work in a novell system Or working station Or non-network systems

Claims (3)

1. อุปกรณ์เชื่อมโยงของแป้นพิมพ์สำหรับเชื่อมโยงระหว่างแป้นพิมพ์กับระบบคอมพิวเตอร์ อุปกรณ์เชื่อมโยงดังกล่าวจะมี (a) เส้นสัญญาณนาฬิกาที่ตอบสนองต่อระบบคอมพิวเตอร์ดังกล่าวอยู่ที่ระดับที่หนึ่งเมื่อข้อมูลอาจถูกส่งจากแป้นพิมพ์ไปยังระบบคอมพิวเตอร์ดังกล่าว (b) ตัวตรวจจับข้อมูลสำหรับตรวจจับเมื่อมีข้อมูลที่จะถูกส่งจากแป้นพิมพ์ไปยังระบบคอมพิวเตอร์ดังกล่าว (c) ส่วนจัดเก็บข้อมูล (d) ส่วนส่งข้อมูลสำหรับทำการส่งข้อมูลดังกล่าว ประกอบด้วย: ตัวตรวจจับระดับเส้นสัญญาณนาฬิกาสำหรับตรวจจับระดับของเส้นสัญญาณดังกล่าว เพื่อสร้างสัญญาณการส่งเมื่อเส้นสัญญาณนาฬิกาดังกล่าวอยู่ที่ระดับที่หนึ่งดังกล่าว และในกรณีอื่นจะเป็นสัญญาณล้มเหลว ส่วนเปิดทางการส่งข้อมูลที่ตอบสนองต่อสัญญาณการส่งดังกล่าว และ ส่วนพยายามซ้ำที่ตอบสนองต่อสัญญาณล้มเหลวดังกล่าวเพื่อทำให้ตัวตรวจจับระดับเส้นสัญญาณนาฬิกาดังกล่าวทำการตรวจจับระดับของเส้นสัญญาณนาฬิกาใหม่ หลังจากการประวิงเวลาตามที่กำหนดไว้ล่วงหน้าเพื่อที่จะพยายามทำซ้ำการส่งข้อมูลที่ยังไม่ได้ส่งออกไปหลังจากการประวิงเวลาดังกล่าว โดยวิธีดังกล่าวส่วนเปิดทางการส่งข้อมูลดังกล่าว จะพยายามส่งข้อมูลที่ยังไม่ได้ส่งออกไปตามจำนวนครั้งที่กำหนดไว้ล่วงหน้า หลังจากที่ข้อมูลที่ยังไม่ได้ส่งถูกจัดเก็บในส่วนจัดเก็บข้อมูล1. Keyboard coherence device for linking the keyboard to the computer system. The associated device has (a) a clock line that responds to that computer system at a certain level when data may be sent from the keyboard to the computer system. (B) A data detector to detect. When there is data to be transmitted from the keyboard to the computer system (c) the storage (d) the transmitting part for transmitting such information includes: line level detector for detecting line level. Such a signal To generate a transmit signal when the aforementioned clock line is at the aforementioned level And in other cases it will signal failure. The transmission opening in response to the transmission signal and the retry that responds to the failed signal to cause the clock line level detector to detect the level of the new clock line. After a predefined delay in order to try to reproduce the transmission that has not yet been sent after that delay. By the way, the open part of the transmission It will attempt to send the unsent data for the preset number of times. After the unsent information is stored in the storage 2. อุปกรณ์เชื่อมโยงแป้นพิมพ์ตามข้อถือสิทธิที่ 1 ที่ซึ่ง เส้นสัญญาณข้อมูลที่ตอบสนองต่อระบบคอมพิวเตอร์จะอยู่ในระดับที่สองเมื่อข้อมูลอาจถูกส่งจากระบบคอมพิวเตอร์ดังกล่าวไปยังแป้นพิมพ์ดังกล่าว อุปกรณ์ดังกล่าวยังประกอบด้วย ตัวตรวจจับระดับเส้นสัญญาณข้อมูลสำหรับตรวจจับระดับของเส้นสัญญาณข้อมูลดังกล่าว เพื่อผลิตเป็นสัญญาณควบคุม ที่ซึ่งส่วนพยายามซ้ำของส่วนส่งข้อมูลดังกล่าวจะตอบสนองต่อสัญญาณควบคุมดังกล่าวเพื่อดัดแปรการประวิงเวลาที่กำหนดไว้ดังกล่าว2. Keyboard linking device according to claim 1, where the data line that responds to the computer system is at a second level when data may be transmitted from the computer system to the said keyboard. The device also contains Data line level detector for detecting the level of such data line. To produce a control signal Where the recursive attempt of the sender responds to the said control signal to modify such a predetermined delay. 3. อุปกรณ์เชื่อมโยงแป้นพิมพ์ตามข้อถือสิทธิที่ 2 ที่ซึ่ง สัญญาณควบคุมดังกล่าวจะทำให้การประวิงที่กำหนดไว้ล่วงหน้าดังกล่าวถูกขจัดออกไป3. Keyboard linkage device according to claim 2, where such control signal will cause such preset delay to be eliminated.
TH9201001066A 1992-07-31 Single-chip firmware processing method for the clock signal and keyboard link data to be operated synchronously at the novell. Or working station Or systems that are not networked works and related hardware TH10339B (en)

Publications (2)

Publication Number Publication Date
TH16393A true TH16393A (en) 1995-08-17
TH10339B TH10339B (en) 2001-04-27

Family

ID=

Similar Documents

Publication Publication Date Title
US5155735A (en) Parity checking apparatus with bus for connecting parity devices and non-parity devices
CA1095604A (en) Computer interface
US4908823A (en) Hybrid communications link adapter incorporating input/output and data communications technology
US6973598B2 (en) Computer system with improved data capture system
US5033050A (en) Operation control system
KR950004015A (en) Cross section cross-connected cable detection system
TH16393A (en) Single-chip firmware processing method for the clock signal and keyboard link data to be operated synchronously at the novell. Or work station Or systems that are not networked works and related hardware
US5748887A (en) Inter-processor asynchronous serial communication transmission/reception apparatus using each other's memories
TH10339B (en) Single-chip firmware processing method for the clock signal and keyboard link data to be operated synchronously at the novell. Or working station Or systems that are not networked works and related hardware
JP2003124947A (en) Daisy chain data input/output system by serial communication system
KR890003160A (en) Local network controller exclusive bus system
JPS6040749B2 (en) serial transmission device
EP0657046B1 (en) Fault tolerant three port communications module
JPH0787470B2 (en) Data transmission equipment
US4855948A (en) Bypass booster mechanisms for the line scanners of a communication controller
KR100224753B1 (en) Faster asynchronous serial communication circuit using fifo memory
JP3174246B2 (en) Monitoring device and information transmitting / receiving device
KR970007157Y1 (en) Interface device between the system bus and multiple parallel ports
SU1312591A1 (en) Interface for linking electronic computer with peripheral unit
JPS6244300B2 (en)
JPS6010467B2 (en) Echo-back method of transmitted data
JPS61131632A (en) Data format system for multiplex transmission
JPS58101544A (en) Transmission test circuit for input and output device
JPH033043A (en) Semiconductor device
JPS5951187B2 (en) Fault detection method for data receiving equipment